KR930004947B1 - 데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법 - Google Patents

데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법 Download PDF

Info

Publication number
KR930004947B1
KR930004947B1 KR1019880017192A KR880017192A KR930004947B1 KR 930004947 B1 KR930004947 B1 KR 930004947B1 KR 1019880017192 A KR1019880017192 A KR 1019880017192A KR 880017192 A KR880017192 A KR 880017192A KR 930004947 B1 KR930004947 B1 KR 930004947B1
Authority
KR
South Korea
Prior art keywords
central processing
data processing
processing system
processing unit
combination
Prior art date
Application number
KR1019880017192A
Other languages
English (en)
Other versions
KR890010721A (ko
Inventor
엘. 커리 존
에스. 히르쉬 토마스
씨. 페니 존
에스. 레이쉬 일리아나
쥬니어 데오도레 알. 스태플린
에이. 우르츠 데비드
Original Assignee
허니웰 뷸 인코오포레이티드
루이스 피. 엘빈저
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 허니웰 뷸 인코오포레이티드, 루이스 피. 엘빈저 filed Critical 허니웰 뷸 인코오포레이티드
Publication of KR890010721A publication Critical patent/KR890010721A/ko
Application granted granted Critical
Publication of KR930004947B1 publication Critical patent/KR930004947B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/161Computing infrastructure, e.g. computer clusters, blade chassis or hardware partitioning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5011Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Multi Processors (AREA)
  • Hardware Redundancy (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법
제1a도는 관련 기술에 따라 다수의 중앙 처리 유닛을 가진 버스 중심의 데이타 처리 시스템에 대한 블록도.
제1b도는 종래 기술에 따라 다수의 중앙 처리 유닛을 가진 메모리 제어기 중심의 데이타 처리 시스템에 대한 블록도.
제2a도는 상호 양립할 수 없는 작동 시스템/중앙 처리 유닛 조합을 가지고 있는 멀티프로세서 데이타 처리 시스템의 대등 프로세서 관계를 실행하는 장치.
제2b도는 대등 프로세서 관계를 가진 두개의 작동 시스템/중앙 처리 유닛 조합을 위한 주메모리 저장소에 대한 구획을 도시한 도면.
제3도는 대등 관계를 갖는 멀티프로세서 데이타 처리 시스템이 필요로 하는 추가 장치들을 도시한 도면.
제4도는 제1작동 시스템에 의하여 데이타 처리 시스템과 상호 작용하는 사용자가 제2작동 시스템을 요구하는 과정을 어떻게 불러낼수 있는지를 도시한 흐름도.
* 도면의 주요부분에 대한 부호의 설명
11,12 : 중앙 처리 유닛 15 : 주 메모리 유닛
31 : 시스템 버스 인터페이스 유닛 32 : 전용 메모리 유닛
본 발명은 데이타 처리 시스템에 관한 것으로, 특히 복수의 중앙 처리 유닛을 가진 데이타 처리 시스템에 관한 것이다.
데이타 처리 시스템의 처리 능력을 향상시키기 위해서는 그 시스템에 중앙 처리유닛을 주기로 결합시키는 방식이 사용되어 왔다. 데이타 처리 시스템에서 중앙 처리 유닛의 수를 선택할 수 있게 되면 데이타 처리 요건에 그 시스템의 능력을 효과적으로 매칭할 수 있다. 복수의 중앙 처리 유닛을 가진 데이타 처리 장치는 통상적으로 두 구성중 한 구성 형태를 갖는다. 제1a도는 종래 기술에서 볼 수 있는 제1실시예에 따른 복수의 중앙 처리 유닛을 가진 데이타 처리 시스템을 도시하고 있다. 데이타 처리 시스템은 시스템 버스(19)에 결합된 복수의 중앙 처리 유닛(11-12)을 포함하고 있다. 중앙 처리 유닛(11-12)은 오퍼레이팅 및 사용자 소프트웨어 프로그램 제어하에서 데이타 그룹의 실질적인 조정을 수행한다. 또한, 시스템 버스(19)에 결합되어 있는 주메모리 유닛(15)은 중앙 처리 유닛이 현재 사용하고 있는 데이타 및 프로그램 신호 그룹을 저장한다. 시스템 버스(19)에 결합되어 있는 입/출력 처리 유닛(16-17)은 대용량의 데이타 및 프로그램 신호 그룹 저장용 기억장치 즉, 디스크 저장 장치, 시스템 사용자의 데이타 엔트리용 단말장치, 원격 위치에 있는 데이타 및 프로그램 그룹 교환용 통신 장치를 포함한다. 시스템 버스(19)는 데이타 처리 시스템의 구성 소자간의 데이타 및 프로그램 그룹을 교환할 수 있도록 주 경로를 제공한다.
제1b도에는 종래 기술에 따른 멀티프로세서 시스템의 제2실시예가 도시되어 있다. 제1b도가 제1a도와 다른 점은 소자들이 시스템 버스(19)가 아닌 메모리 제어 유닛(14)에 의해 결합되어 있다는 것이며, 나머지 제1a도와 동일한 소자들은 제1a도에서와 같은 처리 기능을 수행한다. 메모리 유닛(14)은 제어 신호에 응답하여 데이타 처리 유닛의 소자를 결합시키는 통상적인 전자 스위치이다. 또한, 이 메모리 제어 유닛(14)은 버스 중심의 데이타 처리 시스템에 통상 분배되는 콘플릭트 분석과 같은 기능을 제공한다.
제1a도 및 제1b도의 데이타 처리 시스템은 중앙 처리 유닛이 동질성을 갖는 관련 기술에서 일반적으로 실시된 것으로, 이런 동질의 데이타 처리 시스템에서, 작동 시스템은 길거나 혹은 유사하며, 실행 장치도 같거나 또는 유사하며, 그리고 데이타 처리 시스템의 외부 장치에서 행해지는 작동 기능도 같거나 또는 유사하다. 비록 중앙 처리유닛이 동질성을 갖는다고는 하지만 중앙 처리 유닛간의 콘플릭트를 방지하기 위한 실질적인 노력이 필요하다. 예컨대, 복수의 중앙 처리 유닛간에서 자원 및 타스크를 할당하도록 중앙 처리 시스템중 하나가 선택되므로써, 현재 실행될 수도 있는 다수의 프로그램에 의한 자원의 콘플릭트를 방지할 수 있다. 시스템 자원은 중앙 처리 유닛이 데이타 처리 기능을 실행할 목적으로 액세스하는 기억장치, 단말장치, 주메모리 위치 및 다른 데이타 처리 설비이다. 이와같은 관계는 선택된 프로세서가 독단적으로 제어를 행하기 때문에 통상 주/종 관계라 부른다. 그러나, 일부 데이타 처리 시스템은 동일한 작동 시스템의 제어하에서 동작하는 중앙 처리 유닛이 데이타 처리 시스템의 동일 수자(주/종 관계와는 반대되는 소자)처럼 동작할 수 있게끔 설계될 수 있다. 하기의 참조문헌에 개시된 내용에 따르면 다수의 중앙 처리 유닛이 주/종 관계를 이루지 않으면서 시스템 자원의 콘플릭트를 유지하는 데이타 처리 시스템에 결합될 수 있다.
1971년 12월 28일자 “프로세서간의 마이크로프로그램 공유처리”라는 명칭으로 허여된 G.S.Hoff 및 R.P.Kelly씨의 미합중국 특허 제 3,631,405호에서는, 2개의 마이크로프로그램식 처리 유닛이 마이크로 프로그램 레퍼토리(repertoires)의 공유를 가능케 하는 제어 소자를 공유하고 있다. 동작 시스템을 적절히 작동시킴으로 인하여 제1마이크로프로그램식 처리유닛으로 부터의 제어 신호가 제2마이크로프로그램식 처리유닛으로 전송된다. 실제로, 이같은 구성 방식은 수퍼바이저 제어식 작동 시스템에 의해 할당된 자원을 갖는 단일 처리 유닛으로서 잘 알려져 있다. 수퍼바이저 프로그램 뿐만아니라 두개의 처리 유닛간의 결합 방식을 사용하는 전술한 구성 방식은 본 발명의 대등 처리 유닛 관계와는 다른 것이다.
1978년 12월 26일자로 “결합형 마이크로프로그램화된 복수 프로세서장치”라는 명칭으로 허여된 H.L.Siegel, G.F.Muething, Jr., 및 E.J.Radkowski씨의 미합중국 특허 제 4,131,941호에는 복수의 프로세서 장치의 구성이 개시되어 있는데, 이 구성은 프로세서가 독자적으로 처리를 행하거나 또는 주/종 관계가 야기되도록 재구성을 가능하게 한다. 복수의 프로세서들은 서로 결합되어 있어, 작동 모드가 별개로 되어 있는 경우에도 독립적으로 작동하지 않고, 구성 판단 및 활동 할당을 위해 슈퍼바이저 제어 장치에 종속된다. 물론, 활동 할당에 대한 제어는 자원 할달에 대한 제어를 의미한다. 이외에, 상기 특허에 기술된 데이타 처리 시스템은 작동 시스템을 1개 갖거다 동일한 작동 시스템을 다수개 갖는다. 상기 특허에 기술된 발명은 제어가능한 구성을 가진 단일 데이타 처리 시스템으로서 잘 알려져 있다. 본 발명은 서로 다른 작동 시스템과 함께 독자적으로 동작하는 데이타 처리 시스템에 관한 것이다.
“데이타 통신 부속 시스템용 어댑터 클러스터 모듈”이란 명칭으로 1980년 4월 29일에 허여된 R.L.Rawling 및 R.D. Mathews씨의 미합중국 특허 제 4,200,930호에서 주 처리 유닛을 자신에게 접속된 다수의 데이타 통신 부속 시스템을 구비함으로써 입출력 신호로 루틴 통신 기능을 실행할 수 있다. 주 처리 유닛이 고장난 경우에 비록 상기 데이타 통신 부속 시스템이 통신을 계속해서 수행할 수는 있지만, 데이타 통신 부속 시스템에 대한 상기 주 처리 유닛의 역할을 주/종 관계임이 틀림없다. 데이타 통신 부속 시스템은 주 처리 유닛에 유용한 모든 자원에 액세서하지 않기 때문에 대응 프로세서 관계는 적용될 수 없다.
T.S.Hirsch, J.W.Stonier 및 T.O.Heltey씨에 의해 발명된 “별개의 작동 시스템을 가진 마이크로컴류터 시스템”이란 명칭의 미합중국 특허 출원에서는 두개의 프로세서, 즉 MOD 400 작동 시스템을 가진 LSI-6 프로세서와 MS-DOS나 CPM-86 작동 시스템을 가진 “인텔 8086”이 처리 책임을 공유한다(모토롤라 6809 마이크로프로세서도 포함되고 있지만 이것은 통상 입력/출력 제어기로서 역할을 한다. LSI-6 프로세서는 인텔 8086 프로세서에 액세스될 수 없는 메모리 공간을 갖는다. 또한, 6809 마이크로프로세서에 의해 실행된 상기 입출력 동작은 LSI-6 프로세서에 의해서만 개시되므로써, 인텔 8086은 LSI-6 프로세서의 조정 즉, 주/종 관계의 형태를 통해서만 상기 자원에 대한 액세스를 행할 수 있다.
“멀티프로세서 시스템 구조”라는 명칭의 미합중국 특허 출원에서도 두 프로세서의 통신에 관한 기술내용이 기술되어 있다. 이 출원에서는, 각 프로세서 시스템에 결합된 버스를 조절하므로써 방해없이 메모리 공유 처리를 수행하고 있다. 버스들은 메모리의 특정 영역에 결합되고 한 프로세서가 제2프로세서에 전용된 메모리에 액세스할 수 있도록 제1프로세서의 버스가 제2프로세서의 버스에 결합된다. 각 버스에 결합된 장치는 다른 프로세서의 상기 버스에 대한 엑세스 능력을 제어하므로써, 시스템 자원에 대한 각 프로세서의 액세스를 효과적으로 제한한다.
최근에는 비동질성(일반적으로 양립 불가능한 특성)을 갖는 다수의 중앙 처리 유닛을 내장한 데이타 처리 시스템에 관한 관심이 고조되고 있다. 비동질성 중앙 처리 유닛의 가용성은 다수의 프로그램 레퍼토리의 가용성을 제공하므로 시스템 유저에 특히 유리하다. 이상으로는 모든 중앙 처리 유닛은 대등 관계를 가져야 하는데, 즉, 관련 기술에서 기술된 보호 보조 메커니즘 도움없이, 그리고 하나의 중앙 처리 유닛이 자원의 모든 활동과 자원의 할당을 제어하는 주/종 관계를 갖지 않고서 모든 데이타 처리 시스템 자원에 액세스할 수 있어야 한다. 여러 중앙 처리 시스템은 자원 할당을 강요하는 필수적인 하드웨어 및/또는 소프트웨어 기능을 갖지 못한다. 그럼에도 불구하고, 중앙 처리 유닛간의 대등 관계는 처리 시스템의 확장을 쉽게 하는 바람직한 멀티프로세서 관계인 것이다.
따라서, 양립 불가능한 다수의 중앙 처리 유닛을 데이타 처리 시스템에 결합할 수 있게 하고 중앙 처리 유닛간에서 계층 관계를 요구하지 않으면서 콘플릭트없이 동작할 수 있게 하는 기술의 필요성이 느껴졌다.
본 발명의 제1목적은 종래 기술의 단점을 해소한 개선된 데이타 처리시스템을 제공하는 것이다.
본 발명의 제2목적은 다수의 중앙 처리 유닛을 가진 개선된 데이타 처리 시스템을 제공하는 것이다.
본 발명의 제3목적은 서로 다른 작동 시스템을 이용하는 다수의 중앙 처리 유닛을 가진 개선된 데이타 처리 시스템을 제공하는 것이다.
본 발명의 제4목적은 대등 관계를 가진 중앙 처리 유닛이 서로 다른 작동 시스템하에서 명령을 실행하게되는 개선된 데이타 처리 시스템을 제공하는 것이다.
본 발명의 제5목적은 두 중앙 처리 유닛간의 상호 작용을 제어하는 동안 데이타 처리 시스템의 상기 중앙 처리 유닛이 대등 관계에서 동작할 수 있게 하는 장치를 제공하는 것이다.
본 발명의 제6목적은 중앙 처리 유닛을 데이타 처리 시스템에 결합하도록 하는데, 이 데이타 처리 시스템내에서 모든 중앙 처리 유닛은 비록 상기 결합되는 중앙 처리 유닛이 상기 데이타 처리 시스템의 작동 시스템 및/또는 신호 구조와는 양립 불가능한 작동 시스템 및/또는 신호 구조를 사용하는 경우라도 대응 관계를 갖는다.
전술한 목적 및 다른 목적들은 데이타 처리 시스템에 결합될 다수의 중앙 처리 유닛/작동 시스템 조합이 상기 중앙 처리 유닛/작동 시스템 조합에 할당되지 않은 자원의 의도적이거나 비의도적인 사용을 방지해주는 적당한 메커니즘을 갖도록 함으로써 본 발명에 따라 성취된다. 각각의 중앙 처리 유닛 및 작동 시스템조합에 유용한 내부 메커니즘으로 각 중앙 처리 유닛/작동 시스템 조합은 대등 관계로 동작할 수 있다. 즉, 데이타 처리 시스템의 모든 자원에 대한 액세스를 행할 수 있다. 초기 절차중에 상기 시스템 자원은 각 중앙 처리 유닛에 할당된다. 데이타 처리 시스템의 작동중에 이러한 자원들은 중앙 처리 유닛간에서 동적으로 재할당될 수 있다.
전술한 목적과 기타의 목적은 도면을 참조하여 하기에 기술되는 내용으로부터 이해할 수 있을 것이다.
이제 2a도를 참조하여 설명한다. 제2a도에는 일반적으로 양립될 수 없는 멀티프로세서 데이타 처리 시스템의 데이타 처리 시스템의 두 작동 시스템/중앙 처리 유닛이 대등 관계를 나타내도록 해주는 주요 구성요소들이 도시된다. 각각의 중앙 처리 유닛은 그 자신에 결합된 장치, 소프트웨어 절차 또는 장치의 조합을 갖는다. 그리고, 입출력 장치에 대한 액세스 시도 또는 어드레스의 생성을 방지하는 소프트웨어 프로그램은 중앙 처리 유닛에 명목상으로 이용될 수 없다. 이 장치는 중앙 처리 유닛(11)의 일부분인 어드레스 생성장치(111)와 중앙 처리 유닛(12)의 일부분인 어드레스 생성 기밀 보호 장치(121)로서 도시된다. 주메모리 유닛(15)은 여러 영역으로 분할된다. 영역(151)은 중앙 처리 유닛(11)의 동작을 제어하는 작동 시스템을 위해 남겨진 영역인 반면에 영역(152)은 중앙 처리 유닛(12)의 동작을 제어하는 작동 시스템을 위해 남겨진 주메모리 유닛의 일부분이다. 참조번호(153)로 표시된 주메모리 유닛(15)의 영역은 중앙 처리 유닛(11)용 데이타/코드를 위해 남겨진 영역인 반면, 영역(154)는 중앙 처리 유닛(12)의 데이타/코드를 위해 남겨진 영역이다. 영역(155)은 중앙 처리 유닛(11)과 중앙 처리 유닛(12)에 대해 액세스 할 수 있는 공동 영역이다.
제2b도는 주메모리 유닛(15)의 저장의 할당에 대해 좀더 상세히 도시한 도면이다. 관련된 중앙 처리 유닛의 작동 시스템용으로 남겨진 영역(151), (152)은 각각 대응 관계의 동작을 위해 중요한 두 부영역(151A 및 151B, 152A 및 152B)을 갖는다. 부영역(151A), (152)은 자원의 목록 즉, 입출력 장치와 남겨진 영역 관련 중앙 처리 유닛용으로 남겨진 주 메모리 영역을 제공한다. 부영역(151B), (152B)은 두 중앙 처리 시스템이 통신할 수 있게 하는 절차를 제공한다. 양호한 실시예에서, 데이타 처리 시스템 메일 박스로 통상 지침되는 기술을 이용하는 두중앙 처리 유닛(11), (12)에 의해 사용하기 위해 주메모리 유닛(15) 부분의 부영역(155A)를 통해 상기와 같은 통신이 실행된다. 이 기술에서, 메시지는 제1중앙 처리 유닛에 의해 메일 박스(155A)에 남게되고, 제2중앙 처리 유닛은 메일 박스의 내용을 주기적으로 판독하거나 혹은 메시지를 입수할 수 있는 제1중앙 처리 유닛에 의해 경고를 받게 된다. 메일 박스(155A)의 내용을 판독하자 마자, 제2중앙 처리 유닛은 적절한 응답을 할 수 있다.
제3도에는 두 중앙 처리 유닛(11, 12)을 구비한 데이타 처리 시스템의 일부가 도시된다. 중앙 처리 유닛(11)은 시스템 버스(19)에 직접 결합된다. 중앙 처리 유닛(12)은 시스템 버스 인터페이스 유닛(31)에 의해 시스템 버스(19)에 결합된다. 시스템 버스 인터페이스 유닛과 중앙 처리 유닛(12)은 전용 메모리 유닛(32)에 결합된다.
제4도에서는 제1작동 시스템 절차가 제2작동 절차에 의해 의지될 수 있는 기술이 설명된다. 단계(401)에서, 제2작동 시스템 처리는 제1처리 시스템 즉, 입출력장동에 의해서만 실행될 수 있는 처리를 필요로 한다. 제2작동 시스템은 마치 제2작동 시스템이 처리를 실행할 수 있는 것처럼, 작동 시스템 장치 구동모듈(402)과 상호 작용한다. 처리를 실행하는 대신, 제2작동 시스템 구동기 모듈은 제2작동 시스템 처리기 인터럽트 매커니즘 기능(403) 및 공유된 주메모리 위치(404)에 의해, 구동기 모듈을 처리기 인터럽트 매카니즘 구동기 모듈(405)에 인가한다. 제2작동 시스템 처리기 인터럽트 매카니즘(403)이 처리기 매카니즘 구동기 모듈(405)은 인터럽트 신호를 교환할 수있다. 처리기 인터럽트 라이브러리 루틴(406)은 제2작동 시스템에 의해 요구되는 활동에 적응하고, 결과적인 처리 블럭을 제1작동 시스템 입출력 서버(407)에 이가한다. 입출력 서버(407)는 적절한 신호를 제1작동 시스템 통신 및 구동기 모듈(408)에 인가하여, 제2작동 시스템 사용자에 의해 권래 요구되는 공정이 실행되게 한다.
이상적 멀티프로세서 구조에 있어서, 중앙 처리 유닛 모두는 중앙 처리 유닛 사이에 자원의 분할을 보장하는 보조 보호 매카니즘을 필요로 하지 않고서도 데이타 처리시스템의 모든 자원에 액세스한다. 더욱이, 많은 작동 시스템/중앙 처리 유닛 조합은 또다른 중앙 처리 유닛에 할당된 자원에 액세스하려는 시도를 막을 수 있지만, 여전히 주 데이타 처리 시스테과 양립 불가능한 절차 및/또는 장치를 구비한다. 예를들면, 선택된 입출력 채널에 액세스하기 위한 절차와 같은 어느 중앙 처리 유닛의 활동은 데이타 처리 시스템에 결합될 중앙 처리 유닛에 의해 가능하지 않을 수도 있다. 이와 마찬가지로, 데이타 처리 시스템에 결합될 중앙 처리 유닛은 신호 그룹을 데이타 처리 시스템의 잔여부분과 교환할 수도 있고, 결합된 데이타 처리 시스템과는 다른 프로토콜과 포맷을 이용할 수 있다. 이들 차이점의 예는 시스템 버스 신호 경로의 폭이며, 시스템 버스가 서로 다른 기능에 전용된 신호 경로의 개별 그룹을 갖고 있는지의 여부이다. 최종적으로, 초기화 기간동안 콘플릭트가 발생할 수 있다.
예를들면, 서로 다른 중앙 처리 유닛이 주 메모리의 중복 영역에서 필수적인 초기화 절차를 찾도록 기대될 수 있다. 본 발명은 추가의 작동 시스템/중앙 처리 유닛 조합이 데이타 처리 시스템의 다른 작동 시스템/중앙 처리 유닛에 대하여 대등 관계로 처리될 수 있도록 해주는 기술과 장치에 관해 개시하고 있다.
양호한 실시예에서, 주 중앙 처리 유닛(11)은 MOD 400 작동 시스템의 제어하에서 동작하는 허니웰 MRX 데이타 처리 시스템이다. MOD 400 작동 시스템은 시스템에 대한 신뢰성을 제공하는 절차를 포함한다. UNIX 작동 시스템을 이용하는 사용자 프로그램의 광범위 레퍼토리를 실행하는 자격을 갖춘 데이타 처리 시스템을 제공하기 위하여, UNIX 작동 시스템의 제어하에서 작동되는 중앙 처리 유닛(12)이 선택되었다. 그러나, 선택된 중앙 처리 유닛으로, 사용자 프로그램을 실행하는데 유용한 UNIX 작동 시스템의 구현을 위하여, 필수적인 보호 매카니즘이다. 그러나, 선택된 중앙 처리 유닛으로, 사용자 프로그램을 실행하는데 유용한 UNIX 작동 시스템의 구현을 위하여, 필수적인 보호 매카니즘이 부적당한 것으로 믿어졌다. 위에서 인용된 “서로 다른 작동 시스템을 이용하는 중앙 처리 유닛을 구비한 데이타 처리 시스템에서 변경 가능한 자원 분리 실행을 위한 장치와 방법”이라는 명칭의 특허 출원은 처리 시스템 또는 중앙 처리 유닛의 변형없이 액세스 보호 시스템을 공급하기 위한 장치와 방법을 제공한다.
비록 대응 처리 관계가 자원과 활동에 대하여 데이타 처리 시스템의 중앙 처리 유닛 사이에 동질성을 제공한다 할지라도, 특수 환경에 적응하기 위해서는 두 상태가 제공되어야 한다. 제1의 특수 환경은 데이타 신호를 교환하는 시스템에 의해 사용된 프로토콜에 관한 것이다. 주 메모리의 구조는 시스템 버스 프로토콜과 관련하고 있다. 통상, “주”중앙 처리 유닛(11)은 시스템 버스와 작동하도록 적용되고, 데이타 그룹을 시스템 버스에 전달할 때 데이타 그룹의 추가 조작을 필요로 하지 않는다. 그러나, 일반적으로, 서로 다른 시스템 버스 프로토콜로 작동하도록 적용된 “부”중앙 처리 유닛은 신호 집단을 중앙 처리 유닛(12)과 시스템 버스 사이로 전달할 수 있게 하는 시스템 버스 인터페이스 유닛(31)을 필요로 한다. 중앙 처리 유닛(12)에 의해서는 가능하지 않은 범위로, 시스템 버스 인터페이스 유닛(31)은 적절한 제어 신호를 발생할 수 있으며, 필요한 경우 데이타 처리 시스템의 나머지 부분과 일치할 수 있도록 데이타 그룹의 규격을 조정한다.
대응 처리 관계가 정상 작동중에 이용될 수 있는 반면, 위에서 설명된 바와같이 데이타 처리 시스템의 초기화 기간동안, 한 중앙 처리 유닛은 모든 중앙 처리 유닛용 자원 표를 셋업하는 것과 같은 제어를 실행해야 한다. 또한, 위에서 설명된 양호한 실시예의 구조의 경우, 초기화 기간동안 부 중앙 처리 유닛은 주 중앙 처리 시스템에 의해 액세스된 주 메모리 위치와 중복되는 주 메모리 위치로 액세스하도록 프로그램 작성되고, 주 메모리 시스템에 유용되지 않는 메모리 위치로 액세스를 시도한다. 이러한 잠재적 문제점을 해결하기 위하여, 본 발명의 양호한 실시예에서, 전용 메모리 유닛(32)이 부 중앙 처리 유닛(12)에 결합된다. 데이타 처리 시스템의초기화 기간동안, 부 중앙 처리 유닛(12)용 초기화 데이타는 초기화 기간동안 부 중앙 처리 유닛에 의해 액세스되는 위치에 대응하는 위치로 전용 메모리 유닛(32)내의 부 중앙 처리에 의해 입력된다. 따라서, 부 중앙 처리 유닛(12)이 초기화 될때, 전용 메모리(34)에서의 메모리 위치는 부 중앙 처리 유닛과, 부 중앙 처리 유닛(12)으로 전달된 필수적인 초기화 데이타에 의해 어드레스 지정된다.
신호 그룹에 대한 프로토콜과 포맷에 있어서의 차이를 주 데이타 처리 시스템과 부 중앙 처리 유닛 사이에 적합하도록 하기 위해, 시스템 버스 인터페이스 유닛(31)은 주 데이타 처리 시스템과 부 중앙 처리 유닛사이에 결합될 수 있다. 시스템 버스 인터페이스 유닛(31)은 데이타 처리 시스템(즉, 제3도의 시스테 버스(19)로부터의 데이타, 명령 및 제어 신호 그룹을, 부 중앙 처리 유닛이 작동하도록 설계된 신호 포맷과 양립할 수 있는 포맷으로 변화시키는 장치를 포함한다. 또한 시스템 버스 인터페이스 유닛(31)은 데이타 처리 유닛의 시스템 클럭과 부 중앙 처리 유닛의 시스템 클럭에 있어서의 차이점에 대한 신호 그룹을 버퍼하는 장치도 구비한다. 이와 마찬가지로, 시스템 버스 인터페이스 유닛은 부 중앙 처리 유닛으로부터의 데이타, 명령 및 제어 신호 그룹만을 시스템 버스에 의해 사용되고 시스템 버스와 동기화 될 수 있는 포맷으로 변환하기 위한 장치를 구비한다. 부 중앙 처리 유닛과 중앙 처리 시스템 사이로 전달된 신호 그룹의 변환과 동기화는 관련 기술에 의해 성취될 수 있다.
부 중앙 처리 유닛과 주 데이타 처리 시스템간의 양립 불가능한 절차에 있어서, 양립 불가능 절차를 실행하는 기술은 제4도에 도시되어 있다. 절차 실행은 실행을 필요로 하는 중앙 처리 유닛의 방향에 따라 절차실행이 가능한 중앙 처리 유닛에 의해 실행된다. 각 중앙 처리 유닛에, 제2중앙 처리 유닛으로 절차를 실행하므로써 양립 불가능의 절차를 실행할 수 있는 능력을 제공하면, 데이타 처리 시스템 자원(예, 입출력 장치) 즉 어떤 중앙 처리 유닛에 대해 액세스가 불가능한 자원들은 데이타 처리 시스템의 모든 중앙 처리 유닛에 유용한 것이다.
비록, 본 발명이(양립할 수 없는) 두개의 중앙 처리 유닛에 대해 기술되었지만, 전술된 기술은 중앙 처리 유닛간에서 대응 관계를 제공하기 위해 다수의 중앙 처리 유닛과 함께 사용될 수 있다는 것은 명백해질 것이다.
이상 설명한 내용은 양호한 실시예의동작을 예시하고자 하는 것이지 발명의 범위를 제한하고자 하는 것은 아니다. 본 발명의 범주는 후술되는 청구범위에 한정될 것이다. 또한, 전술한 기술내용으로부터의 여러 변경은 본 발명의 정신 및 범위를 벗어나지 않는 한도 범위내에서 이루어질 수 있다.

Claims (10)

  1. 다수의 자원과 ; 선택된 자원에 대해서만 액세스를 보장하는 매커니즘을 각각 포함한 다수의 중앙 처리 유닛을 구비하는데, 적어도 이중 두 중앙 처리 유닛은 양립할 수 없는 동작을 특성을 가지며 상기 각 중앙 처리 유닛은 상기 선택된 자원을 식별할 수 있는 파일을 가지며, 데이타 처리 시스템의 나머지 부분과 양립이 불가능한 중앙 처리 유닛이 상기 데이타 처리 시스템에 결합되도록 하는 양립 가능 수단을 구비하는데, 상기 양립 기능 수단은 상기 양립 불가능 중앙 처리 유닛의 상기 모든 시스템 자원에 대한 액세스를 허락하는 것을 특징으로 하는 데이타 처리 시스템.
  2. 제1항에 있어서, 상기 양립 가능 수단은 양립 불가능 중앙 처리 유닛의 신호 그룹을 상기 데이타 처리 시스템의 상기 나머지 것에 의해 처리 가능한 신호 그룹으로 변화시킬 수 있고, 상기 데이타 처리 시스템의 상기 나머지 것의 신호 그룹을 상기 양립 불가능 중앙 처리 유닛에 의해 처리 가능한 신호 그룹으로 변환시킬 수 있는 인터페이스 수단을 구비하는 것을 특징으로 하는 데이타 처리 시스템.
  3. 제2항에 있어서, 상기 양립 가능 수단은 양립 불가능 데이타 처리 시스템으로부터의 신호에 응답해서 상기 데이타 처리 시스템의 나머지 부분에 의해 절차를 실행할 수 있는 절차 수단을 포함하는 것을 특징으로 하는 데이타 처리 시스템.
  4. 제1항에 있어서, 선택된 자원에 대한 어드레스를 보장하는 상기 매커니즘은 생성된 어드레스가 상기 선택된 자원에 포함되는지를 검증하기 위한 수단을 포함하는 것을 특징으로 하는 데이타 처리 시스템.
  5. 양립 불가능한 중앙 처리 유닛이 적어도 2개 포함된 다수의 중앙 처리 유닛을 가진 데이타 처리 시스템에서 상기 다수의 중앙 처리 유닛 각각이 상기 다수의 중앙 처리 유닛중 다른 중앙 처리 유닛과 대등 관계를 갖게 하는 방법에 있어서, 상기 중앙 처리 유닛에 의해 액세스 가능한 자원을 식별하는 파일과 각 중앙 처리 유닛을 결합시키는 단계와 ; 각 데이타 처리 시스템에 의해 생성된 모든 어드레스가 상기 액세스 가능한 자원을 식별하는 상기 파일내에 확실히 포함되도록 하는 단계 및, 상기 데이타 처리 시스템의 모든 자원에 대한 액세스를 각 중앙 처리 유닛에게 허락하는 단계를 포함하는 것을 특징으로 하는 데이타 처리 시스템의 중앙 처리 유닛간에서의 대등 관계 설정방법.
  6. 제5항에 있어서, 상기 액세스 허락 단계는 상기 데이타 처리 시스템의 나머지 것에 의해 처리될 수 없는 신호 그룹을 처리하는 각 양립 불가능 중앙 처리 유닛에 대해서, 상기 데이타 처리 시스템의 나머지 것에 의해 양립 불가능 중앙 처리 유닛에 제공된 신호 그룹을 상기 양립 불가능 중앙 처리 유닛에 의해 처리 가능한 형태로 변환하고, 상기 중앙 처리 유닛에 의해 상기 데이타 처리 시스템의 상기 나머지 것에 제공된 신호 그룹을 상기 데이타 처리 시스템의 나머지 것에 의해 처리 가능한 데이타 신호 그룹으로 변환하는 단계를 포함하는 것을 특징으로 하는 데이타 처리 시스템의 중앙 처리 유닛간에서의 대등 관계 설정방법.
  7. 적어도 주메모리 유닛을 포함하는 데이타 처리 시스템 자원과 ; 상기 데이타 처리 시스템 자원에 액세스할 수 있는 제1중앙 처리 유닛/작동 시스템 조합을 구비하는데, 상기 제1조합은 액세스 가능한 제1목록과, 상기 제1조합에 의해 생성된 어드레스가 상기 자원의 결합 목록속에 포함되는 것을 보장하기 위한 제1매커니즘을 포함하고, 상기 제1조합과 양립 불가능한 제2의 중앙 처리 유닛/작동 시스템 조합을 구비하는데, 상기 제2조합은 액세스 가능한 자원의 제2목록과, 상기 제2조합에 의해 생성된 어드레스가 상기 제2목록속에 포함되는 것을 보장하기 위한 제1매커니즘을 포함하고, 상기 제2조합이 상기 시스템 자원의 신호를 교환시킬 수 있도록 상기 제2조합과 상기 시스템 자원간에 결합된 인터페이스 수단 및, 상기 제1파일 및 상기 제2파일간에 상기 데이타 처리 시스템 자원을 동적으로 재할당하기 위한 할당 수단을 구비하는 것을 특징으로 하는 데이타 처리 시스템.
  8. 제7항에 있어서, 상기 양립 불가능의 절차를 실행하도록 상기 제2조합으로 하여금 상기 제1조합에 명령을 지시함으로써, 상기 제2조합이 양립 불가능의 절차를 실행할 수 있게 하는 절차 수단을 추가로 구비하는 것을 특징으로 하는 데이타 처리 시스템.
  9. 제8항에 있어서, 상기 주메모리 유닛은 상기 제1조합 및 제2조합에 대한 액세스 가능한 위치를 포함하는데, 상기 제1조합 및 제2조합간의 통신은 상기 위치를 거쳐 발생하는 것을 특징으로 하는 데이타 처리 시스템.
  10. 제7항에 있어서, 상기 할당 수단은 상기 제1조합에 결합된 제1통신부와 ; 상기 제2조합에 결합된 제2통신부와 ; 상기 제1통신부와 상기 제2통신부에 대해 액세스 가능한 주메모리내의 위치를 포함하는것을 특징으로 하는 데이타 처리 시스템.
KR1019880017192A 1987-12-21 1988-12-21 데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법 KR930004947B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13605587A 1987-12-21 1987-12-21
US136,055 1987-12-21

Publications (2)

Publication Number Publication Date
KR890010721A KR890010721A (ko) 1989-08-10
KR930004947B1 true KR930004947B1 (ko) 1993-06-10

Family

ID=22471054

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880017192A KR930004947B1 (ko) 1987-12-21 1988-12-21 데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법

Country Status (21)

Country Link
US (1) US5230065A (ko)
EP (1) EP0321723B1 (ko)
JP (1) JP2757961B2 (ko)
KR (1) KR930004947B1 (ko)
CN (1) CN1017287B (ko)
AU (1) AU611735B2 (ko)
BR (1) BR8806212A (ko)
CA (1) CA1319444C (ko)
DE (1) DE3854837T2 (ko)
DK (1) DK713588A (ko)
ES (1) ES2081285T3 (ko)
FI (1) FI885867A (ko)
IL (1) IL88165A (ko)
IN (1) IN169421B (ko)
MX (1) MX171923B (ko)
MY (1) MY104844A (ko)
NO (1) NO175123C (ko)
NZ (1) NZ226733A (ko)
PT (1) PT89256B (ko)
YU (1) YU231188A (ko)
ZA (1) ZA888197B (ko)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5117486A (en) * 1989-04-21 1992-05-26 International Business Machines Corp. Buffer for packetizing block of data with different sizes and rates received from first processor before transferring to second processor
EP0490980B1 (en) * 1989-09-08 1999-05-06 Auspex Systems, Inc. Multiple facility operating system architecture
US5163131A (en) * 1989-09-08 1992-11-10 Auspex Systems, Inc. Parallel i/o network file server architecture
JPH04251338A (ja) * 1990-10-10 1992-09-07 Fuji Xerox Co Ltd プロセス間通信の制御方式
US5550977A (en) * 1992-05-18 1996-08-27 Fujitsu Limited Multi-media mailing method and apparatus
US5483647A (en) * 1992-12-17 1996-01-09 Bull Hn Information Systems Inc. System for switching between two different operating systems by invoking the server to determine physical conditions to initiate a physical connection transparent to the user
US5519883A (en) * 1993-02-18 1996-05-21 Unisys Corporation Interbus interface module
GB9310371D0 (en) * 1993-05-19 1993-06-30 Int Computers Ltd Resource allocation in a computer system
US6138126A (en) 1995-05-31 2000-10-24 Network Appliance, Inc. Method for allocating files in a file system integrated with a raid disk sub-system
WO1994029796A1 (en) * 1993-06-03 1994-12-22 Network Appliance Corporation A method for allocating files in a file system integrated with a raid disk sub-system
US6604118B2 (en) 1998-07-31 2003-08-05 Network Appliance, Inc. File system image transfer
DE69434381T2 (de) * 1993-06-04 2006-01-19 Network Appliance, Inc., Sunnyvale Verfahren zur Paritätsdarstellung in einem Raid-Untersystem unter Verwendung eines nichtflüchtigen Speichers
CA2126740A1 (en) * 1993-07-06 1995-01-07 Naveen Jain Method and system for incorporation of a utility function into an operating system
US5675771A (en) * 1993-09-28 1997-10-07 Bull Hn Information Systems Inc. Mechanism for enabling emulation system users to directly invoke a number of host system facilities for executing host procedures either synchronously or asynchronously in a secure manner through automatically created shell mechanisms
US5432924A (en) * 1993-12-15 1995-07-11 Microsoft Corporation Method and system for selectively applying an appropriate object ownership model
US5537542A (en) * 1994-04-04 1996-07-16 International Business Machines Corporation Apparatus and method for managing a server workload according to client performance goals in a client/server data processing system
US5473773A (en) * 1994-04-04 1995-12-05 International Business Machines Corporation Apparatus and method for managing a data processing system workload according to two or more distinct processing goals
JPH07311752A (ja) * 1994-05-11 1995-11-28 Internatl Business Mach Corp <Ibm> 分散データ処理システム及び初期プログラムロード方法
US5613068A (en) * 1994-06-17 1997-03-18 International Business Machines Corporation Method for transferring data between processors on a network by establishing an address space for each processor in each other processor's
US5608884A (en) * 1995-05-17 1997-03-04 Dell Usa, L.P. Commonly housed multiple processor type computing system and method of manufacturing the same
KR100197407B1 (ko) * 1995-12-28 1999-06-15 유기범 전전자 교환기에 있어서 프로세서들간 통신버스구조
US5754788A (en) * 1995-12-28 1998-05-19 Attachmate Corporation Method and system for reconfiguring a communications stack
US6163761A (en) * 1996-02-15 2000-12-19 Henkel Corporation System for monitoring and controlling production and method therefor
DE19708755A1 (de) 1997-03-04 1998-09-17 Michael Tasler Flexible Schnittstelle
US6366945B1 (en) * 1997-05-23 2002-04-02 Ibm Corporation Flexible dynamic partitioning of resources in a cluster computing environment
US6141697A (en) * 1997-06-25 2000-10-31 Unisys Corp. System and method for performing external procedure calls in heterogeneous computer systems utilizing program stacks
US6289391B1 (en) * 1997-06-25 2001-09-11 Unisys Corp. System and method for performing external procedure calls from a server program to a client program while both are running in a heterogeneous computer
US6151638A (en) * 1997-06-25 2000-11-21 Unisys Corp. System and method for performing external procedure calls from a client program to a server program to a server program and back to the client program while both are running in a heterogenous computer
US6192418B1 (en) * 1997-06-25 2001-02-20 Unisys Corp. System and method for performing external procedure calls from a client program to a server program while both are operating in a heterogenous computer
US6006264A (en) * 1997-08-01 1999-12-21 Arrowpoint Communications, Inc. Method and system for directing a flow between a client and a server
US6321337B1 (en) * 1997-09-09 2001-11-20 Sanctum Ltd. Method and system for protecting operations of trusted internal networks
US6457130B2 (en) 1998-03-03 2002-09-24 Network Appliance, Inc. File access control in a multi-protocol file server
US6317844B1 (en) 1998-03-10 2001-11-13 Network Appliance, Inc. File server storage arrangement
US6119244A (en) 1998-08-25 2000-09-12 Network Appliance, Inc. Coordinating persistent status information with multiple file servers
EP1912124B8 (en) 1999-10-14 2013-01-09 Bluearc UK Limited Apparatus and system for implementation of service functions
JP4402797B2 (ja) * 2000-03-02 2010-01-20 株式会社日立製作所 情報処理装置
JP2001290665A (ja) * 2000-04-11 2001-10-19 Nec Software Hokuriku Ltd プロセッサシステム
US6981244B1 (en) * 2000-09-08 2005-12-27 Cisco Technology, Inc. System and method for inheriting memory management policies in a data processing systems
JP2002251326A (ja) * 2001-02-22 2002-09-06 Hitachi Ltd 耐タンパ計算機システム
US7457822B1 (en) 2002-11-01 2008-11-25 Bluearc Uk Limited Apparatus and method for hardware-based file system
US8041735B1 (en) 2002-11-01 2011-10-18 Bluearc Uk Limited Distributed file system and method
US8707317B2 (en) * 2004-04-30 2014-04-22 Microsoft Corporation Reserving a fixed amount of hardware resources of a multimedia console for system application and controlling the unreserved resources by the multimedia application
CN103105825A (zh) * 2011-11-09 2013-05-15 上海华丰工业控制技术工程有限公司 一种电子控制单元及使用方法

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53139947A (en) * 1977-05-13 1978-12-06 Toshiba Corp Information processing method in multi-system and its unit
GB1601955A (en) * 1977-10-21 1981-11-04 Marconi Co Ltd Data processing systems
JPS5544657A (en) * 1978-09-26 1980-03-29 Nippon Telegr & Teleph Corp <Ntt> Decentralized control system
CA1147419A (en) * 1978-10-31 1983-05-31 Kenneth E. Bruce Logic system for selectively reconfiguring an intersystem communication link
US4399504A (en) * 1980-10-06 1983-08-16 International Business Machines Corporation Method and means for the sharing of data resources in a multiprocessing, multiprogramming environment
US4443846A (en) * 1980-12-29 1984-04-17 Sperry Corporation Dual port exchange memory between multiple microprocessors
US4410962A (en) * 1981-02-17 1983-10-18 Pitney Bowes Inc. Mailing system interface interconnecting incompatible communication systems
EP0063186B1 (en) * 1981-03-16 1986-01-22 International Business Machines Corporation Improvements to digital data processing apparatus
JPS58169660A (ja) * 1982-03-31 1983-10-06 Panafacom Ltd マルチプロセツサシステムの構成方法
US4574350A (en) * 1982-05-19 1986-03-04 At&T Bell Laboratories Shared resource locking apparatus
US4648061A (en) * 1982-11-09 1987-03-03 Machines Corporation, A Corporation Of New York Electronic document distribution network with dynamic document interchange protocol generation
JPS59117658A (ja) * 1982-12-24 1984-07-07 Fuji Facom Corp マルチマイクロプロセツサシステムにおける共通バスアクセス管理装置
US4679166A (en) * 1983-01-17 1987-07-07 Tandy Corporation Co-processor combination
US4559614A (en) * 1983-07-05 1985-12-17 International Business Machines Corporation Interactive code format transform for communicating data between incompatible information processing systems
US4591975A (en) * 1983-07-18 1986-05-27 Data General Corporation Data processing system having dual processors
JPS60120636A (ja) * 1983-12-02 1985-06-28 Tsubakimoto Chain Co プロトコル変換器
US4731750A (en) * 1984-01-04 1988-03-15 International Business Machines Corporation Workstation resource sharing
US4621321A (en) * 1984-02-16 1986-11-04 Honeywell Inc. Secure data processing system architecture
JPS61121152A (ja) * 1984-11-19 1986-06-09 Fujitsu Ltd プロセツサ間通信制御方式
US4814982A (en) * 1984-12-24 1989-03-21 General Electric Company Reconfigurable, multiprocessor system with protected, multiple, memories
US4695945A (en) * 1985-02-28 1987-09-22 International Business Machines Corporation Processor I/O and interrupt filters allowing a co-processor to run software unknown to the main processor
US4709328A (en) * 1985-06-17 1987-11-24 International Business Machines Corporation Composite data-processing system using multiple standalone processing systems
AU606854B2 (en) * 1986-01-10 1991-02-21 Wyse Technology, Inc. Virtual peripheral controller
US4783730A (en) * 1986-09-19 1988-11-08 Datapoint Corporation Input/output control technique utilizing multilevel memory structure for processor and I/O communication
GB2204432A (en) * 1987-05-01 1988-11-09 Atomic Energy Authority Uk Multiple processor networks
US4843541A (en) * 1987-07-29 1989-06-27 International Business Machines Corporation Logical resource partitioning of a data processing system

Also Published As

Publication number Publication date
DE3854837D1 (de) 1996-02-08
AU611735B2 (en) 1991-06-20
CN1037984A (zh) 1989-12-13
KR890010721A (ko) 1989-08-10
JP2757961B2 (ja) 1998-05-25
NO885084L (no) 1989-06-22
EP0321723A2 (en) 1989-06-28
IL88165A (en) 1993-01-31
DK713588D0 (da) 1988-12-21
AU2566488A (en) 1989-06-29
CA1319444C (en) 1993-06-22
NO175123C (no) 1994-08-31
EP0321723B1 (en) 1995-12-27
NO175123B (no) 1994-05-24
PT89256B (pt) 1994-03-31
US5230065A (en) 1993-07-20
MX171923B (es) 1993-11-24
FI885867A0 (fi) 1988-12-19
DK713588A (da) 1989-06-22
BR8806212A (pt) 1989-08-15
PT89256A (pt) 1989-09-14
IN169421B (ko) 1991-10-12
JPH01200467A (ja) 1989-08-11
ES2081285T3 (es) 1996-03-01
MY104844A (en) 1994-06-30
NO885084D0 (no) 1988-11-15
EP0321723A3 (en) 1991-10-30
IL88165A0 (en) 1989-06-30
CN1017287B (zh) 1992-07-01
DE3854837T2 (de) 1996-08-14
ZA888197B (en) 1989-08-30
YU231188A (en) 1991-08-31
FI885867A (fi) 1989-06-22
NZ226733A (en) 1990-05-28

Similar Documents

Publication Publication Date Title
KR930004947B1 (ko) 데이타 처리 시스템이 다수의 중앙 처리 유닛간에서 대등 관계를 갖을 수 있게하는장치 및 그 방법
KR930003441B1 (ko) 서로 다른 시스템으로 작동하는 데이타 처리 시스템에 있어서, 자원을 분할하여 변경 가능하게 실행하기 위한 장치 및 방법
US4633392A (en) Self-configuring digital processor system with logical arbiter
US4562535A (en) Self-configuring digital processor system with global system
TWI239450B (en) Apparatus, computer readable recording medium, and method for yielding to a processor within a logically partitioned data processing system
JP2557189B2 (ja) デバイス操作方法
US5915131A (en) Method and apparatus for handling I/O requests utilizing separate programming interfaces to access separate I/O services
US5659756A (en) Method and system for providing access to logical partition information on a per resource basis
EP0426323B1 (en) Portable, resource sharing file server using co-routines
AU603876B2 (en) Multiple i/o bus virtual broadcast of programmed i/o instructions
EP0321694B1 (en) Method for a Data processing system using incompatible central processing unit/operating system combinations
GB2144892A (en) Multi-processor office system complex
JP2669537B2 (ja) オフィスオートメーション装置
JP2758257B2 (ja) 計算機システム
WO1994009437A1 (en) Signal handling system with a shared data memory
Vu et al. On-demand reconfiguration for coprocessors in mixed criticality multicore systems
JP2705955B2 (ja) 並列情報処理装置
KR20230034195A (ko) 하이브리드 가상 머신 관리자의 시스템 및 동작 방법
JPH04263354A (ja) 分散処理計算機
Gibson et al. Technical overview of the Renaissance Octobus system
JPH06139209A (ja) 疎結合マルチプロセッサシステム
JPS63219056A (ja) マルチプロセツサのプロセス制御方式
JPH04322358A (ja) マルチ・プロセッサのネットワーク制御方式
JPH05303544A (ja) データ転送制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee