KR920702518A - 컨버터내장 마이크로 컴퓨터 - Google Patents

컨버터내장 마이크로 컴퓨터

Info

Publication number
KR920702518A
KR920702518A KR1019920700223A KR920700223A KR920702518A KR 920702518 A KR920702518 A KR 920702518A KR 1019920700223 A KR1019920700223 A KR 1019920700223A KR 920700223 A KR920700223 A KR 920700223A KR 920702518 A KR920702518 A KR 920702518A
Authority
KR
South Korea
Prior art keywords
period
converter
processing unit
central processing
terminal
Prior art date
Application number
KR1019920700223A
Other languages
English (en)
Other versions
KR100187805B1 (ko
Inventor
지로 고바야시
사토루 수와베
순지 아베
Original Assignee
고스기 노부미쓰
오끼뎅끼 고오교오 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고스기 노부미쓰, 오끼뎅끼 고오교오 가부시끼가이샤 filed Critical 고스기 노부미쓰
Publication of KR920702518A publication Critical patent/KR920702518A/ko
Application granted granted Critical
Publication of KR100187805B1 publication Critical patent/KR100187805B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/05Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Analogue/Digital Conversion (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음

Description

컨버터내장 마이크로 컴퓨터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예를 표시하는 AD컨버터부의 요부의 회로도, 제3도는 본 발명의 실시예를 표시하는 컨버터내장 마이크로 컴퓨터의 요부의 구성블록도, 제4도는 제1도 및 제3도의 다이밍챠트.

Claims (2)

  1. 프로그램 명령에 따라서 디지털 신호를 연산처리하는 중앙처리장치와 상기 중앙처리장치의 입출력에 대한 아날로그 신호와 디지털 신호의 변환을 행하는 컨버터와를 대비한 컨버터내장 마이크로 컴퓨터에 있어서, 상기 중앙처리장치의 제어출력에 의거하여 상기 컨버터의 변환동작을 제어함과 동시에 상기 컨버터의 특정기간에 동작정지신호를 상기 중앙처리장치에 출력하는 변환제어회로를, 설치하는 것을 특징으로 하는 컨버터내장 마이크로 컴퓨터,
  2. 프로그램 명령에 따라서 디지털 신호를 연산처리하는 중앙처리장치와, 아날로그 신호를 디지털 신호에 변환하는 AD컨버터와를 소유하는 컨버터내장 마이크로 컴퓨터에 있어서, 아날로그 신호를 수신하는 제1단자와, 기준전압을 수신하는 제2단자와, 제1의 기간과 상기 제1의 기간후의 제2의 기간을 정의하는 카운터수단과, 카운터수단을 진보시키는 클록수단과, 상기 제1단자와 상기 AD컨버터와의 사이에 접속한 제1스위치수단, 이어서 상기 제1의 기간수신한 아날로그 신호를 상기 AD컨버터에 주는 제1스위치 수단과, 상기 제2단자와 상기 AD 컨버터와의 사이에 접속한 제2스위치수단 이어서, 상기 제2의 기간수신한 기준전압을 상기 AD컨버터에 주어지는 제2스위치수단과 상기 제1의 기간의 종료시를 포함하여 상기 제1의 기간보다 충분히 짧은 제3의 기간, 및 상기 제2의 종료시를 포함하여 상기 제2의 기간보다 충분히 짧은 제4의 기간에 상기 중앙처리장치의 동작을 정지시키는 수단과를 소유하는 것을 특징으로 하는 컨버터 내장 마이크로 컴퓨터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920700223A 1990-06-11 1991-06-10 컨버터내장 마이크로 컴퓨터 KR100187805B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP90-151813 1990-06-11
JP15181390A JP3288694B2 (ja) 1990-06-11 1990-06-11 マイクロコンピュータ
PCT/JP1991/000774 WO1991020051A1 (en) 1990-06-11 1991-06-10 Microcomputer provided with built-in converter

Publications (2)

Publication Number Publication Date
KR920702518A true KR920702518A (ko) 1992-09-04
KR100187805B1 KR100187805B1 (ko) 1999-06-01

Family

ID=15526872

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920700223A KR100187805B1 (ko) 1990-06-11 1991-06-10 컨버터내장 마이크로 컴퓨터

Country Status (6)

Country Link
US (1) US5307066A (ko)
EP (1) EP0487743B1 (ko)
JP (1) JP3288694B2 (ko)
KR (1) KR100187805B1 (ko)
DE (1) DE69130152T2 (ko)
WO (1) WO1991020051A1 (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0810602B1 (en) * 1991-05-29 2002-08-07 Pacific Microsonics, Inc. Improvements in systems for achieving enhanced frequency resolution
US5842037A (en) * 1995-03-20 1998-11-24 Telefonaktiebolaget Lm Ericsson Interference reduction in TDM-communication/computing devices
US5706004A (en) * 1995-09-18 1998-01-06 Phylon Communications, Inc. System for reducing noise coupling between digital and analog circuitry
US6195690B1 (en) 1996-04-15 2001-02-27 Gw Instruments, Inc. Network based data acquisition system
JP3819986B2 (ja) * 1997-02-24 2006-09-13 株式会社ルネサステクノロジ アナログ/ディジタル変換器制御方法
US6057791A (en) * 1998-02-18 2000-05-02 Oasis Design, Inc. Apparatus and method for clocking digital and analog circuits on a common substrate to enhance digital operation and reduce analog sampling error
US6091349A (en) * 1998-09-30 2000-07-18 Cirrus Logic, Inc. Noise management scheme for high-speed mixed-signal integrated circuits
US6963626B1 (en) 1998-10-02 2005-11-08 The Board Of Trustees Of The Leland Stanford Junior University Noise-reducing arrangement and method for signal processing
US6369738B1 (en) * 1999-08-17 2002-04-09 Eric Swanson Time domain/frequency domain data converter with data ready feature
JP3889659B2 (ja) * 2002-04-25 2007-03-07 株式会社ルネサステクノロジ A/d変換器
US7324496B1 (en) 2002-05-01 2008-01-29 Nxp B.V. Highly integrated radio-frequency apparatus and associated methods
US8478921B2 (en) * 2004-03-31 2013-07-02 Silicon Laboratories, Inc. Communication apparatus implementing time domain isolation with restricted bus access
GB0407587D0 (en) * 2004-04-02 2004-05-05 Univ Nottingham Trent Cancer associated antigens
US8884791B2 (en) * 2004-06-29 2014-11-11 St-Ericsson Sa Keypad scanning with radio event isolation
US7248848B2 (en) * 2004-06-30 2007-07-24 Matthews Phillip M Communication apparatus including dual timer units
US8472990B2 (en) * 2004-07-23 2013-06-25 St Ericsson Sa Apparatus using interrupts for controlling a processor for radio isolation and associated method
US7433393B2 (en) 2004-07-23 2008-10-07 Nxp B.V. Apparatus for controlling a digital signal processor for radio isolation and associated methods
US20050008095A1 (en) * 2004-07-23 2005-01-13 Rush Frederick A. Apparatus using interrupts for controlling a processor for radio isolation and associated methods
US7761056B2 (en) * 2004-07-23 2010-07-20 St-Ericsson Sa Method of controlling a processor for radio isolation using a timer
US7593482B2 (en) * 2004-09-30 2009-09-22 St-Ericsson Sa Wireless communication system with hardware-based frequency burst detection
US7567637B2 (en) 2004-09-30 2009-07-28 St-Ericsson Sa Wireless communication system and method with frequency burst acquisition feature using autocorrelation and narrowband interference detection
US8019382B2 (en) * 2004-12-29 2011-09-13 St-Ericsson Sa Communication apparatus having a standard serial communication interface compatible with radio isolation
US7778674B2 (en) * 2004-12-29 2010-08-17 St-Ericsson Sa Communication apparatus having a SIM interface compatible with radio isolation
US7209061B2 (en) * 2005-03-30 2007-04-24 Silicon Laboratories, Inc. Method and system for sampling a signal
US7805170B2 (en) * 2005-03-30 2010-09-28 St-Ericsson Sa System and method for efficient power supply regulation compatible with radio frequency operation
US7801207B2 (en) * 2005-06-24 2010-09-21 St-Ericsson Sa Signal processing task scheduling in a communication apparatus
US7283503B1 (en) 2005-06-24 2007-10-16 Silicon Laboratories, Inc. Communication apparatus including a buffer circuit having first and second portions for alternately storing results
US7414560B2 (en) * 2005-06-29 2008-08-19 Shaojie Chen Wireless communication system including an audio underflow protection mechanism operative with time domain isolation
FR2895200B1 (fr) * 2005-12-20 2008-02-22 Silicon Lab Inc Procede d'acquisition d'un burst de correction de frequence par un dispositif de radiocommunication, et dispositif de radiocommunication correspondant.
DE102011056266B4 (de) * 2011-12-12 2014-02-20 Sma Solar Technology Ag Verfahren und Schaltungsanordnung zur Erfassung von Messwerten mit einem digitalen Signalprozessor mit integriertem Analog/Digital-Wandler

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2573608B2 (ja) * 1987-06-11 1997-01-22 三菱電機株式会社 マイクロコンピユ−タ
JPS6458043A (en) * 1987-08-28 1989-03-06 Nec Corp Microcomputer incorporating a/d and d/a converters
JPS6458044A (en) * 1987-08-28 1989-03-06 Nec Corp Microcomputer incorporating a/d and d/a converters
EP0318055B1 (en) * 1987-11-27 1995-02-01 Nec Corporation Data processor including a/d converter for converting a plurality of analog input channels into digital data

Also Published As

Publication number Publication date
JPH0444180A (ja) 1992-02-13
JP3288694B2 (ja) 2002-06-04
US5307066A (en) 1994-04-26
EP0487743A4 (en) 1993-05-05
KR100187805B1 (ko) 1999-06-01
DE69130152T2 (de) 1999-05-06
EP0487743B1 (en) 1998-09-09
DE69130152D1 (de) 1998-10-15
EP0487743A1 (en) 1992-06-03
WO1991020051A1 (en) 1991-12-26

Similar Documents

Publication Publication Date Title
KR920702518A (ko) 컨버터내장 마이크로 컴퓨터
KR890013956A (ko) 조리기
KR860009551A (ko) 반도체 집적 회로 장치
KR830006727A (ko) 전원 전압 지시 기능을 갖춘 수치제어 장치
KR900016861A (ko) 프롬(Programmable ROM) 내장 마이크로 컴퓨터
KR860002186A (ko) 시분할형(時分割型) a/d·d/a 변환기
KR930003568A (ko) 제어장치
TW251397B (en) Phase comparator
KR910018884A (ko) 조광 제어방식
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
JPS5479530A (en) Code converter
JPS578471A (en) Electronic timepiece
KR970705070A (ko) 증분기/감분기(Incrementor/Decrementor)
KR910003946A (ko) 적분형 a/d 콘버터의 모드 변환방법
JPS57139845A (en) Analog input/output device
KR890012209A (ko) 디지탈 카운터
KR870006714A (ko) 디지탈 볼륨 조절 회로
KR970063935A (ko) 타이밍 간격 측정 장치
KR910003907A (ko) 서보모터의 속도제어회로
KR900013723A (ko) Most의 디바이스 파라미터(w/l)를 가변한 전병렬형 a/d변환기 회로
KR840004847A (ko) 정보신호 제어장치
KR920000054A (ko) 입출력 절환장치
KR870011646A (ko) 타이머의 시간조정 제어장치
KR900008389A (ko) 마이크로프로세서의 오동작에 따른 아날로그 출력 보호회로
KR880014809A (ko) Tv 수상기용 온, 오프 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091224

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee