KR920015209A - 프로세서의 메모리 공유방식 - Google Patents

프로세서의 메모리 공유방식 Download PDF

Info

Publication number
KR920015209A
KR920015209A KR1019910001196A KR910001196A KR920015209A KR 920015209 A KR920015209 A KR 920015209A KR 1019910001196 A KR1019910001196 A KR 1019910001196A KR 910001196 A KR910001196 A KR 910001196A KR 920015209 A KR920015209 A KR 920015209A
Authority
KR
South Korea
Prior art keywords
signal
supplied
processor
ready
sharing method
Prior art date
Application number
KR1019910001196A
Other languages
English (en)
Inventor
최원근
Original Assignee
정장호
금성정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신 주식회사 filed Critical 정장호
Priority to KR1019910001196A priority Critical patent/KR920015209A/ko
Publication of KR920015209A publication Critical patent/KR920015209A/ko

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

내용 없음

Description

프로세서의 메모리 공유방식
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명 프로세서의 메모리 공유방식의 정용된 블록도, 제3도는 스테이트 다이어그램, 제4도는 피 에이 엘(13-15)의 방정식표.

Claims (1)

  1. 피씨버스(11) 및 I80188(12)이 디 램 어레이(19)를 공유하는 시스템에 있어서, 피 에이 엘 1(13)이 상기 피씨버스(11)의 출력신호(MEMW), (MEMR), (MEMMATCH), (REFRESH), (FESET)를 공급받아 피씨요구신호(PCRQ), 비동기준비신호(ARDY), 준비신호(READY)를 생성하고, 피 에이 엘 2(14)가 상기 피 에이 엘 1(13)의 출력신호 및 상기 I80188(12)의 출력신호(RD), (UCS), (WR)를 공급받아 스테이트 신호(STø-ST5), (SPC), (SI88)를 생성하며, 피 에이 엘 3(15)이 상기 피 에이 엘 2(14)의 출력신호를 공급받아 로우 드레스신호(RAS), 컬럼 어드레스신호(CAS), 램라이트 인 에이블신호(RAMWE), 피씨인지신호(PCACK) 및 프로세서 인지신호(I88KA)를 생성하고, 이로써 상기 디 램 어레이(19)를 억세스하는 것을 특징으로 하는 프로세서의 메모리 공유방식.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910001196A 1991-01-24 1991-01-24 프로세서의 메모리 공유방식 KR920015209A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910001196A KR920015209A (ko) 1991-01-24 1991-01-24 프로세서의 메모리 공유방식

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910001196A KR920015209A (ko) 1991-01-24 1991-01-24 프로세서의 메모리 공유방식

Publications (1)

Publication Number Publication Date
KR920015209A true KR920015209A (ko) 1992-08-26

Family

ID=67396695

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910001196A KR920015209A (ko) 1991-01-24 1991-01-24 프로세서의 메모리 공유방식

Country Status (1)

Country Link
KR (1) KR920015209A (ko)

Similar Documents

Publication Publication Date Title
KR890017604A (ko) 마이크로 컴퓨터 시스템
KR850700279A (ko) 컴퓨터 및 그에 관한 개량
KR970705141A (ko) 컴퓨터 시스템의 edo drams의 버스트 율을 증가시키는 방법 및 장치(an apparatus and method for increasing the burst rate of edo drams in a computer system)
KR920015209A (ko) 프로세서의 메모리 공유방식
KR920001532A (ko) 이중포트메모리장치
KR930004945B1 (ko) 디램 제어기
KR940020224A (ko) 디램 초기화 회로
KR910001560A (ko) Vme 버스 인터페이스 메모리보드의 디램콘트롤 시스템
KR910018912A (ko) 디램 액세스 회로
KR890008560Y1 (ko) Dram 타이밍 발생기
CA2186139A1 (en) An improved cost/performance system memory unit using extended data out dynamic random access memory
KR960025610A (ko) 음원발생장치
KR970051225A (ko) 다이나믹 로우어드레스버퍼의 제어방법
JP2534278B2 (ja) メモリ制御回路
KR910020588A (ko) 영상과 그래픽 중첩회로
KR910014821A (ko) D램의 리프레쉬 회로
KR950027830A (ko) 디램의 리프레쉬 회로
KR940016249A (ko) 다이나믹 램(dram) 리프레쉬용 콘트롤 회로
JPS6093200U (ja) ダイナミツクメモリアクセス回路
KR970022762A (ko) 캐쉬 메모리
KR950006605A (ko) 랜덤 억세스 메모리의 제어회로
KR910005159A (ko) Eprom의 메모리 용량 증가회로
JPS6311799U (ko)
KR920014047A (ko) 데이터 액세스 회로
KR870000637A (ko) 씨.알.티 터미널의 한글문자 합성장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination