KR920014317A - 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 - Google Patents

전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 Download PDF

Info

Publication number
KR920014317A
KR920014317A KR1019900022791A KR900022791A KR920014317A KR 920014317 A KR920014317 A KR 920014317A KR 1019900022791 A KR1019900022791 A KR 1019900022791A KR 900022791 A KR900022791 A KR 900022791A KR 920014317 A KR920014317 A KR 920014317A
Authority
KR
South Korea
Prior art keywords
processor
state
active
control method
redundancy
Prior art date
Application number
KR1019900022791A
Other languages
English (en)
Other versions
KR940000955B1 (ko
Inventor
곽동용
조무호
윤병남
이우섭
강구화
송범현
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019900022791A priority Critical patent/KR940000955B1/ko
Publication of KR920014317A publication Critical patent/KR920014317A/ko
Application granted granted Critical
Publication of KR940000955B1 publication Critical patent/KR940000955B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용 없음

Description

전전자 교환기에서의 공간 스위치 프로세서 이중화 제어방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용되는 하드웨어 구성도, 제2도는 본 발명의 프로세서 이중화 상테 천이표 행위에 따른 흐름도.

Claims (7)

  1. 전전자 교환기의 공간 스위치 프로세서 이중화 제어방법에 있어서, 일측 및 타측 프로세서 간에 데이타 일관성 유지 및 활동중인 프로세서가 절체시 대기중인 프로세서를 활동 상태로 바꿔주기 위해 양 프로세서가 동시에 출발할 때와 일축 프로세서가 활동중이고 타측 프로세서가 출발할 때로 구분하는 제1단계, 상기 제1단게에서 양 프로세서가 동시에 출발할때 프로세서가 일측 인가를 비교하여 일측에게 우선순위를 부여하여 자신은 활동상태, 상대를 대기상태 그리고 TD-버스 점유와 공간 스위치 하드웨어를 초기화할 수 있는 권한을 부여하며, 타측에게는 자신을 대기상태, 상대방을 활동상태로 전환하게 하는 제2단계, 및 상기 제1단계에서 일측 프로세서가 활동상태이고 타측 프로세서가 출발상태로 만들고 상기 일측의 상태를 상기 타측 프로세서에게 보고하는 제3단계를 구비한 것을 특징으로 하는 이중화 제어방법.
  2. 제1항에 있어서, 상기 타측 프로세서는 타측의 상태를 대기상태를 대기상태로, 그리고 상태를 활동 상태로 한 다응 자신의 상태를 제1측에게 보고한 제4단계를 더 포함하고 있는 것을 특징으로 하는 이중화 제어방법.
  3. 제2항에 있어서, 상기 일측 프로세서는 타측 상태를 대기상태로 하고 자신이 현재 유지하고 있는 테이타를 수신하도록 타측 프로세서에게 요구하기 위한 제5단계를 더 포함하고 있는 것을 특징으로 하는 이중화 제어방법.
  4. 제1항에 있어서, 활동중인 프로세서가 절체되었을 때 대기중인 프로세서는 자신의 상태를 활동상태, 상대상태를 비활동 상태로 하고 그리고 TD 버스를 점유하는 제4단계를 더 포함하는 것을 특징으로 하는 이중화 제어방법.
  5. 제1항에 있어서, 상기 제1단계는 일측 프로세서가 출발상태이고 타측 프로세서가 비활동 상태일때와 일측 프로세서는 대기 상태이고 타측 프로세서는 비활상태일때를 구분요소로서 더 포함하고 있는 것을 특징으로 하는 이중화 제어방법.
  6. 제5항에 있어서, 상기 일측 프로세서가 출발상태이고 상기 타측 프로세서가 비활동 상태일때 상기 일측 프로세서는 활동상태로 하고 상기 타측은 비활동 상태로 한다음 TD버스 점유 및 하드웨어 초기화를 수행하는 4단계를 더 포함하는 것을 특징으로 하는 이중화 제어방법.
  7. 제5항에 있어서, 상기 일측 프로세서는 대기상태이고 상기 타측 프로세서는 비활동상태일 때 상기 일측 프로세서를 활동상태로 하고 상기 타측 프로세서를 비활동 상태로 하고 TD 버스 점유권을 소유하는 제4단계를 더 포함하는 것을 특징으로 하는 이중화 제어방법.
    ※ 참고사항 : 최초출원내용에 의하여 공개하는 것임.
KR1019900022791A 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 KR940000955B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Publications (2)

Publication Number Publication Date
KR920014317A true KR920014317A (ko) 1992-07-30
KR940000955B1 KR940000955B1 (ko) 1994-02-04

Family

ID=19309207

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Country Status (1)

Country Link
KR (1) KR940000955B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324280B1 (ko) * 1999-09-14 2002-02-25 서평원 교환 시스템에서 프로세서의 제어버스 이중화시 오동작 방지방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324280B1 (ko) * 1999-09-14 2002-02-25 서평원 교환 시스템에서 프로세서의 제어버스 이중화시 오동작 방지방법

Also Published As

Publication number Publication date
KR940000955B1 (ko) 1994-02-04

Similar Documents

Publication Publication Date Title
KR890007157A (ko) 데이타 프로세서
KR920013141A (ko) 단일선로를 이용한 가변적 마스터 방식의 감시 제어 확장방법 및 회로
KR970076193A (ko) 네트워크 사용중의 절전기능을 갖는 컴퓨터의 절전모드 전환 방법
WO1999057632A3 (en) Initializing and restarting operating systems
KR850001566A (ko) 마이크로 컴퓨터
KR920014317A (ko) 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법
KR930015558A (ko) 소프트웨어 변경을 위한 온라인 대기 로딩(Standby Loading) 방법
KR980003957A (ko) 제어 시스템
KR940012145A (ko) 이중화시스템의 이중화상태 결정회로
KR890015530A (ko) 이중화 프로세서에 있어서 병렬 데이타 통신 제어회로
KR100487242B1 (ko) 이중화 구현장치
KR920013115A (ko) 다중처리기 시스템에서의 시스팀 구성표 작성방식
KR920015199A (ko) 이중화 프로세서를 이용한 프로세서 고장 방지 시스템
JPH0454040A (ja) 多重通信における優先データ通信システム
KR930013953A (ko) 실시간 운영체계에서의 입출력 장치의 초기화 방법
JPS6413638A (en) Hot stand-by system
KR960042408A (ko) 부하분담 방식의 이중화 및 절체 방법과 이를 수행하기 위한 시스템
JPH02130027U (ko)
KR910013809A (ko) 전전자 교환기 경보구동장치의 이중화 회로
KR920001354A (ko) 데이타 전송 회로 및 방법
KR950023073A (ko) 패킷 교환장치의 패킷버스 상태정보 초기점검 방법
KR910010309A (ko) 병렬 접속형 다단 2중 프로세서
JPH04188253A (ja) マイクロ・コンピュータ・システム
KR950022624A (ko) 이중화 시스템에서의 듀얼카피 방법 및 그 장치
KR970012196A (ko) 공유 메모리를 포함한 시스템 이중화 구현 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990201

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee