KR940000955B1 - 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 - Google Patents

전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 Download PDF

Info

Publication number
KR940000955B1
KR940000955B1 KR1019900022791A KR900022791A KR940000955B1 KR 940000955 B1 KR940000955 B1 KR 940000955B1 KR 1019900022791 A KR1019900022791 A KR 1019900022791A KR 900022791 A KR900022791 A KR 900022791A KR 940000955 B1 KR940000955 B1 KR 940000955B1
Authority
KR
South Korea
Prior art keywords
state
processor
active
counterpart
inactive
Prior art date
Application number
KR1019900022791A
Other languages
English (en)
Other versions
KR920014317A (ko
Inventor
곽동용
조무호
윤병남
이우섭
강구화
송범현
Original Assignee
재단법인 한국전자통신연구소
경상현
한국전기통신공사
이해욱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인 한국전자통신연구소, 경상현, 한국전기통신공사, 이해욱 filed Critical 재단법인 한국전자통신연구소
Priority to KR1019900022791A priority Critical patent/KR940000955B1/ko
Publication of KR920014317A publication Critical patent/KR920014317A/ko
Application granted granted Critical
Publication of KR940000955B1 publication Critical patent/KR940000955B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용 없음.

Description

전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법
제1도는 본 발명이 적용되는 하드웨어 구성도.
제2도는 본 발명의 프로세서 이중화 상태 천이표에 기초한 처리 과정의 흐름도.
* 도면의 주요부분에 대한 부호의 설명
101,102 : 공간스위치 프로세서 103,104 : 공간스위치 하드웨어
본 발명은 전전자 교환기의 공간스위치 프로세서의 이중화 제어방법에 관한 것이다.
전자교환기의 제어시스팀은 일반 컴퓨터 시스팀과는 달리 고도의 고장감내 기능(fault tolerancy)과 실시간 처리가 요구된다. 이러한 요구를 충족시키기 위하여 각 교환기는 조건에 따라 다양한 구조를 채택하고 있다. 이중 고장감내를 실현하기 위해 고유의 구조 및 사용 프로세서와 밀접히 관련하여 다양한 방식으로 구현하고 있으나, 대부분 이중화방식(duplex)을 기본 전체로 채택하고 있으며 간혹 멀티프로세서 구조에서 부하 분담방식(load sharing)을 사용하기도 한다. 기존 교환기의 이중화 방식에는 동기식 이중화 방식과 비동기식 이중화 방식으로 구분된다. 공간 스위치 프로세서는 비동기식 이중화 방식으로 어느 한쪽(standby)프로세서는 프로세서의 상태관리만 하고 실질적으로 동작하지 않다가 활동중인(active) 프로세서의 장애시 동작을 이어 시작하는 방식이다. 이 방식에서 가장 문제가 되는 사항은 양 프로세서간의 정확한 상태관리와 얼마나 빨리 절체되어 정상 동작을 유지할 수 있느냐의 문제이다.
본 발명의 목적은 공간 스위치 프로세서의 이중화 상태를 관리하기 위하여 이중화시 발생할 수 있는 상태 불일치를 완벽하게 방지할 수 있는 이중화 제어방법을 제공하는데 있다.
본 발명은 상기 목적을 달성하기 위해 전전자 교환기의 공간 스위치 프로세서 이중화 제어방법에 있어서, 연결망 서브 시스템(INS)에 내부 프로세서 통신(IPC) 버스로 연결되는 이중화된 공간 스위치 프로세서, 상기 이중화된 공간 스위치 프로세서 TD 버스로 연결되는 제1,제2공간 스위치 하드웨어를 구비하는 전전자 교환기의 공간 스위치 프로세서 이중화 제어방법에 있어서, 일측은 출발상태이고 상대 프로세서가 비활동 상태이면 일측은 활동상태 상대는 비활동상태로 하여 TD-버스 점유 및 하드웨어 초기화를 수행하는 제1단계 ; 일측과 상대가 동시에 출발할때 둘중 하나를 활동상태 다른 하나를 대기 상태로 만드는 제2단계 ; 일측이 출발상태일때 상대 프로세서가 활동상태임을 보고하면 일측은 대기 상태, 상대는 활동상태로 한 다음 일측의 상태를 상대 프로세서에게 알리는 제3단계 ; 일측은 대기 상태이고 상대 프로세서가 비활동상태임을 보고 받았을때 일측은 활동상태로, 상대는 비활동상태로 하는 제4단계 ; 일측은 활동상태이고 상대 프로세서가 비활동상태임을 보고받았을때 상대방의 상태만 비활동 상태로 하는 제5단계 ; 일측은 활동상태이고 상대 프로세서가 출발상태임을 보고 받았을 때 상대를 출발상태로 하고 일측의 현재 상태를 상대 프로세서에게 보고하는 제6단계 ; 일측은 활동상태이고 상대 프로세서가 대기상태가 되었음을 보고 받았을때 상대 프로세서 상태를 대기상태로 하고 상대 프로세서에게 일측의 데이타를 수신하도록 요구하는 제7단계 ; 및 비정상적인 경우에는 일측의 프로세서 상태와 상대방 프로세서 상태를 출력하는 제8단계를 포함하여 이루어지는 것을 특징으로 한다.
이하, 첨부된 도면을 사용하여 본 발명을 상세히 설명한다. 제1도에서 본 발명은 프로세서 A측(101)과 B측(102)에 탑재되어 있으며(A측을 자신의 프로세서로, B측을 상대 프로세서로 설정한다) 이중화된 공간스위치 유니트(103),(104)와 프로세서간에 통신을 위하여 설정된 TD-bus는 실질적으로 프로세서 양측에 다 연결되어 있다. 따라서 본 발명은 상위 블럭인 연결망 서브 시스템(INS)(100)으로 부터 서비스 요구를 받았을때 자신의 상태가 활동 상태인 프로세서만 실질적으로 TD-bus a와 b포트를 점유하여 공간 스위치 하드웨어를 제어하고 자신의 상태가 대기상태인 프로세서는 단지 상태관리만 하도록 제어한다.
하기 표 1은 이중화된 공간 스위치 프로세서의 상태 천이를 나타내는 표로서 각 프로세서의 상태를 비활동, 출발, 대기, 활동 상태로 구분하고 자신의 프로세서 상태(열)와 상대 프로세서 상태(행)를 조합하여 프로세서 상태 관리시 발생할 수 있는 모든 경우의 수를 다룰수 있도록 한다.
[표 1]
제2도는 본 발명의 흐름도로서 상기 표 1의 프로세서 이중화 상태 천이표에서 기술된 행위를 상세하게 설명하였다.
먼저, 자신의 프로세서 상태와 상대방이 보고한 상대 프로세서의 상태를 가지고 프로세서 이중화상태 천이표에서 다음 행위를 결정한다(200). 자신은 출발상태이고 상대 프로세서 상태가 비활동 상태임을 보고하였을때 이중화 상태 천이표에서 행위 1이 결정되며 자신은 활동상태 상대는 비활동상태(201)로 한 다음 TD-bus점유(202) 및 하드웨어 초기화(203)를 수행한다.
자신도 출발상태이고 상대 프로세서도 출발상태임을 보고하였을 때 이중화 상태 천이표에서 행위 2가 결정되며 프로세서가 A측인가를 비교하고(204) 만약 A측이면 자신의 상태를 활동상태, 상대 상태를 대기상태로(206), 그리고 TD-bus 점유(207) 및 하드웨어 초기화(208)를 수행한다.
상기 비교(204) 결과, 프로세서가 A측이 아니면 자신은 대기 상태, 상대는 활동상태로 변경한다(205).
자신이 출발상태일때 상대 프로세서가 활동상태임을 보고하면 이중화 상태 천이표에서 행위 3이 결정되며 자신은 대기 상태, 상대는 활동상태로(209) 한 다음 자신의 상태를 상대 프로세서에게 알린다(210).
자신은 대기 상태이고 상대 프로세서가 비활동상태임을 보고하였을때 이중화 상태 처이표에서 행위 4가 결정되며 이 때 자신은 활동상태로, 상대는 비활동상태로(211)로 하고 TD-bus 점유권을 소유한다(212).
자신은 활동상태이고 상대 프로세서가 비활동상태임을 보고하였을때 이중화 상태 천이표에서 행위 5가 결정되며 단지 상대방의 상태만 비활동 상태로 만든다(213).
자신은 활동상태이고 상대 프로세서가 출발상태임을 보고하였을 때 이중화 상태 천이표에서 행이 6이 결정되며 상대를 출발상태로 하고(214) 자신의 현재 상태를 상대 프로세서에게 보고한다(215).
자신은 활동상태이고 상대 프로세서가 대기상태가 되었음을 보고하였을때 이중화 상태 천이표에서 행위 7이 결정되며 상대 프로세서 상태를 대기상태로(216)하고 상대 프로세서와 데이타 일관성을 유지하기 위하여 상대 프로세서에게 자신의 데이타를 수신하도록 요구한다(217).
행위 0은 비정상적인 경우로 자신의 프로세서 상태와 상대방 프로세서 상태를 출력한다(218).
이상과 같이 본 발명은 전전자 교환기에서 공간 스위치 프로세서 이중화를 관리하기 위하여 자신의 프로세서 상태와 상대방 프로세서 상태를 프로세서 이중화 상태 천이표로 작성하고 천이표에서 발생할 수 있는 모든 경우의 수를 조치함으로써 이중화 발생할 수 있는 상태 불일치를 완벽하게 방지할 수 있도록 설계하였다.

Claims (2)

  1. 상위 블럭인 연결망 서브 시스템(INS)(100)에 내부 프로세서 통신(IPC) 버스로 연결되는 이중화된 공간 스위치 프로세서, 상기 이중화된 공간 스위치 프로세서(101,102)에 TD 버스로 연결되는 제1, 제2공간 스위치 하드웨어(103,104)를 구비하는 전전자 교환기의 공간 스위치 프로세서 이중화 제어방법에 있어서, 일측은 출발상태이고 상대 프로세서가 비활동 상태이면 일측은 활동상태 상대는 비활동상태로 하여 TD-버스 점유 및 하드웨어 초기화를 수행하는 제1단계 ; 일측과 상대가 동시에 출발할 때 둘중 하나를 활동상태 다른 하나를 대기 상태로 만드는 제2단계 ; 일측이 출발상태일때 상대 프로세서가 활동상태임을 보고하면 일측은 대기 상태, 상대는 활동상태로 한 다음 일측의 상태를 상대 프로세서에게 알리는 제3단계 ; 일측은 대기 상태이고 상대 프로세서가 비활동상태임을 보고받았을 때 일측은 활동상태로, 상대는 비활동상태로 하는 제4단계 ; 일측은 활동상태이고 상대 프로세서가 비활동상태임을 보고받았을 때 상대방의 상태만 비활동 상태로 하는 제5단계 ; 일측은 활동상태이고 상대 프로세서가 출발상태임으로 보고받았을 때 상대를 출발상태로 하고 일측의 현재 상태를 상대 프로세서에게 보고하는 제6단계 ; 일측은 활동상태이고 상대 프로세서가 대기상태가 되었음을 보고받았을때 상대 프로세서 상태를 대기상태로 하고 상대 프로세서에게 일측의 데이타를 수신하도록 요구하는 제7단계 ; 및 비정상적인 경우에는 일측의 프로세서 상태와 상대방 프로세서 상태를 출력하는 제8단계를 포함하여 이루어지는 것을 특징으로 하는 이중화 제어방법.
  2. 제1항에 있어서, 상기 제2단계는, 프로세서가 자신인가를 비교하는 제1과정, 상기 제1과정 수행후, 자신이면 일측의 상태를 활동상태, 상대를 대기 상태로 하고 TD 버스 점유 및 하드웨어 초기화를 행하는 제2과정 ; 상기 제1과정 수행 후, 자신이 아니면 일측은 대기 상태, 상대는 활동 상태로 하고 일측의 상태를 상대에게 보고하는 제3과정을 구비하고 있는 것을 특징으로 하는 이중화 제어방법.
KR1019900022791A 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법 KR940000955B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Publications (2)

Publication Number Publication Date
KR920014317A KR920014317A (ko) 1992-07-30
KR940000955B1 true KR940000955B1 (ko) 1994-02-04

Family

ID=19309207

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900022791A KR940000955B1 (ko) 1990-12-31 1990-12-31 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법

Country Status (1)

Country Link
KR (1) KR940000955B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100324280B1 (ko) * 1999-09-14 2002-02-25 서평원 교환 시스템에서 프로세서의 제어버스 이중화시 오동작 방지방법

Also Published As

Publication number Publication date
KR920014317A (ko) 1992-07-30

Similar Documents

Publication Publication Date Title
KR101298558B1 (ko) 메인/예비 보드의 스위칭 방법 및 시스템
DE69909467T2 (de) Umschaltsverfahren zwischen mehreren systemprozessoren
CN113014634A (zh) 集群选举处理方法、装置、设备及存储介质
US20020152425A1 (en) Distributed restart in a multiple processor system
JP2003131900A (ja) サーバシステム運用管理方式
CN112597202B (zh) 数据查询方法、装置、计算机设备和存储介质
CN114442787A (zh) 服务器进入功耗封顶后实现整机功耗回调的方法、系统
KR0174604B1 (ko) 전자식 교환기에서 프로세서 상태확인 분산처리방법
CN110674192A (zh) 一种Redis高可用VIP漂移方法、终端及存储介质
KR940000955B1 (ko) 전전자 교환기에서의 공간스위치 프로세서 이중화 제어방법
US5696983A (en) Decentralized system connected by individual buses and bus connection method
CN114564340B (zh) 航天地面系统分布式软件高可用方法
WO2022078519A1 (zh) 一种计算机设备和管理方法
Schmitter et al. The basic fault-tolerant system
AT&T ONAP-Resiliency
JPH04311251A (ja) マルチプロセッサシステム
JPH0326936B2 (ko)
US20160196229A1 (en) Method and apparatus for managing connections among plural computers
KR20000033935A (ko) 이중화된 교환시스템의 이더넷 통신 장애에대한 대처 방법
CN101453354A (zh) 一种基于atca架构的高可用性系统
EP1676425B1 (en) Method and system for fault protection in a communication network
KR950010490B1 (ko) 전전자 교환 시스템에서의 제어시스템의 이중화 운용 방법
CN100334554C (zh) 全分布处理系统中的备份和负荷控制方法
JPS60173602A (ja) 分散型プロセス制御装置
CN114513525B (zh) 采用跨机房链式转发的数据一致性优化方法及系统

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990201

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee