KR910010309A - 병렬 접속형 다단 2중 프로세서 - Google Patents

병렬 접속형 다단 2중 프로세서 Download PDF

Info

Publication number
KR910010309A
KR910010309A KR1019890017877A KR890017877A KR910010309A KR 910010309 A KR910010309 A KR 910010309A KR 1019890017877 A KR1019890017877 A KR 1019890017877A KR 890017877 A KR890017877 A KR 890017877A KR 910010309 A KR910010309 A KR 910010309A
Authority
KR
South Korea
Prior art keywords
control system
parallel connection
dual processor
generating
connection multistage
Prior art date
Application number
KR1019890017877A
Other languages
English (en)
Inventor
윤영배
Original Assignee
정몽헌
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽헌, 현대전자산업 주식회사 filed Critical 정몽헌
Priority to KR1019890017877A priority Critical patent/KR910010309A/ko
Publication of KR910010309A publication Critical patent/KR910010309A/ko

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)
  • Hardware Redundancy (AREA)

Abstract

내용 없음

Description

병령 접속형 다단 2중 프로세서
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 프로세서의 인터페이스 구성도.

Claims (1)

  1. 링형으로 구성된 다수의 제어 시스템을 구비한 장치에 있어서, 상위 제어 시스템과 하위 제어 시스템을 접속하여 현재 자신의 상태를 상위 제어 시스템에 알려 주거나 하위 제어 시스템의 상태를 검사하게 위한 수단과, 상위 및 하위 시스템을 제어 할 때 시스템을 제어하는 제어 신호를 발생시키기 위한 수단과, 하위 시스템이 고장났을 경우 상위 시스템에 고장 정보를 제공하여 상위 제어 시스템이 하위 제어 시스템의 기능을 수행하도록 정보제공 수단 및, 상위 제어 시스템이 하위 제어 시스템의 기능을 수행할시에 어드레스를 래치하며, 클럭과 리셋신호를 발생시키기 위한 신호 발생 수단으로 구성시켜서 됨을 특징으로 하는 병렬 접속형 다단 2중 프로세서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890017877A 1989-11-30 1989-11-30 병렬 접속형 다단 2중 프로세서 KR910010309A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890017877A KR910010309A (ko) 1989-11-30 1989-11-30 병렬 접속형 다단 2중 프로세서

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890017877A KR910010309A (ko) 1989-11-30 1989-11-30 병렬 접속형 다단 2중 프로세서

Publications (1)

Publication Number Publication Date
KR910010309A true KR910010309A (ko) 1991-06-29

Family

ID=67661253

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890017877A KR910010309A (ko) 1989-11-30 1989-11-30 병렬 접속형 다단 2중 프로세서

Country Status (1)

Country Link
KR (1) KR910010309A (ko)

Similar Documents

Publication Publication Date Title
KR840006880A (ko) 전원 시스템(System)
KR920004996A (ko) 전자기기장치
KR880001154A (ko) 원격 제어 시스템
KR860002870A (ko) 집적회로 장치
KR840005227A (ko) 데이타 처리 시스템
KR890009128A (ko) 통신제어 시스템
KR940015918A (ko) 오디오/비디오 시스템
KR880000686A (ko) 유도성 부하구동회로의 고장검출회로
KR910011013A (ko) 영상 자막기의 녹화제어시스템
KR850005917A (ko) 전원 온·오프 제어회로
KR910010309A (ko) 병렬 접속형 다단 2중 프로세서
KR910005208A (ko) 학습 장치
KR890012219A (ko) 컴퓨터 시스템에서의 키보드 선택 방법 및 장치
KR840000825A (ko) 전자복사기의 출력 체크장치
KR880000969A (ko) 스타틱ram
KR910006136A (ko) 인버터 제어 호이스트
KR920009033A (ko) 제어 전압이 증가함에 따라 출력이 감소하는 구분(區分)적 전류원
KR910013276A (ko) 반도체 집적 회로 장치
KR910008984A (ko) 스테레오 모우드 절환시 오동작 방지 방법
KR910005172A (ko) 센트로닉스 호환 병렬 접속시 응답 및 비지신호 발생회로
KR910012872A (ko) 워치도그 기능을 구비한 리세트회로
KR890016869A (ko) 전원선을 이용한 분산 제어시스템
KR920013115A (ko) 다중처리기 시스템에서의 시스팀 구성표 작성방식
KR910012611A (ko) 수치표시기를 구비한 제어장치
SE9904553D0 (sv) A telecommunication device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application