KR920013939A - 디지탈 변조 시스템 - Google Patents
디지탈 변조 시스템 Download PDFInfo
- Publication number
- KR920013939A KR920013939A KR1019910024694A KR910024694A KR920013939A KR 920013939 A KR920013939 A KR 920013939A KR 1019910024694 A KR1019910024694 A KR 1019910024694A KR 910024694 A KR910024694 A KR 910024694A KR 920013939 A KR920013939 A KR 920013939A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- bit
- cds
- bits
- less
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Dc Digital Transmission (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 디지탈 변조 시스템의 상태 천이를 나타내는 상태 천이도, 제2도는 디지탈 변조 시스템의 인코더를 나타내는 블럭 회로도, 제3도는 디지탈 변조 시스템의 디코더를 나타내는 블럭 회로도.
Claims (6)
- 각각의 비트가 ‘1’ 또는 ‘0’의 두수 2진수 값중 하나를 나타낸내는 2진 시스템의 8비트 데이타를 동일 2진 시스템의 2진 16비트 데이타를 변환시키기 위한 디지탈 변조 시스템에 있어서, 입력 데이타 열로부터 8비트 데이타를 순차적으로 분리시키기 위한 제1단계와 상기 8비트 데이타 각각에 대해 다음의 조건 1) 내지 6) 1)제2에서 제15비트까지의 연속 ‘0’ 또는 ‘1’의 수가 2 또는 그 이상이고, 2)제1비트에서 제16비트까지의 연속 ‘0’ 또는 ‘1’의 수가 5또는 그이하이며, 3)제13비트에서 제16비트 까지의 연속 ‘0’ 또는 ‘1’의 수가 4 또는 그이상이고, 4)제1내지 제16비트동안 각각 ‘1’과 ‘0’인 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’을 합산할 때 얻어지는 코드 워드 디지탈 합 CDS의 절대치가 4 또는 그 이하이며, 5)제1 내지 제K비트(여기서 1≤ K ≤16)에 대해 각각 ‘1’과 ‘0’의 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’을 합산할 때 얻어지는 코드워드 디지탈 합 CDS(K)의 절대치가 5 또는 그 이하이며, 6)16비트 데이타가 직렬 데이타로 변환되어 서로 결합되어 출력될 때 출력된 직렬 데이타의 어떤 부분에서나 연속 ‘0’가 ‘1’의 수효가 2이상 5이하이고 각각 ‘1’ 과 ‘0’의 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’의 합으로서 얻어지 DSV의 값이 3이하인 조선을 만족시키는 제1비트에서 제16비트 까지의 다수의 서로다른 16비트 데이타를 형성하는 제2단계와, 제2단계로부터의 16비트 데이타를 직렬 데이타 변환하고 직렬 16비트 데이타를 결합하여 결합된 변조된 디지탈 데이타로서 출력하는 제3단계를 포함하는 디지탈 변조시스템.
- 제1항에 있어서, 상기 제2단계를 각각 데이타를 포함하는 제1,제2,제3,제4,제5 및 제6표중 하나를 선택하는 보조단계를 포함하는데, 상기 데이타는 상기 조건 1)내지 5)를 만족시키는 16비트 데이타 가운데 논리식 (ⅰ)AND((ⅱ)OR(ⅲ)OR(ⅳ))를 만족시키는 데이타가 데이타 집단A로 이루어지고 상기 조건 1) 내지 6)을 만족시키는 16비트 데이타 가운데 논리식 (ⅴ)R(ⅵ)OR(ⅶ)OR(ⅷ)OR(ⅸ)OR(ⅹ)를 만족시키는 테이타가 데이타 집단 B 이루어짐을 규정하도록 되어 있으며 단, (ⅰ)제1비트로부터의 연속 ‘0’ 또는 ‘1’의 수는 4이하이고 CDS(K)의 절대치는 3이하이며, (ⅱ)상기 CDS=0이고, (ⅲ)CDS=-2이고 제1, 제15 및 제16비트는 모두 ‘0’이고, (ⅳ)CDS=+2이고 제1비트는 ‘0’이며 제15 및 제16비트는 ‘0’이며, (ⅴ)제15 및 제16비트가 ‘1’인 동안 CDS=0이고 CDS(K)는 -5이상이며 제1 및 제2비트는 ‘0'이며, (ⅵ)제15 및 제16비트가 ‘1’인 동안 CDS=0이고 CDS(K)는 -5이상, 1이하이며 제1비트는 ‘1'이고 제2비트는 ‘1’이고, (ⅶ)CDS=-2이고 CDS(K) -5이상, 1이하이며, 제1및 제2비트는 ‘0’이고, (ⅷ)CDS=-2이고, CDS(K)는 -5이상, 1이하이며, 제1비트는 ‘1’이고 제2비트는 ‘0’이며, (ⅴⅹ) CDS=-4이고, CDS(K)는 -5이상, 1이하이며 제1,제2, 제15 및 제16비트는 ‘0’이고, (ⅹ)제15 및 제16비트가 ‘0’인 동안 CDS=-4이고 CDS(K)는 -5이상, 1이하이며 제1 및 제2비트는 ‘0’이고, 상기 제1 내지 제6표에 기억된 데이타는 상기 제1표에 기억된 데이타 제1및 제2데이타가 모두 ‘0’이고, 제15비트가 ‘0’이며 제16비트가 ‘1’인 집단 A의 데이타와 이들 데이타 상태를 나타내기 위해 이들 데이타에 부가된 데이타 중의 데이타가 되도록 규정되며, 상기 제2표에 기억된 데이타는 상기 제1표에 기억된 데이타의 보상 데이타 이며, 상기 제3표에 기억된 데이타는 제1 및 제2데이타가 모두 ‘0’이고 제15비트가 ‘1’이며 제16비트가 ‘0’인 집단 A으로 데이타와 이들 데이타의 상태를 나타내기 위해 이들 데이타에 부가된 데이타 중의 데이타 이며, 상기 제4표에 기억된 데이타는 상기 제3표에 기억된 데이타의 보상 데이타이며, 상기 제5표에 기억된 데이타는 제1 및 제2데이타가 모두 ‘0’이고 제15비트가 ‘1’이며 제16비트가 ‘0’인 집단A의 데이타와 이들 데이타의 상태를 표시하기 위해 이들 데이타에 부가된 데이타 중의 데이타이며, 상기 제6표에 기억된 데이타는 상기 제5표에 기억된 데이타의 보상데이타이며, 상기 선택보조 단계에서, 제1내지 제6표중 하나는 제15 및 제16비트를 나타내는 데이타와, 상기 제1 내지 제6표에서의 데이타의 상태를 나타내는 데이타에 근거하여 선택되며, 8비트 데이타와 관련하여 조건 1) 내지 5)를 만족시키는 16비트 데이타는 상기 조건 6)을 만족시키는 데이타를 형성하는 방식으로 상기 선택보조단계에서 선택된 표에서 선택되는 디지탈 변조 시스템.
- 제2항에 있어서, 데이타의 상태를 나타내는 데이타의 DSV의 값을 표시하는 디지탈 변조 시스템.
- 각각의 비트가 ‘1’ 또는 ‘0’의 두수 2진수 값중 하나를 나타내는 2진 시스템의 8비트 데이트 동일 2진 시스템의 2진 16비트 데이타를 변환시키기 위한 디지탈 변조 시스템에 있어서, 입력 데이타 열로부터 8비트 데이타를 순차적으로 분리시키기 위한 제1단계와 상기 8비트 데이타 각각에 대해 다음의 조건 1) 내지 6) 1)제2에서 제15비트까지의 연속 ‘0’ 또는 ‘1’의 수가 2 또는 그 이상이고, 2)제1비트에서 제16비트까지의 연속 ‘0’ 또는 ‘1’의 수가 5또는 그이하이며, 3)제13비트에서 제16비트 까지의 연속 ‘0’ 또는 ‘1’의 수가 4 또는 그이상이고, 4)제1내지 제16비트동안 각각 ‘1’과 ‘0’인 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’을 합산할 때 얻어지는 코드 우드 디지탈 합 CDS의 절대치가 4 또는 그 이하이며, 5)제1 내지 제K비트(여기서 1≤ K ≤16)에 대해 각각 ‘1’과 ‘0’의 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’을 합산할 때 얻어지는 코드워드 디지탈 합 CDS(K)의 절대치가 5 또는 그 이하이며, 6)16비트 데이타가 직렬 데이타로 변환되어 서로 결합되어 출력될 때 출력된 직렬 데이타의 어떤 부분에서나 연속 ‘0’가 ‘1’의 수효가 2이상 5이하이고 각각 ‘1’ 과 ‘0’의 상기 2진수 값에 대해 스코어 ‘+1’과 ‘-1’의 합으로서 얻어진 DSV의 값이 3이하인 조선을 만족시키는 제1비트에서 제16비트 까지의 다수의 서로다른 16비트 데이타를 형성하는 제2단계와, 제2단계로부터의 16비트 데이타를 직렬 데이타 변환하고 직렬 16비트 데이타를 결합하여 결합된 변조된 디지탈 데이타로서 출력하는 제3수단를 포함하는 디지탈 변조 장치.
- 제1항에 있어서, 상기 제2수단은 각각 데이타를 포함하는 제1,제2,제3,제4,제5 및 제6표중 하나를 포함하고, 이들 표중 하나를 선택하는 수단을 포함하는데, 상기 데이타는 상기 조건 1)내지 5)를 만족시키는 16비트 데이타 가운데 논리식 (ⅰ)AND((ⅱ)OR(ⅲ)OR(ⅳ))를 만족시키는 데이타가 데이타 집단A로 이루어지고 상기 조건 1) 내지 6)을 만족시키는 16비트 데이타 가운데 논리식 (ⅴ)R(ⅵ)OR(ⅶ)OR(ⅷ)OR(ⅸ)OR(ⅹ)를 만족시키는 데이타 집단 B 이루어짐을 규정하도록 되어 있으며 단, (ⅰ)제1비트로부터의 연속 ‘0’ 또는 ‘1’의 수는 4이하이고 CDS(K)의 절대치는 3이하이며, (ⅱ)상기 CDS=0이고, (ⅲ)CDS=-2이고 제1, 제15 및 제16비트는 모두 ‘0'이고, (ⅳ)CDS=+2이고 제1비트는 ‘0’이며 제15 및 제16비트는 ‘0’이며, (ⅴ)제1 및 제16비트가 ‘1’인 동안 CDS=0이고 CDS(K)는 -5이상이며 제1 및 제2비트는 ‘0’이며, (ⅵ)제15 및 제16비트가 ‘1’인 동안 CDS=0이고 CDS(K)는 -5이상, 1이하이며 제1비트는 ‘1’이고 제2비트는 ‘1’이고, (ⅶ)CDS=-2이고 CDS(K) 는-5이상, 1이하이며, 제1및 제2비트는 ‘0’이고, (ⅷ)CDS=-2이고, CDS(K)는 -5이상, 1이하이며, 제1비트는 ‘1’이고 제2비트는 ‘0’이며, (ⅴⅹ) CDS=-4이고, CDS(K)는 -5이상, 1이하이며 제1,제2, 제15 및 제16비트는 ‘0’이고, (ⅹ)제15 및 제16비트가 ‘0’인 동안 CDS=-4이고 CDS(K)는 -5이상, 1이하이며 제1 및 제2비트는 ‘0’이고, 상기 제1 내지 제6표에 기억된 데이타는 상기 제1표에 기억된 데이타 제1및 제2데이타가 모두 ‘0’이고, 제15비트가 ‘0’이며 제16비트가 ‘1’인 집단 A의 데이타와 이들 데이타 상태를 나타내기 위해 이들 데이타에 부가된 데이타 중의 데이타가 되도록 규정되며, 상기 제2표에 기억된 데이타는 상기 제1표에 기억된 데이타의 보상 데이타 이며, 상기 제3표에 기억된 데이타는 제1 및 제2데이타가 모두 ‘0’이고 제15비트가 ‘1’이며 제16비트가 ‘0’인 집단 A으로 데이타와 이들 데이타의 상태를 나타내기 위해 이들 데이타에 부가된 데이타 중의 데이타 이며, 상기 제4표에 기억된 데이타는 상기 제3표에 기억된 데이타의 보상 데이타이며, 상기 제5표에 기억된 데이타는 제1 및 제2데이타가 모두 ‘0’이고 제15비트가 ‘1’이며 제16비트가 ‘0’인 집단A의 데이타와 이들 데이타의 상태를 표시하기 위해 이들 데이타에 부가된 데이타 중의 데이타이며, 상기 제6표에 기억된 데이타는 상기 제5표에 기억된 데이타의 보상 데이타이며, 상기 선택 보조단계에서, 제1 내지 제6표중 하나는 제15 및 제16비트를 나타내는 데이타와, 상기 제1 내지 제6표에서의 데이타의 상태를 나타내는 데이타에 근거하여 선택되며, 8비트 데이타와 관련하여 조건 1) 내지 5)를 만족시키는 16비트 데이타는 상기 조건 6)을 만족시키는 데이타를 형성하는 방식으로 상기 선택보조단계에서 선택된 표에서 선택되는 디지탈 변조 장치.
- 제5항에 있어서, 데이타의 상태를 나타내는 데이타는 데이타의 DSV의 값을 표시하는 디지탈 변조 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2414666A JPH04225625A (ja) | 1990-12-27 | 1990-12-27 | ディジタル変調方式 |
JP90-414666 | 1990-12-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR920013939A true KR920013939A (ko) | 1992-07-30 |
Family
ID=18523117
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910024694A KR920013939A (ko) | 1990-12-27 | 1991-12-27 | 디지탈 변조 시스템 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5198813A (ko) |
EP (1) | EP0493044B1 (ko) |
JP (1) | JPH04225625A (ko) |
KR (1) | KR920013939A (ko) |
DE (1) | DE69117035T2 (ko) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5246782A (en) * | 1990-12-10 | 1993-09-21 | The Dow Chemical Company | Laminates of polymers having perfluorocyclobutane rings and polymers containing perfluorocyclobutane rings |
EP0511498B1 (en) * | 1991-03-30 | 1998-12-09 | Kabushiki Kaisha Toshiba | Encoding apparatus for digital signal with improved block channel coding |
DE69328642T2 (de) * | 1992-02-19 | 2001-01-11 | Mitsubishi Electric Corp | Datenumsetzungsverfahren und Aufzeichnungs-/Wiedergabegerät zur Durchführung desselben |
JPH05284035A (ja) * | 1992-03-31 | 1993-10-29 | Sony Corp | 情報変換方法 |
GB2295753B (en) * | 1992-09-17 | 1996-10-16 | Sony Uk Ltd | Data coding |
US5341134A (en) * | 1992-12-30 | 1994-08-23 | Datatape Incorporated | Simple coding scheme for DC free channel codes of form M/N, where M=N-1 and M and N are positive integers |
US5535187A (en) * | 1993-12-15 | 1996-07-09 | Intenational Business Machines Corporation | High capacity run-length-limited coding system employing asymmetric and even-spaced codes |
EP1139338A3 (en) * | 1994-03-19 | 2006-10-11 | Sony Corporation | Optical disk and method and apparatus for recording and then playing information back from that disc |
USRE38802E1 (en) | 1994-03-19 | 2005-09-27 | Sony Corporation | Method for reproducing compressed information data from a disk using a spatial frequency less than the track pitch |
EP0673034B1 (en) * | 1994-03-19 | 2003-07-16 | Sony Corporation | Optical disk and method and apparatus for recording and then playing information back from that disk |
JP3541439B2 (ja) * | 1994-07-08 | 2004-07-14 | ソニー株式会社 | 信号変調方法及び装置、並びに信号復調装置及び方法 |
US5870037A (en) * | 1994-07-08 | 1999-02-09 | Sony Corporation | Method and apparatus, demodulating method and signal demodulating apparatus |
US6108149A (en) * | 1995-02-10 | 2000-08-22 | Sony Corporation | Digital data transmitting apparatus for transmitting partial response signals |
JPH0917129A (ja) * | 1995-06-30 | 1997-01-17 | Fujitsu Ltd | ライトデータの調整ビット決定方法、調整ビット決定回路、ライトデータ作成回路及びディスク装置 |
US5608397A (en) * | 1995-08-15 | 1997-03-04 | Lucent Technologies Inc. | Method and apparatus for generating DC-free sequences |
US5699434A (en) | 1995-12-12 | 1997-12-16 | Hewlett-Packard Company | Method of inhibiting copying of digital data |
JP3962439B2 (ja) * | 1996-06-21 | 2007-08-22 | パイオニア株式会社 | 情報記録装置及び情報記録方法並びに情報再生装置及び情報再生方法 |
US6084535A (en) * | 1997-01-30 | 2000-07-04 | Mitel Semiconductor Americas Inc. | System and method for generating many ones codes with hamming distance after precoding |
JP3348674B2 (ja) * | 1999-03-10 | 2002-11-20 | 日本電気株式会社 | 記録符号変換装置及びその記録符号化方式並びにその記録符号化データを記録した記録媒体 |
KR100597513B1 (ko) * | 1999-08-13 | 2006-07-10 | 후지쯔 가부시끼가이샤 | 파일 처리 방법, 데이터 처리 장치 및 기억 매체 |
KR100320434B1 (ko) * | 1999-11-04 | 2002-01-16 | 박종섭 | 아날로그 디지탈 컨버터 |
US6732320B1 (en) * | 2000-04-28 | 2004-05-04 | Promos Technologies Inc. | Method and system for improved error correction in optical media data processing |
US6504493B1 (en) | 2000-10-31 | 2003-01-07 | Marvell International, Ltd. | Method and apparatus for encoding/decoding data |
JP3709818B2 (ja) * | 2000-10-31 | 2005-10-26 | 日本ビクター株式会社 | 符号化テーブル及びそれを用いた変調装置、伝送装置並びに記録媒体 |
EP1464051A2 (en) * | 2000-11-27 | 2004-10-06 | Macrovision Europe Limited | A copy protected dvd disc and method for producing and validating same |
KR100725685B1 (ko) * | 2001-07-05 | 2007-06-07 | 엘지전자 주식회사 | 일련의 데이터 워드를 변조신호로 변환하는 방법 |
US6703949B2 (en) * | 2001-10-11 | 2004-03-09 | Sun Microsystems, Inc. | Method and apparatus for facilitating balanced bundles of electrical signals |
US6917313B1 (en) | 2002-01-16 | 2005-07-12 | Marvell International Ltd. | DC-free codes |
WO2003065670A1 (en) * | 2002-02-01 | 2003-08-07 | Igor Anatolievich Abrosimov | Means and method of data encoding and communication at rates above the channel bandwidth |
TW565829B (en) * | 2002-03-19 | 2003-12-11 | Via Tech Inc | Method and device for recovering decoded data |
JP3916055B2 (ja) * | 2002-03-28 | 2007-05-16 | 日本ビクター株式会社 | 変調方法、変調装置、記録媒体、復調方法および復調装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2466913A1 (fr) * | 1979-10-01 | 1981-04-10 | Thomson Csf | Procede et dispositif de codage de donnees binaires, dispositifs de decodage des donnees codees et systemes de transmission comportant de tels dispositifs |
JPS57176866A (en) * | 1981-04-24 | 1982-10-30 | Sony Corp | Encoder of binary signal |
JPS601956A (ja) * | 1983-06-17 | 1985-01-08 | Sony Corp | デイジタルデ−タの変調方法 |
US4833471A (en) * | 1984-03-26 | 1989-05-23 | Canon Kabushiki Kaisha | Data processing apparatus |
DE3583819D1 (de) * | 1984-05-21 | 1991-09-26 | Matsushita Electric Ind Co Ltd | Verfahren und vorrichtung zur erzeugung eines lauflaengenbegrenzten kodes. |
GB8423165D0 (en) * | 1984-09-13 | 1984-10-17 | Indep Broadcasting Authority | Digital recording/reproducing apparatus |
JP2609220B2 (ja) * | 1985-03-15 | 1997-05-14 | ソニー株式会社 | マルチ・プロセツサ・システム |
JPS6249724A (ja) * | 1985-08-29 | 1987-03-04 | Nec Corp | デジタル変調方式 |
JPS6457825A (en) * | 1987-08-27 | 1989-03-06 | Nippon Denki Home Electronics | 4/5 code conversion system |
-
1990
- 1990-12-27 JP JP2414666A patent/JPH04225625A/ja active Pending
-
1991
- 1991-12-20 DE DE69117035T patent/DE69117035T2/de not_active Expired - Fee Related
- 1991-12-20 EP EP91311908A patent/EP0493044B1/en not_active Expired - Lifetime
- 1991-12-23 US US07/811,972 patent/US5198813A/en not_active Expired - Fee Related
- 1991-12-27 KR KR1019910024694A patent/KR920013939A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
US5198813A (en) | 1993-03-30 |
EP0493044A2 (en) | 1992-07-01 |
DE69117035D1 (de) | 1996-03-21 |
EP0493044A3 (en) | 1992-08-26 |
DE69117035T2 (de) | 1996-10-02 |
EP0493044B1 (en) | 1996-02-07 |
JPH04225625A (ja) | 1992-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920013939A (ko) | 디지탈 변조 시스템 | |
US4855742A (en) | Method of transmitting n-bit information words, information transmission system for carrying out the method, and encoding device and decoding device for use in the information-transmission system | |
US4899149A (en) | Method of and apparatus for decoding Huffman or variable-length coees | |
ES539640A0 (es) | Un metodo de transmitir informacion, en el que palabras de informacion de n bits se convierten en palabras de codigo dem bits, antes de su transmision | |
EP0177950A3 (en) | A digital information signal encoding method | |
DK0745254T3 (da) | Fremgangsmåde til at omdanne en række informationsord på m bits til et moduleret signal, fremgangsmåde til at frembringe en | |
MY102621A (en) | Converting digital signals | |
AU550752B2 (en) | Binary encoding | |
EP0078687A3 (en) | Analog to digital converter | |
KR850005061A (ko) | 정보 변환 장치 | |
TW290764B (ko) | ||
KR900017292A (ko) | 디지탈 변조 방법 | |
EP1220219A3 (en) | Modulation system | |
KR860003715A (ko) | 정보 전송방법 및 엔코딩, 디코딩장치 | |
JPS54139356A (en) | Kana-chinese character converter | |
JPS62281523A (ja) | 変調回路 | |
GB1200680A (en) | Electrical data transmission system | |
EP0242600A2 (en) | Carry look-ahead calculating method and circuits therefor | |
EP0702827A1 (en) | Method of converting a sequence of m-bit information words to a modulated signal, method of producing a record carrier, coding device, decoding device, recording device, reading device, signal, as well as a record carrier | |
JPS6457825A (en) | 4/5 code conversion system | |
DE69228961D1 (de) | 7-zu-3-Zählerschaltung | |
JPS5483411A (en) | Binary data coding system | |
JPS6457827A (en) | 4/5 nrzi code conversion system | |
JPH0295026A (ja) | Aロー特性のコードワードの浮動少数点変換器 | |
JPS6486235A (en) | Comparator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |