KR920003833B1 - 통신 처리장치 - Google Patents

통신 처리장치 Download PDF

Info

Publication number
KR920003833B1
KR920003833B1 KR1019880006348A KR880006348A KR920003833B1 KR 920003833 B1 KR920003833 B1 KR 920003833B1 KR 1019880006348 A KR1019880006348 A KR 1019880006348A KR 880006348 A KR880006348 A KR 880006348A KR 920003833 B1 KR920003833 B1 KR 920003833B1
Authority
KR
South Korea
Prior art keywords
terminal
terminal management
local
memory
management table
Prior art date
Application number
KR1019880006348A
Other languages
English (en)
Other versions
KR880014760A (ko
Inventor
오사무 구니사끼
도시가즈 야스에
시로오 오오이시
유우지 사에끼
Original Assignee
가부시끼가이샤 히다찌세이사꾸쇼
미따 가쯔시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 히다찌세이사꾸쇼, 미따 가쯔시게 filed Critical 가부시끼가이샤 히다찌세이사꾸쇼
Publication of KR880014760A publication Critical patent/KR880014760A/ko
Application granted granted Critical
Publication of KR920003833B1 publication Critical patent/KR920003833B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/126Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer And Data Communications (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

통신 처리장치
제 1 도는 본 발명의 통신처리장치에 있어서의 단말제어장치 또는 단말장치의 1실시예의 개략적 블록도.
제 2 도는 본 발명의 통신처리장치의 전체 시스템 구성의 1실시예의 블록도.
제 3 도는 본 발명의 통신처리장치에 사용되는 단말관리 테이블의 1실시예의 블록도.
제 4 도는 제 1 도에 도시한 블록도중의 통신제어부(210)의 1실시예의 블록도.
제 5 도는 본 발명의 실시예에 있어서, 단말제어장치와 두개의 단말장치와의 사이의 프레임 송수(送受)를 모식적으로 나타낸 도면.
* 도면의 주요부분에 대한 부호의 설명
10 : 호스트 컴퓨터 20 : 단말제어장치
21, 51~54, 120, 240 : 단말관리테이블
31~34 : 단말장치 41, 42, 26 : 회선
100 : 메인 프로세서(MPU) 110, 220, 230 : 기억부
130 : 버스(bus) 200 : 통신제어 어댑터(adapter)
210 : 통신제어부 250 : 송수신 데이터 처리부
400 : 버스 인터페이스부 410 : DMA 제어부
420 : 시퀀서(sequencer) 430 : 프로그램 메모리 인터페이스부
440 : 일반 레지스터 445 : 연산부(ALU)
450 : 리이드(read)레지스터 455 : 라이트(write)레지스터
460 : 수신 FIFO 465 : 송신 FIFO
490 : 데이터링크층 제어부 500, 502 : 단말장치
본 발명은 클러스터(cluster)통신 제어 시스템에 있어서의 통신처리방법, 특히 단말관리 정보의 관리를 효율적으로 행하는 것이 가능한 통신처리 방법 및 그의 장치에 관한 것이다.
종래의 클러스터 통신 제어시스템에 있어서는, 일본국 소화 60년 특허출원 공개 제 160750호 공보에 기재된 바와같이 폴링(polling) 제어방식에 의해 단말제어장치가 각 다날장치의 통신 제어를 행하였다. 이 통신 제어 시스템에서는 단말제어장치 및 각 단말장치가 각각 고유의 어드레스정보를 가지고, 전송 데이터 내에 포함된 어드레스 내용이 일치한 장치만이 그 데이터를 수신가능하다. 단말제어장치는 폴링이라 불리는 송신권유를 나타내는 통신문(프레임)을 각 단말장치에 송출(送出)한다. 이 프레임을 수신한 단말장치, 즉 폴링 프레임내의 어드레스 내용이 일치한 단말장치만이 단말제어장치 또는 다른 단말장치에 의해 송신된 데이터 프레임의 송출을 허가시킨다. 이것을 데이터 송신권(權)의 획득(獲得)이라 부른다.
이와같은 종래의 폴링제어방식을 사용한 클러스터 통신 제어 시스템에 있어서는, 각 단말장치의 상태를 기억한 단말상태 관리 테이블에 따라 단말제어장치가 단말상태관리를 행한다. 폴링 프레임은 이 단말관리 테이블의 내용에 따라 순차 송출된다.
한편, 각 단말장치는 단말제어장치 또는 다른 단말장치와의 데이터전송을 행하는 경우에 다음의 수순을 사용한다. (1) 폴링에 의해 데이터 송신권을 획득하고 (2) 송신 데이터는 대향 스테이션(station) 어드레스를 갖는 프레임에 매입되고 송신된다. (3) 대향 스테이션으로 부터의 응답을 수신하고, (4) 단말장치에 데이터 송신권을 개방한다. 단, 송신 데이터가 없는 경우는 (2), (3)을 생략하여 즉시 데이터 송신권을 개방한다.
이와 같은 통신방식에 있어서는, 각 단말장치가 동일 클러스터내의 단말상태를 아는 수단을 갖기 때문에, 대향 스테이션 단말이 수신 불능의 경우에, 예를들면 전원 오프(OFF) 또는 비지(BUSY) 상태등(等)의 무익한 송신을 회피할 수가 있다. 각 단말장치가 동일 클러스터내의 단말상태를 아는 방법으로서 다음의 방법이 있다. 즉, 모든 단말장치가 공통으로 데이터 프레임을 수신할 수 있도록 하기 위하여, 공통 어드레스(글로우벌(global)어드레스라 칭함)를 갖고, 단말제어장치는 단말관리 테이블의 내용이 변화할 때마다 모든 단말장치들에 단말관리 테이블 정보를 송출한다. 이것에 의해, 각 단말장치는 항상 동일 클로스터의 최신 단말관리 상태를 아는 것이 가능하고, 무익한 송신을 되풀이 하지 않고 또는 송신이 실행될 때마다 단말제어장치에 송신 대향 단말의 상태를 조회시킬 필요가 없고 그리하여 회선 사용효율이 향상된다.
또한, 다수의 단말장치에 일괄하여 데이터 전송을 행하는 방식으로서는, 일본국 소화 57년 특허출원공개 제 101933호 공보에 기재된 발명에 있다.
클러스터 통신제어 시스템에 있어서는, 단말제어장치 및 각 단말장치(이하, 각 통신장치 또는 장치라 칭함)에는 통신제어를 행하는 어댑터가 탑재(搭載)되어 있는 것이 보통이다. 즉, 각 장치의 메인 프로세서가 통신제어의 전부를 처리하는 경우에, 통신처리의 성능을 달성하는 것은 곤란하다. 따라서, 통상 각 장치에 탑재한 통신제어 어댑터가 하위 레벨의 통신처리를, 예를 들면 데이터 링크 레벨까지 행한다.
그런데, 클로스터 통신 제어 시스템에서 단말상태를 관리하는 정보를 각 장치에 갖는 경우, 기억장치상에 테이블 형식으로 그 정보를 기억시킨다. 이 경우에, 기억장치는 메인 프로세서 및 통신제어 어댑터의 양쪽으로 부터 액세스(access)될 수 있어야 한다. 즉, 단말관리 테이블은 주로 메인 프로세서상의 프로그램에 의해 관리된다. 한편, 하위 레벨의 통신 처리를 행하는 것은 통신 제어 어댑터이고, 회선이 사용효율을 향상시키기 위해서는 어댑터가 단말관리 테이블을 액세스하여 통신의 대향 스테이션의 상태를 알고, 그 결과에 의해 데이터를 송신해야 할 것인지 아닌지의 여부를 판단할 필요가 있다. 그러므로, 단말관리 테이블에 대해 메인 프로세서 및 통신제어 어댑터 양자(兩者)로 부터의 액세스가 경합하는 상태가 발생하고, 그리하여 통신제어 처리의 저하를 가져 오는 문제점이 있다.
본 발명의 목적은 단말관리 테이블을 사용한 통신처리장치에 있어서 단말관리 정보의 효율적인 관리가 가능한 통신 처리장치를 제공하는 것이다.
본 발명의 다른 목적은 통신 제어 처리를 위한 오우버 헤드를 제거한 통신 제어 어댑터를 사용한 통신 처리 방식을 제공하는 것이다.
본 발명의 또 다른 목적은 폴링방식을 사용하고 클러스터 시스템을 구성하는 단말장치 및 단말 제어 장치의 상태를 관리하는 단말 관리 테이블의 효율적인 관리가 가능한 통신 처리 장치를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명에서는 단말장치 및 단말 제어 장치의 각각을 메인 프로세서, 메인 메모리와 통신제어 어댑터로 구성하고, 상기 어댑터를 로우컬(local)메모리, 로우컬 프로세서 및 통신 데이터 송수신회로로 구성하고, 그리하여 단말 관리 정보를 메인 메모리와 로우컬 메모리의 양쪽에 기억시키고, 단말 관리 정보의 관리를 로우컬 프로세서로 행하게 한다.
또한 본 발명에 있어서는 로우컬 프로세스가 로우컬 메모리상의 단말 관리 정보를 재기록함과 동시에 이 단말 관리 정보를 메인 메모리에 전송한다.
즉, 본 발명에 있어서는 로우컬 프로세스가 액세스하는 메인메모리와, 통신 제어 어댑터가 액세스하는 로우컬 메모리상의 양쪽에 단말 관리 테이블을 설치하고, 통신 제어 어댑터에 DMA(Direct Memory Access) 기능을 제공하고, 또 통신 제어 어댑터에 의해 단말 관리 테이블의 관리를 행하게 하도록 함에 의해, 테이블 정보의 변경은 로우컬 메모리측에서만 행해지고, 변경과 동시에 정보를 DMA 기능에 의해 메모리측의 테이블에 전송함으로써 양자의 정합(整合)을 하도록 구성한 것을 특징으로 한다.
통신 제어 어댑터는 마이크로 프로그램 제어에 의한 프로세서 기능을 가지며, 마이크로 프로그램의 지시에 의해 로우컬 메모리상에 설치한 단말 관리 테이블의 내용을 읽고 쓰기 가능하고 그리하여 이 테이블의 내용을 변경할 수가 있다.
또, 통신제어 어댑터에 내장하는 DMA 기능에 의해, 로우컬 메모리상의 단말 관리 테이블의 내용을 그것이 변경됨과 동시에 마이크로 프로그램의 지령에 따라서 메인 프로세서측의 메인 메모리상의 단말 관리 테이블에 전송할 수가 있다.
이 구성에 의해, 통신 제어 어댑터가 단말 관리 테이블의 내용의 변경을 관리하고, 변경된 테이블의 내용을 동시에 메인 메모리 상의 단말 관리 테이블에 반영할 수가 있고, 그리하여 양자의 내용을 언제나 일치시킬 수가 있다.
이하, 본 발명의 실시예를 첨부도면을 참고로 하여 상세히 설명한다.
제 2 도는 본 발명에 있어서의 클러스터 통신 제어 시스템의 1 실시예의 전체 구성을 나타낸 블록도이다. 단말 제어장치(20)는 호스트 컴퓨터(10)와 복수의 단말장치(31~34)의 사이에 위치한다. 단말 제어장치(20)와 호스트 컴퓨터(10)와는 회선(41)으로 결합되고, 단말장치(31~34)와는 회선(42)으로 결합되어 있다. 복수의 회선(42)은 단말 제어장치(20)로부터 뻗어 있고, 이것들에 복수대의 단말장치가 접속되고, 예컨대 64대, 128대의 단말장치가 접속되어 있다. 단말 제어장치(20)는 호스트 컴퓨터(10)와 단말장치(31~34)의 사이의 통신(수직분산통신)을 제어함과 함께, 단말장치(31~34) 상호간 통신(수평분산 통신)의 제어도 행한다. 그러므로, 단말 제어장치(20)는 각 단말장치(31~34)에 대해 데이터 송신권의 양도와 상태의 관리를 행하는 단말의 상태를 관리하기 위한 단말 관리 테이블(21)의 내용을 각 단말장치(31~34)에 있는 단말 관리테이블(51~54)에 동시에 배포한다.
단말 제어장치(20) 및 단말장치(31~34)에 갖는 단말 관리테이블(21, 51~54)은 구체적으로 각 장치내의 메인 메모리 및 로우컬 메모리의 2개소에 존재한다.
다음에, 이 각 장치 내부의 구성을 나타내는 블록도를 제 1 도에 나타낸다. 메인 프로세서(MPU) (100)와, 메인 메모리인 기억부(110) 및, 통신제어 어댑터(200)는 버스(130)에 의해 결합되어 있다. 통신 제어 어댑터(200)는 데이터 링크층의 처리등(等)을 행하는 통신 제어부(210), 이것을 제어하는 마이크로 프로그램이 격납되어 있는 기억부(220), 통신 처리에 사용하는 작업 영역이나 처리 데이터를 격납하는 로우컬 메모리인 기억부(230), 및 송수신 데이터 변복조처리나 시리얼/패러럴 변화처리등을 행하는 송수신 데이터 처리부(250)로 구성된다. 회선(260)은 송수신 데이터 처리부(250)로부터 다른 장치로 뻗어 있다. 메인 메모리인 기억부(110)와, 로우컬 메모리인 기억부(230)에는 단말 관리 테이블(120) 및 (240)이 각각 제공되어 있다. 또 통신 제어부(210)는 이후에 설명되는 바와같이 기억부(230)의 데이터를 기억부(110)에 전송하는 기능을 갖는다.
이 구성에 있어서, 단말 관리 테이블을 갱신하는 수순을 제 1 도의 장치가 단말장치의 경우로서 설명한다. 단말 제어 장치가 폴링에 의해 각 단말의 상태를 파악하고, 이후 상세히 설명하는 바와같이 단말 관리 테이블에 그 내용을 반영시키고, 즉시 이 정보를 각 단말에 송신한다. 단말장치에서, 이 정보는 회선(260)을 통해 송수신 데이터 처리부(250), 통신 제어부(210)를 통하여 로우컬 메모리인 기억부(230)에 있는 단말 관리 테이불(240)에 격납된다. 통신 제어부(210)에서는 수신완료와 동시에 DMA에 의해 단말 관리 테이블(240)의 내용을 메인 메모리인 기억부(110)에 있는 단말 관리 테이블(120)에 전송한다.
한편, 메인 프로세서(MPU) (100)가 네트워크(network)층 이상의 고(高)레벨로의 통신 처리를 행하는 경우, 클러스터 시스템의 다른 단말장치의 상태를 알기 위해서 단말 관리 테이블(120)을 액세스할 필요가 있다. 이 경우에, MPU(100)는 판독(read)을 하고 쓰기(write)는 하지 않는다. 따라서 단말 관리 테이블의 재기록은 완전히 통신 제어 어댑터(200)내에서 실행되고, 단말 관리 테이블(120)의 정보는 항상 테이블(240)로 부터 테이블(120)로의 DMA 전송에 의해 동일화 된다.
이상의 설명은 제 1 도의 장치가 단말장치의 경우이지만, 제 1 도의 장치가 단말 제어 장치의 경우도, 각 단말장치의 상태를 파악하여 단말 관리 테이블을 재기록하는 처리는 통신 제어 어댑터(200)의 통신 제어부(210)가 테이블(240)을 재기록하는 것으로서 행한다. 동시에 DMA 기능에 의하여, 로우컬 메모리내의 테이블(240)의 내용을 메인 메모리상의 단말 관리 테이블(120)에 전송한다. 하나의 단말장치의 상태가 변화하여, 그 취지를 각 단말장치에 통지하기 때문에, 단말 관리 테이블의 내용을 송신하는 경우에, 메인 프로세서(100)가 통신 제어 어댑터(200)에 지시해서 기억부(220)에 있는 마이크로 프로그램 제어에 의하여, 테이블(240)의 내용을 회선(260)을 통해 송신한다. 이와같이 하여 항상 양쪽의 참고 부호가 240인 테이블과 120인 테이블과의 내용을 일치시킬 수가 있다.
제 3 도는 단말 관리 테이블(120, 140)의 형식의 한 실시예를 나타낸다. 상세히는 예로서, 본 건 발명자들이 앞서 일본국에 출원한 특원소 62-47141호(소화 62년 3월 2일 출원)에 설명되어 있다. 제 3 도는 가령 전체의 단말장치의 대수가 64인 경우를 예시하고 있다. 각 단말장치의 어드레스는 단말번호 #1~64에 고정치를 가한 수치가 된다. 즉 고정치를 '3F'(16진수)로 하면 #1의 단말장치의 어드레스는 '40'이고, #2의 단말장치의 어드레스는 '41'이 된다. 이 테이블(120, 240)에 있어서, 1단말장치 당 관리장(長) 테이블장(長)은 2워드(=4바이트)로 표시된다.
상기 워드의 215비트로부터 23비트(301)는 시스템 예약이며, 하위 2바이트(306)는 단말명(名)의 니모닉(mnemonic)을 나타낸다. 22비트(NOT BUSY POL) (302)는 단말 비지 상태 감시용 비트로서, 비지상태시 '1'이 된다. 비지상태의 단말 장치의 폴링주기를 길게하므로서, 불필요한 폴링 프레임(frame)의 송출을 방지하고, 회선 사용 효율을 향상시킬 수가 있다. 즉, NOT BUSY POL 비트(302)를 체크하여 폴링동작을 결정한다. 21비트(READY PLO) (303)는 단말장치의 전원 온/오프(ON/OFF) 감시용 비트이다. 전원 오프의 경우에, READY POL 비트(303)가 '1'이 되고, 이 경우도 폴링주기가 길어진다, 20비트(AT POL)(304)는 단말로 부터의 데이터 송신권 요구 감시용 비트이다. 단말장치가 비지이외(NOT BUSY POL 비트가 0)일때, 이 AT POL 비트(304)가 '1'이 된다. READY POL 비트(303) 및 'NOT BUSY'POL비트(302)중 어느 하나가 '1'이 되었을 때, AT POL 비트(304)는 '0'가 되고, 이 경우에는 폴링 주기가 길어진다.
제 4 도는 제 1 도에 표시한 통신 제어부(210)의 구체적 구성의 한 실시예를 나타낸다. 동 도면에서, 상위 MPU(100)측과 통신제어 어댑터(200)를 결합하는 버스(130)와 통신제어부(210)사이의 인터페이스는 버스 인터페이스부(400)에 의해서 실행된다. DMA 제어부(410)는 메인 메모리인 기억부(110)와 일반 레지스터(440)와의 사이에서 버스 인터페이스부(400)를 통해서 데이터의 읽기/쓰기를 직접 제어하는 기능을 가진다. 여기에서 DMA 제어부(410)내에는 데이터격납용 레지스터와 DMA 전송용 어드레스를 격납하는 레지스터를 가진다. 일반 레지스터(440)와 워크 메모리로서의 로우컬 메모리(230)와의 사이의 데이터의 송수신은 연산부(445)의 기능으로 실현될 수가 있다. 참고 부호 420은 시퀀서이며, 마이크로 프로그램 제어방식에 의한 로우컬 프로세서의 기능의 일부를 실행한다.
시퀀서(420)는 프로그램 격납용 기억부(220)내의 프로그램을 프로그램 메모리 인터페이스부(430)를 통해서 읽고, 순차적으로 해석 실행하는 기능을 가진다. 일반 레지스터(440)는 연산부(445)의 연산결과의 격납, DMA 기능에 의한 데이터의 격납 등에 사용한다. 리이드 레지스터(450), 라이트 레지스터(455)는 버스(130)에 대한 데이터를 읽고/쓰기(read/write)하기 위한 레지스터이다.
회선(260)으로 부터 수신한 데이터는 송수신 데이터 처리부(250)로 보조처리 및 직, 병렬 변환을 받은후, 데이터 링크층 제어부(490)에 들어간다. 데이터 링크층 제어부(490)에서는 예로서 HDLC(High Level Data Link Control)의 프로토콜(protocol)에 따라 자동 영(令)제거가 CRC(Cyclic Redundancy Code)에 의한 체크 등의 기능을 가진다. 그후, 수신 데이터를 일단 수신 FIFO(460)에 격납하고, 데이터 전송속도와 연산, 제어등의 내부처리 속도와의 정합을 취한다. 송신의 경우에는 반대로, 송신 데이터가 일반 레지스터(440)를 통해서 송신 FIFO(465)에 저장되고, 전송 속도에 따라서 데이터 링크층 제어부(490), 송수신 데이터 처리부(250)를 통해서 회선(260)에 송출된다. 송신의 경우에는, 데이터 링크층 제어부(490)에서는 CRC부호의 생성, 자동 삽입 등 HDLC 기능이 행하여진다. 또, 송수신 데이터 처리부(250)에서는 데이터를 변조하여, AMI(Alternate Mark Inversion)부호를 생성한다.
다음에 단말장치(31~34) 상호간 또는 단말제어장치(20)와의 통신을 위한 기본적 순서를 나타내는 타임챠트인 제 5a, 5b 도를 사용해서, 상술한 본 발명의 실시예 동작을 구체적으로 표시한다.
제 5a 도는 단말장치 A(이하, WS-A라 칭함) (502)로 부터 단말장치 B(이하, WS-B라 칭함) (500)에 데이터 전송하는 경우의 예이다. 단말제어장치(이하, NC라 칭함) (501)로 부터 WS-A(502)로 폴링프레임(POL)(503)이 송신되면 WS-A(502)는 송신 데이터를 가지며, 대기중임을 응답하는 프레임(RSP)(504)로 NC(501)에 반송한다. RSP 프레임(504)을 수신한 NC(501)는 데이터 송신권을 허가하는 취지의 프레임([SND (ACK)](505)를 WS-A(502)에 송신한다. WS-A(502)는 송신하고자 하는 상대의 WS-B(500)의 어드레스를 부여한 데이터프레임[SND(DATA)](506)을 WS-B(500)에 NC(501)를 통하지 않고 송신한다. WS-B(500)는 수신하였다는 응답 프레임(RSP) (507)을 WS-A(502)에 반송하고, WS-A(502)는 데이터 송신권을 개방한다는 응답 프레임(RSP) (508)을 NC(501)에 송신하여 일련의 데이터 송신이 완료한다.
다음에, WS-A(502)가 전원을 온(ON)으로 하여 초기상태가 된 경우와 WS-B(500)가 전원 오프(OFF)상태로 되었을 경우의 단말 상태 관리 정보의 데이터를 전송하는 예를 제 5b 도에 표시한다. NC(501)는 폴링순서로써 WS-A(502)에 POL 프레임(501)을 송신한다. WS-A(502)는 초기상태가 되었음을 RSP프레임(511)으로 NC(501)에 응답한다. NC(501)는 내부에 있는 단말 관리 테이블의 내용중 WS-A(502)에 관한 정보를 갱신함과 동시에, 전체 단말장치에 대하여 갱신정보를 데이터로서 송신하기 위하여 SND(SNT) 프레임(512)을 일제히 송신한다. 이 프레임(512)은 WS-A(502), WS-B(500)로 동시에 수신되어, 각 단말장치 내의 단말 관리 테이블을 갱신한다. 이로 인하여 각 단말장치는 현재, WS-A(502)가 초기상태로 되고, WS-A(502)로 송신 가능하게 된 것을 알게 된다.
또, 다음 WS-A(502)에 대한 POL 프레임(513)에 대해, WS-A(502)는 NC(501)에 대하여 단말 관리 테이블을 송신하도록 요청하기 위해서 NRQ 프레임(514)을 되돌려 보낸다. NC(501)는 내부에 가지는 단말 관리 테이블 전체를 WS-A(502)를 향해서 [즉, WS-A(502) 고유의 어드레스를 붙여서] SND (NMT) 프레임(515)에 의하여 송신하고, WS-A(502)는 수신 하였음을 RSP 프레임(516)으로 응답한다. 이로서, WS-A(502)는 전원을 온(ON)으로 한 다음, 처음으로 전체 단말의 상태를 파악할 수가 있다.
한편, NC(501)가 폴링순서로써 WS-B(500)로 POL 프레임(517)을 송신하면 WS-B(500)는 전원오프로 되어 있기 때문에 응답을 못하고, NC(501)는 내부의 감시 타이머(timer)에 의하여 무응답(NORESP) (518)을 인식하게 된다. NC(501)는 단말 관리 테이블중 WS-B(500)에 관한 내용을 갱신함과 동시에, WS-B(500)에 관한 갱신된 테이블 내용만을 데이터로서 전체 단말앞으로 SND(SNT 프레임) (519)를 송출한다. WS-A(502)는 이 프레임(519)을 수신하므로서 단말 관리 테이블 정보중 WS-B(500)에 관한 정보를 재기록하고 WS-B(500)에는, 송신 불가능함을 알게 된다.
여기서, 제 5b 도의 케이스의 제어의 흐름을 제 3 도, 제 4 도를 사용하여 상술한다. 지금 제 4 도의 구성을 WS-A(502)내의 통신 제어부(210)로 한다. WS-A(502)가 전원온(ON)으로 되면 초기상태로서 각 레지스터 및 워크 메모리의 내용을 리세트한다. 다음에 WS-A(502)는 NC(501)로 부터의 POL 프레임(510)을 수신하면 기억부(220) (제 1 도)의 마이크로 프로그램에 의해서 초기화 되었다는 뜻의 정보를 RSP 프레임(511)에 매입하여 송출한다.
다음에 NC(501)로 부터 전체 단말에 대하여 WS-A(502)가 전원온(ON)한 뜻을 통지하기 때문에 단말 관리 테이블중 제 5 도에 표시한 WS-A(502)에 상당한 바이트 정보중 21비트(READY POL 303)을 거기까지의 "0"로부터 "1"로 재기록하고 이 WS-A(502)의 단말 관리 정보를 나타내는 바이트만을 송신데이터 프레임으로서 구성하여 SND(SNT) 프레임(512)을 송출한다.
이 프레임을 수신산 WS-A(502)내의 통신 제어부내의 동작을 다음에 설명한다. 데이터 링크 제어부(490)에서는 송신선 어드레스가 글로우벌(global) 어드레스(즉 전체 단말들에의 송신을 나타낸다)인 것을 해석하여 HDLC 처리를 한 후, 수신 FIFO(460)에 취입한다. 마이크로 프로그램의 동작에 따라 시퀀서(420)를 통하여 연산부(455)의 처리동작에 의해 수신 FIFO(460)로부터 판독하여 레지스터(450)에 판독된 단말 관리 정보는 워크 메모리 인터페이스부(480)를 통하여 기억부(230)내의 단말 관리 테이블 영역(240)내의 WS-A 어드레스부에 대응하는 1바이트 영역에 기입된다. 다음에, 시퀀서(420)는 송수신 처리하는 동안에 DMA 제어부(410)를 가동시켜서, 단말 관리 테이블(240)내의 WS-A 대응 어드레스 부분에 DMA 전송한다. 이 동작에 의해 SND(SNT) 프레임(512)으로 보내진 WS-A(502)의 단말 상태 정보는 WS-A(502)내의 통신 제어 어댑터(200)내의 단말 관리 테이블(240)에 기록되는 동시에 상위측 기억부(110)내의 단말 관리 테이블(120)을 재기록할 수가 있다. 따라서, WS-A(502)내의 두개의 단말 관리 테이블(120, 140)의 내용은 항상 일치시킬 수가 있다.
동일하게 해서 WS-A(502)에 대한 다음의 POL 프레임(513)에 대응하여, NRQ 프레임(514)을 송출하여 NC(501)에 대하여 전체 단말의 상태 관리 테이블의 송신을 요구한다. NC(501)로부터 WS-A(502)에 대하여 보내지는 SND(NMT) 프레임(515)의 처리도 SND(SNT) 프레임 수신처리와 상이한 것은 프레임의 송신선어드레스가 자국 앞이라는 것, 및 워크 메모리(230), 메인 메모리(110)에 기록하는 정보가 전체 단말에 관한 단말 관리 테이블 전체라는 것이다.
이상 설명한 바와같이 단말 관리 테이블의 수신에서는 우선 통신 제어 어댑터 내의 워크 메모리에 기록하고, 송수신처리에 평행하여 DMA 동작에 의해서 주 기억 영역에 정보를 기록한다. 이 때문에 MPU(100) (제 1 도)의 처리와 독립하여 수신과 동시에 최신 데이터가 주기억 메모리에 격납할 수 있고, MPU(100)는 최신 데이터를 항상 액세스하는 것이 가능케 된다.
또한 일반의 수신 데이터에 관해서도 동일하게, 수신과 동시에 주 기억 메모리에 격납할 수가 있다.
이상 상술한 바와같이 본 발명에 있어서는 클로스터 시스템을 구성하는 단말장치 및 단말 제어장치의 상태를 관리하는 단말 관리 테이블을 격납하는 기억 영역을 메인 메모리와 로우컬 메모리의 양쪽에 놓고, 테이블의 재기록을 로우컬 메모리에 대해서만 행하는 동시에 DMA 기능에 의해서 메인 메모리에 전송함으로써 양자의 내용을 항상 일치시켜 놓을 수가 있다.
본 발명에 의하면 각 통신처리 장치의 상태관리 정보의 관리를 통신 제어 어댑터로 행하기 때문에 통신제어처리를 위한 오우버 헤드를 없앨 수가 있고, 단말관리 정보의 관리를 효율적으로 수행할 수가 있는 효과가 있다.

Claims (14)

  1. 단말 제어 장치가 폴링 방식을 사용하여 복수의 단말장치를 제어하는 클러스터 통신 시스템에 있어서의 통신처리 장치에 있어서, 각 단말장치는 ; 버스에 연결된 메인 프로세서(100)와 ; 상기 버스에 연결된 메인 메모리(110)와 ; 상기 버스를 통하여 상기 메인 프로세서(100) 및 상기 메인 메모리(110)에 연결된 통신 제어 어댑터(200)로 구성되어 있으며, 상기 통신 제어 어댑터(200)는 로우컬 프로세서, 로우컬 메모리(230) 및 통신 데이터 송/수신 회로로 구성되어 있으며, 상기 메인 메모리(110)와 상기 로우컬 메모리에는 각 단말장치의 상태를 나타내는 단말 관리 정보를 저장하기 위한 단말 관리 테이블(120, 240)이 형성되어 있으며, 또한 상기 로우컬 프로세서는 상기 단말 관리 테이블로 입/출력하는 상기 단말 관리정보의 리이드/라이트를 제어함을 특징으로 하는 통신처리 장치.
  2. 제 1 항에 있어서, 각 단말 장치내의 상기 로우컬 프로세서는 상기 단말 관리 정보를 상기 로우컬 메모리(230)의 상기 단말 관리 테이블(240)에 재기록하고, 상기 로우컬 메모리(230)의 상기 단말 관리 테이블에서 상기 메인 메모리(110)의 상기 단말 관리 테이블(120)로의 상기 단말 관리 정보의 전송을 제어함을 특징으로 하는 통신 처리 장치.
  3. 제 2 항에 있어서, 상기 통신 제어 어댑터(200)는 상기 로우컬 메모리(230)의 상기 단말 관리 테이블(240)내에 재기록된 상기 단말 관리 정보를 상기 메인 메모리(110)의 상기 단말 관리 테이블(120)에 전송시키기 위하여 상기 로우컬 프로세서에 응답하는 DMA 수단을 또한 포함함을 특징으로 하는 통신 처리 장치.
  4. 제 1 항에 있어서, 각각의 단말 장치내에 있는 상기 로우컬 프로세서는 상기 로우컬 메모리(230)내의 상기 단말 관리 정보를 상기 통신 데이타 송/수신 회로와 라인을 통하여 다른 단말 장치에 전송함을 특징으로 하는 통신 처리장치.
  5. 단말제어장치(20)가 폴링 방식에 의해서 복수의 단말장치의 상태에 대응하는 단말관리 정보를 송/수신하는 통신 처리장치에 있어서, 상기 단말 제어장치 및 단말장치(20)의 각각은 모두 버스를 통하여 연결된 메인 프로세서(100), 메인 메모리(110) 및 통신 제어 장치(210)로 구성되어 있으며, 상기 통신 제어장치는 로우컬 메모리(230), 로우컬 프로세서 및 통신 데이타 송/수신 회로로 구성되어 있고, 상기 메인 메모리(100)와 로우컬 메모리(230)에는 단말 관리 정보를 저장하기 위하여 단말 관리 테이블이 설치되어 있으며, 상기 단말 관리 테이블에 저장된 단말 관리 정보는 상기 로우컬 프로세서에 의해서 재기록됨을 특징으로 하는 통신 제어장치.
  6. 제 5 항에 있어서, 상기 통신 제어 장치는 단말 관리 정보를 상기 로우컬 메모리(230)에서 상기 메인 메모리에 전송시키기 위하여 상기 로우컬 프로세서에 응답하는 DMA 수단을 또한 포함하고, 상기 로우컬 프로세서는 상기 로우컬 메모리(230)의 상기 단말 관리 테이블의 단말 관리 정보를 재기록하고, 상기 로우컬 메모리(230)에 단말 관리 정보를 재기록한 후 즉시 상기 DMA 수단을 사용하여 재기록된 단말 관리 정보를 상기 메인 메모리에 전송함을 특징으로 하는 통신 처리 장치.
  7. 제 5 항에 있어서, 각각의 단말 장치에 있는 상기 로우컬 프로세서는 상기 단말 관리 테이블의 단말 관리 정보를 갱신하고, 상기 단말 관리 테이블의 정보의 적어도 일부분을 상기 통신 데이터 송/수신 수단과 라인을 통하여 다른 단말 장치에 전송함을 특징으로 하는 통신 제어 장치.
  8. 단말제어 장치(20)가 폴링 방법을 사용하여 복수의 단말 장치(31~34)와 통신하는 통신제어 장치에 있어서, 상기 단말 제어장치(20) 및 상기 단말장치(31~34)의 각각이 메인 프로세서(100), 메인 메모리(110), 및 통신 제어 어댑터(200)로 구성되고, 상기 메인 프로세서(100) 및 상기 메인 메모리(110)가 버스(130)에 양쪽으로 접속되고, 상기 통신 제어 어댑터(200)가 상기 버스(130)에 접속되며, 상기 버스(130)에 접속된 로우컬 프로세서 수단, 상기 로우컬 프로세서 수단에 접속된 로우컬 메모리(230), 상기 로우컬 프로세서 수단에 접속되고 회선을 통하여 단말 제어장치(20) 및 다른 단말장치(31~34)에 접속된 송수신 데이터 처리수단(260)을 포함하고, 그리고 상기 메인 메모리(110) 및 상기 로우컬 메모리(230)에 단말 관리 테이블(120, 240)이 형성되고, 각 단말 관리 테이블(120, 240)은 상기 단말장치(31~34)의 모든 각 상태를 지시하는 단말관리 정보를 기억하며, 상기 로우컬 메모리(230)에 형성된 상기 단말 관리 테이블(240)의 상기 단말관리정보가 상리 로우컬 프로세서 수단에 의해서 관리됨을 특징으로 하는 통신 제어장치.
  9. 제 8 항에 있어서, 상기 로우컬 프로세서 수단은 상기 메인 메모리(110)에 대한 DMA(direct memory access) 기능을 가지며, 상기 DMA 기능에 의해서 상기 로우컬 메모리(230)의 상기 단말관리 테이블(240)에 기억된 상기 단말 관리 정보를 버스(130)를 통해 메인 메모리(110)의 상기 단말 관리 테이블(120)에 전송시키는 작용을 행함을 특징으로 하는 통신 제어장치.
  10. 제 9 항에 있어서, 상기 로우컬 프로세서 수단은 상기 버스(130)에 접속된 버스 인터페이스 수단, 상기 로우컬 메모리(230)에 접속된 메모리 인터페이스 수단, 상기 송수신 데이터 처리 수단에 접속된 데이터 링크제어층 제어부(490), 상기 DMA 기능을 실행하기 위하여 상기 버스 인터페이스 수단과 상기 메모리 인터페이스 수단간에 접속된 DMA 수단, 및 시퀀스 프로그램에 응답하여 상기 로우컬 프로세서를 제어하는 시퀀스 제어수단을 포함함을 특징으로 하는 통신 제어장치.
  11. 제 8 항에 있어서, 상기 단말 제어장치(20)의 상기 로우컬 프로세서 수단은 그의 상기 로우컬 메모리(230)에 기억된 상기 단말관리 정보를 상기 송수신 데이터 처리수단을 통해 단말 장치(31~34)의 상기 송수신 데이터 처리 수단에 전송시키는 작용을 행하고, 상기 단말장치(31~34)의 각각이 각 단말장치(31~34)의 각 로우컬 메모리(230)와 상기 메인 메모리(110)에 상기 단말 관리 정보를 기억함을 특징으로 하는 통신 제어장치.
  12. 단말 제어 장치(20)가 폴링 방식에 의해 복수의 단말 장치(31~34)의 단말관리정보를 검출하고, 단말 관리 정보에 응답하여 상기 복수의 단말 장치(31~34)를 제어하는 클러스터 통신처리 장치에 있어서, 상기 시스템은 상기 단말제어장치(20) 및 상기 단말 장치(31~34)로 구성되고, 상기 단말제어 장치(20) 및 상기 단말 장치(31~34)의 각각은 메인 프로세서(100), 메인 메모리(110), 및 통신제어장치를 갖고, 상기 메인 프로세서(100)은 버스(130)를 통해 상기 메인 메모리(110)와 접속되고, 상기 통신제어 장치는 상기 버스(130)에 접속되고, 로우컬 프로세서, 상기 로우컬 프로세서에 접속되어 있는 로우컬 메모리(240) 및 회선을 통하여 단말관리 정보를 송수신하는 상기 로우컬 프로세서에 접속되어 있는 통신데이터 송수신 회로를 갖고, 상기 단말관리 정보를 단말관리 테이블(120, 240)이 기억하고 있으며, 상기 단말관리 테이블(120, 240)은 각 메인 메모리(100) 및 각 로우컬 메모리(230)에 설치되어 있고, 상기 단말 제어장치(20)의 상기 통신제어장치(210)는 상기 단말 관리 테이블에 기억된 최소부분의 단말관리정보를 상기 회선을 통해 단말 장치(32~34)의 상기 통신제어장치(210)에 송신하는 수단을 갖는 것을 특징으로 하는 클러스터 통신 처리장치.
  13. 제 12 항에 있어서, 단말 장치(31~34)의 상기 통신제어장치(210)는 단말제어 장치(20)로 부터 전송된 최소부분의 단말관리 정보의 수령에 응답하여 그의 상기 로우컬 메모리(230)의 단말 관리 테이블(240)에 기억된 단말 관리 정보의 재기록제어를 행함을 특징으로 하는 클러스터 통신처리장치.
  14. 제 13 항에 있어서, 상기 통신제어장치(210)는 DMA 기능을 갖고, 상기 최소부분의 정보를 DMA 기능을 사용하여 로우컬 메모리(230)에서 상기 메인 메모리(110)로 전송함을 특징으로 하는 클러스터 통신 처리장치.
KR1019880006348A 1987-05-29 1988-05-28 통신 처리장치 KR920003833B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP87-131178 1987-05-29
JP13117887 1987-05-29
JP62-131178 1987-05-29

Publications (2)

Publication Number Publication Date
KR880014760A KR880014760A (ko) 1988-12-24
KR920003833B1 true KR920003833B1 (ko) 1992-05-15

Family

ID=15051830

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006348A KR920003833B1 (ko) 1987-05-29 1988-05-28 통신 처리장치

Country Status (2)

Country Link
US (1) US5155857A (ko)
KR (1) KR920003833B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3092135B2 (ja) * 1990-03-13 2000-09-25 株式会社日立製作所 アプリケーシヨン実行制御方法
JP2585895B2 (ja) * 1991-07-22 1997-02-26 株式会社日立製作所 通信制御装置と情報処理装置
US5272702A (en) * 1991-08-05 1993-12-21 Fisher Controls International, Inc. Integrity mapping in data communication system
JP3486427B2 (ja) * 1993-01-18 2004-01-13 キヤノン株式会社 制御装置および制御方法
US5546598A (en) * 1993-02-04 1996-08-13 Matsushita Electric Industrial Co., Ltd. Working situation management apparatus
JP2809961B2 (ja) * 1993-03-02 1998-10-15 株式会社東芝 マルチプロセッサ
US5734924A (en) * 1993-08-27 1998-03-31 Advanced System Products, Inc. System for host accessing local memory by asserting address signal corresponding to host adapter and data signal indicating address of location in local memory
DE4433116B4 (de) * 1994-09-16 2004-07-15 Siemens Ag Verfahren zum selektiven Aufrufen von Netzelementen
JP3125842B2 (ja) * 1995-03-03 2001-01-22 株式会社日立製作所 並列計算機での通信処理方法及びそのシステム
US6108637A (en) 1996-09-03 2000-08-22 Nielsen Media Research, Inc. Content display monitor
US6055570A (en) * 1997-04-03 2000-04-25 Sun Microsystems, Inc. Subscribed update monitors
US6185207B1 (en) 1997-06-19 2001-02-06 International Business Machines Corporation Communication system having a local area network adapter for selectively deleting information and method therefor
US20040233189A1 (en) * 1997-11-13 2004-11-25 Kozo Masuda Display unit
US6732166B1 (en) * 1999-05-28 2004-05-04 Intel Corporation Method of distributed resource management of I/O devices in a network cluster
US9900734B2 (en) 1999-10-28 2018-02-20 Lightwaves Systems, Inc. Method for routing data packets using an IP address based on geo position
US8085813B2 (en) * 1999-10-28 2011-12-27 Lightwaves Systems, Inc. Method for routing data packets using an IP address based on geo position
US6980566B2 (en) * 2000-03-10 2005-12-27 Lightwaves Systems, Inc. Method for routing data packets using an IP address based in GEO position
US8766773B2 (en) * 2001-03-20 2014-07-01 Lightwaves Systems, Inc. Ultra wideband radio frequency identification system, method, and apparatus
US7545868B2 (en) * 2001-03-20 2009-06-09 Lightwaves Systems, Inc. High bandwidth data transport system
US7983349B2 (en) * 2001-03-20 2011-07-19 Lightwaves Systems, Inc. High bandwidth data transport system
US7016942B1 (en) * 2002-08-05 2006-03-21 Gary Odom Dynamic hosting
JP2004348337A (ja) * 2003-05-21 2004-12-09 Minolta Co Ltd ネットワーク情報処理装置
US7216200B2 (en) * 2003-11-04 2007-05-08 Dell Products L.P. System and method for remote RAID configuration
SG11201407716UA (en) * 2012-05-31 2015-03-30 Sony Corp Information processing device, information processing method, and program

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3949380A (en) * 1974-04-22 1976-04-06 Honeywell Information Systems, Inc. Peripheral device reassignment control technique
US4228496A (en) * 1976-09-07 1980-10-14 Tandem Computers Incorporated Multiprocessor system
JPS60126945A (ja) * 1983-12-14 1985-07-06 Hitachi Ltd ポ−リング方式
US4683531A (en) * 1984-07-02 1987-07-28 Ncr Corporation Polling method for data processing system
US4800488A (en) * 1985-11-12 1989-01-24 American Telephone And Telegraph Company, At&T Bell Laboratories Method of propagating resource information in a computer network
JPS62145945A (ja) * 1985-12-20 1987-06-30 Nec Corp ポ−リング制御方式
US4845609A (en) * 1986-07-25 1989-07-04 Systech Corporation Computer communications subsystem using an embedded token-passing network
US4979104A (en) * 1987-03-31 1990-12-18 Bull Hn Information Systems Inc. Dual microprocessor control system
US4951281A (en) * 1987-11-30 1990-08-21 Furukawa Electric Co., Ltd. Multiplex transmission system
US4939726A (en) * 1989-07-18 1990-07-03 Metricom, Inc. Method for routing packets in a packet communication network

Also Published As

Publication number Publication date
US5155857A (en) 1992-10-13
KR880014760A (ko) 1988-12-24

Similar Documents

Publication Publication Date Title
KR920003833B1 (ko) 통신 처리장치
CA1271821A (en) Information transfer method and arrangement
EP0365673B1 (en) Peer-to-peer register exchange controller for plcs
US5664101A (en) Intelligent industrial local area network module for use in a distributed control system
JPS58502114A (ja) インタフエ−ス処理ユニツト
JPH0652515B2 (ja) コンピュータ入出力装置における論理チャネル経路機構およびその論理チャネル経路の確立方法
JP2587190B2 (ja) システム間チャネルページング機構
US5432910A (en) Coupling apparatus and method for increasing the connection capability of a communication system
JPH07110009B2 (ja) 通信処理方法及びその装置
JPH07120320B2 (ja) コンピュータバスと高速環状ネットワークとの間のデータ伝送システム
JPH0145643B2 (ko)
JPH01129548A (ja) 通信制御装置
JPS6298444A (ja) デ−タ通信方式
JPH09261226A (ja) プログラマブル・コントローラ
JPS6350904B2 (ko)
JP3524338B2 (ja) 記憶装置付きファブリックおよびこれの制御装置
JP2000172307A (ja) プロセスデータ収集装置の更新方法
JPS6031668A (ja) 分散形情報処理システムの制御方式
KR920006277B1 (ko) 네트워크 다운로딩 방식의 롬 에물레이터
JP2830802B2 (ja) Atmクロスコネクト装置
JP2552025B2 (ja) データ転送方式
JPH0678000A (ja) 通信装置
JP2998186B2 (ja) データ転送装置
JPS6326905B2 (ko)
JPH0834616B2 (ja) マルチプロセツサシステムにおける共通デ−タの同期方式

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application
E902 Notification of reason for refusal
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960419

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee