KR880014760A - 통신 처리장치 - Google Patents

통신 처리장치 Download PDF

Info

Publication number
KR880014760A
KR880014760A KR1019880006348A KR880006348A KR880014760A KR 880014760 A KR880014760 A KR 880014760A KR 1019880006348 A KR1019880006348 A KR 1019880006348A KR 880006348 A KR880006348 A KR 880006348A KR 880014760 A KR880014760 A KR 880014760A
Authority
KR
South Korea
Prior art keywords
terminal
communication
terminal management
local
memory
Prior art date
Application number
KR1019880006348A
Other languages
English (en)
Other versions
KR920003833B1 (ko
Inventor
오사무 구니사끼
도시가즈 야스에
시로오 오오이시
유우지 사에끼
Original Assignee
미따 가쯔시게
가부시끼가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미따 가쯔시게, 가부시끼가이샤 히다찌 세이사꾸쇼 filed Critical 미따 가쯔시게
Publication of KR880014760A publication Critical patent/KR880014760A/ko
Application granted granted Critical
Publication of KR920003833B1 publication Critical patent/KR920003833B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/126Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer And Data Communications (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)

Abstract

내용 없음

Description

통신 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 통신 처리장치에 있어서의 단말제어 장치 또는 단말장치의 1실시예의 개략적 블록도, 제2도는 본 발명의 통신 처리장치의 전체 시스템 구성의 1실시예의 블록도, 제3도는 본 발명이 통신 처리장치에 사용되는 단말관리 테이블의 1실시예의 블록도.

Claims (8)

  1. 폴링방식을 사용하여 복수의 단말장치를 제어하는 클러스터 통신 시스템에 있어서의 통신 처리장치에 있어서, 버스를 통해 접속된 메인 프로세서와, 메인 메모리와, 통신 제어 어댑터로 구성되고, 상기 통신 제어 어댑터는 로우컬 프로세서, 로우컬 메모리 및 통신 데이터 송수신 회로로 구성되고, 복수의 단말장치에 대응하고, 폴링방식을 실행하기 위한 단말 관리 정보를 상기 메인 메모리와 상기 로울컬 메모리의 양쪽에 기억하고, 상기 로우컬 프로세서가 이 단말 관리 정보를 관리함을 특징으로 하는 통신 처리장치.
  2. 제1항에 있어서, 상기 로우컬 프로세서는 상기 로우컬 메모리상의 상기 단말 관리 정보를 재서입함과 동시에 상기 단말 관리 정보를 상기 메인 메모리에 전송함을 특징으로 하는 통신 처리장치.
  3. 제2항에 있어서 상기 통신 제어 어댑터는 DMA수단을 가지며, 상기 로우컬 메모리상에 재서입된 상기 단말 관리 정보를 이 DMA수단을 사용하여 상기 메인 메모리에 전송함을 특징으로 하는 통신 처리장치.
  4. 제1항에 있어서, 상기 로우컬 프로세서는 상기 로우컬 메모리상의 상기 단말 관리 정보를 상기 통신 데이터 송수신 회로를 통해 회선으로 송출함을 특징으로 하는 통신 처리장치.
  5. 단말 제어장치가 폴링방식에 의해 복수의 단말장치의 상태를 검출하고, 검출한 상태를 단말 관리 테이블에 기억하고, 이 단말 관리 테이블 내용에 따라 상기 복수의 단말장치를 제어하는 통신 처리장치에 있어서, 상기 단말 제어 장치 및 상기 복수의 단말장치의 각각이 버스에 접속된 메인 프로세서, 메인 메모리, 통신 제어수단으로 구성되고, 상기 통신 제어수단은 로우컬 메모리와 로우컬 프로세서와 통신 데이터 송수신 수단을 갖고, 상기 단말 관리 테이블이 상기 메인 메모리 및 상기 로우컬 메모리에 설치됨을 특징으로 하는 통신 처리장치.
  6. 제5항에 있어서, 상기 로우컬 프로세서가 상기 단말 관리 테이블의 단말 제어 정보의 재서입 제어를 행함을 특지으로 하는 통신 처리장치.
  7. 제5항에 있어서, 상기 통신 제어수단은 상기 메인 메모리에 대한 DMA 수단을 갖고, 상기 로우컬 프로세서가 상기 로우컬 메모리의 상기 단말 관리 테이블의 단말 제어 정보의 재서입을 실행함과 동시에 이 DMA 수단에 의해 이 재서입한 단말 제어 정보를 상기 메인 메모리에 전송함을 특징으로 하는 통신 처리장치.
  8. 제5항에 있어서, 상기 로우컬 프로세서는 상기 단말 관리 테이블의 내용을 갱신할 때, 이 갱신 내용에 따라 상기 단말 관리 테이블의 전체 또는 일부의 정보를 상기 통신 데이터 송수신 수단을 통해서 회선에 송신함을 특징으로 하는 통신 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880006348A 1987-05-29 1988-05-28 통신 처리장치 KR920003833B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP13117887 1987-05-29
JP87-131178 1987-05-29
JP62-131178 1987-05-29

Publications (2)

Publication Number Publication Date
KR880014760A true KR880014760A (ko) 1988-12-24
KR920003833B1 KR920003833B1 (ko) 1992-05-15

Family

ID=15051830

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006348A KR920003833B1 (ko) 1987-05-29 1988-05-28 통신 처리장치

Country Status (2)

Country Link
US (1) US5155857A (ko)
KR (1) KR920003833B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3092135B2 (ja) * 1990-03-13 2000-09-25 株式会社日立製作所 アプリケーシヨン実行制御方法
JP2585895B2 (ja) * 1991-07-22 1997-02-26 株式会社日立製作所 通信制御装置と情報処理装置
US5272702A (en) * 1991-08-05 1993-12-21 Fisher Controls International, Inc. Integrity mapping in data communication system
JP3486427B2 (ja) * 1993-01-18 2004-01-13 キヤノン株式会社 制御装置および制御方法
US5546598A (en) * 1993-02-04 1996-08-13 Matsushita Electric Industrial Co., Ltd. Working situation management apparatus
JP2809961B2 (ja) * 1993-03-02 1998-10-15 株式会社東芝 マルチプロセッサ
US5734924A (en) * 1993-08-27 1998-03-31 Advanced System Products, Inc. System for host accessing local memory by asserting address signal corresponding to host adapter and data signal indicating address of location in local memory
DE4433116B4 (de) * 1994-09-16 2004-07-15 Siemens Ag Verfahren zum selektiven Aufrufen von Netzelementen
JP3125842B2 (ja) * 1995-03-03 2001-01-22 株式会社日立製作所 並列計算機での通信処理方法及びそのシステム
US6108637A (en) 1996-09-03 2000-08-22 Nielsen Media Research, Inc. Content display monitor
US6055570A (en) * 1997-04-03 2000-04-25 Sun Microsystems, Inc. Subscribed update monitors
US6185207B1 (en) 1997-06-19 2001-02-06 International Business Machines Corporation Communication system having a local area network adapter for selectively deleting information and method therefor
US20040233189A1 (en) * 1997-11-13 2004-11-25 Kozo Masuda Display unit
US6732166B1 (en) * 1999-05-28 2004-05-04 Intel Corporation Method of distributed resource management of I/O devices in a network cluster
US9900734B2 (en) 1999-10-28 2018-02-20 Lightwaves Systems, Inc. Method for routing data packets using an IP address based on geo position
US8085813B2 (en) * 1999-10-28 2011-12-27 Lightwaves Systems, Inc. Method for routing data packets using an IP address based on geo position
US6980566B2 (en) * 2000-03-10 2005-12-27 Lightwaves Systems, Inc. Method for routing data packets using an IP address based in GEO position
US8766773B2 (en) * 2001-03-20 2014-07-01 Lightwaves Systems, Inc. Ultra wideband radio frequency identification system, method, and apparatus
US7983349B2 (en) * 2001-03-20 2011-07-19 Lightwaves Systems, Inc. High bandwidth data transport system
US7545868B2 (en) * 2001-03-20 2009-06-09 Lightwaves Systems, Inc. High bandwidth data transport system
US7016942B1 (en) * 2002-08-05 2006-03-21 Gary Odom Dynamic hosting
JP2004348337A (ja) * 2003-05-21 2004-12-09 Minolta Co Ltd ネットワーク情報処理装置
US7216200B2 (en) * 2003-11-04 2007-05-08 Dell Products L.P. System and method for remote RAID configuration
WO2013179791A1 (ja) 2012-05-31 2013-12-05 ソニー株式会社 情報処理装置、情報処理方法、およびプログラム

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3949380A (en) * 1974-04-22 1976-04-06 Honeywell Information Systems, Inc. Peripheral device reassignment control technique
US4228496A (en) * 1976-09-07 1980-10-14 Tandem Computers Incorporated Multiprocessor system
JPS60126945A (ja) * 1983-12-14 1985-07-06 Hitachi Ltd ポ−リング方式
US4683531A (en) * 1984-07-02 1987-07-28 Ncr Corporation Polling method for data processing system
US4800488A (en) * 1985-11-12 1989-01-24 American Telephone And Telegraph Company, At&T Bell Laboratories Method of propagating resource information in a computer network
JPS62145945A (ja) * 1985-12-20 1987-06-30 Nec Corp ポ−リング制御方式
US4845609A (en) * 1986-07-25 1989-07-04 Systech Corporation Computer communications subsystem using an embedded token-passing network
US4979104A (en) * 1987-03-31 1990-12-18 Bull Hn Information Systems Inc. Dual microprocessor control system
US4951281A (en) * 1987-11-30 1990-08-21 Furukawa Electric Co., Ltd. Multiplex transmission system
US4939726A (en) * 1989-07-18 1990-07-03 Metricom, Inc. Method for routing packets in a packet communication network

Also Published As

Publication number Publication date
KR920003833B1 (ko) 1992-05-15
US5155857A (en) 1992-10-13

Similar Documents

Publication Publication Date Title
KR880014760A (ko) 통신 처리장치
DE3175054D1 (en) Modular data processing system
KR890702139A (ko) 버스에의 액세스 결정장치 및 방법
KR880010365A (ko) 디지탈 데이타 프로세서용 버스 인터페이스 회로
ES453234A1 (es) Un sistema de transferencia de datos.
KR850006652A (ko) 프로세스와 메모리를 내장한 집적회로와 그것을 사용한 시스템
KR890006019A (ko) 토큰패싱 버스방식을 사용한 네트워크 시스템
KR880010366A (ko) 통신제어용 마이크로 컴퓨터
KR870004365A (ko) 직렬 전송선을 갖춘 채널용 데이터 전송장치 및 그 전송방법
KR900013402A (ko) 가상메모리 데이타 전송능력을 가진 고속도 버스
KR860008498A (ko) 기기내 버스이용 시스템(機器內 bus 利用 system)
KR870000638A (ko) 표시 제어 장치
KR920000034A (ko) Dma 콘트롤러
KR960015249A (ko) 데이타 처리 시스템에서 입출력 채널과 주변장치 제어기간에 자동 프레임 전송을 제어하는 장치 및 방법
KR950004022A (ko) 분산처리통합 관리시스템
JPS59111528A (ja) 分散形デ−タ処理装置
KR960703250A (ko) 버스 시스템의 작동 방법 및 이 작동 방법을 수행하기 위한 장치(process and arrangement for operating a bus system)
KR910700494A (ko) 전송선용 수치제어장치
KR0184971B1 (ko) 데이타 공유 방법
KR0135894Y1 (ko) 피드-백 방식을 적용시킨 파이포
JPS5643850A (en) Intermultiplexer communication control system
KR100214147B1 (ko) 다중 통신 프로세서의 구현 장치
JPS5731250A (en) Control system of circuit connection
KR970022683A (ko) 입-출력 인터페이싱 시스템
JPS63113714A (ja) 閉域通信網

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application
E902 Notification of reason for refusal
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960419

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee