KR910017714A - 상호컨덕턴스회로소자와 이 회로소자를 이용한 전압-전류변환회로 - Google Patents
상호컨덕턴스회로소자와 이 회로소자를 이용한 전압-전류변환회로 Download PDFInfo
- Publication number
- KR910017714A KR910017714A KR1019910004426A KR910004426A KR910017714A KR 910017714 A KR910017714 A KR 910017714A KR 1019910004426 A KR1019910004426 A KR 1019910004426A KR 910004426 A KR910004426 A KR 910004426A KR 910017714 A KR910017714 A KR 910017714A
- Authority
- KR
- South Korea
- Prior art keywords
- stage
- input
- gain
- transistor
- stages
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3211—Modifications of amplifiers to reduce non-linear distortion in differential amplifiers
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/42—Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Nonlinear Science (AREA)
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도⒜는 본 발명의 1실시예를 나타낸 도면, 제 2도⒝는 제 2도⒜에 도시된 회로의 모델도.
Claims (6)
- 제 1 및 제 2 입력스테이지를 구비하여 입력전압을 수취하기 위한 길버트 멀티플라이어코어와, 상기 제 1 및 제 2 입력스테이지에 결합되어 출력전류를 공급하기 위한 제 1 및 제 2 이득스테이지 및, 이 제 1 및 제 2 이득 스테이지에 각각 결합된 제 1 및 제 2 전류원으로 구성된 것을 특징으로 하는 상호컨덕턴스 회로소자.
- 제 1항에 있어서, 상기 전류출력을 입력으로서 수취하여 궤환루우프수단에 결합된 제 1 출력을 상기 제 1 및 제 2 이득스테이지에 공급하는 레벨시프팅출력버퍼가 더 구성된 것을 특징으로 하는 상호컨덕턴스 회로소자.
- 제 1항에 있어서, 상기 제 1 입력스테이지는 상기 전압의 정단자에 대응하게 되고, 상기 제 2 입력스테이지는 상기 전압의 부단자에 대응하게 되며, 상기 제 1 및 제 2 입력스테이지는 바이어싱트랜지스터, 직렬로 접속된 능동 트랜지스터 및 저항으로 구성되고, 상기 제 1 및 제 2 입력스테이지는 공급전압과 제 1 전류원사이에 나란하게 접속되면서 접지에 접속되고, 상기 제 1 및 제 2 입력스테이지의 바이어싱트랜지스터는 각 바이어싱트랜지스터의 베이스단과 접지사이의 제 1 전압원에 의해 바이어스되는 것을 특징으로 하는 상호컨덕턴스 회로소자.
- 제 3항에 있어서, 상기 제 1 및 제 2 이득스테이지는 각각 직렬접속된 바이어싱트랜지스터와 능동트랜지스터로 구성되고, 상기 이득스테이지는 공급전압과 제 2 전류원사이에 나란하게 접지에 접속되고, 상기 제 1 및 제 2 이득스테이지의 바이어싱트랜지스터는 비교기에 의해 바이어스되며, 상기 제 1 및 제 2 이득스테이지의 상기 능동트랜지스터의 베이스단은 제 3 및 제 4 전류원에 의해 상기 공급전압에 접속된 것을 특징으로 하는 상호컨덕턴스 회로소자.
- 제 4항에 있어서, 상기 제 1 이득스테이즈는 그 제 1 이득스테이지의 상기 능동트랜지스터의 베이스단과 상기 제 1 입력스테이지의 상기 능동트랜지스터의 컬렉터단을 경유하여 상기 제 1 입력스테이지에 접속되고, 상기 제 2 이득스테이지는 상기 제 2 이득스테이지의 상기 능동 트랜지스터의 베이스단과 상기 제 2 입력스테이지의 상기 능동트랜지스터의 컬렉터단을 경유하여 상기 제 2 입력스테이지에 접속되고, 상기 비교기는 제 2 전압원으로부터의 전압레벨을 제 1 입력으로서 수취하는 한편, 상기 제 1 이득스테이지의 상기 능동트랜지스터의 각 컬렉터단과 상기 제 2 이득스테지의 상기 능동트랜지스터의 컬렉터단에 나란하는 전압의 평균치를 제 2 입력으로 수치하게 되고, 상기 평균치는 트랜지스터와 저항을 매개하여 상기 이득스테이지들의 상기 능동트랜지스터의 각 컬렉터단의 직렬접속에 의해 접지로 저항을 매개하여 상기 비교기의 상기 제 2 입력에 유도되는 것을 특징으로 하는 상호컨덕턴스 회로소자.
- 상기 전압의 정단자에 대응하는 제 1 입력스테이지 및 상기 전압의 부단자에 대응하는 제 2 입력스테이지와, 직렬로 접속된 바이어싱트랜지스터와 능동트랜지스터로 구성되면서, 공급전압과 제 3 전류원사이에 별렬로 접속됨과 더불어 접지에 접속되고, 그 바이어싱트랜지스터가 비교기에 의해 바이어스디는 한편 상기 능동트랜지스터의 베이스단의 제 4 및 제 5 전류원에 의해 상기 공급전압에 접속된 제 1 및 제 2 이득스테이지를 구비하여 구성되고, 상기 제 1 및 제 2 입력스테이지는 직렬접속능동트랜지스터와 병렬 접속쌍으로 접속된 바이어싱트랜지스터와 저항으로 이루어지고 상기 제 1 및 제 2 입력스테이지는 공급전압과 제 1 및 제 2 전류원사이에 병렬로 접속됨과 더불어 접지에 접속되며 상기 제 1 및 제 2 입력스테이지의 바이어싱트랜지스터는 상기 바이어싱트랜지스터의 베이스단과 상기 접지사이의 제 1 전압원에 의해 바이어스되도록 구성되어지되 상기 제 1 이득스테이지는 상기 제 1 이득스테이지의 상기 능동트랜지스터의 베이스단과 상기 제 1 입력스테이지의 상기 능동트랜지스터의 제 1 및 제 2 컬렉터단을 경유하여 상기 제 1 입력스테이지에 접속되고, 상기 제 2 이득스테이지는 상기 제 2 이득스테이지의 상기 능동트랜지스터의 베이스단과 상기 입력스테이지의 능동트랜지스터의 제 1 및 제 2 컬렉터단을 경유하여 상기 제 2 입력스테이지에 접속되고 상기 비교기는 제 2 전압원으로부터의 전압레벨을 제 1 입력으로 수취함과 더불어 상기 제 1 이득스테이지의 능동트랜지스터의 컬렉터단과 상기 제 2 이득스테이지의 능동트랜지스터의 컬렉터단에 나타나는 전압의 평균치를 제 2 입력으로 수취하게 되고, 상기 평균치는 상기 이득스테이지의 능동트랜지스터의 각 컬렉터단의 직렬접속에 의해 접지로 유도됨과 더불어 저항을 매개하여 상기 비교기의 제 2 입력에 유도되는 것을 특징으로 하는 상호컨덕턴스회로소자를 이용한 전압-전류변환회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US49786390A | 1990-03-22 | 1990-03-22 | |
US07/497,863 | 1990-03-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR910017714A true KR910017714A (ko) | 1991-11-05 |
Family
ID=23978614
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910004426A KR910017714A (ko) | 1990-03-22 | 1991-03-21 | 상호컨덕턴스회로소자와 이 회로소자를 이용한 전압-전류변환회로 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP3211169B2 (ko) |
KR (1) | KR910017714A (ko) |
DE (1) | DE4109172A1 (ko) |
GB (1) | GB2242326B (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5117199A (en) * | 1991-03-27 | 1992-05-26 | International Business Machines Corporation | Fully differential follower using operational amplifier |
DE4316551C2 (de) * | 1993-05-18 | 1995-03-30 | Telefonbau & Normalzeit Gmbh | Schaltungsanordnung für ein Filter |
US5943177A (en) * | 1995-05-26 | 1999-08-24 | Maxtor Corporation | MR head read signal preconditioning circuitry for reducing pulse -to-pulse baseline distortion |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2592538B1 (fr) * | 1985-12-31 | 1988-02-12 | Radiotechnique Compelec | Etage amplificateur differentiel pour hautes frequences et amplificateur le comportant. |
-
1991
- 1991-03-12 GB GB9105213A patent/GB2242326B/en not_active Expired - Fee Related
- 1991-03-20 DE DE4109172A patent/DE4109172A1/de not_active Withdrawn
- 1991-03-21 KR KR1019910004426A patent/KR910017714A/ko not_active Application Discontinuation
- 1991-03-22 JP JP08113091A patent/JP3211169B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE4109172A1 (de) | 1991-09-26 |
GB9105213D0 (en) | 1991-04-24 |
JP3211169B2 (ja) | 2001-09-25 |
JPH05152860A (ja) | 1993-06-18 |
GB2242326B (en) | 1994-09-28 |
GB2242326A (en) | 1991-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870008435A (ko) | 상호콘덕턴스 증폭기 | |
KR0136875B1 (ko) | 전압-전류 변환기 | |
KR890004481A (ko) | 주파수 안정화 수단을 구비한 발진기 | |
KR940015786A (ko) | 낮은 공급 전압에서 동작가능한 아날로그 곱셈기 | |
KR930010834A (ko) | 기준 전류 루프 | |
KR920005793A (ko) | 주파수 특성 가변 회로 | |
KR890001274A (ko) | 전류미러회로 | |
KR920003670A (ko) | D/a 변환기 | |
KR920009548B1 (ko) | 전류원 장치 | |
KR910017714A (ko) | 상호컨덕턴스회로소자와 이 회로소자를 이용한 전압-전류변환회로 | |
KR920013863A (ko) | 기준 회로 및 안정 회로를 구비한 전원 장치 | |
KR850008590A (ko) | 가입자선용 받데리 공급회로 | |
KR930017289A (ko) | 가변 주파수 발진 회로 | |
KR910007238A (ko) | 증폭 회로 | |
KR940019061A (ko) | 쿼드리테일 회로를 사용하는 아날로그 승산기(Analog Multiplier Using Quadritail Circuits) | |
KR920017380A (ko) | Dc 바이어스 제어 회로 | |
KR880005743A (ko) | 비교기 | |
KR910003976A (ko) | 전화기용 전원회로 | |
KR910021007A (ko) | 증폭기 | |
KR930003543A (ko) | 전류 거울 회로 | |
ATE388517T1 (de) | Differentiell angeordnetes transistorpaar mit mitteln zur degeneration der transkonduktanz | |
KR900015449A (ko) | 리액턴스 제어회로 | |
KR910013689A (ko) | 상호 콘덕턴스 증폭기 | |
KR880008516A (ko) | 증 폭 기 | |
JPS5654117A (en) | Schmitt circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |