KR910017285A - 메모리 관리장치 및 메모리 장치 - Google Patents
메모리 관리장치 및 메모리 장치 Download PDFInfo
- Publication number
- KR910017285A KR910017285A KR1019910003592A KR910003592A KR910017285A KR 910017285 A KR910017285 A KR 910017285A KR 1019910003592 A KR1019910003592 A KR 1019910003592A KR 910003592 A KR910003592 A KR 910003592A KR 910017285 A KR910017285 A KR 910017285A
- Authority
- KR
- South Korea
- Prior art keywords
- access
- address
- memory
- holding means
- control signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Yarns And Mechanical Finishing Of Yarns Or Ropes (AREA)
- Memory System (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 적용한 공유 메모리의 1실시예를 도시하는 블럭구성도, 제2도는 제1도의 공유 메모리내의 액세스 관리부의 구성예를 도시하는 블럭구성도, 제3도는 본 발명에 관한 공유 메모리의 동작순서를 도시하는 흐름도.
Claims (15)
- 다수의 프로세서에 의하여 공유되는 메모리를 관리하는 메모리 관리장치에 있어서, 상기 메모리에서의 서머포 영역을 규정하기 위한 어드레스를 유지하는 어드레스 유지수단, 상기 세머포 영역에 대한 소정의 액세스를 기억하기 위한 액세스 유지수단 및 상기 어드레스 유지수단과 상기 액세스 유지수단에 결합되고, 1개의 프로세서에서의 어드레스 데이타와 액세스 제어신호에 응답해서, 어드레스 유지수단에 유지된 어드레스와 상기 어드레스 데이타가 소정의 관계에 있고, 또한 상기의 액세스 제어신호에 의해 표시되는 액세스와 상기 액세스 유지수단에 유지된 액세스가 소정의 관계에 있을때, 상기 프로세서에 대해서 액세스를 부정하는 응답신호를 형성하는 액세스가부판정수단을 포함하는 메모리 관리장치.
- 특허청구의 범위 제1항에 있어서, 상기 액세스 가부판정수단은 상기 액세스 유지수단에 유지된 어드레스와 상기 프로세서에서의 어드레스 데이타를 비교하는 비교수단을 포함하는 메모리관리장치.
- 특허청구의 범위 제2항에 있어서, 상기 액세스 가부판정수단은 상기 액세스 제어신호가 상기 소정의 액세스를 표시할때, 상기 액세스를 부정하는 응답신호를 형성하는 메모리 관리장치.
- 특허청구의 범위 제3항에 있어서, 상기 어드레스 유지수단과 상기 액세스 유지수단의 각각은 레지스터인 메모리 관리장치.
- 특허청구의 범위 제3항에 있어서, 또 상기 메모리 관리장치의 기능의 유효,뮤효를 결정하기 위한 수단을 포함하는 메모리 관리장치.
- 특허청구의 범위 제5항에 있어서, 상기 유효, 뮤효를 결정하기 위한 수단은 상기 액세스 가부판정수단에 결합된 유지수단을 갖는 메모리 관리장치.
- 특허청구의 범위 제1항에 있어서, 상기 액세스 제어신호는 라이트 인에이블 신호를 포함하는 메모리 관리장치.
- 다수의 프로세서에 의해서 공유되는 메모리장치에 있어서, 세머포영역, 상기 메로리에서의 상기 세머포 영역의 어드레스를 유지하는 어드레스 유지수단, 상기 세머포영역에 대한 소정의 액세스를 기억하기 위한 액세스 유지수단 및 상기 어드레스 유지수단과 상기 액세스 유지수단에 결합되고, 1개의 프로세서에서의 어드레스 데이타와 액세스 제어신호에 응답해서, 어드레스 유지수단에 유지된 어드레스와 상기 어드레스 데이타가 소정의 관계에 있고, 또한 상기 액세스 제어신호에 의해 표시되는 액세스와 상기 액세스 유지수단에 유지된 액세스가 소정의 관계에 있을때, 상기 프로세서에 대해서 액세스를 부정하는 응답신호를 형성하는 액세스 가부판정수단을 포함하는 메모리 장치.
- 특허청구의 범위 제8항에 있어서, 상기 액세스 가부판정수단은 프로세서에서의 상기 어드레스 데이타가 상기 세머포영역을 지시하고 있고, 또한 상기 액세스 제어신호가 상기 소정의 액세스를 표시할때에 액세스를 부정하는 상기 응답신호를 형성하는 메모리장치.
- 특허청구의 범위 제9항에 있어서, 상기 액세스 제어신호는 라이트 인에이블 신호를 포함하는 메모리장치.
- 특허청구의 범위 제10항에 있어서, 또 상기 액세스 가부판정수단에 결합되고, 상기 액세스 가부판정수단의 유효, 무효를 지시하는 지시수단을 포함하는 메모리장치.
- 다수의 프로세서에 의해서 공유되는 메모리를 관리하는 메모리 관리방법에 있어서, (a)1개의 프로세서에서의 어드레스 데이타와 세머포영역의 어드레스를 비교하는 스탭, (b)상기 프로세서에서의 액세스 제어신호에 의해 표시되는 액세스의 종류와 액세스 유지수단에 유지된 액세스의 종류의 관계를 조사하는 스텝, (c)상기 스텝 (a),(b)의 결과, 프로세서에서의 어드레스 데이타가 상기 세머포영역을 지시하고, 또한 상기 액세스 제어신호가 상기 액세스 유지수단에 유지된 액세스의 종류를 지시할때, 상기 프로세서에 대해서 액세스를 거부하는 신호를 형성하는 스텝을 포함하는 메로리관리방법.
- 특허청구의 범위 제12항에 있어서, 상기 액세스 제어신호는 라이트 인에이블 신호를 포함하는 메로리 관리방법.
- 공유 메모리를 관리하기 위한 정보가 입력된 관리영역, 상기 관리영역에 대한 액세스가 있었던 것을 기억하기 위한 상태 유지 플래그 및 상기 상태 유지 플래그의 상태와 공유 메모리에 공급되는 제어신호에 따라서 관리영역에 액세스의 가부를 나타내는 응답신호를 형성하는 액세스가부판정 수단을 포함하는 공유메모리 관리장치.
- 특허청구의 범위 제14항에 있어서, 또 상기 관리영역의 위치를 나타내는 어드레스를 설정하기 위한 1또는 2이상의 어드레스 설정수단과 상기 어드레스 설정수단에 설정된 어드레스와 외부에서 공급된 어드레스를 비교하는 어드레스 비교수단을 포함하고, 상기 액세스 가부판정수단은 상기 어드레스 비교수단에서의 비교결과 상기 상태유지 플래그의 상태 및 공유 메모리에 공급되는 제어신호에 따라서 관리영역으로 액세스의 가부를 나타내는 응답신호를 형성하는 공유 메모리 관리장치.※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6563390 | 1990-03-16 | ||
JP2-65633 | 1990-03-16 | ||
JP2152460A JPH03278145A (ja) | 1990-03-16 | 1990-06-11 | 共有メモリ管理装置および共有メモリ |
JP2-152460 | 1990-06-11 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910017285A true KR910017285A (ko) | 1991-11-05 |
KR930003950B1 KR930003950B1 (ko) | 1993-05-17 |
Family
ID=26406771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910013592A KR930003950B1 (ko) | 1990-03-16 | 1991-03-06 | 폴리에스터 스핀드로우 얀의 제조방법 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPH03278145A (ko) |
KR (1) | KR930003950B1 (ko) |
-
1990
- 1990-06-11 JP JP2152460A patent/JPH03278145A/ja active Pending
-
1991
- 1991-03-06 KR KR1019910013592A patent/KR930003950B1/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
JPH03278145A (ja) | 1991-12-09 |
KR930003950B1 (ko) | 1993-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910006856A (ko) | 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터 | |
KR890004230A (ko) | 가상입력/출력 지령의 변환장치 및 방법 | |
KR890008702A (ko) | 메모리를 내장한 마이크로컴퓨터 | |
KR900003751A (ko) | 휴대가능전자장치 | |
KR970012154A (ko) | 보안 장치를 구비한 개인용 컴푸터, 그의 보안 방법 및 그 보안장치의 설치 및 제거 방법 | |
GB2356469A (en) | Portable data carrier memory management system and method | |
KR910001542A (ko) | 정보 처리 장치의 비교 체크 기능 검사를 위한 시스템 | |
KR880014471A (ko) | 가상 머신 시스템용의 게스트 머신 실행 제어시스템 | |
KR20220085831A (ko) | 능력 관리 방법 및 컴퓨터 장치 | |
GB1139106A (en) | Data processor system | |
KR910017285A (ko) | 메모리 관리장치 및 메모리 장치 | |
KR920008602A (ko) | 번지공간을 공유하는 다수의 입출력장치를 구비한 컴퓨터 시스템 및 입출력장치와 프로세서간의 통신 관리방법 | |
KR900006844A (ko) | 연산제어장치의 입출력장치 | |
JPS5935263A (ja) | メモリ制御回路 | |
JPH07114496A (ja) | 共有メモリ制御回路 | |
JPH08202659A (ja) | 共有情報処理システム | |
KR940015842A (ko) | 단말기 보안등급을 이용한 시스템 사용제한 방법 | |
JPH08249289A (ja) | メモリ制御装置およびその制御方法 | |
JPH01114955A (ja) | メモリ保護方式 | |
KR880004382A (ko) | 마이크로 컴퓨터 시스템 및 그 제어방법 | |
KR930007468B1 (ko) | 대용량 저장장치 입출력 정합방법 | |
KR940022284A (ko) | 공유메모리의 액세스 제어 방법 | |
JPS5921062B2 (ja) | メモリ競合制御方式 | |
JPS61195442A (ja) | 記憶保護装置 | |
JPS57105036A (en) | Register means access system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |