KR910005536Y1 - 비데오신호 디코딩회로 - Google Patents

비데오신호 디코딩회로 Download PDF

Info

Publication number
KR910005536Y1
KR910005536Y1 KR2019860019903U KR860019903U KR910005536Y1 KR 910005536 Y1 KR910005536 Y1 KR 910005536Y1 KR 2019860019903 U KR2019860019903 U KR 2019860019903U KR 860019903 U KR860019903 U KR 860019903U KR 910005536 Y1 KR910005536 Y1 KR 910005536Y1
Authority
KR
South Korea
Prior art keywords
signal
video signal
luminance
converter
video
Prior art date
Application number
KR2019860019903U
Other languages
English (en)
Other versions
KR880014270U (ko
Inventor
이우석
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860019903U priority Critical patent/KR910005536Y1/ko
Publication of KR880014270U publication Critical patent/KR880014270U/ko
Application granted granted Critical
Publication of KR910005536Y1 publication Critical patent/KR910005536Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/66Circuits for processing colour signals for synchronous demodulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

비데오신호 디코딩회로
제 1 도는 본 고안의 블록도.
제 2 도는 본 고안의 상세한 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : DA변환부 20 : 신호복조부
30 : 파형합성부
본 고안은 비데오신호 디코딩(Decoding)회로에 관한 것으로, 특히 디지털로 전송되어 수신되는 영상신호에서 합성 비데오신호를 만드는 디코딩회로에 관한 것이다.
종래에 전송된 비데오신호를 직접 샘플링(Sampling)하였기 때문에 전송데이터의 분량이 많아 전송호율이 떨어지는 문제가 있었다.
따라서, 본고안의 목적은 수신되는 영상신호인 휘도신호와 색도신호의 위상과 크기(Magnitude)로부터 비데오신호를 합성하여서 전송량의 감축 및 흑백 또는 칼라신호를 선택적으로 수신이 가능케 하는 회로를 제공하는데 있다.
이하 첨부도면에 의거하여 본 고안의 실시예를 상세히 설명한다.
제 1 도는 본 고안의 블록도로서, 라인 리시버(Line Receiver)를 통해 인가되는 디지털의 휘도신호(Y)와 색신호(Cm, Cp)를 인가하는 DA변환부(10)는 각각 아날로그신호를 변환시키는 회로이고, 신호복조부(20)는 휘도신호와 색도신호 그리고 동기신호를 복조하는 회로이며, 파형합성부(30)는 신호복조부(20)의 출력신호를 합성하여 합성비데오신호(CS)를 만드는 회로이다.
제 2 도는 본 고안의 상세한 회로도로서 DA변환부 (10)는 시프트래지스터(SR1―SR3)와 DA콘버터(Digital―Analong Converter)(DA1― DA3)에 대응하고, 신호복조부(20)는 저일통과필터(LPF)와 전압제어발진기(VOC)와 동기/버스트 발진기(SBG) 그리고 트랜지스터(Q1― Q2)와 저항(R1― R4) 및 콘덴서(C1)에 대응되며, 파형합성부(30)는 콘덴서(C2― C5)와 트랜지스터(Q3, Q4) 및 저항(R6― R11)에 대응한다.
라인 리시버(LR)를 통해서 인가되는 디지털 비데오 신호인 휘도신호(Y)와 크기 색신호(Cm) 및 위상색신호(Cp)는 각각 직렬로 인가하는 시프트레지스터(SR1―SR3)에 의해서 병렬신호로 변환되어 각 DA콘버터(DA1― DA3)에 인가되는데, 이 시프트 레지스터(SR1―SR3)가 동기되는 동작은 전송되는 스타트 비트(Start Bit) 신호(SB)에 의해 동기된다.
그리고, DA콘버터(DA1―DA3)에서는 입력되는 디지털신호인 휘도신호와 크기색신호 및 위상색신호를 아날로그신호로 변환되고, 이 DA콘버터(DA1― DA3)도 스타트비트(SB)신호에 의해 제어된다.
이와같이 아날로그 신호로 변환된 휘도 신호는 저역통과 필터(LPF)를 통해 파형합성부(30)의 트랜지스터(Q3)의 베이스에 인가되고, 위상 색신호(Cp)는 전압제어발진기(VCO)를 구동시키는데, 이때 국부발진기(OSC)에 의해 발생된 색도신호의 반송파주파수인 3.58 MHz와 동기신호 및 버스트 발진기(SBG)에 의해 발진되는 신호는 전압에 비례하는 위상을 갖는 정현파이다.
또한, 크기색신호(Cm)는 전압제어발진기(VOC)의 출력신호를 인가하는 전압제어 증폭기에 의해 증폭되어서 완전히 색도신호를 얻는다.
즉, 상기한 전압제어 증폭기의 동작은 트랜지스터(Q1)의 게이트에 인가되는 전압에 따라 트랜지스터(Q2)의 에미터에 걸리는 저항값이 달라져서 트랜지스터(Q1)의 증폭이득이 달라지고, 이에 따라 크기색신호와 위상색신호에 의해 색도 신호로 복조된다.
이와같이, 각각 복조된 신호는 즉 4.5KHz이하의 휘도 성분의 색도크기에 의해 만들어진 신호와 휘도가 없는 동기신호 및 버스트(Burst)만 있는 신호, 파형 합성부(30)로 전송되어서 합성비데오 신호로 합성된다.
즉, 트랜지스터(Q3, Q4)에 의해 휘도와 색도신호의 이득과 직류레벨을 결정한 다음 동기신호와 버스트신호를 합함으로써 합성비데오신호(CS)가 만들어진다.
이상과 같이 본 고안에 의하면 각각 인가된 디지털의 휘도 및 색도 신호를 아날로그의 합성비데오신호로 합성하여 전송하기 때문에 전송회로가 간단하고, 또한 전송신호의 분량을 감소시킬 수 있는 이점이 있다.

Claims (1)

  1. 디지털 신호로 전송되는 비데오 신호를 아날로그 합성 비데오신호로 변환시키는 비데오 시스템에 있어서, 디지털의 휘도신호(Y)와 색신호(Cm, Cp)를 인가하여 아날로그 신호로 변환시키는 DA변환부(10)와, 상기한 DA변환부(10)의 출력신호를 휘도와 색도 및 동기신호로 복조시키는 신호복조부(20)와, 상기한 신호복조부(20)에 출력되는 신호를 합성비데오신호(CS)로 합성하여 출력시키는 파형합성부(30)를 포함하여 이루어진 것을 특징으로 하는 비데오신호 디코딩회로.
KR2019860019903U 1986-12-12 1986-12-12 비데오신호 디코딩회로 KR910005536Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860019903U KR910005536Y1 (ko) 1986-12-12 1986-12-12 비데오신호 디코딩회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860019903U KR910005536Y1 (ko) 1986-12-12 1986-12-12 비데오신호 디코딩회로

Publications (2)

Publication Number Publication Date
KR880014270U KR880014270U (ko) 1988-08-31
KR910005536Y1 true KR910005536Y1 (ko) 1991-07-27

Family

ID=19257875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860019903U KR910005536Y1 (ko) 1986-12-12 1986-12-12 비데오신호 디코딩회로

Country Status (1)

Country Link
KR (1) KR910005536Y1 (ko)

Also Published As

Publication number Publication date
KR880014270U (ko) 1988-08-31

Similar Documents

Publication Publication Date Title
KR910005536Y1 (ko) 비데오신호 디코딩회로
DE3870856D1 (de) Digitalschaltung eines videobandrecorders.
EP0021132B1 (en) Sampling clock reproducing apparatus
KR950002666B1 (ko) 문자 표시 장치
US4652938A (en) Digital processing circuit for video signal
US5309224A (en) Apparatus for converting a television signal of a first television system into a television signal of a second television system employing a digital chrominance signal processing circuit
KR0142291B1 (ko) 색신호의 주파수 대역변환을 위한 디지탈 반송파 발생장치
JPH0723407A (ja) クロマ信号再生回路
JPS60239192A (ja) Fm信号発生装置
JPS5742288A (en) Rotating information recording medium reproduction device
JP2501187B2 (ja) ス−パ−インポ−ズ装置
KR910003283B1 (ko) Vcr의 칼라신호 재생장치
JP2815858B2 (ja) 方形波量子化回路
JPH07203471A (ja) 映像信号処理装置
JPS6128449Y2 (ko)
JPH058630B2 (ko)
KR970013771A (ko) 8브이에스비(vsb) 전송시스템의 디지탈 에프피엘엘(fpll)
JPS6128447Y2 (ko)
JP2677077B2 (ja) 磁気記録再生装置
JPH0815342B2 (ja) デジタル色復調装置
JPH0210972A (ja) ピクチャー・イン・ピクチャー・メモリ
JPS62130094A (ja) 色信号処理装置
KR930022333A (ko) 비디오 녹화기의 너버스 클럭 신호 발생기
JPH0530524A (ja) 信号処理装置
KR960006582A (ko) 화면 크기 변환장치

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000629

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee