KR910002969Y1 - 타이머의 기억시간 출력회로 - Google Patents

타이머의 기억시간 출력회로 Download PDF

Info

Publication number
KR910002969Y1
KR910002969Y1 KR2019880011974U KR880011974U KR910002969Y1 KR 910002969 Y1 KR910002969 Y1 KR 910002969Y1 KR 2019880011974 U KR2019880011974 U KR 2019880011974U KR 880011974 U KR880011974 U KR 880011974U KR 910002969 Y1 KR910002969 Y1 KR 910002969Y1
Authority
KR
South Korea
Prior art keywords
output
memory
switch
time
signal
Prior art date
Application number
KR2019880011974U
Other languages
English (en)
Other versions
KR900003440U (ko
Inventor
신만균
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880011974U priority Critical patent/KR910002969Y1/ko
Publication of KR900003440U publication Critical patent/KR900003440U/ko
Application granted granted Critical
Publication of KR910002969Y1 publication Critical patent/KR910002969Y1/ko

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G99/00Subject matter not provided for in other groups of this subclass

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Reverberation, Karaoke And Other Acoustics (AREA)
  • Electronic Switches (AREA)
  • Electric Clocks (AREA)

Abstract

내용 없음.

Description

타이머의 기억시간 출력회로
제1도는 본 고안의 회로도.
제2도는 제1도의 타이밍 챠트.
* 도면의 주요부분에 대한 부호의 설명
10 : 메모리 IC 21-25 : 단안정 멀티 바이브레이터
30 : 멜로디 출력부 SW1-SW6: 선택 스위치
RY : 앰프 구동 릴레이
본 고안은 복수의 스위치에 의해 시간을 메모리시키고 실시간 카운트하여 메모리된 시간에서 기록된 데이터가 해당 포트로 기억 상태를 구별하여 멜로디 출력부를 통해 출력하는 타이머의 기억 시간 출력회로에 관한 것이다.
일반적인 타이머는 사용자가 시간을 기억시키면 기억된 시간과 일치하는 시점에서 단일 주파수의 음향만을 내부 스피커를 통하여 출력하므로 외부의 다양한 주변장치에 대한 구동이 미흡하였다.
본 고안은 상기한 종래의 타임 메모리방식을 탈피하여 다양한 음향을 출력하는 멜로디 집적회로를 이용하여 복수의 스위치로 입력 신호를 기억시켜 기억된 시간에 이르러 해당 포트의 데이터가 출력되도록 함으로서 기억상태를 구별하고, 아울러 출력신호를 외부로 보내는 동작을 앰프릴레이에 의하여 온 오프 제어하여 외부 출력을 제어할 수 있는 기억 시간 출력 회로를 제공하는 것을 그 목적으로 한다.
이하 첨부된 도면을 참조하여 본 고안을 상세히 설명한다.
제1도는 본 고안 회로도로서 선택 스위치(SW1-SW4)에 의해 발생한 신호를 각각 버퍼(B1-B4)와 다이오우드(D1-D4)를 통하여 메모리 IC(10)의 입출력단자로 인가됨과 동시에 인버터(I1-I4)를 통하여 앤드게이트(G1)에서 논리곱되어 메모리 IC(10)의 기입인에이블단자(WE) 신호로서 인가된다. 메모리 IC(10)의 입출력포트는, 트랜지스터(TR1-TR4)의 베이스단자와 각각 연결되어 각 발광다이오우드(LED1-LED4)를 구동하도록 연결됨과 동시에, 단안정 멀티바이브레이터(21-24)의 입력단(A1, A2)과 연결된다.
한편 단안정 멀티 바이브레이터(21, 22)의 출력 신호(Q1, Q2)는 다이오우드(D5-D8)를 통하여 각각 트랜지스터(TR5-TR8)를 구동하도록 하며, 상기 트랜지스터(TR5-TR8)의 출력신호는 멜로디 출력부(30)로 인가되어 진다.
또한 단안정 멀티 바이브레이터(23, 24)의 출력 신호(Q1, Q2)는 오아게이트(G2)에 논리합되어 그 출력신호는 단안정 멀티 바이브레이터(25)의 입력단(A1)으로 인가되고, 단안정 멀티 바이브레이터(A1)의 출력신호(Q1)는 메모리스위치(SW5)에 의해 발생되는 다이오우드(D9)와 인버터(I5)를 통과한 신호와 앤드게이트(G3)에서 논리곱되고, 그 출력신호는 다시 마이크 스위치(SW6)에 의해 발생된 신호와 노아게이트(G4)에서 논리합된다.
상기 노아게이트(G4)의 출력신호는 트랜지스터(TR9)를 제어하여 앰프 구동 릴레이(RY) 구동용 트랜지스터(TR10)를 온 오프 시키도록 구성된다.
상기한 구성을 갖는 본 고안회로의 동작을 첨부된 제2도의 파형도를 참조하여 설명한다.
메모리 IC(10)는 메모리 스위치(SW5)가 오프된 상태에서, 즉 실시간 카운트시에 칩 셀렉트 되어 지도록 제어되어지는 것으로, 메모리 스위치(SW5)와 마이크로 스위치(SW6)의 상태에 따라 네가지로 나누어 설명한다.
1. 메모리 스위치(SW5) 오프, 마이크로 스위치(SW6) 오프 상태(실시간 카운트시로서 평상시 외부 앰프 출력은 오프된다.)
메모리 IC(10)의 기입 인에이블단자[그림]는 하이레벨로서 독출상태가 되고 또한 메모리스위치(SW5)에 의해 칩 셀렉트 된 상태이므로 메모리(10)의 내용을 입출력 포트를 통해 데이타로서 내보낸다. 칩 셀렉트된 순간에 이미 기억된 시간과 일치하였을 경우에는 그전에 메모리시 해당 스위치를 통해 입력되는 하이레벨 신호가 해당 출력포드로 출력되어 해당 발광 다이오우드(LED1-LED4)중의 하나를 온 시키고, 또한 단안정 멀티 바이브레이터(21, 22)의 각 입력(A1, A2)에 입력되어 이 신호가 하이레벨로 상승하는 에지에서 하이레벨의 펄스가 출력되어진다. 따라서 해당 트랜지스터(TR5-TR8)를 통하여 멜로디 출력부(30)의 해당 입력단자 입력신호가 인가되어 멜로디가 출력되어진다.
한편 단안정 멀티 바이브레이터(21, 22)와 병렬 연결된 단안정 멀티 바이브레이터(23, 24)의 출력 신호에 의해 오아게이트(G2)의 한 입력단자로 하이레벨 펄스가 입력되어 단안정 멀티 바이브레이터(25)에서 하이레벨 펄스가 출력되어 인버터(I5)에 의해 반전된 하이레벨 신호와 앤드게이트(G3)에서 논리곱된다.
상기 앤드게이트(G3)의 출력신호와 마이크 스위치(SW6)의 출력신호는 노아게이트(G4)에서 논리합되어 앤드게이트(G4)의 출력신호와 반전된 신호가 노아게이트(G4)에서 출력된다.
이 신호에서 평상시 즉, 이미 기억된 시간과 일치하지 않는 경우에는 하이레벨신호가 트랜지스터(TR9)를 온 시키고 이에따라 트랜지스터(TR10)가 오프시켜 외부출력을 막다가 이미 기억된 시간과 일치하게 되면 로우 레벨신호가 트랜지스터(TR9)를 오프시키고 트랜지스터(TR10)를 온 시켜 앰프구동 릴레이(RY)를 동작시키므로서 메모리 시간이 되었음을 알려준다.
2. 메모리 스위치(SW5) 오프, 마이크로 스위치(SW6) 온 상태(실시간 카운트시로서 평상시 외부출력은 온 된 상태이다.)
상기한 1의 동작과 동일한 상태에서 마이크 스위치(SW6)가 온 되어 하이레벨 출력을 발생하므로 노아게이트(G4)로 항상 로우레벨 신호가 출력되어 트랜지스터(TR9)는 오프되고 트랜지스터(TR10)는 온 되어 항상 앰프구동 릴레이(RY)가 동작하여 외부 앰프를 항상 이용할 수 있고 또한 기억된 시간이 되면 멜로디를 출력하게 된다.
3. 메모리 스위치(SW5) 온, 마이크로 스위치(SW6) 오프 상태(시간을 메모리하는 경우로서 평상시 외부앰프 출력은 오프 된다.)
선택스위치(SW1-SW4)로서 기억시키고자 하는 임의의 시간에서 어느 한 스위치를 입력하면 메모리 IC(10)의 단자[그림]는 로우레벨이 입력되어 기입상태가 된다. 이 때 하이레벨인 입력신호가 메모리 IC(10)의 해당 입출력 포트로 입력된다.
이때 메모리 스위치(SW5)가 온 되어 앤드게이트(G3)의 한 입력이 항상 로우레벨로 되어 트랜지스터(TR9)는 온 되고 트랜지스터(TR10)는 오프되어 앰프 구동 릴레이(RY)가 동작하지 않으므로 메모리를 시키는 순단에는 외부로 음향이 출력되지 않게 한다.
4. 메모리 스위치(SW5)온, 마이크로 스위치(SW6) 온 상태(시간을 메모리하는 경우로서 평상시 외부앰프 출력은 온 된다.)
상기한 3의 동작과 동일하나 마이크 스위치(SW6)가 온 되어 노아게이트(G4)로 하이레벨 신호를 인가하여 항상 로우레벨 신호가 출력되도록 하여 트랜지스터(TR9)오프, 트랜지스터(TR10)온 되어 앰프 구동 릴레이(RY)가 동작하여 메모리를 시키는 순간에도 외부로 음향이 출력된다.
상기한 바와 같은 네가지 회로동작 1-4에 대하여 단안정 멀티 바이브레이터(25), 인버터(I5), 앤드게이트(G3), 마이크 스위치(SW6), 노아게이트(G4)의 출력신호는 각각 제2도의 (a)-(d)에 도시되어 있다.
이상과 같은 본 고안 회로에 의하면 각기 다른 스위치에 의하여 시간을 기억시켜 기억된 시간에 이르러 다양한 출력신호를 발생하게 함으로서 복수로 기억된 시간을 구별할 수 있고 필요에 따라 기억된 시간에서 외부출력을 차단할 수 있는 다양한 기능제공의 이점이 있다.

Claims (1)

  1. 메모리 IC(10)로 시간을 입력시키기 위한 스위치(SW1-SW4)와, 메모리 IC(10)의 출력신호에 의해 동작되는 단안정 멀티 바이브레이터(21-24)와, 상기 단안정 멀티 바이브레이터(21, 22)의 출력에 따라 구동되는 멜로디 출력부(30)와, 상기 단안정 멀티 바이브레이터(23, 24)의 논리합된 출력신호에 의해 동작하는 단안정 멀티 바이브레이터(25)와, 메모리 스위치(SW5)와 상기 단안정 멀티 바이브레이터(25)의 출력을 논리곱하는 앤드게이트(G3)와, 마이크 스위치(SW6)와 상기 앤드게이트(G3)의 출력을 논리합하여 그 출력신호로서 앰프 구동 릴레이(RY)를 동작시키는 노아게이트(G4)와, 상기 메모리 스위치(SW5)에 의해 칩 셀렉트되고 상기 스위치(SW5)의 논리곱 신호에 의해 기입 인에이블되며 입출력단자로 데이터를 기입 및 독출하는 메모리 IC(10)를 포함하여 구성되는 것을 특징으로 하는 타이머의 기억시간 출력회로.
KR2019880011974U 1988-07-25 1988-07-25 타이머의 기억시간 출력회로 KR910002969Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880011974U KR910002969Y1 (ko) 1988-07-25 1988-07-25 타이머의 기억시간 출력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880011974U KR910002969Y1 (ko) 1988-07-25 1988-07-25 타이머의 기억시간 출력회로

Publications (2)

Publication Number Publication Date
KR900003440U KR900003440U (ko) 1990-02-07
KR910002969Y1 true KR910002969Y1 (ko) 1991-05-03

Family

ID=19277787

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880011974U KR910002969Y1 (ko) 1988-07-25 1988-07-25 타이머의 기억시간 출력회로

Country Status (1)

Country Link
KR (1) KR910002969Y1 (ko)

Also Published As

Publication number Publication date
KR900003440U (ko) 1990-02-07

Similar Documents

Publication Publication Date Title
US4482947A (en) Multi-function, multi-unit remote control system and method therefor
ES2193940T3 (es) Aparato de interfaz elastica y metodo relacionado.
JPS58166578A (ja) 情報カード装置
KR910002969Y1 (ko) 타이머의 기억시간 출력회로
KR870000700A (ko) 반도체 기억 장치
KR880011795A (ko) 반도체 메모리장치
US4547820A (en) Floppy disk drive apparatus
US4323995A (en) Chime unit for electric clock and mechanical clock
KR890016442A (ko) 전자시계용 집적회로 및 전자시계
EP0190743A2 (en) Control signal generation circuit for wireless remote control signal transmitter
JPS5997194A (ja) ピアノ自動演奏装置におけるソレノイド駆動方法
US4528681A (en) Button depression click generator
JPH0117054Y2 (ko)
KR910000681Y1 (ko) 기능 절환 장치
JPS6243196B2 (ko)
KR860003551Y1 (ko) 전자식 메모리 타자기의 사용 메모리 인식장치
SU1644091A1 (ru) Временное программное устройство
SU403049A1 (ru) Преобразователь кода в напряжение
KR900007789Y1 (ko) 예약녹화 순서 제어 회로
KR880000581Y1 (ko) 콤팩트 디스크 플레이어의 클럭신호 제어회로
KR930007789B1 (ko) 가전기기용 발성장치와 발성 제어방법
KR850001425Y1 (ko) 테이프 레코더의 자동 선곡장치
KR850001359B1 (ko) 테이프 레코오더의 연속 및 수회 반복 재생회로
KR960042002A (ko) 키(key)입력 방식을 이용한 디지탈 타이머
KR880000948A (ko) 직접 교시식 시이퀀스 콘트로울러

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee