KR900010553A - 분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치 - Google Patents

분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치 Download PDF

Info

Publication number
KR900010553A
KR900010553A KR1019890019110A KR890019110A KR900010553A KR 900010553 A KR900010553 A KR 900010553A KR 1019890019110 A KR1019890019110 A KR 1019890019110A KR 890019110 A KR890019110 A KR 890019110A KR 900010553 A KR900010553 A KR 900010553A
Authority
KR
South Korea
Prior art keywords
instruction
command
address
reading
branch
Prior art date
Application number
KR1019890019110A
Other languages
English (en)
Other versions
KR920006744B1 (ko
Inventor
마사도 스즈끼
마사시 데구찌
유끼노부 니시가와
도시미찌 마쓰자끼
마사야 미야자끼
다까시 사까오
Original Assignee
다니이 아끼오
마쓰시다 덴끼 산교오 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다니이 아끼오, 마쓰시다 덴끼 산교오 가부시기가이샤 filed Critical 다니이 아끼오
Publication of KR900010553A publication Critical patent/KR900010553A/ko
Application granted granted Critical
Publication of KR920006744B1 publication Critical patent/KR920006744B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30021Compare instructions, e.g. Greater-Than, Equal-To, MINMAX
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3802Instruction prefetching
    • G06F9/3804Instruction prefetching for branches, e.g. hedging, branch folding
    • G06F9/3806Instruction prefetching for branches, e.g. hedging, branch folding using address prediction, e.g. return stack, branch history buffer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3842Speculative instruction execution
    • G06F9/3844Speculative instruction execution using dynamic branch prediction, e.g. using branch history tables

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Advance Control (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용 없음

Description

분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 있어서의 무조건 분기명령의 실행클록수를 영으로 하는 데이터처리장치의 구성도 제2도는 동 실시예의 이력격납장치(4a)의 구성도, 제3도는 동 실시예의 동작타이밍도.

Claims (4)

  1. 제1명령을 실행하는 적어도 범용레지스터와 연산구로된 명령 실행장치(3)와, 전술한 명령 실행장치가 제1명령을 실행하는 동안에 제1명령에 후속하는 제2명령을 해독하는 명령 해독장치(2)와, 명령 해독장치가 제2명령을 해독하는 동안에 제2명령에 후속하는 제3명령을 선독하는 명령선독장치(1)와, 명령실행장치에서 실행하는 제4명령에 후속하여 무조건 분기를 하는 제5명령을 실행한 결과, 제5명령에 연속하지 않는 제6명령을 명령실행장치가 실행하는 경우에, 제6명령의 어드레스 그렇지 않으면 제6명령 코우드 및 동 제6명령 코우드에 이어지는 명령을 명령선독장치에 따라 선독하기 위한 어드레스 및 제4명령의 어드레스 그렇지 않으면 제4명령보다 앞에서 실행하여야 할 명령의 어드레스를 격납하는 이력격납장치(4a)와, 명령해독장치가 제4명령 그렇지 않으면 제4명령보다 앞에서 실행하여야 할 명령을 해독하고 있는 동안에 해독하는 명령의 어드레스에 따라 이력격납장치를 검색하여 명령의 어드레스가 이력격납 장치에 격납되어 있는 경우에는 명령 선독장치에 대하여 제6명령의 어드레스를 출력하거나, 그렇지 않으면 명령 해독장치에 대하여 제6명령의 명령 코우드를, 명령 선독장치에 대하여, 제6명령에 이어지는 명령을 선독하기 위한 어드레스를 출력하는 선행분기창(5a)등을 구비하여, 선행분기장치에 있어서의 검색이 성공하였을 경우에는 명령 실행장치가 제4명령을 실행한 다음, 이어서 제6명령을 실행하는것을 특징으로하는 분기명령 및 비교명령의 한편 또는 양편의 실행 클록수를 영으로 하는 데이터 처리장치.
  2. 제1명령을 실행하는 적어도 범용 레지스터와 연산기로 이루워지는 명령 실행장치(3)와, 명령 실행장치가 제1명령을 실행하고 있는 동안에 제1명령에 후속하는 제2명령을 해독하는 명령해독장치(2)와 명령 해독장치가 제2명령을 해독하고 있는 동안에 제2명령에 후속하는 제3명령을 선독하는 명령선독장치(1)와, 명령 실행장치에서 실행하는 제4명령에 후속하여 제4명령의 실행결과에 따라서 분기를 하는 제5명령등을 실행한 결과, 제5명령에 연속하는 제6명령을 전술한 명령실행장치가 실행하는 경우(분기불성립의 경우)에는 제6명령의 어드레스 그렇지 않으면 제6명령의 명령 코우드와 동 명령 코우드에 이어지는 명령을 명령선독 장치로 선독하기위한 어드레스 및 제5명령으로 분기를 판정하는 조건 코우드 및 제4명령의 어드레스 그렇지 않으면 제4명령보다 전에 실행하여야 할 명령의 어드레스르 격납하고, 또 제5명령에 연속하지 않는 제7명령을 명령 실행장기가 실행하는 경우(분기성립의 경우)에는, 제7명령의 어드레스 그렇지 않으면 제7명령 코우드와 동 제7명령에 이어지는 명령을 선독장치로 선독하기 위한 어드레스 및 제5명령에서 분기를 판정하는 조건 코우드 및 제4명령의 어드레스 그렇지 않으면 제4명령 보다 전에 실행하여야 할 명령의 어드레스를 격납하는 이력격납장치(4b)와, 명령해독장치가 제4명령 그렇지 않으면 제4명령보다 전에 실행되어야 할 명령을 해독하고 있는 동안 해독하는 명령의 어드레스에 따라 이력격납장치를 검색하여 명령의 어드레스가 이력격납장치에 격납되어 있는 경우는 명령선독 장치에 대하여 제6명령의 어드레스 또는 제7명령 어드레스를 출력하거나, 그렇지 않으면 명령 해독장치에 대하여, 제6명령의 명령 코우드 또는 제7명령의 명령 코우드를 명령 선독장치에 대하여 제6명령 또는 제7명령에 이어지는 명령을 선독하기 위한 어드레스를 출력하는 분기예측장치(5b)와, 명령실행장치가 제6명령 또는 제7명령을 실행하고 있는 동안에 이력격납장치에 격납되어있는 제5명령에서 분기를 판정하는 조건 코우드에 따라서 명령실행장치가 현재 실행하고 있는 명령의 제4명령에 이어서 실행하여야 할 명령임을 검증하는 분기검증장치(6b)등을 구비하여, 분기예측장치와 예측이 참인경우에는 명령실행장치가 제4명령을 실행한 다음, 이어서 제6명령 또는 제7명령을 실행하는 것을 특징으로 하는 분기 명령 및 비교명령의 한편으로 또는 양편의 실행 클록수를 영으로 하는 데이터 처리장치.
  3. 제1명령을 실행하는 적어도 범용 레지스터와 연산기로 이루어진 명령 실행장치(3)와 명령 실행장치가 제1명령을 실행하고 있는 동안에 제1명령에 후속하는 제2명령을 해독하는 명령해독 장치(2)와, 명령 해독장치가 제2명령을 해독하고 있는 동안에 제2명령에 후속하는 제3명령을 선독하는 명령 선독장치(1)와 명령실행장치에서 실행하는 제4명령에 후속하여, 2개의 범용 레지스터의 내용의 사이의 비교, 또는 한편의 범용 레지스터의 내용과 직접 데이터 사이의 비교를 하는 제5명령과 제5명령에 후속하는 제6명령을 실행하는 경우에, 제6명령의 어드레스 그렇지 않으면 제6명령의 명령 코우드와 제6명령에 이어지는 명령을 명령선독장치에 따라 선독하기 위한 어드레스와의 양편 및 제5명령에서 비교하는 범용 레지스터 그렇지 않으면 직접 데이터를 지정하는 정보 및 제4명령의 어드레스 그렇지 않으면 제4명령보다 전에 실행하여야 할 명령의 어드레스를 격납하는 이력격납장치(40)와, 명령 해독장치가 제4명령 그렇지 않으면 제4명령보다 전에 실행하여야할 명령을 해독하고 있는 동안에 해독하는 명령의 어드레스에 따라 이력격납장치를 검색하여 전술한 명령의 어드레스가 이력납장치에 격납되어 있는 경우에는 명령 선독장치에 대하여 제6명령의 명령 코우드를 명령선독장치에 대하여 제6명령에 이어지는 명령을 선독하기 위한 어드레스를 출력하는 비교명령 제거장치(9)와, 명령 실행장치가 제6명령을 실행하고 있는 동안에 이력격납장치에 격납되어 있는 제5명령에서 비교하는 범용 레지스터를 지정하는 정보 그렇지 않으면 비교하는 직접 데이터를 이용하여 비교를 하는 비교장치(10)를 구비하여, 비교명령 제거장치에 있어서의 검색의 성공하였을 경우에는 명령실행 장치가 제4명령을 실행한 다음, 이어서, 제6명령을 실행하는 것을 특징으로한 분기명령 및 비교명령의 한편 또는 양편의 실행 클록수를 영으로 하는 데이터 처리장치.
  4. 제1명령을 실행하는 적어도 범용 레지스터와 연산기로 된 명령 실행장치(3)와, 명령 실행장치가 제1명령을 실행하고 있는 동안에 제1명령에 후속하는 제2명령을 해독하는 명령 해독장치(2)와, 명령 해독장치가 제2명령을 해독하고 있는 동안에 제2명령에 후속하는 제3명령을 선독하는 명령 선독장치(1)와, 명령 실행장치에서 실행하는 제4명령에 후속하여, 2개의 범용 레지스터의 내용사이의 비교 또는 한편의 범용레지스터의 내용과 직접 데이터 사이의 비교를 하는 제5명령과 제5명령에 후속하여 제5명령의 실행결과에 따라서 분기를 하는 제6명령 등을 실행한 결과,제 6명령에 후속하는 제7명령을 명령실행장치에 실행하게 하는 경우(분기불성립의 경우)에는 제7명령의 코우드와 제7명령에 후속하는 명령을 명령 선도 장치에 따라 선독하기위한 어드레스와의 양편 및 제5명령으로 비교하는 범용 레지스터 또는 직접 데이터를 지정하는 정보 및 제6명령에서 분기를 판정하는 조건 코우드 및 제4명령의 어드레스 그렇지 않으면 제4명령보다 전에 실행하여야 할 명령의 어드레스를 격납하고, 또 제6명령에 연속하지 않는 제8명령을 명령실행장치가 실행하는 겨우(분기성립의 경우)에는 제8명령의 어드레스 그렇지 않으면 제8명령 코우드와 동 제8의 명령에 후속하는 명령의 명령선독장치에 따라 선독하기 위한 어드레스와의 양편 및 제5명령으로 비교하는 범용 레지스터 그렇지 않으면 직접 데이터를 지정하는 정보 및 제6명령으로 분기를 판정하는 조건 코우드 및 제4명령의 어드레스 그렇지 않으면 제4명령의 어드레스 그렇지 않으면 제4명령 보다 전에 실행하여야 할 명령의 어드레스를 격납하는 이력격납장치(4d)와, 명령 해독 장치가 제4명령 그렇지 않으면 제4명령 보다 전에 실행하여야 할 명령을 해독하는 동안에 해독하는 명령의 어드레스에 따라 이력격납장치를 검색하여 명령의 어드레스가 이력격납 장치에 격납되어 있는 경우에는 명령 선독장치에 대하여 제7명령의 어드레스 또는 제8명령의 어드레스를 출력하거나, 그렇지 않으면 명령 해독장치에 대하여 제7명령의 명령 코우드 또는 제8명령의 명령 코우드를, 명령선독장치에 대하여 제7명령 또는 제8명령에 이어지는 명령을 선독하기 위한 어드레스를 출력하는 분기예측 장치(5d)와, 명령실행장치가 제7명령 또는 제8명령을 실행하는 동안에 이력격납장치에 격납되어 있는 제5명령으로 비교하는 범용 레지스터를 지정하는 정보 그렇지 않으면 비교하는 직접 데이터를 이용하는 비교를 하는 비교장치(10)와, 명령 실행장치가 제7명령 또는 제8명령을 실행하는 동안에 비교장치에서의 비교결과와 이력격납장치에 격납되어 있는 제6명령으로 분기를 판정하는 조건 코우드에 따라서 명령실행장치가 현재 실행하고 있는 명령이 제4명령에 이어서 실행하여야 할 명령임을 검증하는 분기검증 장치(6d)등을 구비하고, 분기예측장치의 예측이 참인 경우에는 명령 실행장치가 제4명령을 실행하고나서, 이어 제 7명령 또는 제8명령을 실행하는 것을 특징으로한 분기명령 및 비교명령의 한편 또는 양편의 실행 클록수를 영으로 하는 데이터 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890019110A 1988-12-21 1989-12-21 분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치 KR920006744B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP88-322631 1988-12-21
JP63322631A JPH0769811B2 (ja) 1988-12-21 1988-12-21 データ処理装置

Publications (2)

Publication Number Publication Date
KR900010553A true KR900010553A (ko) 1990-07-07
KR920006744B1 KR920006744B1 (ko) 1992-08-17

Family

ID=18145869

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890019110A KR920006744B1 (ko) 1988-12-21 1989-12-21 분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치

Country Status (5)

Country Link
US (1) US5237666A (ko)
EP (1) EP0375364B1 (ko)
JP (1) JPH0769811B2 (ko)
KR (1) KR920006744B1 (ko)
DE (1) DE68928374T2 (ko)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5226130A (en) * 1990-02-26 1993-07-06 Nexgen Microsystems Method and apparatus for store-into-instruction-stream detection and maintaining branch prediction cache consistency
US5230068A (en) * 1990-02-26 1993-07-20 Nexgen Microsystems Cache memory system for dynamically altering single cache memory line as either branch target entry or pre-fetch instruction queue based upon instruction sequence
US5303356A (en) * 1990-05-04 1994-04-12 International Business Machines Corporation System for issuing instructions for parallel execution subsequent to branch into a group of member instructions with compoundability in dictation tag
JPH0460720A (ja) * 1990-06-29 1992-02-26 Hitachi Ltd 条件分岐命令制御方式
US5287467A (en) * 1991-04-18 1994-02-15 International Business Machines Corporation Pipeline for removing and concurrently executing two or more branch instructions in synchronization with other instructions executing in the execution unit
US5493687A (en) 1991-07-08 1996-02-20 Seiko Epson Corporation RISC microprocessor architecture implementing multiple typed register sets
US5539911A (en) * 1991-07-08 1996-07-23 Seiko Epson Corporation High-performance, superscalar-based computer system with out-of-order instruction execution
JP3182438B2 (ja) * 1991-10-28 2001-07-03 株式会社日立製作所 データプロセッサ
US5434986A (en) * 1992-01-09 1995-07-18 Unisys Corporation Interdependency control of pipelined instruction processor using comparing result of two index registers of skip instruction and next sequential instruction
JP2761688B2 (ja) * 1992-02-07 1998-06-04 三菱電機株式会社 データ処理装置
US5507028A (en) * 1992-03-30 1996-04-09 International Business Machines Corporation History based branch prediction accessed via a history based earlier instruction address
DE69311330T2 (de) 1992-03-31 1997-09-25 Seiko Epson Corp Befehlsablauffolgeplanung von einem risc-superskalarprozessor
DE69308548T2 (de) 1992-05-01 1997-06-12 Seiko Epson Corp Vorrichtung und verfahren zum befehlsabschluss in einem superskalaren prozessor.
US5784604A (en) * 1992-10-09 1998-07-21 International Business Machines Corporation Method and system for reduced run-time delay during conditional branch execution in pipelined processor systems utilizing selectively delayed sequential instruction purging
DE69330889T2 (de) 1992-12-31 2002-03-28 Seiko Epson Corp System und Verfahren zur Änderung der Namen von Registern
US5628021A (en) 1992-12-31 1997-05-06 Seiko Epson Corporation System and method for assigning tags to control instruction processing in a superscalar processor
US5577217A (en) * 1993-05-14 1996-11-19 Intel Corporation Method and apparatus for a branch target buffer with shared branch pattern tables for associated branch predictions
GB2285154B (en) * 1993-12-24 1998-04-01 Advanced Risc Mach Ltd Branch cache
US5666505A (en) * 1994-03-11 1997-09-09 Advanced Micro Devices, Inc. Heuristic prefetch mechanism and method for computer system
US5790845A (en) * 1995-02-24 1998-08-04 Hitachi, Ltd. System with reservation instruction execution to store branch target address for use upon reaching the branch point
US6052801A (en) * 1995-05-10 2000-04-18 Intel Corporation Method and apparatus for providing breakpoints on a selectable address range
US5659679A (en) * 1995-05-30 1997-08-19 Intel Corporation Method and apparatus for providing breakpoints on taken jumps and for providing software profiling in a computer system
US5740413A (en) * 1995-06-19 1998-04-14 Intel Corporation Method and apparatus for providing address breakpoints, branch breakpoints, and single stepping
US5621886A (en) * 1995-06-19 1997-04-15 Intel Corporation Method and apparatus for providing efficient software debugging
US5694568A (en) * 1995-07-27 1997-12-02 Board Of Trustees Of The University Of Illinois Prefetch system applicable to complex memory access schemes
US5742805A (en) * 1996-02-15 1998-04-21 Fujitsu Ltd. Method and apparatus for a single history register based branch predictor in a superscalar microprocessor
US5919256A (en) * 1996-03-26 1999-07-06 Advanced Micro Devices, Inc. Operand cache addressed by the instruction address for reducing latency of read instruction
US5991874A (en) * 1996-06-06 1999-11-23 Intel Corporation Conditional move using a compare instruction generating a condition field
US5867699A (en) * 1996-07-25 1999-02-02 Unisys Corporation Instruction flow control for an instruction processor
US6427192B1 (en) * 1998-09-21 2002-07-30 Advanced Micro Devices, Inc. Method and apparatus for caching victimized branch predictions
JP4060506B2 (ja) * 1999-12-28 2008-03-12 株式会社東芝 ディスク制御装置
US6965983B2 (en) * 2003-02-16 2005-11-15 Faraday Technology Corp. Simultaneously setting prefetch address and fetch address pipelined stages upon branch
ATE491986T1 (de) * 2003-07-09 2011-01-15 Nxp Bv Verfahren und system zur zweigprädiktion
US7234046B2 (en) * 2004-12-01 2007-06-19 Faraday Technology Corp. Branch prediction using precedent instruction address of relative offset determined based on branch type and enabling skipping
US20070294518A1 (en) * 2006-06-14 2007-12-20 Shen-Chang Wang System and method for predicting target address of branch instruction utilizing branch target buffer having entry indexed according to program counter value of previous instruction
US9069547B2 (en) 2006-09-22 2015-06-30 Intel Corporation Instruction and logic for processing text strings
GB2458295B (en) * 2008-03-12 2012-01-11 Advanced Risc Mach Ltd Cache accessing using a micro tag
US9654483B1 (en) * 2014-12-23 2017-05-16 Amazon Technologies, Inc. Network communication rate limiter
US9438412B2 (en) * 2014-12-23 2016-09-06 Palo Alto Research Center Incorporated Computer-implemented system and method for multi-party data function computing using discriminative dimensionality-reducing mappings
US9569613B2 (en) * 2014-12-23 2017-02-14 Intel Corporation Techniques for enforcing control flow integrity using binary translation
US10664280B2 (en) * 2015-11-09 2020-05-26 MIPS Tech, LLC Fetch ahead branch target buffer

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4062058A (en) * 1976-02-13 1977-12-06 The United States Of America As Represented By The Secretary Of The Navy Next address subprocessor
JPS5860355A (ja) * 1981-10-07 1983-04-09 Nec Corp 情報処理装置
JPS58123141A (ja) * 1982-01-19 1983-07-22 Nec Corp 高速計数分岐実行方式
EP0109655B1 (en) * 1982-11-17 1991-07-24 Nec Corporation Instruction prefetching device with prediction of a branch destination address
JP2508021B2 (ja) * 1986-10-01 1996-06-19 三菱電機株式会社 デ−タ処理装置
JP2603626B2 (ja) * 1987-01-16 1997-04-23 三菱電機株式会社 データ処理装置
GB8728493D0 (en) * 1987-12-05 1988-01-13 Int Computers Ltd Jump prediction

Also Published As

Publication number Publication date
JPH0769811B2 (ja) 1995-07-31
US5237666A (en) 1993-08-17
JPH02166520A (ja) 1990-06-27
DE68928374D1 (de) 1997-11-13
EP0375364B1 (en) 1997-10-08
KR920006744B1 (ko) 1992-08-17
EP0375364A3 (en) 1992-06-10
DE68928374T2 (de) 1998-03-19
EP0375364A2 (en) 1990-06-27

Similar Documents

Publication Publication Date Title
KR900010553A (ko) 분기명령 및 비교명령의 한편 또는 양편의 실행클록수를 영으로 하는 데이터처리장치
KR920001321A (ko) 고속 프로세서에서의 브랜치 처리 방법 및 장치
KR910012913A (ko) 명령태그(tag)장치를 구비한 테이터처리시스팀
KR850006087A (ko) 데이터 처리 장치
KR870010438A (ko) 정보 처리장치
KR830006741A (ko) 오페란드(被演算函數 : Operand)간 파이프라인 제어를 행하는 데이터 처리장치
KR920700425A (ko) 벡터 처리 시스템의 명령실행방법 및 그 장치
DE68927451D1 (de) Addressieren von Mikrobefehlen in einer Pipeline-Zentraleinheit ( Betriebsverfahren, Adressierverfahren, Kellerspeicher und Zentraleinheit)
US8131977B2 (en) Microprocessor inhibiting instruction storage in cache and not decoding based on pre-analysis information to reduce power consumption
KR970005021A (ko) 2개의 명령을 동시에 실행할 수 있는 데이타프로세서
KR900015003A (ko) 데이타 프로세서
KR900003738A (ko) 가변단어길이명령의 병렬해독 및 병렬실행을 하는 데이터처리장치
KR900016865A (ko) 파이프라인방식의 분기명령제어장치
KR920004279B1 (ko) 포인터레지스터를 구비한 마이크로프로세서
KR910008565A (ko) 분기 제어 회로
KR900018808A (ko) 파이프라인방식(pipeline 方式)의 마이크로프로세서
KR900010552A (ko) 명령을 페치(fetch)하기 위한 제어 시스템
KR970012141A (ko) 파이프라인 처리를 수행하는 데이터 처리 장치
KR950025532A (ko) 연산 처리 장치
KR880011669A (ko) 데이터 처리 방법과 장치
KR910005152A (ko) 정보처리 장치
KR850700164A (ko) 마이크로 프로그램 제어방식
KR960029969A (ko) 파이프라인 처리기능을 갖는 데이타프로세서
KR890008644A (ko) 분기처리장치
KR890015124A (ko) 정보처리장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090807

Year of fee payment: 18

EXPY Expiration of term