KR900003621Y1 - 상이한 프로세서간의 데이터 교환장치 - Google Patents

상이한 프로세서간의 데이터 교환장치 Download PDF

Info

Publication number
KR900003621Y1
KR900003621Y1 KR2019870021225U KR870021225U KR900003621Y1 KR 900003621 Y1 KR900003621 Y1 KR 900003621Y1 KR 2019870021225 U KR2019870021225 U KR 2019870021225U KR 870021225 U KR870021225 U KR 870021225U KR 900003621 Y1 KR900003621 Y1 KR 900003621Y1
Authority
KR
South Korea
Prior art keywords
data
processor
signal
bit
decoder
Prior art date
Application number
KR2019870021225U
Other languages
English (en)
Other versions
KR890011362U (ko
Inventor
김영태
Original Assignee
주식회사 금 성 사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금 성 사, 최근선 filed Critical 주식회사 금 성 사
Priority to KR2019870021225U priority Critical patent/KR900003621Y1/ko
Publication of KR890011362U publication Critical patent/KR890011362U/ko
Application granted granted Critical
Publication of KR900003621Y1 publication Critical patent/KR900003621Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Bus Control (AREA)

Abstract

내용 없음.

Description

상이한 프로세서간의 데이터 교환장치
제1도는 본 고안의 회로도.
제2a도는 제1도의 플립플롭(FF1)의 동작 특성도.
제2b도는 제1도의 플립플롭(FF2)의 동작 특성도이다.
* 도면의 주요부분에 대한 부호의 설명
3, 4 : 디코더 5, 6, 7, 8 : 레지스터
9 : 16비트 데어터 버스 10 : 8비트 데이터 버스
11 : 8비트 어드레스 라인 12 : 16비트 어드레스 라인
본 고안은 동일 보드(기판)상에 있는 서로 다른 프로세서로 데이터를 상호 교환하는 장치에 관한 것이며, 특히 16비트 프로세서와 8비트 프로세서간을 상호 교환할 수 있는 데이터 교환 장치에 관한 것이다.
종래에 있어서는 컴퓨터 보드에 1종의 프로세서를 이용함에 있어 별다른 문제가 발생되지 않았으나, 요즘에 와서 컴퓨터가 복잡해지고 다기능이 요구되어 1종의 프로세서는 자체 프로그램만 수행할 수 있지 다른 프로세서간의 정보교환이 어려운 관계로 보드상의 특성에 따라 서로 다른 프로세서를 이용할 때 2종의 프로세서간에는 상호 데이터를 교환할 수 있는 장치가 필요하게 되었다.
본 고안은 이러한 종래의 문제점을 해결하고자 한 것으로 데이터의 상호교환을 위해 16비트 데이터버스(9)의 데이터를 8비트 데이터버스(10)에 기록(WRITE)하고 그 기록된 16비트 데이터를 8비트 데이터버스(10)에서 판독(READ), 다시 8비트 데이터버스(10)의 데이터를 16비트 데이터버스(9)에 기록하고 그 기록된 8비트 데이터를 16비트 데이터버스에서 판독하여 상호 데이터를 교환하는 상이한 프로세스간 데이터 교환장치를 제공하는데 그 목적이 있다.
이하 본 고안의 구성 및 작용효과를 예시 도면에 의거 상세히 설명한다.
본 고안은 종래의 회로장치에 2종의 프로세서의 데이터 버스간에 버퍼기능을 하는 8비트 레지스터(5∼8)와 각 레지스터의 데이터 상태를 일시적으로 기억시켜두는 기능을 가진 래치(latch)를 제어하도록 선택하는 디코더(3), (4)와 각 프로세서에서 데이터가 전송되었는지를 감지하기 위한 플립플롭(FF1), (FF2)으로 구분되어져 있다.
제2a도 및 제2b도의 동작특성을 구체적인 회로동작에 입각하여 설명한다.
종래의 회로에서 출력되어 지정된 16비트 프로세서가 8비트 프로세서로 데이터 전송이 요구될 때, 16비트 프로세스의 어드레스 라인(12)을 거쳐 데이터를 선택하는 디코더(4)에 연결되고 이 디코더(4)의 출력신호중 WRATOB-00신호를 인에이블(enable)시켜 WRATOB-00신호의 라이징 에지(rising edge)에서 전송하고져 하는 16비트 데이터가 레지스터(5), (6)의 클럭단(C)에 전송되어 데이터가 기록되며, 또한 WRATOB-00신호가 플립플롭(FF1)의 세트단자(S)에 연결되고 그 출력단에서는 TAKEIT+00신호가 나온다
이 TAKEIT+00신호는 8비트 프로세서에 의해 플립플롭(FF1)의 출력상태를 감지하여 HIGH("1") 상태일 경우에 16비트 프로세서의 데이터가 8비트 프로세서에 기록되어졌음을 알게 된다.
이때, TAKEIT+00신호가 8비트 프로세서에 의해 다 판독되어 졌을때는 LOW("0")상태가 된다.
또한 8비트 데이터 버스(10)에 기록된 16비트 데이터를 8비트 데이터 버스(10)에서 판독하기 위하여, 8비트 프로세서에 의해 플립플롭(FF1)의 출력상태를 감지하여 TAKEIT+00신호가 HIGH("1")상태일 경우에 데이터가 기록되어졌음을 인식하고, 8비트 프로세서의 어드레스라인(11)을 거쳐 데이터를 선택하는 디코더(3)에 전송되면 그 전송된 출력신호중 처음에 REATOB-LS 신호를 인에이블시켜 이 신호가 LOW("0")상태일 동안에 전송된 레지스터(6)의 출력단을 인에이블 신호를 사용하여 하위 바이트 8비트 데이터 버스(10)로 판독하고, 그 다음에 REATOB-MS 신호를 인에이블 시켜 이 신호가 LOW("0")상태일 동안 하나는 레지스터(5)의 출력단을 인에이블 신호를 사용하여 상위 바이트를 8비트 데이터 버스(10)에서 판독하여 다른 하나는 플립플롭(FF1)의 클럭단자(C)에 전송되어 출력단(Q)에서 나온 TAKEIT+00신호를 LOW("0")상태로 하여 8비트 데이터 버스(10)에서 판독이 온료되었음을 알게 된다.
그리고 8비트의 프로세서가 16비트의 프로세서로 데이터 전송이 요구될 때, 8비트 프로세서의 어드레스라인(11)을 이용하여 데이터를 선택하는 디코더(3)를 인에이블시켜 8비트 데이터 버스를 16비트 데이터 버스에 기록하기 위해 하위바이트와 상위 바이트를 차례로 보낸다.
따라서 데이터를 선택하는 디코더(3)에서 출력된 신호중 처음에 하위바이트 전송을 위해 WRBTOA-LS신호를 인에이블시켜 이 신호의 라이징 에지에서 전송하고져 하는 하위 바이트가 레지스터(8)의 클럭단(C)에 전송되어 데이터가 기록되며, 다음에 상위 바이트 전송을 위해 WRBTOA-MS 신호를 인에이블시켜 이 신호의 라이징 에지에서 전송하고져 하는 상위 바이트가 레지스터(7)의 클럭단(C)에 전송되어 데이터가 기록된다.
또한 디코더(3)에서 출력된 WRBTOA-MS 신호는 플립플롭(FF2)의 클럭(C)에 연결되어 WRBTOSA-MS신호의 라이징 에지에서 입력 데이터인 그라운드(GND)신호에 의해 출력단에서 나온 WRDRDY+00 신호가 HIGH("1")상태가 된다.
이 WRDRDY+00 신호는 16비트 프로세서에 의해 감지되고, 또한 WRDRDY+00신호는 레지스터(7), (8)에 의해 기록되기 전에는LOW("0")상태를 유지하게 되고 레지스터(7, 8)에 기록된 후에는 HIGH("1")상태가 되어 16비트 프로세서는 이 신호를 감지하여 HIGH("1")상태일 경우에만 16비트 데이터 버스에 기록되어졌음을 알게 된다.
또한 16비트 데이터 버스(9)에 기록된 8비트 데이터를 16비트 데이터 버스(9)에서 판독하기 위하여, 16비트 프로세서에 의해 플립플롭(FF2)이 출력상태를 감지하여 WRDRDY+00신호가 HIGH("1")상태일 경우에 테이터가 기록되어졌음을 인식하고, 16비트 프로세서의 어드레스라인(12)을 거쳐 데이터를 선택하는 디코더(4)에 전송되면 그 출력신호중 처음에 REBTOA-00신호를 인에이블시키며 이 신호가 LOW("0")상태일 동안에 전송된 레지스터(7), (8)의 출력단을 인에이블 신호를 사용하여 하위바이트를 16비트 데이터 버스(9)로 판독하게 되고 그 다음에 REBTOA-00 신호의 라이징 에지에서 플립플롭(FF1)의 세트단자(S)에 전송되어 그 출력단에서 나온 WRDRDY+00 신호를 LOW("0")상태로 하여 16비트 테이터 버스(9)에서 판독이 완료되었음을 알게 되는 것이다.
상기한 바와 같이 본 고안은 동일 보드상에서 서로 다른 프로세서를 사용했을 경우에 16비트 프로세서와 8비트 프로세서간에는 데이터 인터페이스(interface)가 용이하도록 하며, 각각의 프로세서는 자체적으로 프로그램을 수행하면서도 다른 프로세서간의 정보교환이 필요할 때에 손쉽게 데이터를 교환할 수 있도록 한 장점이 있다.

Claims (1)

  1. 데이터 상호교환을 위한 데이터 교환장치에 있어서, 소정의 프로세서의 어드레스라인(12)을 거쳐 디코더(4)에 전송되어 이 디코더(4)에서 출력된 신호가 레지스터(5), (6)에 전송되어 다른 하나의 프로세서에 데이터를 기록하고 상기 다른 하나의 프로세서에 의해 레지스터(5), (6)에 기록된 데이터를 인에이블 신호를 사용하여 판독할 수 있으며, 상기 다른 하나의 프로세서의 어드레스 라인(11)을 거쳐 디코더(3)에 전송되어 이 디코더(3)에서 출력된 신호가 레지스터(7), (8)에 전송되어 소정의 프로세서에 데이터를 기록하고, 상기 소정의 프로세서에 의해 레지스터(7), (8)에 기록된 데이터를 인에이블 신호를 사용하여 판독할 수 있도록, 이들 각 프로세서에 의해 플립플롭(FF1), (FF2)의 출력상태를 감지하여 동작상태를 인식할 수 있도록 한 것을 특징으로 하는 상이한 프로세서간의 데이터 교환장치.
KR2019870021225U 1987-11-30 1987-11-30 상이한 프로세서간의 데이터 교환장치 KR900003621Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870021225U KR900003621Y1 (ko) 1987-11-30 1987-11-30 상이한 프로세서간의 데이터 교환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870021225U KR900003621Y1 (ko) 1987-11-30 1987-11-30 상이한 프로세서간의 데이터 교환장치

Publications (2)

Publication Number Publication Date
KR890011362U KR890011362U (ko) 1989-07-13
KR900003621Y1 true KR900003621Y1 (ko) 1990-04-30

Family

ID=19270020

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870021225U KR900003621Y1 (ko) 1987-11-30 1987-11-30 상이한 프로세서간의 데이터 교환장치

Country Status (1)

Country Link
KR (1) KR900003621Y1 (ko)

Also Published As

Publication number Publication date
KR890011362U (ko) 1989-07-13

Similar Documents

Publication Publication Date Title
JP2573566B2 (ja) バスコンバータ
DE3751426D1 (de) Busschnittstellenschaltung für digitalen Datenprozessor.
KR890002330B1 (ko) 멀티프로세서 시스템
KR19980032140A (ko) 트랜잭션 및 수신지 id를 가진 공유 버스 시스템
KR900015008A (ko) 데이터 프로세서
US5515530A (en) Method and apparatus for asynchronous, bi-directional communication between first and second logic elements having a fixed priority arbitrator
EP0408353A2 (en) Semiconductor integrated circuit
KR900003621Y1 (ko) 상이한 프로세서간의 데이터 교환장치
US6405260B2 (en) Data transmission method and apparatus for interfacing between main system and microcomputer
US5823871A (en) Interface control device for use with TV game equipment
KR940007479Y1 (ko) 복수 프로세서 간의 데이타 전송회로
KR890006191Y1 (ko) Dma를 이용한 mt 콘트롤러 회로
KR920010334B1 (ko) 은행터미널 루프 제어시스템
KR900003527Y1 (ko) 데이타 송수신 집적회로용 디엠에이회로
KR910008420B1 (ko) 중앙처리장치와 주변입출력장치와의 인터페이스 회로
KR950003057Y1 (ko) 명령/상태 정보 교환회로
CN118447902A (zh) 一种驱动芯片与快闪存储器的信号传输方法及驱动芯片
SU1462331A1 (ru) Устройство дл сопр жени
KR900007614B1 (ko) 버스 콘트롤러
KR890003236Y1 (ko) 데이터 변환값의 라이트 및 리이드 회로
KR950002316B1 (ko) 1바이트 래치를 이용한 보드간 데이타 전송장치
KR100346268B1 (ko) 데이터 버스 제어 시스템
JPS5886623A (ja) メモリ制御方式
KR930003994B1 (ko) 데이터 인터페이스회로
SU1647581A2 (ru) Двухканальное устройство дл сопр жени двух электронно-вычислительных машин

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19940326

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee