KR890003236Y1 - 데이터 변환값의 라이트 및 리이드 회로 - Google Patents

데이터 변환값의 라이트 및 리이드 회로 Download PDF

Info

Publication number
KR890003236Y1
KR890003236Y1 KR2019860007467U KR860007467U KR890003236Y1 KR 890003236 Y1 KR890003236 Y1 KR 890003236Y1 KR 2019860007467 U KR2019860007467 U KR 2019860007467U KR 860007467 U KR860007467 U KR 860007467U KR 890003236 Y1 KR890003236 Y1 KR 890003236Y1
Authority
KR
South Korea
Prior art keywords
data
output
crtc
processing unit
central processing
Prior art date
Application number
KR2019860007467U
Other languages
English (en)
Other versions
KR870018841U (ko
Inventor
이상설
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860007467U priority Critical patent/KR890003236Y1/ko
Publication of KR870018841U publication Critical patent/KR870018841U/ko
Application granted granted Critical
Publication of KR890003236Y1 publication Critical patent/KR890003236Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/16Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
    • G09G1/165Details of a display terminal using a CRT, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Information Transfer Systems (AREA)

Abstract

내용 없음.

Description

데이터 변환값의 라이트 및 리이드 회로.
제1도는 본 고안에 따른 데이터 변환값의 라이트 및 리이드 회로.
* 도면의 주요부분에 대한 부호의 설명
10 : 래치 회로 20 : 메모리
30 : 양방향 버퍼 40 : 단방향 버퍼
50 : 시알티 제어장치(CRTC)
본 고안은 컴퓨터 주변 집적회로의 데이터 변화값의 라이트(Write) 및 리이드(Read)회로에 관한 것으로, 특히 특정한 디바이스(Device)와 기존 소프트웨어와의 절충을 하기 위한 데이터 변환값의 라이트 및 리이드 회로에 관한 것이다.
일반적으로 컴퓨터의 발전과 더불어 컴파티블(Compatible)의 단어가 중요한 요인으로 대두대고 있으며, 그 중에서도 퍼스날 컴퓨터(Pesnel Computer)에서 컴파티블의 단어가 많이 언급되고 있다.
상기와 같은 상황에서 어떤 특정 디바이스(Device)예를 들어 시알티 콘트롤로(CRT Controler;이하 CRT(라 칭함)에 중앙처리 장치에서 일정의 데이터를 라이트 또는 리이드 할때에는 CRTC에 특졍한 소프트 웨어의 값을 사용하게 되는데, 이러한 값들과는 다른 값들을 실제로 사용하는 상황들이 발생하게 된다. (이때 상기 CRTC에 데이터를 리이드, 라이트 하는 중앙처리 장치는 기존 호환기종에서 이용되는 소프트웨어(칩 제작사) 업체에서 만든 명령들의 값이다).
또한 평상시에는 호환기종의 소프트웨어 (Soft Ware)가 돌지 않아도 되기 때문에 그보다 훨씬 유리한 동작을 수행할 수 있으나 CRTC와 중앙처리장치간에 호환이 필요한 상황에서는 본래 CRTC의 적용값을 적용하여야 하나 기존 소프트웨어에서는 호환기종에만 적용되는 값을 송출한다.
따라서, 이 값을 본래의 CRTC에서 이용할 수 있는 데이터 값으로 변환이 필요하게 된다.
한편 상기와 같이 보래의 CRTC에서 이용할 수 있는 데이터의 값으로서 변환하기 위해 종래에는 기존 소프트웨어를 분석하여 분석한 값을 다시 필요한 데이터값으로 변경시키어 주는 방법이 사용되어 왔었다.
그러나 상기와 같이 특정 디바이스와 기존 소프트웨어와의 절충하기 위하여 소프트웨어을 분석 변경한다는 것은 많은 시간이 필요함과 동시에 기존하여 있는 소프트웨어가 많이 있는 관계로 매우 어려운 문제점이 많았다.
따라서, 본 고안의 목적은 특정한 디바이스(Device)와 기존 소프트웨어와의 절충을 하드웨어(Hard Ware) 적으로 실행할 수 있는 데이터 변환값이 라이트 및 리이드 회로를 제공함에 있다.
이하 본 고안을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 고안에 따른 데이터 변환값의 라이트 및 리이드 회로도로서, 데이터버스(100)로부터 입력되는 중앙처리장치 (도시하지 않았음) 의 데이타를 중앙처리장치에서 출력되는 제어신호로서 래치 출력하는 래치회로(10)와, 데이터버스(100)로부터 입력되는 중앙처리장치의 데이터와 상기 래치회로(10)에서 출력되는 데이터를 어드레스 신호로 입력하며 중앙처리장치에서 출력되는 제어신호를 입력하여 지정된 번지의 데이터를 출력하는 메모리(20)와 중앙처리장치에서는 출력되는 제어신호에 의해서 상기 메모리(20)에서 출력되는 데이터를 단자(A)로 입력하여,단자(B)로 출력하며, 데이터를 단자(B)로 입력하여 단자(A)로 데이터를 라인드라이브하는 양방향 버퍼(Bidirection Buffer)(30)와, 상기 양방향 버퍼(30)에서 출력되는 데이터를 중앙처리장치에서 출력되는 제어신호에 의해서 라이트(Write)하며, 저장된 데이터를 상기 제어신호(CS,WE)의 논리에 의해서 리이드 (Read)하여 양방향 버퍼로 출력하는 CRRC(50)와 중앙처리장치에서 출력되는 라이트 제어신호(WE)를 입력하여 인버팅한 후 출력하는 인버터(INV1)와, 중앙처리장치에서 출력되는 칩 셀렉터 제어신호와 상기 인버터(INV1)에서 인버팅되어 출력되는 라이트 제어신호을 입력하여 상태논리 신호를 출력하는 오아게이트(OR1)와, 상기 양방향 버퍼(30)에서 출력되는 신호와 상기 오아게이트(OR1)에서 출력되는 상태논리 신호를 입력하여 CRTC(50)의 리이드(Read) 데이터를 중앙처리장치의 데이터 단자로 라인 드라이브 하는 단방향 버퍼(40)로 구성된다.
따라서, 지금 CRTC(50)와 중앙처리장치간에 호환이 필요한 상황 예를 들어 영문 오리지날CRTC로 한글 문자를 표기할 수 있도록 CRTC(50)의 데이터 값을 변환하여 라이트 및 리이드할 때에는 중앙처리장치(도시하지 않았음)에서 CRTC(50)에 데이터값을 라이트할 데이터를 데이터버스(100)로 출력하는 동시에 칩 셀렉터 및 라이트 제어신호를 "로우"의 신호로 각각 출력하며 제어신호를 출력한다.
한편, 데이터버서(100)로 입력된 중앙처리장치의 출려 데이터 즉 CRTC(50)에 라이트 하기 위한 데이터를 메모리(20)의 어드레스 신호로 입력되는 동시에 래치회로(10)에 입력되어지며, 상기 래치회로(10)에 입력되는 데이터는 중앙처리장치에서 출력되는 제어신호를 클럭펄스신호로 입력하여 입력되는 데이터를 래치 출력하여 메모리(20)의 어드레스단자로 입력되어진다.
이때 상기 중앙처리장치에서 출력된 데이터 및 래치회로(10)에서 출력된 데이터를 어드레스신호로 입력한 메모리(20)는 중앙처리장치에서 논리 "로우"로 출려5되는 칩 셀렉터 및 라이트 제어신호(CS,WE)를 입력하여 어드레스 신호가 지정한 번지의 데이터를 리이드하여 양방향 버퍼(30)의 입력단자(b)로 변환된 데이터값을 출력한다.
따라서, 중앙처리장치에서CRTC(50)에 라이트할 데이터값은 상기 메모리(20)에서 호환을 요하는 데이터의 값으로 변환되어 양방향 버퍼(30)로 출력하게 된다.]
또한 상기 메모리 (20)에서 출력되는 데이터를 입력한 양방향 버퍼(30)는 중앙처리장치에서 논리 "로우" 신호로서 출력되는 칩 셀렉터 및 라이트 제어신호를 인에이블 단자(DIR)로 각각 입력하여 메모리(20)에서 출력되는 데이터를 CRTC(50)로 라인드라이브한다.
또 한편, 상기 양방향 버퍼(30)에 의해서 라인드라이브(Line Driver) 되어온 데이터를 입력한 CRTC(50)는 중앙처리장치에서 출력된 "로우" 의 칩 셀렉터및 라이트 제어신호에 의하여 입력되는 변환데이터를 라이트하게 된다.
따라서, 중앙처리장치에서 출력하여 CRTC(50)에 라이트하여야 할 데이터는 래치회로(10)와 메모리(20)에 의해서 데이터가 호환을 요하는 데이터로 변환되어 입력되므로 기존 소프트웨어로써도 CRRT(50)에 변환된 데이터를 라이트할 수 있다.
한편, CRTC(50)에 라이트 된 데이터를 리이드할 때에는 중앙처리장치에서는 칩 셀렉터신호만이 액티브"로우"의 데이터를 출력하며, 라이트 제어신호는 하이임피던스상태이므로 CRTC(50)는 데이터를 리이드하여 양방향 버퍼(30)의 단자(A)로 출력한다.
이때 양방향 버퍼(30)는 중앙처리장치의 칩 셀렉터 신호만이 "로우"의 신호로서 액티브상태이므로 인에이블단자(DIR)에는 "로우"와 "하이"의 신호가 각각 입력되어 단자(A)로 입력되는 CRTC(50)의 리이드 데이터는 단자(B)로 출력하여 단방향 버퍼(40)의 데이터 입력단자(DIN)로 입력시킨다.
또한 중앙처리장치에서 "하이" 상태로 출력되는 라이트 제어신호는 인버터(INV1)에 의해서 "로우"의 신호를 인버팅되어 오아게이트(OR1)로 출력하며, 중앙처리장치에서 액티브 "로우" 상태로 출력되는 칩 셀렉터를 입력한 오아게이트(OR1)는 상기 인버터(INV1)에서 출력된 "로우"의 신호를 입력하여 논리합 (OR)한 후 논리 "로우"의 신호로서 단방향 버퍼(40)의 아우트 인에이블 단자에 입력된다.
따라서, 상기 단방향 버퍼(40)에 입력되는 CRTC(50)의 리이드 데이터는 출력단자 (D OUT)로 출력하여 데이터 버스(100)을 통해 중앙처리장치로 라인드라이브된다.
상술한 바와 같이 본 고안은 특정 디바이스와 기존 소프트웨어의 호환이필요할 때에 기존 소프트웨어를 분석하여 분석된 소프트웨어의 값을 다시 변경시키는 방법을 사용하지 않고 간단한 회로로서, 특정 디바이스의 소프트웨어 이용을 용이하게 할 수 있어 호환이 필요한 상황에서는 매우 편리한 잇점이 있다.

Claims (1)

  1. 기존 소프트웨어와 절충을 하기 위하여 변환데이터 값을 라이트 및 리이드 하는 CRTC(50)를 구비한 데이터 변환값의 라이트 및 리이드회로에 있어서, 중앙처리장치(도시하지 않았음) 에서 출력되는 데이터 및 제어신호를 각각 입력하여 입력된 데이터를 래치출력하는 래치회로(10)와, 상기 래치회로(10)에서 출력되는 데이터와 중앙처리장치에서는 출력되는 데이터와 칩 셀렉터 및 라이트 제어신호를 각각의 단자로 입력하여 중앙처리장치에서 출력되는 데이터의 값을 소정의 데이터로 변환출력하는 메모리(20)와 상기 메모리(20)에서 출력되는 데이터와 상기 CRTC(50)에서 추력되는 리이드 데이터와 중앙처리장치에서 출력되는 칩 셀렉터 신호 및 라이트 제어신호를 입력하여 입력되는 칩 셀렉터신호 및 라이트 제어신호의 입력상태에 따라서, 메모리(20)에서 출력되는 데이터를 CRTC(50)로 출력하거나 CRTC(50)의 리이드 데이터를 상반된 방향으로 라인드라이브하는 양방향 버퍼(30)와 중앙처리장치에서 출력되는 라이드 제어신호를 반전하여 출력하는 인버퍼(INV1)와 상기 중앙처리장치에서 출력되는 칩 셀렉터 신호와 상기 인버퍼(INV1)에서출력되는 신호를 논리함(OR)하여 상태논리신호를 출력하는 오아게이트(OR1)와, 상기 양방향 버퍼(30)에서 출력되는 CRTC(50)의 리이드 데이터와 상기 오아게이트(OR1)에서 출력되는 상태논리신호를 각각 입력하여 CRTC(50)의 리이드 데이터를 중앙처리장치로 라인드라이브 시키는 단방향버퍼(40)로 구성함을 특징으로 하는 데이터 변환값의 라이트 및 리이드 회로.
KR2019860007467U 1986-05-28 1986-05-28 데이터 변환값의 라이트 및 리이드 회로 KR890003236Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860007467U KR890003236Y1 (ko) 1986-05-28 1986-05-28 데이터 변환값의 라이트 및 리이드 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860007467U KR890003236Y1 (ko) 1986-05-28 1986-05-28 데이터 변환값의 라이트 및 리이드 회로

Publications (2)

Publication Number Publication Date
KR870018841U KR870018841U (ko) 1987-12-26
KR890003236Y1 true KR890003236Y1 (ko) 1989-05-17

Family

ID=19252147

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860007467U KR890003236Y1 (ko) 1986-05-28 1986-05-28 데이터 변환값의 라이트 및 리이드 회로

Country Status (1)

Country Link
KR (1) KR890003236Y1 (ko)

Also Published As

Publication number Publication date
KR870018841U (ko) 1987-12-26

Similar Documents

Publication Publication Date Title
KR900004006B1 (ko) 마이크로 프로세서 시스템
EP0189638B1 (en) Bus width adapter
US5115510A (en) Multistage data flow processor with instruction packet, fetch, storage transmission and address generation controlled by destination information
JP2650124B2 (ja) 半導体集積回路
KR890003236Y1 (ko) 데이터 변환값의 라이트 및 리이드 회로
US4888685A (en) Data conflict prevention for processor with input/output device
EP0463352B1 (en) Microprocessor for use in in-circuit emulator having function of discriminating users space and in-circuit emulator space
JP2000132451A (ja) メモリ制御回路
KR100344217B1 (ko) 듀얼포트 메모리를 이용한 통신 인터페이스회로
KR900008883Y1 (ko) 버스 싸이클 신호 발생기
KR900003527Y1 (ko) 데이타 송수신 집적회로용 디엠에이회로
KR900010286Y1 (ko) 멀티 마이크로프로세서의 공유메모리 엑세스회로
KR950003057Y1 (ko) 명령/상태 정보 교환회로
KR940007479Y1 (ko) 복수 프로세서 간의 데이타 전송회로
KR930000670B1 (ko) 메인 cpu와 서브 cpu의 공용램 인터페이스 회로
KR920006970B1 (ko) 프로그래머블 콘트롤러의 연산처리장치
KR920006082B1 (ko) I/o포트를 통한 메모리 팩 인터페이스 로직회로
JP2975638B2 (ja) 半導体集積回路
KR0146201B1 (ko) 데이타 입출력 제어 회로
KR930003994B1 (ko) 데이터 인터페이스회로
KR960008245Y1 (ko) 칩선택신호가 없는 칩을 디스에이블시키는 회로
KR920009437B1 (ko) 프로세서간 듀얼포트 통신회로
KR0152003B1 (ko) 인터페이스회로
KR900003621Y1 (ko) 상이한 프로세서간의 데이터 교환장치
KR970000140Y1 (ko) Rtc 인터페이스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980428

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee