KR890016776A - 코우드 변환기와 그것을 포함한 엔코우더 - Google Patents

코우드 변환기와 그것을 포함한 엔코우더 Download PDF

Info

Publication number
KR890016776A
KR890016776A KR1019890004458A KR890004458A KR890016776A KR 890016776 A KR890016776 A KR 890016776A KR 1019890004458 A KR1019890004458 A KR 1019890004458A KR 890004458 A KR890004458 A KR 890004458A KR 890016776 A KR890016776 A KR 890016776A
Authority
KR
South Korea
Prior art keywords
signal
complement
input signal
offset value
timing
Prior art date
Application number
KR1019890004458A
Other languages
English (en)
Other versions
KR920010217B1 (en
Inventor
마사또 아베
후미다까 아사미
Original Assignee
야마모도 다꾸마
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 다꾸마, 후지쓰 가부시끼가이샤 filed Critical 야마모도 다꾸마
Publication of KR890016776A publication Critical patent/KR890016776A/ko
Application granted granted Critical
Publication of KR920010217B1 publication Critical patent/KR920010217B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/16Conversion to or from representation by pulses the pulses having three levels
    • H03M5/18Conversion to or from representation by pulses the pulses having three levels two levels being symmetrical with respect to the third level, i.e. balanced bipolar ternary code

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Processing Of Color Television Signals (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Color Television Systems (AREA)

Abstract

내용 없음

Description

코우드 변환기와 그것을 포함한 엔코우더
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 5도는 본 발명에 따른 중요한 코우드 변환기를 도시한 블럭도. 제 6도는 본 발명에 따른 엔코우더를 도시한 블럭도. 제 7도는 본 발명에 따른 코우드 변환기의 동작을 도시한 개념도.

Claims (6)

  1. 2진 코우드 입력신호로부터 기준레벨을 추출하고, 상기 소정 전압레벨에서 오프셋되며, 상기 전압레벨과 같은 극성으로 임의로 변화하는 추출수단 ; 상기 추출수단에 접속되어 상기 기준레벨을 2의 보수값으로 변환하는 2의 보수변환수단 ; 및 상기 추출수단과 2의 보수변환수단에 접속되어 상기 2의 보수변환수단의 출력 신호와 2진 코우드 입력신호를 가산함으로써, 극성비트가 부가되는 쌍극성 2진 코우드 출력신호를 발생하는 생성수단을 포함하는 것을 특징으로 하는 코우드 변환기.
  2. 제 1 항에 있어서, 상기 추출수단이 : 2진 코우드 입력신호를 수신하는 입력버퍼 ; 및 타이밍 신호에 응하여 기준전압을 유지하는 래치회로를 포함하는 것을 특징으로 하는 코우드 변환기.
  3. 제 1 항에 있어서, 상기 추출수단이 : 2진 코우드 입력신호를 수신하는 입력버퍼 및 클록신호에 의해 외부로부터 입력된 추출타이밍 신호를 동기시켜 동기화 추출 타이밍 신호를 발생하는 타이밍 회로를 포함하는 것을 특징으로 하는 코우드 변환기.
  4. 제 1 항에 있어서, 2진 코우드 입력신호가 소정 전위레벨의 오프셋 값처럼 교번적으로 변할 때, 오프셋 값은 리딩타이밍과 일치하기 때문에, 오프셋 값이 상기 래치회로에 로드되는 것을 특징으로 하는 코우드 변환기.
  5. 제 1 항에 있어서, 연산회로를 포함하고 상기 연산회로가 상기 래치회로로부터 출력된 기준레벨신호인 b1의 연산처리를 수행하며, 기준전압인 상기 b1를 2의 보수로 변환하는 제 1 연산처리와 연산된 b1의 2의 보수와 A/D 변환기로부터의 2진 코우드 입력신호(a1)를 가산하여 a1의 상기 오프셋 값에 대응하는 상기 기준전압을 제로 수정하는 제 2 연산천리가 수행되는 것을 특징으로 하는 코우드 변환기.
  6. 최소한 색차신호와 휘도신호를 각각 쌍극성 2진 코우드 신호로 변환하며 각각의 상기 변환된 신호를 합성시켜 합성영상신호를 발생하고자, 제 1 항에 따른 코우드 변환기를 포함하는 변환회로로 구성되는 것을 특징으로 하는 엔코우더 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8904458A 1988-04-04 1989-04-04 Code converter and encoder KR920010217B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63-82748 1988-04-04
JP63082748A JP2716140B2 (ja) 1988-04-04 1988-04-04 コード変換器及びエンコーダ装置

Publications (2)

Publication Number Publication Date
KR890016776A true KR890016776A (ko) 1989-11-30
KR920010217B1 KR920010217B1 (en) 1992-11-21

Family

ID=13783047

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8904458A KR920010217B1 (en) 1988-04-04 1989-04-04 Code converter and encoder

Country Status (5)

Country Link
US (1) US4973973A (ko)
EP (1) EP0336681B1 (ko)
JP (1) JP2716140B2 (ko)
KR (1) KR920010217B1 (ko)
DE (1) DE68927505T2 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5661480A (en) * 1995-09-18 1997-08-26 Lucent Technologies Inc. Analog-to-digital converters with reduced power and area using offset current compensation
WO2004027829A2 (en) * 2002-09-20 2004-04-01 Technotrans America, Inc. Bistable converter in a spray dampening system

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR96419E (fr) * 1968-10-03 1972-06-30 Telecomm Radioelectriques & Te Transmissions téléphoniques par systeme multiplex a modulation par impulsions codées.
US3786490A (en) * 1972-04-20 1974-01-15 Bell Telephone Labor Inc Reversible 2{40 s complement to sign-magnitude converter
US3824589A (en) * 1972-12-26 1974-07-16 Ibm Complementary offset binary converter
JPS5028969A (ko) * 1973-07-14 1975-03-24
CA1068822A (en) * 1974-06-24 1979-12-25 Ching-Long Song Digital to analog converter for a communication system
DE2636241A1 (de) * 1976-08-12 1978-02-16 Telefonbau & Normalzeit Gmbh Verfahren zur umwandlung von pam-signalen einer fernmelde-, insbesondere fernsprechvermittlungsanlage in pcm-signale
GB1580447A (en) * 1976-12-01 1980-12-03 Post Office Code converters
JPS5489546A (en) * 1977-12-27 1979-07-16 Mitsubishi Heavy Ind Ltd Signal processing system
US4520347A (en) * 1982-11-22 1985-05-28 Motorola, Inc. Code conversion circuit

Also Published As

Publication number Publication date
KR920010217B1 (en) 1992-11-21
DE68927505D1 (de) 1997-01-16
US4973973A (en) 1990-11-27
DE68927505T2 (de) 1997-04-03
EP0336681A3 (en) 1992-08-26
EP0336681B1 (en) 1996-12-04
EP0336681A2 (en) 1989-10-11
JP2716140B2 (ja) 1998-02-18
JPH01255322A (ja) 1989-10-12

Similar Documents

Publication Publication Date Title
DE3277490D1 (en) Analog to digital converter
JPS5793726A (en) A/d converter
KR890016776A (ko) 코우드 변환기와 그것을 포함한 엔코우더
ES2132106T3 (es) Registro de desplazamiento de entrada paralelo de n bitios a salida paralelo de bitios variables.
JPS6319116B2 (ko)
GB8910981D0 (en) Digital waveform encoder and generator
JPS57197961A (en) Conversion system for image data
JPS5612170A (en) Facsimile transmitter
KR880012018A (ko) Ad 변환기
KR860000753A (ko) 신호 변환 장치 및 그 방법
SU1439751A1 (ru) Преобразователь двоичного кода в код Фибоначчи
SU936424A1 (ru) Дельта-модул тор
JP2826162B2 (ja) 信号符号化方式および信号変換装置
SU741458A1 (ru) Преобразователь напр жени -код одиночных импульсов
KR970066824A (ko) A-법칙 음성 신호 부호화 기법을 구현한 하드웨어
SU364089A1 (ru) РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi
SU881731A1 (ru) Шифратор двоично-дес тичного кода
KR910010884A (ko) 논리 문턱전압을 이용한 아날로그/디지탈 변환기
GB1417325A (en) Method of indicating slippage during data transmission
JPS5595155A (en) Operation check system for counter
KR940020729A (ko) 디지탈 오디오 적외선 수신기의 에러처리 회로
JPS6464418A (en) D-a converting device
JPS61274425A (ja) デイジタル圧縮回路
KR890015156A (ko) 디지탈신호의 구간적분회로.
KR870008442A (ko) 16비트용 고속 a/d 콘버터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20001116

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee