KR890011170A - 바이씨 모스 인버터 회로 - Google Patents
바이씨 모스 인버터 회로 Download PDFInfo
- Publication number
- KR890011170A KR890011170A KR1019870015198A KR870015198A KR890011170A KR 890011170 A KR890011170 A KR 890011170A KR 1019870015198 A KR1019870015198 A KR 1019870015198A KR 870015198 A KR870015198 A KR 870015198A KR 890011170 A KR890011170 A KR 890011170A
- Authority
- KR
- South Korea
- Prior art keywords
- bicy
- inverter circuit
- mos inverter
- npmos
- thermostat
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 본 발명의 회로도이다.
Claims (1)
- N.P모스(N5,P3)로 된 써모스와, N.P모스(N6,P4)로된 써모스를 통한 입력단(in)의 입력신호가 각각 바이폴라 트랜지스터(Q5)의 베이스와 출력단(out)으로 인가되게 연결하고 상기 N모스(N6)의 소오스 출력이 트랜지스터(Q6)의 베이스로 인가되게 연결구성함을 특징으로 하는 바이써모스 인버터 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870015198A KR910001097B1 (ko) | 1987-12-29 | 1987-12-29 | 바이씨 모스 인버터 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870015198A KR910001097B1 (ko) | 1987-12-29 | 1987-12-29 | 바이씨 모스 인버터 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890011170A true KR890011170A (ko) | 1989-08-12 |
KR910001097B1 KR910001097B1 (ko) | 1991-02-23 |
Family
ID=19267543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870015198A KR910001097B1 (ko) | 1987-12-29 | 1987-12-29 | 바이씨 모스 인버터 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR910001097B1 (ko) |
-
1987
- 1987-12-29 KR KR1019870015198A patent/KR910001097B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR910001097B1 (ko) | 1991-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910021122A (ko) | 믹서회로 | |
KR860004352A (ko) | 입출력처리용 연산장치 | |
KR880001111A (ko) | 반도체 집적회로 | |
KR860000719A (ko) | 상보형(相補型)Bi-MIS 게이트회로 | |
KR880008518A (ko) | 필터장치 | |
KR890011209A (ko) | 듀일 슬로프 파형 발생회로 | |
KR880012009A (ko) | BiMOS 논리회로 | |
KR910016077A (ko) | 반도체집적회로 | |
KR880011996A (ko) | 차동증폭기 | |
KR880005744A (ko) | 차동증폭회로 | |
KR880001131A (ko) | 출력버퍼회로 | |
KR910008978A (ko) | 출력회로 | |
KR830006990A (ko) | 정전류 회로 | |
KR890003112A (ko) | 정전압 회로 | |
KR910010705A (ko) | 반도체집적회로 | |
KR910010860A (ko) | 출력회로 | |
KR890011170A (ko) | 바이씨 모스 인버터 회로 | |
KR910015123A (ko) | Ecl논리회로 | |
KR830004714A (ko) | 반전 증폭기(反轉增幅器) | |
KR880000961A (ko) | 영상 기억장치 | |
KR920001841A (ko) | 파워 온 리셋트 회로 | |
KR970019082A (ko) | 배타적 논리합 연산장치 | |
KR900004094A (ko) | 전류출력 비교 장치 | |
KR890011194A (ko) | 전원전압 추종형 바이아스회로 | |
KR910013557A (ko) | 반도체 칩의 입출력 구동특성의 개선방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050110 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |