KR890001350A - 위상 검출기 - Google Patents

위상 검출기 Download PDF

Info

Publication number
KR890001350A
KR890001350A KR1019880007040A KR880007040A KR890001350A KR 890001350 A KR890001350 A KR 890001350A KR 1019880007040 A KR1019880007040 A KR 1019880007040A KR 880007040 A KR880007040 A KR 880007040A KR 890001350 A KR890001350 A KR 890001350A
Authority
KR
South Korea
Prior art keywords
signal
input signal
sample
phase detector
response
Prior art date
Application number
KR1019880007040A
Other languages
English (en)
Other versions
KR970005216B1 (ko
Inventor
로이벤 발라반 엘빈
앨런 스텐클러 스티븐
Original Assignee
유진엠.휘태 커
알 씨 에이 라이센싱 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유진엠.휘태 커, 알 씨 에이 라이센싱 코포레이션 filed Critical 유진엠.휘태 커
Publication of KR890001350A publication Critical patent/KR890001350A/ko
Application granted granted Critical
Publication of KR970005216B1 publication Critical patent/KR970005216B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Abstract

내용 없음

Description

위상 검출기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 위상고정루프회로를 갖는 수평편향회로의 블록다이어그램, 제2a도 내지 제2g도는 제 1 도의 위상검출기 동작을 설명하는 파형도.

Claims (20)

  1. 제1 및 제 2 입력신호에 응답하여 이들간의 위상차를 표시하는 위상차 신호를 발생하기 위해 주기클럭 신호원, 상기 제 1 입력신호(130) 및 상기 클럭신호(CK)에 응답하여 상기 제 1 입력신호의 제1 및 제 2 샘플 값을 포함하는 샘플신호(130a)를 발생하도록 상기 제 1 입력신호(130)을 샘플링하는 샘플링수단(110)을 구비하며, 상기 제 1 및 제 2 샘플값은 상기 클럭신호(CK)에 대하여 동기식으로 발생하는 대응하는 제1 및 제 2순시에서 상기 제 1입력신호(130)를 표시하는 디지털 위상 검출기에 있어서, 상기 샘플신호(130a)에 응답하여 상기 제1 및 제 2 샘플값의 보간에 의해, 상기 제 1 입력신호(130)의 전이 dpt지(SYLE)가 발생할때의 제 3 순시에서 상기 제 1 입력신호(130)를 표시하는 제 3 값을 계산하는 계산수단(140)을 구비하며, 상기 계산 수단(140)은 또한 상기 제 2 입력신호에 응답하여 상기 제 3 순시와 상기 제 2 입력신호(OSC)에서의 대응하는 전이 엣지가 상기 차에 따라 상기 위상차 신호(PH)를 발생하도록 나타낼때의 대응하는 순시간의 차를 계산하는 것을 특징으로하는 위상 검출기.
  2. 제 1 항에 있어서, 상기 계산수단은 마이크로컴퓨터(140)인 것을 특징으로하는 위상 검출기.
  3. 제 1 항에 있어서, 상기 제 2 입력신호(OSC)는 상기 클럭신호(CK)와 동기인 제 1 신호부(SK) 및 제 2 신호부(MS)를 구비하며, 상기 대응하는 전이 엣지(SYLE)가 상기 제 2 입력신호(130)에서 상기 클럭신호(CK)의 부분 주기내에서 발생 상기 대응하는 순시를 상기 제 1(SK) 및 제 2(MS)부가 표시하도록 상기 클럭 신호의 일부 주기를 표시하는 값을 포함하는 것을 특징으로하는 위상 검출기.
  4. 제 3 항에 있어서, 상기 제 2 신호부(MS)는 상기 제 1 신호부(SK)로 한정된 순시에 상관하여 상기 대응하는 순시를 한정하는 것을 특징으로하는 위상 검출기.
  5. 제 3 항에 있어서, 상기 계산수단(140)은 상기 클럭신호(CK)주기의 정수배만큼 상기 제 3 순시에서 분리된 제 4 순시에 따라 상기 위상차 신호(PH)를 발생하는 것을 특징으로하는 위상 검출기.
  6. 제 5 항에 있어서, 상기 계산수단(140)은 상기 제 2 입력신호(OSC)의 상기 대응하는 전이 엣지가 상기 제 3 과 제 4 순시간의 간격 외부에서 발생할 때 변화되지 않는 상태로 남아있는 소정값으로 상기 위상차 신호(PH)를 발생하는 것을 특징으로하는 위상 검출기.
  7. 제 1 항에 있어서, 상기 제 1 입력신호(130)는 기저대 비데오 신호에서 동기펄스를 표시하는 것을 특징으로하는 위상 검출기.
  8. 제 1 항에 있어서, 상기 제 1 입력신호(130)는 수평속도인 것을 특징으로하는 위상 검출기.
  9. 제 7 항에 있어서, 동기펄스 슬리이스레벨신호(SL) 및 상기 샘플신호(130a)에 응답하여 이득간의 차가 극성이 변화될 때 제 3 신호(Hs)를 발생하는 비교기(112)를 구비하는 것을 특징으로하는 위상 검출기.
  10. 제 9 항에 있어서, 상기 제 3 신호(Hs) 및 상기 샘플신호(130a)에 응답하여 상기 제 1 및 제 2순시 각각이 상기 제 3 신호(Hs)가 발생될때의 순시에 상관하여 결정되도록 상기 제 1 및 제 2 샘플값을 선택하는 수단(125)을 구비하는 것을 특징으로하는 위상 검출기.
  11. 제 10항에 있어서, 상기 계산수단(140)은 상기 제 3 신호(Hs)에 응답하여 상기 제1 및 제 2 값의 합으로 분할된 상기 제 1 값에 관련된 간격만큼 제 3 신호(Hs)의 발생전에 발생하는 상기 제 3 순시에서 발생하도록 상기 제 1 입력신호(130)의 전이 엣지를 산정하는 것을 특징으로하는 위상 검출기.
  12. 제 10항에 있어서, 상기 계산수단(140)은 상기 제 3 신호(Hs)에 응답하여 상기 제 1 및 제 2 순시중간인 상기 제 3 순시에서 발생하도록 상기 제 1 입력신호(130)의 상기 전이 엣지를 산정하는 것을 특징으로하는 위상 검출기.
  13. 텔레비전 장치에서 사용하기 위한 제 1 항에 있어서, 상기 제 1 입력신호는 기저대 비디오 신호(130)이며, 상기 제 1 입력신호의 상기 전이 엣지는 동기펄스의 라딩 엣지를 구비하는 것을 특징으로하는 위상 검출기.
  14. 제 1 및 제 2엣지가 반대방식으로 변해 상기 제1 및 제 2 엣지가 상기 펄스로 정의되는 것을 포함하는 펄스를 갖는 제 1 입력신호에 응답하고, 상기 제 1 (130) 및 제 2 (OSC)입력신호간의 위상차를 나타내는 위상차 신호를 발생하기 위하여 제 2 입력신호(OSC)에 응답하며, 주기적 클럭신호원(CK)과, 상기 제 1 입력신호(130)내에 대응 레벨을 나타내는 다수의 샘플부분을 포함하는 샘플된 신호(130a)를 발생하기 위하여 상기 제 1 입력신호(130)와 상기 클럭신호(CK)에 응답하는 샘플링수단(111)을 구비하는 디지탈 위상 검출기에 있어서, 제 2 수단(140)은 상기 다수의 샘플부분으로부터 상기 제 1 전이 엣지가 발생하때 제 1 시점을 가르키는 적어도 제 1 샘플부분을 선택하기 위해 상기 샘플된 신호(130a)에 응답하고, 상기 제 1 샘플부분 선택에 있어서, 상기 제 2 수단(140)은 상기 제 1 전이 엣지와 관계가 적은 상기 펄스의 임의의 부분에 대응하는 상기 다수의 샘플 부분중의 각 샘플부분을 제외하며, 상기 제 2 수단(140)은 상기 제 2 입력신호에 응답하여 상기 제 2 입력신호(OSC) 및 상기 제 1 샘풀부분에 따라 상기 다수의 샘플부분의 나머지 부분을 실제로 제외한 상기 위상차(PH)를 발생하는 것을 특징으로하는 위상 검출기.
  15. 제 14항에 있어서, 상기 제 2 수단(140)은 상기 제 1 전이 엣지의 발생으로 표시하는 상기 샘플된 신호에서 변화를 검출하고, 상기 다수의 샘플부분으로부터 상기 제 1 및 제 2 샘플부분에 따라서 상기 위상차(PH)를 발생하도록 상기 제 1 순시전에서 생기는 상기 제 1 입력신호는 부분에 대응하는 제 2 샘플부분을 선택하는 것을 특징으로하는 위상 검출기.
  16. 제 15항에 있어서, 상기 제 2 수단(140)은 상기 제 1 및 제 2 샘플부분을 따라 보간함으로써 상기 제 1 순시로 표시하는 초기값을 발생하고 상기 제 1 순시로는 상기 제 1 샘플 부분과 일치하고 상기 제 2 샘플 부분과 일치하는 순시를 매개로 발생하는 것을 특징으로하는 위상 검출기.
  17. 제 16항에 있어서, 상기 제 1 및 제 2 샘플부분과 일치하는 상기 순시에서 기간의 길이는 상기 클럭신호(CK)의 주기와 동일한 것을 특징으로하는 위상 검출기.
  18. 제 16항에 있어서, 상기 제 2 수단(140)은 상기 제 1 값에 따라서 제 1 순시와 상기 제 2 입력신호(OSC)에서 전이 엣지와 일치하는 순시 사이에서 경과된 시간으로 표시하는 제 2값을 발생하는 것을 특징으로하는 위상 검출기.
  19. 제 14항에 있어서, 상기 제 2 입력신호(OSC)는 상기 클럭신호의 주기에 따라 해상도와 함께 상기 제 2 입력신호에서 전이 엣지를 표시하는 제 1 신호부분(MS)과 상기 클럭신호(CK)의 주기 단편 해상도와 함께 상기 제 2 입력신호(OSC)의 상기 제 1 신호부분(MS)과 비례해서 상기 변이 엣지의 휨을 표시하는 제 2신호부분(SK)을 구비하는 것을 특징으로하는 위상 검출기.
  20. 제 14항에 있어서, 상기 위상차 신호(PH)는 텔레비전 장치의 수평 위상고정루프회로(20)를 제어하기에 필요한 위상정보를 제공할 수 있는 것을 특징으로하는 위상 검출기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880007040A 1987-06-11 1988-06-11 위상 검출기 KR970005216B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US062,016 1987-06-11
US07/062,016 US4775890A (en) 1987-06-11 1987-06-11 Phase detector

Publications (2)

Publication Number Publication Date
KR890001350A true KR890001350A (ko) 1989-03-20
KR970005216B1 KR970005216B1 (ko) 1997-04-14

Family

ID=22039675

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880007040A KR970005216B1 (ko) 1987-06-11 1988-06-11 위상 검출기

Country Status (8)

Country Link
US (1) US4775890A (ko)
EP (1) EP0295120B1 (ko)
JP (2) JPS648769A (ko)
KR (1) KR970005216B1 (ko)
CN (1) CN1016930B (ko)
DE (1) DE3851912T2 (ko)
ES (1) ES2061648T3 (ko)
FI (1) FI882649A (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0620279B2 (ja) * 1986-08-20 1994-03-16 松下電器産業株式会社 自動利得制御装置
US5075575A (en) * 1989-12-11 1991-12-24 Fuji Photo Film Co., Ltd. Externally synchronized programmable device
US5043653A (en) * 1990-01-17 1991-08-27 Sundstrand Corporation Noise filter for zero crossing detector
US5203660A (en) * 1990-08-01 1993-04-20 Takenaka Corporation Multisory parking space
US5162910A (en) * 1990-10-03 1992-11-10 Thomson Consumer Electronics, Inc. Synchronizing circuit
JP2551239B2 (ja) * 1990-12-27 1996-11-06 三菱電機株式会社 水平発振周波数制御回路
JP3331711B2 (ja) * 1993-11-24 2002-10-07 ソニー株式会社 クロック信号生成装置
US5486867A (en) * 1993-11-30 1996-01-23 Raytheon Company High resolution digital phase detector
US5640523A (en) * 1994-09-02 1997-06-17 Cypress Semiconductor Corporation Method and apparatus for a pulsed tri-state phase detector for reduced jitter clock recovery
JP3358432B2 (ja) * 1996-02-29 2002-12-16 ソニー株式会社 クロック信号発生装置及び方法
US6407599B1 (en) 2000-05-10 2002-06-18 Eastman Kodak Company Method and apparatus for determining a digital phase shift in a signal
US6868135B1 (en) 2000-05-18 2005-03-15 Eastman Kodak Company Method and apparatus for correcting for a phase shift between a transmitter and a receiver
US7372928B1 (en) 2002-11-15 2008-05-13 Cypress Semiconductor Corporation Method and system of cycle slip framing in a deserializer
US7824703B2 (en) * 2006-02-01 2010-11-02 Warsaw Orthopedics, Inc. Medical implants with reservoir(s), and materials preparable from same
CN102316245B (zh) * 2010-07-09 2013-08-21 北京创毅视讯科技有限公司 一种模拟电视接收机本地行同步时钟的调整方法和装置
US8585050B2 (en) 2011-12-06 2013-11-19 Eastman Kodak Company Combined ultrasonic-based multifeed detection system and sound-based damage detection system
CN106571813B (zh) * 2015-10-09 2023-06-02 张伟林 全新设计的边沿式高阻型数字鉴相器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4264866A (en) * 1979-01-04 1981-04-28 Ladislav Benes Frequency and phase comparator
US4277754A (en) * 1979-10-23 1981-07-07 Matsushita Electric Industrial Co., Ltd. Digital frequency-phase comparator
US4333055A (en) * 1979-11-23 1982-06-01 Trw Inc. Digital phase-frequency detector
US4636861A (en) * 1985-04-01 1987-01-13 Rca Corporation Two-loop line deflection system
US4639780A (en) * 1985-04-01 1987-01-27 Rca Corporation Television synchronizing apparatus
JPS61255171A (ja) * 1985-05-07 1986-11-12 Toshiba Corp デジタル水平同期回路

Also Published As

Publication number Publication date
JPS648769A (en) 1989-01-12
US4775890A (en) 1988-10-04
KR970005216B1 (ko) 1997-04-14
DE3851912D1 (de) 1994-12-01
DE3851912T2 (de) 1995-05-11
FI882649A0 (fi) 1988-06-03
ES2061648T3 (es) 1994-12-16
JP3278744B2 (ja) 2002-04-30
EP0295120A2 (en) 1988-12-14
CN1016930B (zh) 1992-06-03
EP0295120A3 (en) 1990-12-27
CN88103537A (zh) 1988-12-28
EP0295120B1 (en) 1994-10-26
JP2001085992A (ja) 2001-03-30
FI882649A (fi) 1988-12-12

Similar Documents

Publication Publication Date Title
KR890001350A (ko) 위상 검출기
JPS6277770A (ja) ビデオ信号のサンプリングクロツク発生回路
KR970002834A (ko) 컬러 휠의 위상 에러 제어
KR860008676A (ko) 텔레비젼 동기 장치
GB2064185A (en) Tape position indicators
KR920003758A (ko) 수신기 시스템
KR900005405A (ko) 위상 서보 제어를 위한 기준신호 작성회로
KR950024566A (ko) 영상신호의 시간축 보정장치
US4695805A (en) Apparatus for generating signals synchronized to an unstable external signal
KR900017391A (ko) 수신된 텔레비젼 신호 재생 장치
KR840005645A (ko) 샘플링 펄스 발생장치
KR910011006A (ko) 디지탈 동기화 장치
KR840008158A (ko) 동기표시장치
KR950016217A (ko) 클럭 신호 생성 장치
KR950703253A (ko) 양호한 노이즈 면역성을 갖는 tv 라인 및 필드 검출 장치(tv line and field detection apparatus with good noise immunity)
KR910017857A (ko) 디스플레이 제어 방식
TH8460B (th) เครื่องจับเฟส
JPH0546118A (ja) 画像表示装置
TH8475A (th) เครื่องจับเฟส
JPS6174464A (ja) 垂直同期信号作成回路
JP2713063B2 (ja) デジタル画像生成装置
JP3629651B2 (ja) フィールド判別回路
SU832758A1 (ru) Устройство тактовой синхрониза-ции
JPS5455115A (en) Phase synchronous system
JPH1039849A (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060315

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee