KR880008538A - 쇼트키 전류 모우드 논리회로 - Google Patents
쇼트키 전류 모우드 논리회로 Download PDFInfo
- Publication number
- KR880008538A KR880008538A KR870014307A KR870014307A KR880008538A KR 880008538 A KR880008538 A KR 880008538A KR 870014307 A KR870014307 A KR 870014307A KR 870014307 A KR870014307 A KR 870014307A KR 880008538 A KR880008538 A KR 880008538A
- Authority
- KR
- South Korea
- Prior art keywords
- coupled
- semiconductor device
- voltage source
- resistor
- diode
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
- H03K19/086—Emitter coupled logic
- H03K19/0866—Stacked emitter coupled logic
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
- H03K19/086—Emitter coupled logic
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1738—Controllable logic circuits using cascode switch logic [CSL] or cascode emitter coupled logic [CECL]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 따른 논리 회로의 회로도.
제2도는 본 발명의 제2실시예에 따른 논리 회로의 회로도.
제3도는 본 발명의 제3실시예에 따른 논리 회로의 회로도.
Claims (22)
- 전자 수집 전극, 제어 전극 및 공통 전자 방출 전극을 갖고 있는 제1 및 제2반도체 장치, 전자 방출 전극에 결합된 전압원, 전자 수집 전극에 결합된 기준 전압원, 및 직렬로 된 쇼트키 다이오드 및 제1저항기를 포함하는 기준 전압원 및 전압원 양단에 결합된 임계 전압 셋팅 장치로 구성되고, 쇼트키 다이오드 및 제1저항기의 접합부가 제1반도체 장치의 제어 전극에 결합되는 것을 특징으로 하는 논리회로.
- 제1항에 있어서, 공통 전자 방출 전극과 전압원 사이에 결합된 제2저항기를 포함하는 것을 특징으로 하는 논리회로.
- 제1항에 있어서, 기준 전압과 전자 수집 전극들중 한 전극 사이에 결합된 제3저항기와 제2다이오드의 병렬접속 결합부를 포함하고, 제2다이오드가 제3저항기 양단에 최대 전압을 셋팅시키는 것을 특징으로 하는 논리회로.
- 제2항에 있어서, 기준 전압원과 전자 수집 전극들중 한 전극 사이에 결합된 제3저항기와 제2다이오드의 병렬 접속 결합부를 포함하고, 제2다이오드가 제3저항기 양단에 최대전압을 셋팅시키는 것을 특징으로 하는 논리회로.
- 제3항에 있어서, 제2다이오드가 백금 규화물로 형성되는 것을 특징으로 하는 논리회로.
- 제4항에 있어서, 제2다이오드가 백금 규화물로 형성되는 것을 특징으로 하는 논리회로.
- 제1항에 있어서, 반도체 장치가 NPN 트랜지스터이고, 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제2항에 있어서, 반도체 장치가 NPN 트랜지스터이고, 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제3항에 있어서, 반도체 장치가 NPN 트랜지스터이고 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제4항에 있어서, 반도체 장치가 NPN 트랜지스터이고, 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제5항에 있어서, 반도체 장치가 NPN 트랜지스터이고 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제6항에 있어서, 반도체 장치가 NPN 트랜지스터이고 전압원이 기준 전압원에 관련하여 부(-) 전압원인 것을 특징으로 하는 논리회로.
- 제4항에 있어서, 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드를 포함하고, 제1저항기 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며, 제3반도체 장치가 제2반도체 장치의 제어 전극에 결합된 전자 방출 전극을 갖고 있고, 저항기가 전압원과 제2반도체 장치의 제어 전극 사이에 결합되며, 저항기가 제3반도체 장치의 제어 전극과 기준 전압원 사이에 결합되고, 제3반도체 장치의 전자 수집 전극이 기준 전압원에 결합되는 것을 특징으로 하는 논리회로.
- 제5항에 있어서, 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드를 포함하고, 제1저항기 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며, 제3반도체 장치가 제2반도체 장치의 제어 전극에 결합된 전자 방출 전극을 갖고 있고, 저항기가 전압원과 제2반도체 장치의 제어 전극 사이에 결합되며, 저항기 제3반도체 장치의 제어 전극과 기준 전압원 사이에 결합되고, 제3반도체 장치의 전자 수집 전극이 기준 전압원에 결합되는 것을 특징으로 하는 논리회로.
- 제6항에 있어서, 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드를 포함하고, 제1저항기 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며, 제3반도체 장치가 제2반도체 장치의 제어 전극에 결합된 전자 방출 전극을 갖고 있고, 저항기가 전압원과 제2반도체 장치의 제어 전극 사이에 결합되면, 저항기 제3반도체 장치의 제어 전극과 기준 전압원 사이에 결합되고, 제3반도체 장치의 전자 수집 전극이 기준 전압원에 결합되는 것을 특징으로 하는 논리회로.
- 제4항에 있어서, 공통 전자 방출 전극과 전자 수집 및 제어 전극을 각각 갖고 있는 제3 및 제4반도체 장치를 포함하고, 제1 및 제2반도체 장치의 전자 방출 전극이 제3반도체 장치의 전자 수집 전극에 결합되며, 제3 및 제4반도체 장치의 전자 방출 전극이 제2저항기에 결합되고 제4반도체 장치의 전자 수집 전극이 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드와 제1반도체 장치의 전자 수집 전극에 결합되고, 쇼트키 다이오드 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며 다른 다이오드와 제1저항기의 접합부가 제3반도체 장치의 제어 전극에 결합된 것을 특징으로 하는 논리회로.
- 제5항에 있어서, 공통 전자 방출 전극과 전자 수집 및 제어 전극을 각각 갖고 있는 제3 및 제4반도체 장치를 포함하고, 제1 및 제2반도체 장치의 전자 방출 전극이 제3반도체 장치의 전자 수집 전극에 결합되며, 제3 및 제4반도체 장치의 전자 방출 전극이 제2저항기에 결합되고 제4반도체 장치의 전자 수집 전극이 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드와 제1반도체 장치의 전자 수집 전극에 결합되고, 쇼트키 다이오드 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며 다른 다이오드및 제1저항기의 접합부가 제3반도체 장치의 제어 전극에 결합된 것을 특징으로 하는 논리회로.
- 제6항에 있어서, 공통 전자 방출 전극과 전자 수집 및 제어 전극을 각각 갖고 있는 제3 및 제4반도체 장치를 포함하고, 제1 및 제2반도체 장치의 전자 방출 전극이 제3반도체 장치의 전자 수집 전극에 결합되며, 제3 및 제4반도체 장치의 전자 방출 전극이 제2저항기에 결합되고 제4반도체 장치의 전자 수집 전극이 쇼트키 다이오드와 제1저항기 사이에 결합된 다른 다이오드와 제1반도체 장치의 전자 수집 전극에 결합되고, 쇼트키 다이오드 및 다른 다이오드의 접합부가 제1반도체 장치의 제어 전극에 결합되며 다른 다이오드및 제1저항기의 접합부가 제3반도체 장치의 제어 전극에 결합된 것을 특징으로 하는 논리회로.
- 전자 수집 전극, 제어 전극 및 공통전자 방출 전극을 갖고 있는 제1 및 제2반도체 장치, 전자 방출 전극에 결합된 전압원 전자 수집 전극에 결합된 기준 전압원, 및 직렬 접속된 쇼트키 다이오드 및 제1저항기와, 쇼트키 다이오드 및 제1저항기 양단에 결합되고 제1반도체 장치의 제어 전극에 결합된 분압기 회로를 포함하고 있는 전압원 및 기준 전압원 양단에 결합된 임계 전압 셋팅 장치로 구성된 것을 특징으로 하는 논리회로.
- 제19항에 있어서, 공통 전자 방출 전극과 전압원 사이에 결합된 제2저항기를 포함하는 것을 특징으로 하는 논리회로.
- 제19항에 있어서, 기준 전압원과 전자 수집 전극들중 한 전극 사이에 결합된 제2다이오드 및 제3저항기의 병렬 접속 결합부를 포함하고, 제2다이오드가 제3저항기 양단에 최대 전압을 세팅시키며, 제2다이오드가 제3저항기 양단에 최대 전압을 셋팅시키는 것을 특징으로 하는 논리회로.
- 제20항에 있어서, 기준 전압원과 전자 수집 전극들중 한 전극 사이에 결합된 제2다이오드 및 제3저항기의 병렬 접속 결합부를 포함하고, 제2다이오드가 제3저항기 양단에 최대 전압을 셋팅시키는 것을 특징으로 하는 논리회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US942,326 | 1986-12-16 | ||
US06/942,326 US4792706A (en) | 1986-12-16 | 1986-12-16 | ECL gates using diode-clamped loads and Schottky clamped reference bias |
US942326 | 1986-12-16 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880008538A true KR880008538A (ko) | 1988-08-31 |
KR950015208B1 KR950015208B1 (ko) | 1995-12-23 |
Family
ID=25477925
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870014307A KR950015208B1 (ko) | 1986-12-16 | 1987-12-15 | 쇼트키 전류 모우드 논리 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4792706A (ko) |
JP (1) | JPS63164713A (ko) |
KR (1) | KR950015208B1 (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2574798B2 (ja) * | 1987-06-19 | 1997-01-22 | 株式会社日立製作所 | トランジスタ回路 |
JPH01237807A (ja) * | 1988-03-18 | 1989-09-22 | Nec Corp | 半導体集積回路装置 |
US4876519A (en) * | 1989-01-23 | 1989-10-24 | National Semiconductor Corporation | High frequency ECL voltage controlled ring oscillator |
DE69426713T2 (de) * | 1993-06-16 | 2001-09-06 | Koninklijke Philips Electronics N.V., Eindhoven | Integrierte Logikschaltung mit Logikgattern mit einem einzigen Eingang |
US5786720A (en) * | 1994-09-22 | 1998-07-28 | Lsi Logic Corporation | 5 volt CMOS driver circuit for driving 3.3 volt line |
GB2313725B (en) * | 1996-05-31 | 1998-04-08 | Ebrahim Bushehri | A circuit arrangement for a logic gate |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL7007842A (ko) * | 1969-06-09 | 1970-12-11 | ||
US3569746A (en) * | 1970-02-06 | 1971-03-09 | Commissariat Energie Atomique | High speed nonsaturating logic circuit |
FR2244262B1 (ko) * | 1973-09-13 | 1978-09-29 | Radiotechnique Compelec | |
US4165470A (en) * | 1976-09-20 | 1979-08-21 | Honeywell Inc. | Logic gates with forward biased diode load impedences |
US4488063A (en) * | 1979-11-19 | 1984-12-11 | Burroughs Corporation | EFL Latch merged with decoder-multiplexer |
US4529894A (en) * | 1981-06-15 | 1985-07-16 | Ibm Corporation | Means for enhancing logic circuit performance |
US4518876A (en) * | 1983-03-30 | 1985-05-21 | Advanced Micro Devices, Inc. | TTL-ECL Input translation with AND/NAND function |
US4575647A (en) * | 1983-07-08 | 1986-03-11 | International Business Machines Corporation | Reference-regulated compensated current switch emitter-follower circuit |
US4654824A (en) * | 1984-12-18 | 1987-03-31 | Advanced Micro Devices, Inc. | Emitter coupled logic bipolar memory cell |
JPS6236917A (ja) * | 1985-08-10 | 1987-02-17 | Nippon Gakki Seizo Kk | 集積回路装置 |
-
1986
- 1986-12-16 US US06/942,326 patent/US4792706A/en not_active Expired - Lifetime
-
1987
- 1987-12-15 JP JP62317302A patent/JPS63164713A/ja active Pending
- 1987-12-15 KR KR1019870014307A patent/KR950015208B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US4792706A (en) | 1988-12-20 |
KR950015208B1 (ko) | 1995-12-23 |
JPS63164713A (ja) | 1988-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850006783A (ko) | 스위칭 회로 | |
KR840005629A (ko) | 전계효과 트랜지스터와 바이폴라트랜지스터를 조합한 게이트회로 | |
KR870009542A (ko) | Mosfet의 소오스가 부하에 연결되는 mosfet를 동작시키기 위한 회로배열 | |
KR900019324A (ko) | A.c. 대 저 전압 d.c. 변환기 | |
KR860007753A (ko) | 반도체 집전회로 | |
KR880008538A (ko) | 쇼트키 전류 모우드 논리회로 | |
KR910010877A (ko) | Ecl 회로 | |
KR870009478A (ko) | 입력회로 | |
JP2839206B2 (ja) | 3端子非反転形トランジスタスイッチ | |
KR950026102A (ko) | 입력 신호에 대한 향상된 응납 속도를 가진 전류 버퍼 회로 | |
KR870008240A (ko) | 기준 전압 회로 | |
KR950010006A (ko) | 내잡음 코드 설정회로 | |
KR840004331A (ko) | 전류 판별장치 | |
KR880005743A (ko) | 비교기 | |
KR880700467A (ko) | 반도체 장치 | |
KR890017884A (ko) | 인터페이스회로 | |
KR850008050A (ko) | 반도체 집적회로장치 | |
KR880000970A (ko) | 개선된 메모리셀 회로 | |
SU1651367A1 (ru) | Транзисторное реле | |
KR900016848A (ko) | 전압 조정회로 | |
SU615594A1 (ru) | Генератор импульсов | |
SU399051A1 (ru) | Триггер | |
FR2732543B1 (fr) | Electrificateur de cloture | |
SU1660168A1 (ru) | Устройство реверсировани тока | |
SU913603A1 (ru) | Кольцевой счетчик импульсов 1 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20011029 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |