KR870004614A - 동기분리회로 및 그 방법 - Google Patents

동기분리회로 및 그 방법 Download PDF

Info

Publication number
KR870004614A
KR870004614A KR1019860007504A KR860007504A KR870004614A KR 870004614 A KR870004614 A KR 870004614A KR 1019860007504 A KR1019860007504 A KR 1019860007504A KR 860007504 A KR860007504 A KR 860007504A KR 870004614 A KR870004614 A KR 870004614A
Authority
KR
South Korea
Prior art keywords
signal
input
output
coupled
delay
Prior art date
Application number
KR1019860007504A
Other languages
English (en)
Other versions
KR940011061B1 (ko
Inventor
프레이저 모리슨 에릭
Original Assignee
조엘 디이 탤코트
암펙크스 코오포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 조엘 디이 탤코트, 암펙크스 코오포레이션 filed Critical 조엘 디이 탤코트
Publication of KR870004614A publication Critical patent/KR870004614A/ko
Application granted granted Critical
Publication of KR940011061B1 publication Critical patent/KR940011061B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/175Indicating the instants of passage of current or voltage through a given value, e.g. passage through zero

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Manipulation Of Pulses (AREA)
  • Synchronizing For Television (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음

Description

동기분리회로 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 칼라 텔레비젼 신호의 전형적인 수평 귀선 소거부분을 나타낸 도면.
제2도는 주파수 응답이 불완전한 시스템을 통과한 후 어떤 고주파의 감쇠에 의해 펄스의 형태가 다소 변하여 특히, 귀선소거 레벨과 동기펄스의 첨두(尖頭)에서의 "평판" 부분들이 나타난, 버스트 없는 전형적인 실제 수평 합성동기 및 귀선소거 펄스를 나타낸 도면.
제4도는 불완전한 직류결합의 난점과 그에 따라 직류레벨을 샘플링하는데 이용되는 샘플 앤드 호울드 회로의 시정수가 원인이 되어 발생된 오차를 나타낸 도면.
* 도면의 주요 부분에 대한 부호의 설명
10,12 : 직류레벨 샘플점 14,16 : 샘플점 18 : 입력파형
20 : 가산저항 22,200,202 : 지연선 24 : 절점A 파형
26,28 : 중단점 30 : 절점B 파형 32,34 : 평탄부
38,64' : 파두부 40,66 : 50% 진폭레벨 46,68' : 파미부
47 : 선로 48 : 차동증폭기 53,100,106,108,170,214 : 비교기
55' : 입력 동기파형 56 : 동기 분리회로 57 : 저항
58 : 동기펄스 59 : 커패시터 60 : 전이
64 : 동기신호 70 : 엣지지연회로 78 : 윈도우게이팅 파형발생기
80,86 : 윈도우펄스 92,216 : 게이팅회로 102 : 샘플 커패시터
104 : 에미터폴로우어 트랜지스터 109 : 교류궤환저항
116 : 인버터 118 : 트랜지스터 120 : 저역필터
122 : 다이오드 124 : 첨두검출 궤환저항 142 : 반전절점
146 : 배타적 논리합게이트 160,162 : 노어회로 184 : R-S 플립플롭
206 : 가산기 208, 210 : 감쇠기

Claims (25)

  1. 입력파형을 상기 입력파형의 푸우리에 성분들의 각주파수인 w와 소정 시간인 t를 포함한 1-cosine(wt)의 전달함수로 변환하여 중간신호를 발생시키는 수단, 및
    상기 중간신호를 기준신호에 비교하여 상기 중간신호의 진폭이 상기 기준신호의 진폭과 동일한 시점을 나타내는 출력신호를 발생시키는 수단으로 구성된,
    입력파형의 엣지들에서의 50% 진폭레벨 발생시간을 검출하는 장치.
  2. 제1항에 있어서, 상기 입력파형을 변환하는 상기 수단이, 상기 입력신호를 수신하는 입력단과 비종단 선로조건을 형성하여 상기 입력신호가 상기 입력으로 되돌아 가도록 반사를 일으키는 임피던스로 종단된 출력단을 가진 종단되지 않은 지연선으로서, 입력단과 출력단간의 선택된 신호전송지연을 제공하는 지연선,
    상기 지연선의 상기 입력단에 나타나는 신호들을 가산하는 수단, 및
    상기 가산수단에 의해 제공된 신호를 상기 지연선의 상기 출력단에 나타나는 신호로 부터 감산하는 수단으로 구성된 장치.
  3. 제2항에 있어서, 가산을 위한 상기 수단이 저항이고 감산을 위한 상기 수단이 차동증폭기인 장치.
  4. 제2항에 있어서, 감산을 위한 상기 수단과 비교를 위한 상기 수단이 비교기인 장치.
  5. 제1항에 있어서, 상기 입력파형의 신호중에 엣지가 선택된 진폭레벨을 통과할 때 하나의 논리상태로부터 다른 논리상태로의 전이를 발생시키는 신호분리기를 포함하는 장치.
  6. 제1항에 있어서, 상기 신호분리기에 의해 발생된 전이로부터 소정시간 만큼 시간적으로 지연된, 하나의 논리레벨에서 다른 논리레벨로의 전이를 발생시키는 지연수단을 포함하는 장치.
  7. 제6항에 있어서, 상기 신호분리기에 의해 발생되는 전이의 발생에 따라 시작하고 상기 지연수단에 의해 발생되는 전이의 발생에 따라 마감하는 펄스를 발생시키는 수단을 포함하는 장치.
  8. 제7항에 있어서, 상기 출력신호와 상기 펄스를 수신하여 상기 펄스와 상기 전이들 사이의 시간동안 상기 출력신호를 출력으로 게이팅시키도록 결합된 게이팅수단을 포함하는 장치.
  9. 입력신호의 엣지가 소정 진폭을 통과한 때를 검출하는 장치로서,
    입력과,
    상기 입력과 중간절점 사이에 결합된 가산임피던스와,
    상기 절점에 결합된 입력과 출력을 가진 지연선과,
    상기 지연선 출력에 결합된 입력과 상기 절점에 결합된 다른 입력을 가지고 있어 상기 절점에 나타난 임의의 신호를 상기 지연선의 출력에 나타난 임의의 신호로 부터 감산하여 상기 입력신호의 상기 엣지가 상기 소정 진폭에 도달한 때를 나타내는 출력신호를 발생시키는 비교수단과로 구성된 장치.
  10. 입력신호가 소정 진폭에 도달한 시간을 검출하는 장치로서,
    상기 입력신호를 입력절점에서 기준절점으로의 진행중에 제1지연시간으로 지연시키는 제1지연수단,
    상기 기준절덤에 도달한 상기 입력신호를 상기 기준절점에서 중간절점으로의 진행중에 상기 제1지연시간과 동일한 제2지연시간으로 지연시키는 제2지연수단,
    상기 입력절점에 결합된 입력을 가지고 있으며 상기 입력절점에서의 신호의 대해 절반의 신호진폭을 가진 제1중간신호를 제공하는 출력이 있는 제1인수분해수단,
    상기 중간절점에 결합된 입력을 가지고 있으며 상기 입력절점에서의 신호에 대해 절반의 신호진폭을 가진 제2중간신호를 제공하는 출력이 있는 제2인수분해수단,
    상기 제1 및 제2중간신호들을 가산하여 그 결과를 출력에 나타내는 가산수단,
    상기 가산수단의 출력에 결합된 입력과 상기 기준절점에 결합된 출력을 가지는 비교수단으로서, 상기 비교수단 입력들에서의 신호들이 동일할때 신호를 발생시키는 비교수단으로 구성된 장치.
  11. 제10항에 있어서, 상기 입력신호가 디지틀이고 상기 제1 및 제2지연수단들이 디지틀 지연선이며 상기 가산수단이 디지틀 가산기인 장치.
  12. 제11항에 있어서, 상기 제1 및 제2인수분해수단들이 각기, 상기 입력신호를 표시하는 디지틀수자의 한자리 우측이동을 일으켜 상기 제1 및 제2중간신호들을 그들 각각의 입력신호들이 둘로 나누어진 디지틀 표시들로서 발생시키는 시프트레지스터 및 제어논리를 포함하는 장치.
  13. 제10항에 있어서, 상기 입력신호가 아나로그이고, 상기 제1 및 제2지연수단들이 정합된 지연들과 정합된 감쇠율들을 가진 아나로그 지연선들인 장치.
  14. 제13항에 있어서, 상기 인수분해 수단들이, 상기 입력절점과 상기 중간절점에서의 신호들의 진폭을 둘로 분할하기 위해 결합된 한쌍의 정합된 전압분할기들인 장치.
  15. 제14항에 있어서, 상기 가산수단이 전류전압 변환기로서 결합되고 그 전류입력이 상기 제1 및 제2중간신호들을 각각 수신하기 위하여 2개의 가산저항을 통해 결합된 연산증폭기이고, 상기 비교수단이 상기 기준절점에 결합된 하나의 입력과 상기 가산수단의 출력에 결합된 다른 입력을 가지는 비교기인 장치.
  16. 입력신호가 소정크기에 도달하는 시간을 검출하는 장치로서,
    상기 입력신호를 수신하는 입력단자,
    상기 입력단자에 연결되고 출력을 가진 저역필터,
    상기 입력신호의 신호진폭 첨두치들을 검출하도록 상기 저역필터의 출력에 결합되고 검출된 첨두값과 동일한 신호를 출력에 나타내도록 되고 이득조정입력을 가지고 있는 첨두걸출기수단,
    상기 첨두검출기의 상기 출력에 결합된 기준입력을 가지고 있고, 상기 입력단자에 결합되어 적어도 하나의 정진행 엣지와 적어도 하나의 부진행 엣지를 가지는 출력신호를 출력에 발생시키는 신호입력을 가지고 있는 분리기수단에 있어서, 각부진행 엣지가 상기 입력신호가 부진행방향으로 일정진폭을 통과하는 시점을 나타내고, 각 정진행 엣지가 상기 입력신호가 정진행방향으로 일정진폭을 통과하는 시점을 나타내는 분리기수단,
    상기 분리기수단의 상기 출력에 결합되어 상기 분리기 수단으로 부터의 출력신호의 상기 각 엣지와 일치하는 엣지를 가지고 시간적으로 지연된 출력을 발생시키는 지연수단,
    상기 지연수단에 결합되어 상기 분리기의 출력신호의 각부 진행 엣지의 발생에 따라 시작하고 상기 지연수단으로 부터의 출력신호의 일치 엣지의 발생에 따라 끝나는 제1펄스를 발생시키는 제1게이팅수단,
    상기 지연수단에 결합되어 상기 분리기의 출력신호의 각 정진행 엣지의 발생에 따라 시작하고 상기 지연수단으로 부터의 출력신호의 일치 엣지의 발생에 따라 끝나는 제2펄스를 발생시키는 제2게이팅수단,
    상기 입력단자에 결합된 제1입력, 기준전압에 연결된 제2입력, 및 상기 첨두검출기수단의 상기 이득조정입력에 결합된 출력단자를 가지는 잡음인버터로서, 상기 입력신호의 진폭이 상기 첨두검출기수단에 의해 검출된 첨두진폭을 초과하는 각 시간을 검출하고 상기 첨두검출기수단의 이득을 낮추도록 상기 이득 조정입력에 결합되는 출력신호를 발생시키는 잡음인버터,
    상기 입력단자에 결합되고 출력절점을 가지고 있는 가산 임피던스,
    상기 가산임피던의 상기 출력절점에 결합된 입력을 가지고 있고 출력절점을 가지고 있어 상기 입력과 상기 출력절점 사이에서 양쪽 방향으로 진행하는 신호를 소정시간 만큼 지연시키는 지연선,
    반전 및 비반전입력들과 출력들을 가지고 있고 2개의 스트로우브(strobe)출력을 가지는 비교기로서, 각 스트로우브 입력이 상기 출력들중 하나를 가능화하도록 되고, 상기 입력들중 하나가 상기 지연선의 출력에 결합되고 다른 입력이 상기 가산저항의 출력절점에 결합되고 상기 스트로우브입력들이 상기 제1 및 제2게이팅수단들에 의해 발생되는 상기 제1 및 제2펄스들에 결합되는 비교기, 및
    상기 비교기의 상기 출력들에 결합된 R 및 S입력들을 R-S 플립 플롭으로 구성된 장치.
  17. 제16항에 있어서, 상기 첨두검출기가, 반전입력을 가진 차동증폭기를 포함하고 상기 첨두검출기의 상기 차동증폭기 출력으로 부터 상기 첨두검출기의 상기 차동증폭기의 상기 반전입력으로의 부궤환을 제공하여 첨두검출기가 발진을 일으킬 정도로 높은 이득을 갖지 않게 방지하는 수단을 포함하는 장치.
  18. 제17항에 있어서, 축전 캐패시터와 에미터선로 및 베이스입력을 가진 에미터 폴로우어를 포함하고 상기 에미터 플로우어의 에미터선로에 귀환 임피던스로서 전압분할 저항회로망을 가지고 있는 장치로서, 상기 분할기수단의 상기 입력들중 하나가 상기 전압분할 회로망의 소정 점에 결합된 장치.
  19. 제18항에 있어서, 상기 잡음 인버터수단의 상기 제2입력이, 텔레비젼 수평동기펄스의 (-) 첨두진보폭다(-)쪽으로 더높은 기준전압을 제공하도록 선택된 상기 전압분할회로망의 소정 점에 결합된 장치.
  20. 제16항에 있어서, 상기 첨두검출기가, 정(正) 전압입력단자, 축전 캐패시터, 상기 입력신호의 검출된 첨두치들이 없는 경우 상기 축전 캐패시터 안으로 전류를 계속 누설시켜 축전 캐패시터를 기지의 전압까지 충전하는 수단 및 상기 첨두검출기에서 상기 첨두검출기의 증폭기 출력과 상기 축전 캐패시터 사이의 래칭 다이오드를 상기 입력신호에서 첨두치가 검출되는 때를 제외하고 항상 역바이어스되도록 유지시키는 수단을 포함하는 장치.
  21. 입력신호가 소정 진폭에 도달하는 시점을 검출하는 방법으로서,
    상기 입력신호를 상기 입력신호를 구성하는 일련의 푸우리에 성분들의 각주파수인 w와 소정시간인 t를 포함한 1-cosine(wt)의 전달함수를 가진 장치로 통과시키는 단계, 및 상기 전달함수에 의한 변환신호를 전압기준레벨에 비교하고 상기 입력신호가 상기 기준레벨과 일치하는 때를 나타내는 출력 신호를 발생시키는 단계로 된 방법.
  22. 제21항에 있어서, 상기 통과단계가,
    상기 입력신호를 가산저항에 이어서 입력이 있고 매우 높은 임피던스로 종단된 출력이 있는 지연선을 통해 송신하는 단계로서, 상기 지연선이 상기 입력신호에 소정지연을 가하여 상기 지연선의 출력에 지연신호를 만들어내고 상기 지연선의 입력에 상기 입력신호와 상기 지연선의 상기 출력으로부터 반사된 신호의 합으로 된 가산신호를 만들어내는 단계, 및
    상기 지연선의 출력에서의 상기 지연신호를 상기 지연선의 입력에서의 가산신호로 부터 감산하는 단계로 구성된 방법.
  23. 제22항에 있어서, 상기 감산단계가, 상기 가산신호와 상기 지연신호를 비교기의 반전 및 비반전 입력들에 가함으로써 행하여지는 방법.
  24. 제21항에 있어서, 상기 방법이,
    상기 입력신호의 첨두치들을 검출하는 단계,
    검출된 각 첨두치의 진폭으로부터 분리레벨 기준신호를 발생시키는 단계,
    상기 입력신호를 상기 분리레벨 기준신호에 비교하고 분리출력신호를 발생시키는 단계로서, 상기 분리 출력신호가, 상기 입력신호가 제1소정방향으로 상기 분리레벨 기준신호를 통과할때 논리레벨 1에서 0으로의 제1전이를 만들고, 상기 입력신호가 제2소정방향으로 상기 분리레벨 기준신호를 통과할때 제2전이를 만드는 단계,
    입력신호를 상기 분리레벨 기준신호에 비교하는 상기 단계에서 발생된 상기 제1 및 제2전이들 각각에 대해 펄스를 발생시키는 단계로서, 상기 펄스가 해당 전이의 발생에 따라 시작하여 소정시간동안 지속하는 단계, 및
    상기 전달함수에 의해 변환된 신호를 전압기준레벨에 비교하는 상기 단계를 상기 펄스들의 발생기간 동안만 가능화하는 단계를 포함하는 방법.
  25. 제21항에 있어서, 상기 방법이,
    상기 입력신호의 첨두치들을 검출하는 단계,
    검출된 각 첨두치의 진폭으로 부터 분리레벨 기준신호를 발생시키는 단계,
    상기 입력신호를 상기 분리레벨 기준신호에 비교하고 분리 출력신호를 발생시키는 단계로서, 상기 분리 출력신호가, 상기 입력신호가 제1소정방향으로 상기 분리레벨 기준신호를 통과할 때 논리레벨 1에서 0으로의 전이를 만드는 단계,
    상기 입력신호를 상기 분리레벨에 비교하는 상기 단계에서 발생된 상기 각 전이들에 대해 펄스를 발생시키는 단계로서, 상기 펄스가 해당 전이의 발생에 따라 시작하여 소정시간동안 지속하는 단계, 및
    상기 전달함수에 의해 변환된 입력신호를 전압기준레벨에 비교하는 상기 단계를 상기 펄스들의 발생기간 동안만 가능화하는 단계를 포함하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860007504A 1985-10-17 1986-09-08 동기분리회로 및 그 방법 KR940011061B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US788,356 1985-10-17
US06/788,356 US4677388A (en) 1985-10-17 1985-10-17 Synchronization slicer

Publications (2)

Publication Number Publication Date
KR870004614A true KR870004614A (ko) 1987-05-11
KR940011061B1 KR940011061B1 (ko) 1994-11-22

Family

ID=25144241

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860007504A KR940011061B1 (ko) 1985-10-17 1986-09-08 동기분리회로 및 그 방법

Country Status (6)

Country Link
US (1) US4677388A (ko)
EP (1) EP0220064B1 (ko)
JP (1) JPS62143594A (ko)
KR (1) KR940011061B1 (ko)
CA (1) CA1251834A (ko)
DE (1) DE3684226D1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4835439A (en) * 1987-09-29 1989-05-30 General Electric Company Increasing the oxidation resistance of molybdenum and its use for lamp seals
US5210527A (en) * 1989-06-28 1993-05-11 Ceridian Corporation Programmable spike detector
JPH06259541A (ja) * 1992-10-30 1994-09-16 Toshiba Corp 画像歪み補正方法およびそのシステム
TW431067B (en) * 1994-06-22 2001-04-21 Ibm Single source differential circuit
EP0757352B1 (en) * 1995-08-04 2001-03-28 STMicroelectronics S.r.l. Threshold detecting device
US5867222A (en) * 1996-01-11 1999-02-02 Elantec Semiconductor, Inc. Video sync signal slicing using variable gain control
JPH11214972A (ja) * 1998-01-26 1999-08-06 Mitsubishi Electric Corp 半導体回路装置及びレシーバ回路
FR2786631A1 (fr) * 1998-11-30 2000-06-02 Thomson Multimedia Sa Procede de conversion d'un signal analogique en un signal rectangulaire et dispositif pour la mise en oeuvre de ce procede
US6597352B1 (en) * 1999-05-05 2003-07-22 Nokia Corporation Method and device for filtered sync detection
DE60232216D1 (de) * 2001-08-31 2009-06-18 Thomson Licensing Signalerfassung nach einer Übergangssignalunterbrechung
US7352406B2 (en) * 2002-08-07 2008-04-01 Thomson Licensing Signal acquisition following transient signal interruption
US6646479B1 (en) * 2002-11-04 2003-11-11 Analog Modules Inc. Pulse discriminator
EP1465344A1 (en) * 2003-03-31 2004-10-06 Infineon Technologies AG Device and method for converting an input signal
TWI271102B (en) * 2005-03-04 2007-01-11 Chip Advanced Technology Inc Method for video signal process and method for signal processing apparatus calibration
EP1780927B1 (en) * 2005-10-28 2008-06-11 Agilent Technologies, Inc. Determination of a jitter property of a signal
EP2804354B1 (en) * 2012-01-10 2018-01-24 Mitsubishi Electric Corporation Transmission device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL140682B (nl) * 1967-02-28 1973-12-17 Ibm Nederland Detectieschakeling voor analoge pulsen.
US3676783A (en) * 1968-04-23 1972-07-11 Japan Atomic Energy Res Inst Waveform discriminating circuit
US3763436A (en) * 1971-12-27 1973-10-02 Us Navy Amplitude independent time of arrival detector
JPS48101018A (ko) * 1972-03-31 1973-12-20
US3942038A (en) * 1974-11-21 1976-03-02 Honeywell Inc. Threshold gate having a variable threshold level
JPS5869183A (ja) * 1981-10-21 1983-04-25 Sony Corp 基準時刻検出回路
US4491870A (en) * 1982-08-17 1985-01-01 Rca Corporation Digital sync separator
US4507795A (en) * 1983-02-14 1985-03-26 Motorola, Inc. Apparatus and method for locating leading and trailing edges of RF pulses

Also Published As

Publication number Publication date
EP0220064A3 (en) 1989-04-05
KR940011061B1 (ko) 1994-11-22
EP0220064A2 (en) 1987-04-29
DE3684226D1 (de) 1992-04-16
CA1251834A (en) 1989-03-28
EP0220064B1 (en) 1992-03-11
JPS62143594A (ja) 1987-06-26
US4677388A (en) 1987-06-30

Similar Documents

Publication Publication Date Title
KR870004614A (ko) 동기분리회로 및 그 방법
KR900008412B1 (ko) 주파수 검파기
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
US4866738A (en) Circuit and method for deriving the word timing of a pulse position modulated signal
US4322811A (en) Clamping circuit for an adaptive filter
KR840001037A (ko) 다중성 방송파 위상 보상장치를 가진 텔레비젼 다중상 삭제 시스템
US3693433A (en) Ultrasonic anemometer
US4035663A (en) Two phase clock synchronizing method and apparatus
US5500757A (en) Optical receiving system
US3466387A (en) Sound demodulator for television receiver
GB1193477A (en) Improvements in or relating to Timing Information Recovery Circuits
JPH0211065B2 (ko)
US4112259A (en) Automatic phase controlled pilot signal generator
US3749939A (en) Phase difference measuring device
JP2950351B2 (ja) パルス信号発生回路
KR960009902B1 (ko) 디지탈 오디오 적외선 수신기의 에러 처리 회로
KR910001427B1 (ko) 디지탈 전송시스템의 데이타 검출회로
SU1099402A1 (ru) Устройство дл формировани тактового синхросигнала
JPH0213068A (ja) クランプ回路
US5103162A (en) Apparatus for determining when a preselected phase relationship exists between two periodic waveforms
KR950002063Y1 (ko) 광역 데이타 클럭 동기회로
JP2793726B2 (ja) 水平同期信号検出装置
SU1073895A2 (ru) Устройство тактовой синхронизации
JPS55159683A (en) Detector for frequency characteristic for transmission line
KR880002082Y1 (ko) 데이타 재생시 지터 및 노이즈 보상회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee