KR850006816A - 영상신호 지연회로 - Google Patents

영상신호 지연회로 Download PDF

Info

Publication number
KR850006816A
KR850006816A KR1019850001258A KR850001258A KR850006816A KR 850006816 A KR850006816 A KR 850006816A KR 1019850001258 A KR1019850001258 A KR 1019850001258A KR 850001258 A KR850001258 A KR 850001258A KR 850006816 A KR850006816 A KR 850006816A
Authority
KR
South Korea
Prior art keywords
horizontal
output
input
vertical
transfer
Prior art date
Application number
KR1019850001258A
Other languages
English (en)
Other versions
KR890004219B1 (ko
Inventor
아끼라 히로따
Original Assignee
이노우에 도시야
니뽕 빅터 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP59038134A external-priority patent/JPS60182885A/ja
Priority claimed from JP1984032627U external-priority patent/JPS60144364U/ja
Priority claimed from JP59043643A external-priority patent/JPS60187184A/ja
Application filed by 이노우에 도시야, 니뽕 빅터 가부시끼가이샤 filed Critical 이노우에 도시야
Publication of KR850006816A publication Critical patent/KR850006816A/ko
Application granted granted Critical
Publication of KR890004219B1 publication Critical patent/KR890004219B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/04Shift registers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음

Description

영상신호 지연회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명회로의 제1 및 제2실시예를 각각 도시한 블럭계통도.
제7도는 본 발명회로의 제1실시예의 요부를 도시한 회로계통도.
제8도는 본 발명회로의 제1실시예의 동작설명용 신호파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 복합 영상 신호 입력단자 2 : 반도체 지연회로부
3 : 입력용 수평전송 레지소터 4 : 내지 4n 수직전송 레지스터
5 : 출력용 수평전송 레지소터 6 : 수평 동기신호 분리회로
7 : 수평 전송클럭 발생회로 8 : 수직 전송클럭 발생회로
9, 19 : 지연복합 영상신호 출력단자
17 : 동기신호 분리회로
18 : 18-1, 18-2, 44,44-4 : 수직 전송클럭 발생회로
20 : 수직 동기신호 입력단자 21 : 수평 동기신호 입력단자
22 : 드럼 펄스 입력단자 23 : 텔레비젼 방식 판별신호 입력단자
24, 34 : 타이밍 발생회로
25 내지 27, 35 내지 37 : 펄스발생회로
31, 33, 41, 43 : 수직 전송클럭펄스 출력단자
45 : 스위치회로 46 : 페데스타레벨 발생기
50 : 스위칭신호 출력단자 51 : 신호결락부
52 : 신호보정부분 101 : 복합 영상신호 입력단자
102 : 반도체 지연회로부 103 : 입력용 수평전송 레지스터
104 : 입력용 수직 전송게이트 105 내지 105m : 수직 전송레지스터
106 : 출력용 수직 전송게이트 107 : 출력용 수평전송 레지스터
108 : 수평 동기신호 분리회로
109, 126 : 수평 전송펄스 발생회로 121 : 입력용 수평전송 펄스발생회로
122 : 입력용 수직 전송게이트 펄스 발생회로
123 : 출력용 전송게이트 펄스 발생회로
124 : 출력용 수평 전송펄스 발생회로
127 : 타이밍 회로 128 : 스위치회로
129 : 페데스탈 레벨발생기 225 : 수평 동기신호 입력단자
216 : 1/2분주기 217 : 발진기
218 : 베타적 논리합 회로 219, 221 : 수평 전송펄스 출력단자

Claims (18)

  1. 입력복합 영상선호가 직렬로 공급되는 입력용 수평전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 전송하는 복수열의 수직전송 레지스터와, 상기 수직전송 레지스터로 부터 병열로 공급되는 신호를 지지한 후 수평전송을 하여 지연 영상신호를 직렬로 출력하는 출력용 수평전송 레지스터로 이루어지는 반도체 지연회로부와, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위하여 쿨럭펄스를 발생하고 상기 입력용 및 출력용의 양수평 전송레지스터에 각각 공급하고 수평전송클럭 발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위하여 쿨럭펄스를 상기 수평전송기간 이외의 기간중에 발생하여 상기 수직전송용 레지스터에 공급하고 수직전송클럭 발생회로로 이루어지는 영상신호 지연회로에 있어서, 상기 수직전송 레지스터의 단수는, 상기 수직전송클럭 발생회로로부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직전송 클럭펄스가 출력될때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 수직전송클럭 발생회로는 N(단, N는 자연수이고 N<M)수평 주사기간의 지연시간을 얻을 때에는 상기 입력복합 영상신호의 1수평 주사기간당 1회의 비율로 상기 수직저송 클럭펄스를 발생출력하고, 또한, 상기 입력 복합영상 신호의 N수평주사 기간내의 특정의 위치에서(M-N)회 더우기 상기 수직전송클럭펄스를 발생출력 하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  2. 제1항에 있어서, 상기 수직전송 클럭펄스가 다시 (M-N)회발생 출력되는 상기 특정의 위치는, 상기 입력복합 영상선호의 수직귀선 소거 기간내인 것을 특징으로 하는 영신호 지연회로.
  3. 제1항에 있어서, 상기의 값을 상기 입력복합 영상신호의 1필드의 수평 주사기간에 1수평 주사기간의 반의 기간을 가한 값이고, 또한, 상기 N의 값은 상기 1필드의 수평주사 기간으로부터 1수평주사 기간의 반의 기간을 뺀 값이고, 상기 수직전송클럭 발생회로는 지연시간이 1필드마다 상기 M수평주사 기간과 상기 N수평 주사시간에 번갈아 전환하도록 수직전송 클럭펄스를 발생하는 것을 특징으로 하는 영상신호 지연회로.
  4. 제1항에 있어서, 상기 N의 값은 상기 입력복합 영상신호의 1필드의 수평 주사기간에 1수평주사 기간의 반의 기간을 가한 제1의 값(N1)과, 상기 1필드의 수평 주사기간으로 부터 1수평 주사기간의 반의 기간을 뺀 제2의 값(N2)의 어느 것인가이고, 상기 수직전송클럭 발생회로는 지연시간이 1필드마다 상기 N1수평주사 기간과 상기 N2수평주사 기간에 번갈아 전환하도록 수직전송클럭 펄스를 발생하는 것을 특징으로 하는 영상신호 지연회로.
  5. 입력복합 영상신호가 직렬로 공급되는 입력용 수평전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 복수열의 수직전송 레지스터와, 상기 수직전송 레지스터로부터 병열로 공급되는 신호를 유지한 후 수평전송을 하여 지연 영상신호를 직렬로 출력하는 출력용 수평전송 레지스터로 이루어지는 반도체 지연회로부와, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위하여 클럭펄스를 발생하고 상기 입력용 및 출력용의 양수평 전송레지스터에 각각 공급하고 수평전송클럭 발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위하여 클럭펄스를 상기 수평전송기간 이외의 기간중에 발생하여 상기 수직전송용 레지-스터에 공급하고 수직전송클럭 발생회로로 이루어지는 영상신호 지연회로에 있어서, 상기 수직전송 레지스터의 단수는, 상기 수직전송클럭 발생회로로 부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직전송 클럭펄스가 출력될때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되어, 상기 수직전송클럭 발생회로는 N(단, N는 자연수이고 M/2<N<M)수평 주사기간의 지연시간을 얻을 때에는, 상기 입력복합 영상신호의 수평주사기간중의 특정의 (2N-M)수평 주사기간은 상기 입력 복합영상 신호의 1수평주삭기간당 1회의 비율로 상기 수직전송 클럭펄스를 발생출력하고, 또한, 나머지의(M-N)-수평주사 기간에서는 1수평주사 기간당 2회의 비율로 상기 수직전송 펄스를 발생 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  6. 제5항에 있어서, 상기 M의 값을 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 값이고, 또한, 상기 N의 값은 상기 1필드의 수평주사 기간으로부터 1수평주사 기간의 반의 기간을 뺀 값이고, 상기 수직전송클럭 발생회로는 지연시간이 1필드마다 상기 M수평주사 기간과 상기 N수평주사 기간에 번갈아 절환하도록 수직전송 클럭펄스를 발생하는 것을 특징으로 하는 영상신호 지연회로.
  7. 제5항에 있어서, 상기 N의 값은 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 제1의 값(N1)과, 상기 1필드의 수평 주사기간으로 부터 1수평 주사기간의 반의 기간을 뺀 제2의 값(N2)의 어느 것인가이고, 상기 수직전송 클럭발생회로는 지연시간이 1필드마다 상기 N1수평주사 기간과 상기 N2수평주사 기간에 번갈아 절환하도록 수직전송 클럭펄스를 발생하는 것을 특징으로 하는 영상신호 지연회로.
  8. 입력복합 영상신호가 직렬로 공급되는 입력용 수평전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 전송하는 복수열의 수직전송 레지스터와 상기 수직전송 레지스터로부터 병열로 공급되는 신호를 유지한 후 수평전송을 하여 지연영상 신호를 직렬로 출력하는 출력용 수평전송 레지스터로부터 이루고 반도체 지연회로부와, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위하여 쿨럭펄스를 발생하고 상기 입력용 및 출력용의 양수평 전송레지스터에 각각 공급하고 수평전송클럭 발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위하여 클럭펄스를 상기 수평전송 기간이외의 기간중에 발생하여 상기 수직전송용 레지스터에 공급하는 수직전송클럭 발생회로로 이루어지는 영상신호 지연회로에 있어서, 상기 수직전송 레지스터의 단수는 상기 수직전송클럭 발생회로로 부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직전송 클럭펄스가 출력될때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 수직전송클럭 발생회로는 N(단, N는 자연수이고 N<M)수평 주사기간의 지연시간을 얻을 때에는, 상기 입력복합 영상신호의 1수평 주사기간단 1회의 비율로 상기 수직전송 클럭펄스를 발생 출력하고, 또한, 상기 입력복합 영상신호의 N수평 주사기각ㄴ내의 특정의 위치에서(N-M)회 다시 수직전송 클럭펄스를 발생 출력하도록 구성하고, 상기 출력용 수평전송 레지스터의 출력신호와 일정전압 또는 상기 입력복합 영상신호가 각각 공급되고 통상은 상기출력용 수평전송 레지스터의 출력신호를 선택 출력하고, 적어도 상기 수직전송 클럭펄스를 발생기간중은 상기 일정전압 또는 상기 입력복합 영상신호를 선택 출력하는 스위치 회로수단을 구비하는 것을 특징으로 하는 영상신호 지연회로.
  9. 제8항에 있어서, 상기 M의 값을 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 값이고, 또한, 상기 N의 값은 상기 1필드의 수평주사 기간으로부터 1수평주사 기간의 반의 기간을 뺀 값이고, 상기 수직전송 클럭발생회로는 지연시간이 1필드마다 상기 M수평주사기간과 상기 N수평주사 기간에 번갈아 절환하도록 수직전송 클럭펄스를 발생하고, 상기 스위치회로 수단은 다시 2필드에 1회의 비율로 발생하는 상기 출력용 수평전송 레지스터의 출력신호와 결락 기간중에 상기 일정전압 또는 상기 입력복합 영상신호를 선택 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  10. 제8항에 있어서, 상기 N의 값은 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 제1의 값(N1)과, 상기 1필드의 수평 주사기간으로 부터 1수평 주사기간의 반의 기간을 뺀 제2의 값(N2)의 어느것인가 이고, 상기 수직전송 클럭발생회로는 지연시간이 1필드마다 상기 N1수평주사 기간과 상기 N2수평주사 기간에 번갈아 절환하도록 수직전송 클럭펄스를 발생하고, 상기 스위치 회로수단은 다시 2필드에 1회의 비율로 발생하는 상기 출력용 수평전송 레지스터의 출력신호의 결락 기간중에 상기 일정전압 또는 상기 입력복합 영상신호를 선택 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  11. 입력복합 영상신호가 직렬로 공급되는 입력용 수평전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 전송하는 복수열의 수직전송 레지스터와, 상기 수직전송 레지스터로부터 병렬로 공급되는 신호를 유지한 후 수평전송을 하여 지연영상 신호를 직렬로 출력하는 출력용 수평전송 레지스터로부터 이루어지는 반도체 지연회로부와, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위하여 클럭펄스를 발생하고 상기 입력용 및 출력용의 양수평 전송레지스터에 각각 공급하는 수평전송클럭 발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위하여 클럭펄스를 상기 수평전송기간 이외의 기간중에 발생하고 상기 수직전송용 레지스터에 공급하는 수직전송클럭 발생회로로 이루어지는 영상신호 지연회로에 있어서, 상기 수직전송 레지스터의 단수는, 상기 수직전송 레지스터의 단수는, 상기 수직전송클럭 발생회로로부터 상기 입력복합 영상신호의 1수평 주상기간에 1회의 비율로 수직전송 클럭펄스가 출력될 때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평 주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 수직전송클럭 발생회로는 N(단, N는 자연수이고 M/2<N<M)수평 주사기간의 지연시간을 얻을때에는, 상기 입력복합 영상신호의 수평 주사기간중의 특접의 (2N-M)수평 주사기간은 상기 입력복합 영상신호의 수평 주사기간당 1회의 비율로 상기 수직전송 클럭펄스를 발생 출력하고, 또한, 또한, 나머지의 (M-N)수평 주사기간에서는 수평주사 기간당 2회의 비율로 상기 수직 전송펄스를 발생 출력하도록 구성하고, 상기 출력용 수평전송 레지스터의 출력신호와 일정 전압 또는 상기 입력복합 영상신호가 각각 공급되고 특산은 상기 출력용 수평전송 레지스터의 출력신호를 선택출력하고, 적어도 상기 수직전송 클럭펄스 발생기간 중은 상기 일정전압 또는 상기 입력복합 영상신호를 선택을하고 스위치회로 수단을 구비하는 것을 특징으로 하는 영상신호 지연회로.
  12. 제11항에 있어서, 상기 N의 값은 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 값이고, 또한, 상기 N의 값은 상기 1필드의 수평주사 기간으로부터 1수평주사 기간의 반의 기간을 뺀 값이고, 상기 수직전송클럭발생회로는 지연시간이 1필드마다 상기 수평 주사기간과 상기 N수평 주사기간에 번갈아 절환하도록 수직 전송클럭펄스를 발생하고, 상기 스위치회로 수단은 다시 2필드에 1회의 비율로 발생하는 상기 출력용 수평 전송레지스터의 출력신호의 결락기간중에 상기 일정전압 또는 상기 입력복합 영상신호를 선택 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  13. 제11항에 있어서, 상기 N의 값은 상기 입력복합 영상신호의 1필드의 수평주사 기간에 1수평주사 기간의 반의 기간을 가한 제1의 값 N1과, 상기 1필드의 수평 주사기간으로부터 1수평 주사기간의 반의 기간을 뺀 제2의 값 N2의 어느것인가이고, 상기 수직전송클럭 발생회로는 지연시간이 1필드마다 상기 N2수평주사 기간과 상기 N2수평주사 기간에 번갈아 절환하도록 수직전송 클럭펄스를 발생하고, 상기 스위치 회로수단은 다시 2필드에 1회의 비율로 발생하는 상기 출력을 수평 전송레지스터의 출력신호의 결락 기간중에 상기 일정전압 또는 상기 입력복합 영상신호를 선택 출력하도록 구성하는 것을 특징으로 하는 영상신호 지연회로.
  14. 입력 복합신호가 직렬로 공급되는 입력용 수평전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 게이트 출력하는 입력용 수직전송 게이트와, 상기 입력용 수직전송 게이트의 출력신호를 수직 전송하는 복수열의 수직전송 레지스터와, 상기 수직전송 레지스터의 출력신호를 게이트 출력하는 출력용 수직전송 게이트와, 상기 출력용 수직 전송게이트로부터 병렬로 게이트 출력되는 신호를 유지한 후 수평전송을 하여 지연복합 영상신호를 직렬로 출력하는 출력용 수평전송 레지스터, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위한 입력용 및 출력용 수평전송 펄스를 각각 발생하여 공급하는 수평전송 펄스회로와, 상기 입력용 및 출력용의 양수직 전송 게이트에 각각 입력용 및 출력용 게이트 필스를 각각 발생하여 공급하는 게이트 펄스 발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위한 수직전송 펄스를 발생하여 공급하는 수직전송 펄스발생 회로로 이루어진 지연회로로서, 상기 수직전송 레지스터의 단수는 상기 수직전송 펄스발생 회로로부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직전송 펄스가 출력될 때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평 주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 입력용 수평 전송펄스에 대한 상기 출력용 수평 전송펄스의 제1의 위상, 및 상기 입력용수직 전송게이트 펄스에 대한 상기 출력용 수직전송 게이트 펄스의 제2의 위상중 적어도 상기 제1의위상을 기간 t( 단 0<t<1 수평주사기간)만 상을 진전 또는 상을 지연하여 상기 출력용 수평 전송레지스터로부터 M수평 주사기간부다도 t되는 기간 작게 또는 크게되는 지연시간이 부여된 복합 영상신호를 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  15. 입력 복합신호가 직렬로 공급되는 입력용 수평 전송 레지스터와, 상기 입력용 수평전송 레지스터로부터 병렬로 공급되는 신호를 게이트 출력하는 입력용 수직 전송게이트와, 상기 입력용 수제 전송게이트의 출력신호를 수직 전송하는 복수열의 수직 전송레지스터와, 상기 수직 전송레지스터의 출력신호를 게이트 출력하는 출력용 수직 전송게이트와, 상기 출력용 수직 전송게이트로부터 병렬로 게이트 출력되는 신호를 유지한 후 수평전송을 하여 지연복합 영상신호를 직렬로 출력하는 출력용 수평 전송레지스터와, 상기 입력용 및 출력용의 양수평 전송 레지스터에 수평전송을 행하기 위한 입력용 및 출력용 수평전송 필스를 각각 발생하여 공급하는 수평 전송필스회로와, 상기 입력용 및 출력용의 양수직 전송게이트에 각각 입력용 및 출력용 게이트 펄스를 각각 발생하여 공급하는 게이트 펄스 발생회로와, 상기 수직 전송레지스터에 수직전송을 행하기 위한 수직 전송펄스를 발생하여 공급하는 수직전송펄스 발생회로로 이루어진 지연회로로서, 상기 수직전송 레지스터의 단수는 상기 수직전송 펄스발생 회로로부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직 전송펄스가 출력될때, 상기 출력용 수평전송 레지스터로 부터 M(단, M은 자연수)수평 주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 수평전송펄스 발생 회로는 상기 입력 복합영상 신호의 1수평 주사기간당 상기 입력용 및 출력용의 각 수평 전송레지스터의 단수 m보다도 켜수의 상기 입력용 및 출력용 수평 전송펄스를 상기 입력용 및 출력용 수직 전송펄스의 비발생기간 발생하고, 상기 출력용 수평 전송레지스터로 부터 M수평 주사기간 보다도 작은 지연시간이 부여된 복합 영상신호를 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  16. 입력 복합신호가 직렬로 공급되는 입력을 수평전송 레지스터와, 상기 입력용 수직전술 레지스터로부터 병렬로 공급되는 신호를 게이트 출력하는 입력용 수직 전송게이트와, 상기 입력용 수직전능 게이트의 출력신호를 수직 전송하는 복수율의 수직 전송레지스터와, 상기 수직전송 레지스터의 출력신호를 게스트 출력하는 출력용 수직전송 게이트와, 상기 출력용 수직 전송게이트로부터 병렬로 게이트 출력되는 신호를 유지한 후 수평전송을 하여 지연복합 영상신호를 직렬로 출력하는 출력용 수평전송 레지스터와, 상기 입력용 및 출력용의 양 수평 전송레지스터에 수평 전송을 행하기 위한 입력용 및 출력용 수평 전송 펄스를 각각 발생하여 공급하는 수평 전송펄스회로와 상기 입력용 및 출력용의 양수직 전송게이트에 각각 입력용 및 출력용 게이트 펄스를 각각 발생하여 공급하는 게이트 펄스발생회로와, 상기 수직전송 레지스터에 수직전송을 행하기 위한 수직 전송펄스를 발생하여 공급하는 수직전송펄스 발생회로로 이루어진 지연회로로서, 상기 수직 전송레지스터의 단수는 상기 수직 전송펄스 발생회로로부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직 전송펄스가 출력할때, 상기 출력용 수평 전송레지스터로 부터 M(단, M은 자연수)수평 주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 입력용 수평 전송펄스에 대한 상기 출력용 수평 전송펄스의 제1의 위상, 및 상기 입력용 수직 전송게이트 펄스에 대한 상기 출력용 수직 전송게이트 펄스의 제2의 위상중 적어도 상기 제1의 위상을 기간 t( 단 0<t<1 수평주사기간)만 상을 진전 또는 상을 지연하여 상기 출력용, 수평 전송레지스터로부터 M수평 주사기간 보다도 되는 기간 작게 또는 크게 되는 지연시간이 부여된 복합 영상신호를 출력함과 함께, 적어도 수직전송 기간중은 상기 지연복합 영상신호 출력에 대신하여 스위치 회로에 의해 일정 전압 또는 상기 입력 복합 영상신호를 선택 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  17. 입력 복합신호가 직렬로 공급되는 입력용 수평 전송레지스터와, 상기 입력용 수평 전송레지스터로부터 병렬로 공급되는 신호를 게이트 출력하는 입력용 수직 전송게이트와, 상기 입력용 수직 전송게이트의 출력신호를 게이트 출력하는 출력용 수직 전송게이트와, 상기 출력용 수직 전송게이트로부터 병렬로 게이트 출력되는 신호를 유지한 후 수평전송을 하여 지연복합 영상신호를 직렬로 출력하는 출력용 수평 전송레지스터와, 상기 입력용 및 출력용의 양수평 전송 레지스터에 수평전송을 행하기 위한 입력용 및 출력용 수평전송 펄스를 발생회로와, 상기 입력용 및 출력용의 양수직 전송게이트에 각각 입력용 및 출력용 게이트 펄스를 각각 발생하여 공급하는 게이트 펄스 발생회로와, 상기 수직 전송 레지스터에 수직전송을 행하기 위한 수직 전송펄스를 발생하여 공급하는 수직 전송펄스 발생회로로 이루어진 지연회로로서, 상기 수직 전송레지스터의 단수는 상기 수직 전송펄스 발생회로로부터 상기 입력복합 영상신호의 1수평 주사기간에 1회의 비율로 수직 전송펄스가 출력될때, 상기 출력용 수평전송 레지스터로부터 M(단, M은 자연수)수평 주사기간 지연된 복합 영상신호가 인출되는 값으로 선정되고, 상기 수평 전송펄스 발생회로는 상기 입력복합 영상신호의 1수평 주사기간당 상기 입력용 및 출력용의 각 수평 전송레지스터의 단수 m보다도 큰 수의 상기 입력용 및 출력용 수평 전송펄스를 상기 입력용 및 출력용 수직 전송펄스의 비발생 기간 발생하고, 스위치 회로에 의해 상기 출력용 수평 전송레지스터로 부터 M수평 주사기간 보다도 작은 지연시간이 부여된 복합 영상신호를 선택 출력함과 동시에, 상기 수직 전송펄스 발생기간 및 상기 압력용 및 출력용 수평전송 펄스의 상기 입력용 및 출력용 수평 전송레지스터의 단수보다도 많은 수의 펄스 발생기간은 일정전압 또는 상기 입력복합 영상신호를 선택 출력하도록 구성한 것을 특징으로 하는 영상신호 지연회로.
  18. 입력복합 영상신호가 직렬로 공급되는 입력용 수평 전송 레지스터와, 상기 입력용 수평 전송레지스터의 출력신호를 수직 전송하는 복수열의 수직 전송레지스터와, 상기 수직 전송레지스터의 병렬 출력신호를 유지한 후 수평전송을 하여 지연복합 영상신호를 직렬로 출력하는 출력용 수평 전송레지스터, 상기 입력용 및 출력용의 양수평 전송레지스터에 수평전송을 행하기 위한 수평 전송펄스를 각각 발생하여 공급하는 수평 전송필스 발생회로와, 상기 수직 전송게이트에 수직전송을 행하기 위한 수직 전송펄스를 발생하여 공급하는 수직 전송펄스 발생회로와, 상기 출력용 수평 전송레지스터로 부터 직렬 출력된 지연복합 영상신호의 불필요 주파수성분을 제거하는 필터회로로 이루어지는 영상신호 지연회로에 있어서, 상기 수평 전송펄스 발생회로를, 상기 수평 전송펄스 주파수에 관련한 주파수어 신호를 발전 출력함과 동시에 상기 입력복합 영상신호중의 수평 동기신호에 의해 강제적으로 리셋트 되는 발전수단과 상기 발전수단의 출력신호로부터 상기 수평 전송펄스의 반복 주파수에 같고, 또한 상기 입력복합 영상신호의 1수평 주사기간마다 위상 발전된 신호를 형성하여 상기 수평 전송펄스로서 출력하는 회로수단으로 구성한 영상신호 지연회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850001258A 1984-02-29 1985-02-28 영상신호 지연회로 KR890004219B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP59038134A JPS60182885A (ja) 1984-02-29 1984-02-29 映像信号遅延回路
JP38134 1984-02-29
JP1984032627U JPS60144364U (ja) 1984-03-06 1984-03-06 映像信号遅延回路
JP59043643A JPS60187184A (ja) 1984-03-06 1984-03-06 映像信号遅延回路
JP43643 1984-03-06
JP??32627 1984-03-06

Publications (2)

Publication Number Publication Date
KR850006816A true KR850006816A (ko) 1985-10-16
KR890004219B1 KR890004219B1 (ko) 1989-10-27

Family

ID=27287784

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850001258A KR890004219B1 (ko) 1984-02-29 1985-02-28 영상신호 지연회로

Country Status (4)

Country Link
US (1) US4635116A (ko)
EP (1) EP0153861B1 (ko)
KR (1) KR890004219B1 (ko)
DE (2) DE3583809D1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100366793B1 (ko) * 2000-09-09 2003-01-09 엘지전자 주식회사 쉬프트 레지스터를 이용한 펄스열 생성장치

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4922452A (en) * 1987-11-16 1990-05-01 Analytek, Ltd. 10 Gigasample/sec two-stage analog storage integrated circuit for transient digitizing and imaging oscillography
JPH02101878A (ja) * 1988-10-11 1990-04-13 Nec Corp 固体撮像装置
JPH0851635A (ja) * 1994-08-05 1996-02-20 Sony Corp 撮像装置
TWI235961B (en) * 2004-02-02 2005-07-11 Via Tech Inc Method for transmitting image frame
JP4640068B2 (ja) * 2005-09-16 2011-03-02 ソニー株式会社 撮像方法および撮像装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4297728A (en) * 1979-04-06 1981-10-27 Lowe Virgil L Charged coupled device time base corrector system
US4314275A (en) * 1980-03-24 1982-02-02 Texas Instruments Incorporated Infrared time delay with integration CTD imager
FR2520910B1 (fr) * 1982-02-04 1987-07-10 Victor Company Of Japan Dispositif a memoire video
JPS58134524A (ja) * 1982-02-04 1983-08-10 Victor Co Of Japan Ltd 半導体遅延素子を用いた遅延回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100366793B1 (ko) * 2000-09-09 2003-01-09 엘지전자 주식회사 쉬프트 레지스터를 이용한 펄스열 생성장치

Also Published As

Publication number Publication date
US4635116A (en) 1987-01-06
EP0153861B1 (en) 1991-08-21
DE3583809D1 (de) 1991-09-26
EP0153861A2 (en) 1985-09-04
EP0153861A3 (en) 1988-05-25
DE153861T1 (de) 1986-01-16
KR890004219B1 (ko) 1989-10-27

Similar Documents

Publication Publication Date Title
US4908710A (en) Method for driving a liquid crystal display device
JPS60204121A (ja) 位相同期回路
KR840001031A (ko) 비디오신호와 동기로 마이크로처리기를 동작시키기 위한 방법 및 장치
KR860008676A (ko) 텔레비젼 동기 장치
KR850006816A (ko) 영상신호 지연회로
JPH0774977A (ja) 偏向装置
US4412250A (en) Memory-type sync generator with reduced memory requirements
KR850006957A (ko) 영상신회 지연회로
KR890004217B1 (ko) 위상동기회로
JPH11218564A (ja) タイミング信号発生回路
JP2807337B2 (ja) Ccdイメージセンサの駆動回路
SU1242927A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1660147A1 (ru) Генератор псевдослучайных последовательностей
SU1716497A1 (ru) Генератор логико-динамического теста
SU1221715A1 (ru) Генератор импульсов
KR870001611B1 (ko) 디지탈 텔레비젼(tv)신호용 다중화 동기신호 재생장치
RU2044403C1 (ru) Фазовый синхронизатор
KR100278271B1 (ko) 클럭주파수분주장치
SU1030826A1 (ru) Преобразователь перемещени в код
SU1223218A1 (ru) Устройство дл формировани импульсов
KR930000978B1 (ko) 필드 검출회로
SU1363296A1 (ru) Устройство дл отображени информации на экране цветного телевизионного индикатора
KR200183532Y1 (ko) 클럭발진기
JPH05236295A (ja) Muse信号のフレーム同期処理回路
SU1328931A1 (ru) Устройство фазировани временного интервала с тактовыми импульсами

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19940728

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee