KR850001592A - 디스플레이 콘트로울러 - Google Patents

디스플레이 콘트로울러 Download PDF

Info

Publication number
KR850001592A
KR850001592A KR1019840003746A KR840003746A KR850001592A KR 850001592 A KR850001592 A KR 850001592A KR 1019840003746 A KR1019840003746 A KR 1019840003746A KR 840003746 A KR840003746 A KR 840003746A KR 850001592 A KR850001592 A KR 850001592A
Authority
KR
South Korea
Prior art keywords
display
signal
memory
period
timing
Prior art date
Application number
KR1019840003746A
Other languages
English (en)
Other versions
KR900006288B1 (ko
Inventor
고오요오 가쓰라 (외 2)
Original Assignee
미다 가쓰시게
가부시기 가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기 가이샤 히다찌 세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR850001592A publication Critical patent/KR850001592A/ko
Application granted granted Critical
Publication of KR900006288B1 publication Critical patent/KR900006288B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • G09G5/397Arrangements specially adapted for transferring the contents of two or more bit-mapped memories to the screen simultaneously, e.g. for mixing or overlay

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음

Description

디스플레이 콘트로울러
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본원 발명에 의거한 디스플레이 콘트로울러를 사용한 시스템 구성도, 제4도는 그 동작타임 차아트, 제5도는 본원 발명의 디스플레이 콘트로울러의 내부구성도.

Claims (8)

  1. 외부의 전산기와의 신호의 입출력을 하며, 외부의 클록으로부터의 신호에 의거하여, 표시를 위한 리프레시 메모리와의 신호의 입출력을 제어하는 디스플레이 콘트로울러에 있어서, 상기 외부의 클록신호에 의거하여 1메모리 사이클의 n배를 1표시 사이클로서 정하고, 표시기간중에서는 상기 n개의 메모리사이클중 하나를 표시에, 나머지 n-1개를 묘화에 소비하며, 표시기간 이외(귀선기간을 포함)에서는 묘화를 하는 것을 특징으로 하는 디스플레이 콘트로울러.
  2. 외부의 전산기와의 신호의 입출력을 하며, 외부의 클록으로부터의 신호에 의거하여, 표시를 위한 리프레시 메모리와의 신호의 입출력을 제어하는 디스플레이 콘트로울러에 있어서, 상기 외부의 클록신호에 의거하여, 1메모리 사이클의 n배를 1표시 사이클로서 정하고, 표시기간중에서는 1(1<1<n, 정수)개는 표시에 소모하고, 나머지 n-1개는 묘화에 소비하여, 표시기간 이외(귀선기간을 포함)에서는 묘화를 하는 것을 특징으로 하는 디스플레이 콘트로울러.
  3. 상기 묘화는 표시화면의 일부에 대응하는 리프레시메모리에 독림해서 그려지도록 상기 외부의 클록신호를 분주해서 절환하는 것을 특징으로 하는 특허청구의 범위 2기재의 디스플레이 콘트로울러.
  4. 상기 표시를 위한 리프레시메모리와의 신호의 입출력을 어드레스 선택수단없이 행하고, 당해 메모리로부터의 출력신호를 일시기억메모리를 통해서, 또는 직접 병렬직렬 변환하는 1개의 신호경로를 가지며 당해 변환된 신호를 합성하여 표시를 하는 것을 특징으로 하는 특허청구의 범위 2기재의 디스플레이 콘트로울러.
  5. 외부의 전산기와의 신호의 입출력을 하며, 외부의 클록으로부터의 신호에 의거하여, 표시를 위한 리플레시 메모리와의 신호의 입출력을 제어하는 디스플레이 콘트로울러에 있어서, 상기 리플레시메모리에 입력하는 신호를 생성하는 묘화프로세서외에, 당해 리플레시메모리의 표시를 제어하는 표시프로세서와, 당해 양프로세서에 타이밍을 송신하는 타이밍프로세서를 가지고 이루어진 것을 특징으로 하는 디스플레이 콘트로울러.
  6. 상기 타이밍프로세서는 상기 표시의 윈도우수에 해당하는 복수계통의 마이크로프로그램을 내장한 메모리를 가지며, 상기 윈도우의 수평방향의 표시위치 및 수직방향의 표시위치를 입력하고, 상기 윈도우를 표시하는 복수계통의 타이밍을 생성하는 것을 특징으로 하는 특허청구 범위 5기재의 디스플레이 콘트로울러.
  7. 상기 타이밍프로세서는 상기 수평방향 또는 상기 수직방향의 카운트의 사이에 상기 수직방향 또는 상기 수평방향의 카운트를 하는 카운터(복수)와, 상기 표시를 위한 리플레시메모리와의 신호를 기억하는 RAM과, 상기 신호를 처리하기 위한 워어크레지스터와, 정수연산기로 이루어진 연산유니트를 갖는 것을 특징으로 하는 특허청구의 범위 6기재의 디스플레이 콘트로울러.
  8. 상기 표시프로세서는 표시에 관한 신호의 어드레스를 결정하는 마이크로프로그램을 내장한 메모리를 가지며, 상기 윈도우에의 표시타이밍을, 상기 타이밍프로세서로부터의 복수계통의 타이밍에 의거하여 생성하는 것을 특징으로 하는 특허청구의 범위 6기재의 디스플레이 콘트로울러.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840003746A 1983-07-01 1984-06-29 디스플레이 콘트롤러 KR900006288B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP58118228A JPH079569B2 (ja) 1983-07-01 1983-07-01 ディスプレイコントローラ及びそれを用いた図形表示装置
JP83-118228 1983-07-01

Publications (2)

Publication Number Publication Date
KR850001592A true KR850001592A (ko) 1985-03-30
KR900006288B1 KR900006288B1 (ko) 1990-08-27

Family

ID=14731393

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840003746A KR900006288B1 (ko) 1983-07-01 1984-06-29 디스플레이 콘트롤러

Country Status (5)

Country Link
US (4) US4757310A (ko)
EP (1) EP0133903B1 (ko)
JP (1) JPH079569B2 (ko)
KR (1) KR900006288B1 (ko)
DE (1) DE3485697D1 (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH079569B2 (ja) * 1983-07-01 1995-02-01 株式会社日立製作所 ディスプレイコントローラ及びそれを用いた図形表示装置
US4757443A (en) * 1984-06-25 1988-07-12 Data General Corp. Data processing system with unified I/O control and adapted for display of graphics
JPH0746308B2 (ja) * 1985-07-24 1995-05-17 株式会社日立製作所 表示制御装置およびマイクロコンピュータ・システム
US5053989A (en) * 1986-08-27 1991-10-01 Minolta Camera Kabushiki Kaisha Digital image processing apparatus having a microprogram controller for reading microinstructions during a vacant period of the image processing circuit
US4941107A (en) * 1986-11-17 1990-07-10 Kabushiki Kaisha Toshiba Image data processing apparatus
DE3702220A1 (de) * 1987-01-26 1988-08-04 Pietzsch Ibp Gmbh Verfahren und einrichtung zur darstellung eines gesamtbildes auf einem bildschirm eines bildschirmgeraetes
JPS63201791A (ja) * 1987-02-12 1988-08-19 インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン 処理システム
US5319786A (en) * 1987-05-20 1994-06-07 Hudson Soft Co., Ltd. Apparatus for controlling a scanning type video display to be divided into plural display regions
USRE39529E1 (en) * 1988-04-18 2007-03-27 Renesas Technology Corp. Graphic processing apparatus utilizing improved data transfer to reduce memory size
JPH0736162B2 (ja) * 1988-04-18 1995-04-19 株式会社日立製作所 図形処理装置
JP2734627B2 (ja) * 1989-04-28 1998-04-02 横河電機株式会社 バスマスター装置
US5047958A (en) * 1989-06-15 1991-09-10 Digital Equipment Corporation Linear address conversion
US5404437A (en) * 1992-11-10 1995-04-04 Sigma Designs, Inc. Mixing of computer graphics and animation sequences
US5598576A (en) * 1994-03-30 1997-01-28 Sigma Designs, Incorporated Audio output device having digital signal processor for responding to commands issued by processor by emulating designated functions according to common command interface
US5515107A (en) * 1994-03-30 1996-05-07 Sigma Designs, Incorporated Method of encoding a stream of motion picture data
US5528309A (en) 1994-06-28 1996-06-18 Sigma Designs, Incorporated Analog video chromakey mixer
US6124897A (en) * 1996-09-30 2000-09-26 Sigma Designs, Inc. Method and apparatus for automatic calibration of analog video chromakey mixer
US5790881A (en) * 1995-02-07 1998-08-04 Sigma Designs, Inc. Computer system including coprocessor devices simulating memory interfaces
US5719511A (en) * 1996-01-31 1998-02-17 Sigma Designs, Inc. Circuit for generating an output signal synchronized to an input signal
US5818468A (en) * 1996-06-04 1998-10-06 Sigma Designs, Inc. Decoding video signals at high speed using a memory buffer
US6128726A (en) 1996-06-04 2000-10-03 Sigma Designs, Inc. Accurate high speed digital signal processor
JP3005499B2 (ja) * 1997-06-26 2000-01-31 日本電気アイシーマイコンシステム株式会社 図形処理装置及び図形処理方法
JP2001283243A (ja) * 2000-03-31 2001-10-12 Mitsubishi Electric Corp 3次元グラフィックス描画データを記録した記録媒体およびその描画方法
FI115802B (fi) * 2000-12-04 2005-07-15 Nokia Corp Kuvakehyksien päivittäminen muistillisessa näytössä
KR100594240B1 (ko) * 2004-01-29 2006-06-30 삼성전자주식회사 패널 테스트 패턴을 발생하는 패널 구동 드라이버 및 패널테스트 방법
JP2009048726A (ja) * 2007-08-21 2009-03-05 Funai Electric Co Ltd 再生複合機

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3925776A (en) * 1974-04-18 1975-12-09 Research Corp Display terminal system
US3995253A (en) * 1975-03-03 1976-11-30 International Business Machines Corporation Method and apparatus for accessing horizontal sequences, vertical sequences, and rectangular subarrays from an array stored in a modified word organized random access memory system
JPS5834836B2 (ja) * 1975-12-29 1983-07-29 株式会社日立製作所 デ−タヒヨウジセイギヨホウシキ
US4197590A (en) * 1976-01-19 1980-04-08 Nugraphics, Inc. Method for dynamically viewing image elements stored in a random access memory array
JPS5399826A (en) * 1977-02-14 1978-08-31 Hitachi Ltd Controller for data display
JPS587999B2 (ja) * 1978-06-19 1983-02-14 パベツク電子開発株式会社 表示装置
JPS55127656A (en) * 1979-03-26 1980-10-02 Agency Of Ind Science & Technol Picture memory unit
JPS56167190A (en) * 1980-05-27 1981-12-22 Matsushita Electric Ind Co Ltd Display unit
JPS5756885A (en) * 1980-09-22 1982-04-05 Nippon Electric Co Video address control device
WO1982001614A1 (en) * 1980-10-27 1982-05-13 Equipment Corp Digital Graphic and textual image generator for a raster scan display
JPS5799686A (en) * 1980-12-11 1982-06-21 Omron Tateisi Electronics Co Display controller
US4412294A (en) * 1981-02-23 1983-10-25 Texas Instruments Incorporated Display system with multiple scrolling regions
DE3272407D1 (en) * 1981-02-23 1986-09-11 Texas Instruments Inc Display system with multiple scrolling regions
JPS5866989A (ja) * 1981-10-16 1983-04-21 三洋電機株式会社 リフレツシユメモリのアクセス方式
US4491835A (en) * 1982-03-24 1985-01-01 Allied Corporation Raster and stroke writing deflection amplifier arrangement
US4486856A (en) * 1982-05-10 1984-12-04 Teletype Corporation Cache memory and control circuit
DE3381991D1 (de) * 1982-06-28 1990-12-20 Toshiba Kawasaki Kk Bildanzeigesteuereinrichtung.
US4785296A (en) * 1982-07-02 1988-11-15 Hitachi, Ltd. Method and system for displaying image data
US4467322A (en) * 1982-08-30 1984-08-21 Sperry Corporation Digital shade control for color CRT background and cursors
US4555775B1 (en) * 1982-10-07 1995-12-05 Bell Telephone Labor Inc Dynamic generation and overlaying of graphic windows for multiple active program storage areas
US4533910A (en) * 1982-11-02 1985-08-06 Cadtrak Corporation Graphics display system with viewports of arbitrary location and content
JPH0642137B2 (ja) * 1982-11-22 1994-06-01 株式会社日立製作所 表示情報処理装置
US4574364A (en) * 1982-11-23 1986-03-04 Hitachi, Ltd. Method and apparatus for controlling image display
JPS59116787A (ja) * 1982-12-24 1984-07-05 株式会社日立製作所 デイスプレイ表示方式
JPH079569B2 (ja) * 1983-07-01 1995-02-01 株式会社日立製作所 ディスプレイコントローラ及びそれを用いた図形表示装置
US4587559A (en) * 1983-03-11 1986-05-06 Welch Allyn, Inc. Refreshing of dynamic memory
US4628489A (en) * 1983-10-03 1986-12-09 Honeywell Information Systems Inc. Dual address RAM
JPS60225887A (ja) * 1984-04-19 1985-11-11 エヌ・シー・アール・コーポレーション Crtデイスプレイ装置

Also Published As

Publication number Publication date
EP0133903A3 (en) 1988-07-20
EP0133903B1 (en) 1992-05-06
US6646651B1 (en) 2003-11-11
EP0133903A2 (en) 1985-03-13
US6094193A (en) 2000-07-25
DE3485697D1 (de) 1992-06-11
JPS6012578A (ja) 1985-01-22
JPH079569B2 (ja) 1995-02-01
US5696540A (en) 1997-12-09
US4757310A (en) 1988-07-12
KR900006288B1 (ko) 1990-08-27

Similar Documents

Publication Publication Date Title
KR850001592A (ko) 디스플레이 콘트로울러
KR870002515A (ko) 인터페이스 장치
KR960032138A (ko) 마이크로 컴퓨터
ES555620A0 (es) Perfeccionamientos introducidos en un sistema de television para formar una imagen en un dispositivo de presentacion de imagen
KR920022094A (ko) 마이크로프로세서
SU739583A1 (ru) Устройство дл отображени информации
SU661607A1 (ru) Запоминающее устройство
SU364937A1 (ru) Электронна клавишна вычислительна машина
SU1226520A1 (ru) Устройство дл управлени газоразр дной индикаторной панелью
SU1238143A1 (ru) Устройство дл вывода графической информации
SU1149309A1 (ru) Устройство дл отображени информации
SU537365A1 (ru) Устройство дл отображени координат на экране электронно-лучевой трубки
SU1462281A1 (ru) Генератор функций
SU1030839A1 (ru) Устройство дл отображени информации
SU557357A1 (ru) Устройство дл ввода данных
SU483690A1 (ru) Устройство дл формировани элементов чертежа
SU1571572A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1397963A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
JPS6197690A (ja) Crt表示装置の画面合成表示方式
RU1772806C (ru) Устройство дл обработки изображений
SU1018256A1 (ru) Счетное устройство
SU742913A1 (ru) Формирователь тактовых импульсов
KR910010286A (ko) 비디오 디스플레이 어뎁터
SU922819A1 (ru) Матричный индикатор 1
SU1587573A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030801

Year of fee payment: 14

EXPY Expiration of term