KR850000841A - 시분할 멀티플렉스 시스템 및 동기 설정 방법 - Google Patents

시분할 멀티플렉스 시스템 및 동기 설정 방법 Download PDF

Info

Publication number
KR850000841A
KR850000841A KR1019840004111A KR840004111A KR850000841A KR 850000841 A KR850000841 A KR 850000841A KR 1019840004111 A KR1019840004111 A KR 1019840004111A KR 840004111 A KR840004111 A KR 840004111A KR 850000841 A KR850000841 A KR 850000841A
Authority
KR
South Korea
Prior art keywords
channel
byte
received
module
alignment
Prior art date
Application number
KR1019840004111A
Other languages
English (en)
Inventor
존빙햄, (외 1)
Original Assignee
더블유. 제이. 바움
인터내쇼날 스탠다드 일렉트릭 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 더블유. 제이. 바움, 인터내쇼날 스탠다드 일렉트릭 코오포레이숀 filed Critical 더블유. 제이. 바움
Publication of KR850000841A publication Critical patent/KR850000841A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/068Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using time division multiplex techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0605Special codes used as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/22Time-division multiplex systems in which the sources have different rates or codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

내용 없음.

Description

시분할 멀티플렉스 시스템 및 동기 설정 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 동기 방법이 사용된 4-채널 시분할 멀티플렉스의 개략적 블록도.
제2도는 제1도의 멀티플렉스 모듈의 상세한 블록도.
제3도는 소프트웨어 다이아그램.
제4도는 패칭설비를 제공하기 위해 제1도 및 제2도를 변경시키는 방법을 개략적으로 도시하고 있다.

Claims (4)

  1. 시분할 멀티플렉스 시스템에 동기를 설정하는 방법에 있어서, 국부 발생동기 패턴을 상기 시스템의 멀티플렉스 모듈 입력으로 인가해서, 프레임 패턴 및 채널 번호와 상태 지시기를 포함하는 단일 바이트패턴이 상기 모듈의 다수 멀티플렉스 채널들 각각에 나타나도록 하는 단계와, 상기 모듈의 수신측에서 상기 모듈에 의해 수신된 n번째 채널의 내용을 검출하는 단계와, 정렬이 이루어진 단일 패턴을 참작하지 않고 상기 모듈에서의 n번째 채널과 상기 수신 바이트 스트림간에 정렬을 설정하기 위해 상기 수신 바이트스트림내의 상기 프레임 패턴에 응답하는 단계와, 상기 단일 패턴으로 부터 정렬이 이루어진 수신 스트림의 채널을 식별 기록하는 단계와, 상기 식별기록으로 부터 상기 n번째 채널과 상기 바이트 정렬이 이루어진 상기 채널간의 차로 정의되는 오프세트를 결정하는 단계와, 상기 채널오프세트를 상기 논리를 제어하는 멀티플렉스 모듈의 디멀티플렉싱논리 회로에 인가해서 상기 n번째 채널에 수신된 채널 번호를 정확하게 하는 단계와, 각각의 상기 채널 번호의 상태 지시기를 상기 바이트 정렬설정에 응답해서 프레임 정렬이 이루어졌음을 알리는 상태로 세트시키는 단계와, 정확한 채널 번호 바이트가 상기 상태 지시기 세트와 함께 수신되었을 때 동기가 이루어졌다고 가정하는 단계로 구성되는 것을 특징으로 하는 방법.
  2. 시분할 멀티플렉스 시스템에 동기를 설정하는 방법에 있어서, 국부 발생 동기 패턴을 상기 시스템의 멀닐플레스 모듈입력으로 인가해서, 최소한 1개 동기 바이트와 적어도 1개 채널 번호 바이트를 포함하는 기설정 패턴이 상기 모듈의 다수 멀티플렉스채널 각각에 나타나도록 하는 단계와, 상기 모듈의 수신측에서 상기 모듈에 의해 수신된 n번째 채널의 내용을 검출하는 단계와, 바이트 정렬이 이루어진 채널 번호를 참작하지 않고 상기 모듈의 상기 n번째 채널과 상기 수신 바이트 스트림간에 바이트정렬을 설정하기 위해 상기 수신 바이트 스트림내의 상기 동기 바이트들에 응답하는 단계와, 상기 채널 번호로 부터 바이트 정렬이 이루어진 수신스트림의 채널을 식별 기록하는 단계와, 상기 식별 기록으로 부터 n번째 채널과 상기 바이트 정렬이 이루어진 상기 채널간의 차로 정의되는 오프세트를 결정하는 단계와, 상기 채널 오프세트를 상기 논리를 제어하는 멀티플렉스 모듈의 디멀티플렉싱 논리회로에 인가해서, 상기 n번째 채널에 수신된 채널 번호가 정확하도록 하는 단계와, 정확한 채널 번호 바이트가 상기 바이트의 1개비트 세트와 함께 수신되었을때 상기 동기가 이루어졌음을 가정하는 단계로 구성되는 것을 특징으로 하는 방법.
  3. 시분할 멀티플렉스 시스템에 동기를 설정하는 장치에 있어서, 최소한 1개 동기 바이트와 최소한 1개 채널 번호 바이트를 포함하는 기설정 바이트 패턴이 상기 모듈의 다수 멀티플렉스 채널의 각각에 나타나도록 하기 위해 동기 패턴 발생기의 국부 발생동기 패턴을 상기 시스템의 멀티플렉스 모듈 입력으로 인가하는 수단과, 상기 모듈의 수신측에서 상기 바이트 스트림을 검출하는 수단과, 상기 모듈에 의해 수신된 n번째 채널의 내용에 응답하는 수단과, 상기 동기 바이트들이 검출되었을때 바이트 정렬이 이루어진 채널번호를 참작하지 않고 상기모듈의 n번째 채널과 수신 바이트 스트림간의 바이트 정렬을 설정하기 위해 상기 검출수단 및 응답수단에 반응하는 수단과, 상기 검출수단 및 응답수단에 반응해서 상기 채널 번호로부터바이트 정렬이 이루어진 상기 수신 스트림들의 상기 채널을 식별판정 및 기록 하는 수단과, 상기 식별로부터 n번째 채널과 상기 바이트 정렬이 이루어진 상기 수신 스트림들의 상기 채널을 식별 판정 및 기록하는 수단과, 상기 식별로부터 n번째 채널과 상기 바이트 정렬이 이루어진 상기 채널간의 차로 정의되는 오프세트를 판정하는 수단과, 상기 n번째 채널에 수신된 채널 번호가 정확하도록 하기 위해 상기 오프세트 판정 수단에 응답해서 상기 오프세트를 상기 멀티플렉스 모듈의 디멀티플렉싱논 리회로에 인가하는 수단과, 상기 바이트 정렬 설정에 응답해서, 각각의 상기 채널 번호 바이트들의 1개 비트를 프레임 정렬이 수신되없음을 알리는 상태로 설정하는 수단과, 정확한 채널 번호 바이트가 채널번호 바이트의 1개 비트세트와 함께 수신되는 것에 응답하여 동기가 이루어졌음을 가정하는 수단을 구비하는 것을 특징으로 하는 장치.
  4. 제3항에 있어서, 시간 채널을 다수 제공하는 수단과, 상기 제1시간 채널 블록으로 부터 음성 채널을 다수 제공하는 수단과, 상기 제2 시간채널 블록으로 부터 시그날링 및 제어 채널을 제공하는 수단과, 상기 채널 다수로 부터 시작-정지 전신 채널을 제공하는 수단을 초가로구비하는 것을 특징으로 하는 시분할멀티플렉스 시스템.
    ※참고사항:최초출원 내용에 의하여 공개하는 것임.
KR1019840004111A 1983-07-13 1984-07-13 시분할 멀티플렉스 시스템 및 동기 설정 방법 KR850000841A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8318898 1983-07-13
GB08318898A GB2143405B (en) 1983-07-13 1983-07-13 Time division multiplex system

Publications (1)

Publication Number Publication Date
KR850000841A true KR850000841A (ko) 1985-03-09

Family

ID=10545636

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840004111A KR850000841A (ko) 1983-07-13 1984-07-13 시분할 멀티플렉스 시스템 및 동기 설정 방법

Country Status (5)

Country Link
US (1) US4571722A (ko)
JP (1) JPS60216645A (ko)
KR (1) KR850000841A (ko)
BR (1) BR8402889A (ko)
GB (1) GB2143405B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101528694B1 (ko) * 2011-03-18 2015-06-12 지티이 코포레이션 이더넷 전송의 선 순차 조절 장치 및 방법

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4807248A (en) * 1984-05-23 1989-02-21 Rockwell International Corporation Automatic resynchronization technique
CA1252234A (en) * 1985-11-01 1989-04-04 Alan F. Graves Method of multiplexing digital signals
US5457690A (en) * 1994-01-03 1995-10-10 Integrated Network Corporation DTMF Signaling on four-wire switched 56 Kbps Lines
JPH10233745A (ja) * 1997-02-18 1998-09-02 Nec Corp 多重伝送方法およびシステム
US5916309A (en) * 1997-05-12 1999-06-29 Lexmark International Inc. System for dynamically determining the size and number of communication buffers based on communication parameters at the beginning of the reception of message

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3065302A (en) * 1958-11-15 1962-11-20 Nippon Electric Co Synchronizing system in time-division multiplex code modulation system
DE2221629C3 (de) * 1972-05-03 1978-04-27 Siemens Ag, 1000 Berlin Und 8000 Muenchen Verfahren zur Synchronisierung in Zeitmultiplex-Übertragungssystemen
US3959588A (en) * 1975-05-05 1976-05-25 Gte Automatic Electric Laboratories Incorporated Digital line synchronizer
DE2811851C2 (de) * 1978-03-17 1980-03-27 Siemens Ag, 1000 Berlin Und 8000 Muenchen Verfahren zur Rahmensynchronisierung eines Zeitmultiplexsystems
US4247945A (en) * 1979-10-22 1981-01-27 Bell Telephone Laboratories, Incorporated Extraction of data characters imbedded in data bytes

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101528694B1 (ko) * 2011-03-18 2015-06-12 지티이 코포레이션 이더넷 전송의 선 순차 조절 장치 및 방법

Also Published As

Publication number Publication date
GB2143405B (en) 1986-08-13
US4571722A (en) 1986-02-18
JPS60216645A (ja) 1985-10-30
GB2143405A (en) 1985-02-06
GB8318898D0 (en) 1983-08-17
BR8402889A (pt) 1985-05-21

Similar Documents

Publication Publication Date Title
KR880001130A (ko) 디지탈 블럭 멀티플렉서와 디멀티플렉서 및 디지탈 전송 시스템
GB1407891A (en) Asynchronous time division multiplexer and demultiplexer
KR880001123A (ko) 회로 스위치 정보 및 패킷 정보 송수신 장치 및 송수신 방법
KR850700204A (ko) 데이타통신 인터페이스 및 그 동작방법
ATE88028T1 (de) Verfahren und geraet zur digitalen logischen synchronismusueberwachung.
KR850000841A (ko) 시분할 멀티플렉스 시스템 및 동기 설정 방법
EP0202205A1 (en) Telecommunication system for alternatingly transmitting circuit-switched and packet-switched information
KR890702397A (ko) 디지탈 데이타통신터미널 및 그것의 모듈
KR840007339A (ko) 디지틀 가입자 접속의 활성화
GB2145608A (en) Multiplex transmission systems
JPS6348927A (ja) パネル未接続検出方式
JPH04349729A (ja) 制御パス通信方式
JPS6035849A (ja) クロツク切換制御方式
JPS62102655A (ja) 交換機閉塞信号送出方式
JPS62286332A (ja) デジタル信号分岐插入装置
GB1538814A (en) Method of monitoring parts of a multiplexer/demultiplexer unit
JPS63103528A (ja) タイムスロツトアサインテ−ブル切替制御方式
JPS62232224A (ja) 折返し試験方法
JPS63146532A (ja) 伝送路誤り監視装置
JPH02250440A (ja) フレーム同期多重処理方式
JPS63228834A (ja) フレ−ム同期方式
JPH05308335A (ja) 多重化・分離方法及び装置
JPH0311895A (ja) デジタルトランク
JPS6384331A (ja) デイジタル多重変換装置のリモ−トル−プバツク方式
JPH06232853A (ja) 両方向有線通信方式

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid