JPH04349729A - 制御パス通信方式 - Google Patents

制御パス通信方式

Info

Publication number
JPH04349729A
JPH04349729A JP12153891A JP12153891A JPH04349729A JP H04349729 A JPH04349729 A JP H04349729A JP 12153891 A JP12153891 A JP 12153891A JP 12153891 A JP12153891 A JP 12153891A JP H04349729 A JPH04349729 A JP H04349729A
Authority
JP
Japan
Prior art keywords
data
control
control path
time division
division multiplexing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12153891A
Other languages
English (en)
Inventor
Kaoru Yoshida
薫 吉田
Yoshiaki Suzuki
良明 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
NEC Corp
Original Assignee
NEC Corp
NEC AccessTechnica Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC AccessTechnica Ltd filed Critical NEC Corp
Priority to JP12153891A priority Critical patent/JPH04349729A/ja
Publication of JPH04349729A publication Critical patent/JPH04349729A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、時分割多重化装置群と
これを一元的に管理・制御する制御装置との間の制御パ
ス通信方式に関する。
【0002】
【従来の技術】従来のこの種の制御パス通信方式では、
通信データに制御パスデータを時分割多重化した信号を
、伝送炉折り返し試験時に、折り返し点でそのまま折り
返している。
【0003】
【発明が解決しようとする課題】上述した従来の制御パ
ス通信方式ては、制御パスデータが多重化されている伝
送炉を試験の為に折り返した場合、制御装置からの発信
した制御パスデータが制御装置へ折り返されてしまうの
で、制御装置と全ての時分割多重化装置との通信ができ
なくなり、時分割多重化装置の管理制御ができなくなる
という欠点がある。
【0004】
【課題を解決するための手段】本発明の方式は、ネット
ワークを形成する時分割多重化装置群と1台の制御装置
との間で制御パスデータを授受しあう制御パス通信方式
において、前記時分割多重化装置は、通信データに前記
制御装置が送出する制御用データと前記時分割多重化装
置が送信する制御用データとを識別するための識別信号
を含む制御パスデータを時分割多重化して前記ネットワ
ークの伝送路に送出する送信手段と、前記伝送路から受
信する時分割多重化データを前記通信データと前記制御
パスデータとに分離する受信手段と、前記送信手段及び
前記受信手段での各前記制御パスデータ中の前記識別信
号をそれぞれ抽出する第1及び第2の抽出回路と、この
抽出された両識別信号が一致するか否かを照合する比較
回路と、この照合が一致したときに前記受信手段で分離
した前記制御パスデータの転送を止めるクランプ回路と
を備えている。
【0005】
【実施例】次に、本発明について図面を参照して説明す
る。
【0006】図1は本発明の一実施例のブロック図であ
り、図2は本実施例の適用システム例を示すブロック図
である。図2において、制御装置8は時分割多重化装置
9に接続されており、制御パスデータCおよび通信デー
タDを授受しあい、両データを時分割多重化した信号で
伝送路を介して通信を行うことにより、時分割多重化装
置9〜14の管理・制御を行う。時分割多重化装置9〜
14はおのおの、図1にう示すごとき、制御パスデータ
Cと通信データDとを多重化回路1で時分割多重化し、
送信回路3を介して伝送路へ送出する。また伝送路から
受信した時分割多重化データは、受信回路4で受信され
、分離回路2にて制御パスデータCと通信データDとに
分離される。制御パスデータCには、制御装置8が出力
したデータであるか、あるいは時分割多重化装置が出力
したデータであるかを識別できるよう、データフレーム
の中に識別信号を挿入してある。抽出回路5及び6はそ
れぞれ、伝送路へ出力される制御パスデータCの識別信
号を及び伝送路から受信した制御パスデータCの識別信
号を抽出する。抽出された両識別信号は、比較回路7に
て一致するか否かを比較照合され、もし一致したときは
、クランプ回路15にて受信した制御パスデータをクラ
ンプさせる。伝送路が折り返されていた場合、両識別信
号が一致するので、受信された制御パスデータCはクラ
ンプされ、その制御信号が一致するので受信された制御
パスデータCはクランプされその制御パスデータCの送
信元である制御装置8に折り返されない。
【0007】
【発明の効果】以上説明したように本発明によれば、制
御パスデータの折り返しをクランプさせて止めることに
より、伝送路が試験のため折り返された場合でも、折り
返された伝送路を介さずに制御装置と接続されている時
分割多重化装置との通信が可能なり、一つの伝送路を折
り返したときに全ての時分割多重化装置への制御が不能
な状態になることを防ぐことができる。
【図面の簡単な説明】
【図1】本発明の実施例のブロック図。
【図2】図2は本発明の実施例の適用例を示すブロック
図。
【符号の説明】
1    多重化回路 2    分離回路 3    送信回路 4    受信回路 5,6    抽出回路 7    比較回路 8    制御装置 9〜14    時分割多重化装置 15    クランプ回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  ネットワークを形成する時分割多重化
    装置群と1台の制御装置との間で制御パスデータを授受
    しあう制御パス通信方式において、前記時分割多重化装
    置は、通信データに前記制御装置が送出する制御用デー
    タと前記時分割多重化装置が送信する制御用データとを
    識別するための識別信号を含む制御パスデータを時分割
    多重化して前記ネットワークの伝送路に送出する送信手
    段と、前記伝送路から受信する時分割多重化データを前
    記通信データと前記制御パスデータとに分離する受信手
    段と、前記送信手段及び前記受信手段での各前記制御パ
    スデータ中の前記識別信号をそれぞれ抽出する第1及び
    第2の抽出回路と、この抽出された両識別信号が一致す
    るか否かを照合する比較回路と、この照合が一致したと
    きに前記受信手段で分離した前記制御パスデータの転送
    を止めるクランプ回路とを備えていることを特徴とする
    制御パス制御方式。
JP12153891A 1991-05-28 1991-05-28 制御パス通信方式 Pending JPH04349729A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12153891A JPH04349729A (ja) 1991-05-28 1991-05-28 制御パス通信方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12153891A JPH04349729A (ja) 1991-05-28 1991-05-28 制御パス通信方式

Publications (1)

Publication Number Publication Date
JPH04349729A true JPH04349729A (ja) 1992-12-04

Family

ID=14813728

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12153891A Pending JPH04349729A (ja) 1991-05-28 1991-05-28 制御パス通信方式

Country Status (1)

Country Link
JP (1) JPH04349729A (ja)

Similar Documents

Publication Publication Date Title
JPH04349729A (ja) 制御パス通信方式
WO1998015066A3 (en) Private branch exchange, telecommunication system and methods of transmitting signals in subrate channels
KR850000841A (ko) 시분할 멀티플렉스 시스템 및 동기 설정 방법
CA2056710C (en) Telecommunications data accessing device
JPH04282925A (ja) 通信システムの制御信号通信方式
JP2601151B2 (ja) フレームデータ多重方式
JP3230308B2 (ja) リング型lan
JP2540186B2 (ja) Isdnインタ―フェ―スの回線試験装置
JP3190835B2 (ja) データ通信装置及び方法
JP3048701B2 (ja) 通信端末装置
JPH03270348A (ja) 制御パス通信方式
JP3017506B2 (ja) Iインタフェース用宅内通信方法
JP2508844B2 (ja) Isdn遠隔加入者線試験方式
JPH0595410A (ja) デジタルインバンド信号送受信器オンライン診断方式
JPH03126339A (ja) スタッフ多重変換装置
JP3322914B2 (ja) 複数の1次群伝送路の4kbpsメインテナンスデータ制御方式
JPS62232224A (ja) 折返し試験方法
JPS62289093A (ja) 同期用タイムスロツトによる制御信号伝送方法
JPH04167833A (ja) 制御パスのステータス制御方式
JPH08331090A (ja) パス監視方式
JPH09130351A (ja) アナログ時分割多重伝送装置
JPH06153246A (ja) 光加入者伝送装置の加入者線インタフェース部
JPH0282856A (ja) 加入者線信号識別処理方式
JPH0723014A (ja) タイムスロット信号位相アライナー装置
JPH04258043A (ja) 端局装置の多重分離部と再生中継部の共用方式