KR20220053973A - 메모리 컨트롤러 및 그 동작 방법 - Google Patents

메모리 컨트롤러 및 그 동작 방법 Download PDF

Info

Publication number
KR20220053973A
KR20220053973A KR1020200138369A KR20200138369A KR20220053973A KR 20220053973 A KR20220053973 A KR 20220053973A KR 1020200138369 A KR1020200138369 A KR 1020200138369A KR 20200138369 A KR20200138369 A KR 20200138369A KR 20220053973 A KR20220053973 A KR 20220053973A
Authority
KR
South Korea
Prior art keywords
memory
data
host
memory buffer
controller
Prior art date
Application number
KR1020200138369A
Other languages
English (en)
Inventor
최한
김진수
신숭선
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020200138369A priority Critical patent/KR20220053973A/ko
Priority to US17/242,063 priority patent/US11593023B2/en
Priority to CN202110615516.7A priority patent/CN114489467A/zh
Publication of KR20220053973A publication Critical patent/KR20220053973A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • G06F13/1663Access to shared memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/0647Migration mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Abstract

본 기술은 전자 장치에 관한 것으로, 정적 램(static random access memory; SRAM)의 활용도를 증가시키는 메모리 컨트롤러는, 호스트로부터 프로그램 요청 및 상기 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 상기 호스트 데이터가 메모리 장치에 프로그램되도록 상기 호스트 데이터의 전송을 제어하는 호스트 컨트롤러 및 상기 호스트 컨트롤러로부터 수신된 상기 호스트 데이터를 저장하는 제1 메모리 버퍼 및 제2 메모리 버퍼를 포함하는 메모리 버퍼부를 포함하는 메모리 컨트롤러에 있어서, 상기 호스트 컨트롤러는 상기 호스트 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시키도록 상기 메모리 버퍼부를 제어한다.

Description

메모리 컨트롤러 및 그 동작 방법{MEMORY CONTROLLER AND OPERATING METHOD THEREOF}
본 발명은 전자 장치에 관한 것으로, 보다 구체적으로 본 발명은 메모리 컨트롤러 및 그 동작 방법에 관한 것이다.
저장 장치는 컴퓨터, 스마트폰, 스마트패드 등과 같은 호스트 장치의 제어에 따라 데이터를 저장하는 장치이다. 저장 장치는 데이터를 저장하는 장치에 따라, 하드 디스크 드라이브(HDD, Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치와 솔리드 스테이트 드라이브(SSD, Solid State Drive), 메모리 카드 등과 같이 반도체 메모리, 특히 불휘발성 메모리에 데이터를 저장하는 장치를 포함한다.
저장 장치는 데이터가 저장되는 메모리 장치와 메모리 장치에 데이터를 저장하는 메모리 컨트롤러를 포함할 수 있다. 메모리 장치는 휘발성 메모리와 불휘발성 메모리로 구분될 수 있다. 여기서 불휘발성 메모리는 ROM (Read Only Memory), PROM (Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM (Electrically Erasable and Programmable ROM), 플래시 메모리, PRAM (Phase-change RAM), MRAM (Magnetic RAM), RRAM (Resistive RAM), FRAM (Ferroelectric RAM) 등을 포함한다.
본 발명의 실시 예는 정적 램(static random access memory; SRAM)의 활용도를 증가시키는 메모리 컨트롤러 및 그 동작 방법을 제공한다.
본 발명의 실시 예에 따른 메모리 컨트롤러는, 호스트로부터 프로그램 요청 및 상기 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 상기 호스트 데이터가 메모리 장치에 프로그램되도록 상기 호스트 데이터의 전송을 제어하는 호스트 컨트롤러 및 상기 호스트 컨트롤러로부터 수신된 상기 호스트 데이터를 저장하는 제1 메모리 버퍼 및 제2 메모리 버퍼를 포함하는 메모리 버퍼부를 포함하는 메모리 컨트롤러에 있어서, 상기 호스트 컨트롤러는 상기 호스트 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시키도록 상기 메모리 버퍼부를 제어할 수 있다.
본 발명의 실시 예에 따른 메모리 컨트롤러는, 호스트의 리드 요청에 대응하는 플래시 데이터를 메모리 장치로부터 수신하고, 상기 플래시 데이터가 상기 호스트로 출력되도록 상기 플래시 데이터의 전송을 제어하는 플래시 컨트롤러 및 상기 플래시 컨트롤러로부터 수신된 상기 플래시 데이터를 저장하는 제1 메모리 버퍼 및 제2 메모리 버퍼를 포함하는 메모리 버퍼부를 포함하는 메모리 컨트롤러에 있어서, 상기 플래시 컨트롤러는 상기 플래시 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시키도록 상기 메모리 버퍼부를 제어할 수 있다.
본 기술에 따르면, 정적 램(static random access memory; SRAM)에 저장된 데이터를 동적 램(dynamic random access memory; DRAM)으로 복사함으로써 정적 램(SRAM)의 활용도가 증가될 수 있다.
도 1은 저장 장치를 설명하기 위한 블록도이다.
도 2는 도 1의 메모리 장치의 구조를 설명하기 위한 도면이다.
도 3은 도 2의 메모리 셀 어레이의 일 실시 예를 나타낸 도면이다.
도 4는 호스트 데이터가 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동되는 일 실시 예를 도시한다.
도 5는 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 방법을 도시한다.
도 6은 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 7은 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 8은 플래시 데이터가 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동되는 일 실시 예를 도시한다.
도 9는 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 방법을 도시한다.
도 10은 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 11은 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 12는 본 발명의 일 실시 예에 따른 메모리 컨트롤러의 동작을 설명하기 위한 도면이다.
도 13은 도 1의 메모리 컨트롤러의 다른 실시 예를 설명하기 위한 도면이다.
도 14는 본 발명의 실시 예에 따른 저장 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 15는 본 발명의 실시 예에 따른 저장 장치가 적용된 SSD(Solid State Drive) 시스템을 예시적으로 보여주는 블록도이다.
도 16은 본 발명의 실시 예에 따른 저장 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
본 명세서 또는 출원에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 개념에 따른 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 개념에 따른 실시 예들은 다양한 형태로 실시될 수 있으며 본 명세서 또는 출원에 설명된 실시 예들에 한정되는 것으로 해석되어서는 아니 된다.
이하에서, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 실시 예를 첨부된 도면을 참조하여 설명하기로 한다.
도 1은 저장 장치를 설명하기 위한 블록도이다.
도 1을 참조하면, 저장 장치(50)는 메모리 장치(100) 및 메모리 컨트롤러(200)를 포함할 수 있다.
저장 장치(50)는 휴대폰, 스마트폰, MP3 플레이어, 랩탑 컴퓨터, 데스크탑 컴퓨터, 게임기, TV, 태블릿 PC 또는 차량용 인포테인먼트(in-vehicle infotainment) 시스템 등과 같이 호스트(300)의 제어에 따라 데이터를 저장하는 장치일 수 있다.
저장 장치(50)는 호스트(300)와의 통신 방식인 호스트 인터페이스에 따라서 다양한 종류의 저장 장치들 중 어느 하나로 제조될 수 있다. 예를 들면, 저장 장치(50)는 SSD, MMC, eMMC, RS-MMC, micro-MMC 형태의 멀티 미디어 카드(multimedia card), SD, mini-SD, micro-SD 형태의 시큐어 디지털(secure digital) 카드, USB(universal serial bus) 저장 장치, UFS(universal flash storage) 장치, PCMCIA(personal computer memory card international association) 카드 형태의 저장 장치, PCI(peripheral component interconnection) 카드 형태의 저장 장치, PCI-E(PCI express) 카드 형태의 저장 장치, CF(compact flash) 카드, 스마트 미디어(smart media) 카드, 메모리 스틱(memory stick) 등과 같은 다양한 종류의 저장 장치들 중 어느 하나로 구성될 수 있다.
저장 장치(50)는 다양한 종류의 패키지(package) 형태들 중 어느 하나로 제조될 수 있다. 예를 들면, 저장 장치(50)는 POP(package on package), SIP(system in package), SOC(system on chip), MCP(multi chip package), COB(chip on board), WFP(wafer-level fabricated package), WSP(wafer-level stack package) 등과 같은 다양한 종류의 패키지 형태들 중 어느 하나로 제조될 수 있다.
메모리 장치(100)는 데이터를 저장할 수 있다. 메모리 장치(100)는 메모리 컨트롤러(200)의 제어에 응답하여 동작한다. 메모리 장치(100)는 데이터를 저장하는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이를 포함할 수 있다. 메모리 셀 어레이는 복수의 메모리 블록들을 포함할 수 있다. 각 메모리 블록은 복수의 메모리 셀들을 포함할 수 있으며, 복수의 메모리 셀들은 복수의 페이지들을 구성할 수 있다. 실시 예에서, 페이지는 메모리 장치(100)에 데이터를 저장하거나, 메모리 장치(100)에 저장된 데이터를 리드하는 단위일 수 있다. 메모리 블록은 데이터를 지우는 단위일 수 있다.
실시 예에서, 메모리 장치(100)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR), RDRAM(Rambus Dynamic Random Access Memory), 낸드 플래시 메모리(NAND flash memory), 수직형 낸드 플래시 메모리(Vertical NAND), 노아 플래시 메모리(NOR flash memory), 저항성 램(resistive random access memory: RRAM), 상변화 메모리(phase-change memory: PRAM), 자기저항 메모리(magnetoresistive random access memory: MRAM), 강유전체 메모리(ferroelectric random access memory: FRAM), 스핀주입 자화반전 메모리(spin transfer torque random access memory: STT-RAM) 등이 될 수 있다. 본 명세서에서는 설명의 편의를 위해, 메모리 장치(100)가 낸드 플래시 메모리인 경우를 가정하여 설명한다.
메모리 장치(100)는 2차원 어레이 구조(two-dimensional array structure) 또는 3차원 어레이 구조(three-dimensional array structure)로 구현될 수 있다. 이하에서는, 3차원 어레이 구조가 실시 예로써 설명되지만, 본 발명이 3차원 어레이 구조에 제한되는 것은 아니다. 본 발명은 전하 저장층이 전도성 부유 게이트(floating gate; FG)로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(charge trap flash; CTF)에도 적용될 수 있다.
실시 예에서, 메모리 장치(100)는 하나의 메모리 셀에 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC) 방식으로 동작할 수 있다. 또는 메모리 장치(100)는 하나의 메모리 셀에 적어도 두 개의 데이터 비트들을 저장하는 방식으로 동작할 수도 있다. 예를 들면, 메모리 장치(100)는 하나의 메모리 셀에 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트들을 저장할 수 있는 쿼드러플 레벨 셀(Quadruple Level Cell; QLC) 방식으로 동작할 수 있다.
메모리 장치(100)는 메모리 컨트롤러(200)로부터 커맨드 및 어드레스를 수신하고, 메모리 셀 어레이 중 어드레스에 의해 선택된 영역을 액세스하도록 구성된다. 즉, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 대해 커맨드에 해당하는 동작을 수행할 수 있다. 예를 들면, 메모리 장치(100)는 수신된 커맨드에 따라 쓰기 동작 (프로그램 동작), 리드 동작 또는 소거 동작을 수행할 수 있다. 예를 들면, 프로그램 커맨드가 수신되면, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 데이터를 프로그램할 것이다. 리드 커맨드가 수신되면, 메모리 장치(100)는 어드레스에 의해 선택된 영역으로부터 데이터를 읽을 것이다. 소거 커맨드가 수신되면, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 저장된 데이터를 소거할 것이다.
메모리 컨트롤러(200)는 저장 장치(50)의 전반적인 동작을 제어할 수 있다.
저장 장치(50)에 전원 전압이 인가되면, 메모리 컨트롤러(200)는 펌웨어(firmware)를 실행할 수 있다. 메모리 장치(100)가 플래시 메모리 장치(100)인 경우, 메모리 컨트롤러(200)는 호스트(300)와 메모리 장치(100)간의 통신을 제어하기 위한 플래시 변환 계층(Flash Translation Layer, FTL)과 같은 펌웨어를 실행할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(300)로부터 데이터와 논리 블록 어드레스(logical block address, LBA)를 입력 받고, 논리 블록 어드레스(LBA)를 메모리 장치(100)에 포함된 데이터가 저장될 메모리 셀들의 주소를 나타내는 물리 블록 어드레스(physical block address, PBA)로 변환할 수 있는 펌웨어(firmware; 미도시)를 포함할 수 있다. 또한 메모리 컨트롤러(200)는 논리 블록 어드레스(LBA)와 물리 블록 어드레스(PBA) 간의 맵핑(mapping) 관계를 구성하는 논리-물리 어드레스 맵핑 테이블(logical-physical address mapping table)을 버퍼 메모리에 저장할 수 있다.
메모리 컨트롤러(200)는 호스트(300)의 요청(request)에 따라 프로그램 동작, 리드 동작 또는 소거 동작 등을 수행하도록 메모리 장치(100)를 제어할 수 있다. 예를 들면, 호스트(300)로부터 프로그램 요청이 수신되면, 메모리 컨트롤러(200)는 프로그램 요청을 프로그램 커맨드로 변경하고, 프로그램 커맨드, 물리 블록 어드레스(physical block address, PBA) 및 데이터를 메모리 장치(100)에 제공할 수 있다. 호스트(300)로부터 논리 블록 어드레스와 함께 리드 요청이 수신되면, 메모리 컨트롤러(200)는 리드 요청을 리드 커맨드로 변경하고, 논리 블록 어드레스에 대응되는 물리 블록 어드레스를 선택한 후, 리드 커맨드 및 물리 블록 어드레스(PBA)를 메모리 장치(100)에 제공할 수 있다. 호스트(300)로부터 논리 블록 어드레스와 함께 소거 요청이 수신되면, 메모리 컨트롤러(200)는 소거 요청을 소거 커맨드로 변경하고, 논리 블록 어드레스에 대응되는 물리 블록 어드레스를 선택한 후, 소거 커맨드 및 물리 블록 어드레스(PBA)를 메모리 장치(100)에 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(300)로부터의 요청 없이, 자체적으로 프로그램 커맨드, 어드레스 및 데이터를 생성하고, 메모리 장치(100)에 전송할 수 있다. 예를 들면, 메모리 컨트롤러(200)는 웨어 레벨링(wear leveling)을 위한 프로그램 동작, 가비지 컬렉션(garbage collection)을 위한 프로그램 동작과 같은 배경(background) 동작들을 수행하기 위해 커맨드, 어드레스 및 데이터를 메모리 장치(100)로 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트 컨트롤러(210)를 포함할 수 있다. 호스트 컨트롤러(210)는 호스트(300)로부터 수신된 호스트 데이터를 메모리 버퍼(220)에 전달할 수 있다. 여기서, 호스트 데이터는 프로그램 요청과 함께 호스트(300)로부터 수신되는 데이터일 수 있다.
실시 예에서, 호스트 컨트롤러(210)는 플래시 데이터를 호스트(300)로 출력할 수 있다. 플래시 데이터는 호스트(300)의 리드 요청에 대응하는 데이터로서, 메모리 장치(100)로부터 출력된 데이터일 수 있다.
호스트 컨트롤러(210)는 특정 메모리 버퍼 영역에 저장된 데이터를 다른 메모리 버퍼 영역으로 전송하는 요청을 출력할 수 있다. 이 후, 특정 메모리 버퍼 영역에 저장된 데이터가 다른 메모리 버퍼 영역으로 모두 전송되면, 특정 메모리 버퍼 영역에 대한 할당이 해제될 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 메모리 버퍼(220)를 포함할 수 있다. 메모리 버퍼(220)는 제1 및 제2 메모리 버퍼를 포함할 수 있다. 여기서, 제1 메모리 버퍼는 정적 램(static random access memory; SRAM), 제2 메모리 버퍼는 동적 램(dynamic random access memory; DRAM)일 수 있다. 제1 및 제2 메모리 버퍼는 호스트 데이터를 메모리 장치(100)로 출력하기 전, 또는 플래시 데이터를 호스트(300)로 출력하기 전 데이터를 임시로 저장할 수 있다.
제1 메모리 버퍼는 제2 메모리 버퍼에 비해 빠르다는 장점이 있으나, 경제적 측면에 있어서 그 가용 용량이 작을 수 있다. 따라서, 제1 메모리 버퍼에 데이터가 장시간 점유되는 경우, 제1 메모리 버퍼의 활용도가 떨어질 우려가 있다.
본 발명에서, 제1 메모리 버퍼의 활용도를 증가 시키기 위해, 제1 메모리 버퍼의 데이터가 제2 메모리 버퍼로 이동될 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 플래시 컨트롤러(230)를 포함할 수 있다. 플래시 컨트롤러(230)는 메모리 장치(100)로부터 수신된 플래시 데이터를 메모리 버퍼(220)에 전달할 수 있다. 여기서, 플래시 데이터는 리드 요청에 대응하는 데이터로서, 메모리 장치(100)로부터 수신되는 데이터일 수 있다.
실시 예에서, 플래시 컨트롤러(230)는 호스트 데이터를 메모리 장치(100)로 출력할 수 있다. 호스트 데이터는 호스트(300)의 프로그램 요청에 대응하는 데이터로서, 호스트(300)로부터 출력된 데이터일 수 있다.
플래시 컨트롤러(230)는 특정 메모리 버퍼 영역에 저장된 데이터를 다른 메모리 버퍼 영역으로 전송하는 요청을 출력할 수 있다. 이 후, 특정 메모리 버퍼 영역에 저장된 데이터가 다른 메모리 버퍼 영역으로 모두 전송되면, 특정 메모리 버퍼 영역에 대한 할당이 해제될 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 직접 메모리 접근 장치(240)를 포함할 수 있다. 직접 메모리 접근 장치(240)는 특정 메모리 버퍼 영역에 저장된 호스트 데이터 또는 플래시 데이터를 다른 메모리 영역으로 전송할 수 있다.
다른 실시 예에서, 호스트 컨트롤러(210)가 특정 메모리 버퍼 영역에 저장된 호스트 데이터를 다른 메모리 버퍼 영역으로 전송 가능하면, 메모리 컨트롤러(200)는 직접 메모리 접근 장치(240)를 포함하지 않을 수 있다. 또 플래시 컨트롤러(230)가 특정 메모리 버퍼 영역에 저장된 플래시 데이터를 다른 메모리 영역으로 전송 가능하면, 메모리 컨트롤러(200)는 직접 메모리 접근 장치(240)를 포함하지 않을 수 있다.
실시 예에서, 저장 장치(50)는 버퍼 메모리(미도시)를 더 포함할 수 있다. 메모리 컨트롤러(200)는 호스트(300)와 버퍼 메모리(미도시) 사이의 데이터 교환을 제어할 수 있다. 또는 메모리 컨트롤러(200)는 메모리 장치(100)의 제어를 위한 시스템 데이터를 일시적으로 버퍼 메모리에 저장할 수 있다. 예를 들어, 메모리 컨트롤러(200)는 호스트(300)로부터 입력된 데이터를 버퍼 메모리에 임시로 저장하고, 이후 버퍼 메모리에 임시 저장된 데이터를 메모리 장치(100)로 전송할 수 있다.
다양한 실시 예에서, 버퍼 메모리는 메모리 컨트롤러(200)의 동작 메모리, 캐시 메모리로 사용될 수 있다. 버퍼 메모리는 메모리 컨트롤러(200)가 실행하는 코드들 또는 커맨드들을 저장할 수 있다. 또는 버퍼 메모리는 메모리 컨트롤러(200)에 의해 처리되는 데이터를 저장할 수 있다.
실시 예에서, 버퍼 메모리는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), DDR4 SDRAM, LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR) 또는 RDRAM(Rambus Dynamic Random Access Memory)과 같은 동적 랜덤 액세스 메모리(DRAM) 또는 정적 랜덤 액세스 메모리(SRAM)로 구현될 수 있다.
다양한 실시 예에서, 버퍼 메모리는 저장 장치(50)의 외부에서 연결될 수 있다. 이 경우, 저장 장치(50) 외부에 연결된 휘발성 메모리 장치들이 버퍼 메모리의 역할을 수행할 수 있을 것이다.
실시 예에서, 메모리 컨트롤러(200)가 적어도 둘 이상의 메모리 장치들을 제어할 수 있다. 이 경우, 메모리 컨트롤러(200)는 동작 성능의 향상을 위해 메모리 장치들을 인터리빙 방식에 따라 제어할 수 있다.
호스트(300)는 USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (Multi-Media Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 저장 장치(50)와 통신할 수 있다.
도 2는 도 1의 메모리 장치의 구조를 설명하기 위한 도면이다.
도 2를 참조하면, 메모리 장치(100)는 메모리 셀 어레이(110), 주변 회로(120) 및 제어 로직(130)을 포함할 수 있다.
메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKz)을 포함한다. 복수의 메모리 블록들(BLK1~BLKz)은 행 라인들(RL)을 통해 로우 디코더(121)에 연결된다. 복수의 메모리 블록들(BLK1~BLKz)은 비트 라인들(BL1 내지 BLn)을 통해 페이지 버퍼 그룹(123)에 연결될 수 있다. 복수의 메모리 블록들(BLK1~BLKz) 각각은 복수의 메모리 셀들을 포함한다. 실시 예로서, 복수의 메모리 셀들은 불휘발성 메모리 셀들이다. 같은 워드 라인에 연결된 메모리 셀들은 하나의 페이지로 정의될 수 있다. 따라서, 하나의 메모리 블록은 복수의 페이지들을 포함할 수 있다.
행 라인들(RL)은 적어도 하나 이상의 소스 선택 라인, 복수의 워드 라인들 및 적어도 하나 이상의 드레인 선택 라인을 포함할 수 있다.
메모리 셀 어레이(110)에 포함된 메모리 셀들은 각각 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC), 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트를 저장할 수 있는 쿼드러플 레벨 셀(Quadruple Level Cell; QLC)로 구성될 수 있다.
주변 회로(120)는 제어 로직(130)의 제어에 따라 메모리 셀 어레이(110)의 선택된 영역에 프로그램 동작, 리드 동작 또는 소거 동작을 수행하도록 구성될 수 있다. 주변 회로(120)는 메모리 셀 어레이(110)를 구동할 수 있다. 예를 들어, 주변 회로(120)는 제어 로직(130)의 제어에 따라 행 라인들(RL) 및 비트 라인들(BL1~BLn)에 다양한 동작 전압들을 인가하거나, 인가된 전압들을 디스차지 할 수 있다.
주변 회로(120)는 로우 디코더(121), 전압 생성부(122), 페이지 버퍼 그룹(123), 컬럼 디코더(124), 입출력 회로(125) 및 센싱 회로(126)를 포함할 수 있다.
로우 디코더(121)는 행 라인들(RL)을 통해 메모리 셀 어레이(110)에 연결된다. 행 라인들(RL)은 적어도 하나 이상의 소스 선택 라인, 복수의 워드 라인들 및 적어도 하나 이상의 드레인 선택 라인을 포함할 수 있다. 실시 예에서, 워드 라인들은 노멀 워드 라인들과 더미 워드 라인들을 포함할 수 있다. 실시 예에서, 행 라인들(RL)은 파이프 선택 라인을 더 포함할 수 있다.
로우 디코더(121)는 제어 로직(130)으로부터 수신된 로우 어드레스(RADD)를 디코딩하도록 구성된다. 로우 디코더(121)는 디코딩된 어드레스에 따라 메모리 블록들(BLK1~BLKz) 중 적어도 하나의 메모리 블록을 선택한다. 또한, 로우 디코더(121)는 디코딩된 어드레스에 따라 전압 생성부(122)가 생성한 전압들을 적어도 하나의 워드 라인(WL)에 인가하도록 선택된 메모리 블록의 적어도 하나의 워드 라인을 선택할 수 있다.
예를 들어, 프로그램 동작 시에, 로우 디코더(121)는 선택된 워드 라인에 프로그램 전압을 인가하고 비선택된 워드 라인들에 프로그램 전압보다 낮은 레벨의 프로그램 패스 전압을 인가할 것이다. 프로그램 검증 동작 시에, 로우 디코더(121)는 선택된 워드 라인에 검증 전압을 인가하고 비선택된 워드 라인들에 검증 전압보다 높은 검증 패스 전압을 인가할 것이다. 리드 동작 시에, 로우 디코더(121)는 선택된 워드 라인에 리드 전압을 인가하고, 비선택된 워드 라인들에 리드 전압보다 높은 리드 패스 전압을 인가할 것이다.
실시 예에서, 메모리 장치(100)의 소거 동작은 메모리 블록 단위로 수행된다. 소거 동작 시에 로우 디코더(121)는 디코딩된 어드레스에 따라 하나의 메모리 블록을 선택할 수 있다. 소거 동작 시, 로우 디코더(121)는 선택된 메모리 블록에 연결되는 워드 라인들에 접지 전압을 인가할 수 있다.
전압 생성부(122)는 제어 로직(130)의 제어에 응답하여 동작한다. 전압 생성부(122)는 메모리 장치(100)에 공급되는 외부 전원 전압을 이용하여 복수의 전압들을 발생하도록 구성된다. 구체적으로, 전압 생성부(122)는 동작 신호(OPSIG)에 응답하여 프로그램, 리드 및 소거 동작들에 사용되는 다양한 동작 전압들(Vop)을 생성할 수 있다. 예를 들어, 전압 생성부(122)는 제어 로직(130)의 제어에 응답하여 프로그램 전압, 검증 전압, 패스 전압, 리드 전압 및 소거 전압 등을 생성할 수 있다.
실시 예로서, 전압 생성부(122)는 외부 전원 전압을 레귤레이팅하여 내부 전원 전압을 생성할 수 있다. 전압 생성부(122)에서 생성된 내부 전원 전압은 메모리 장치(100)의 동작 전압으로서 사용된다.
실시 예로서, 전압 생성부(122)는 외부 전원 전압 또는 내부 전원 전압을 이용하여 복수의 전압들을 생성할 수 있다.
예를 들면, 전압 생성부(122)는 내부 전원 전압을 수신하는 복수의 펌핑 커패시터들을 포함하고, 제어 로직(130)의 제어에 응답하여 복수의 펌핑 커패시터들을 선택적으로 활성화하여 복수의 전압들을 생성할 것이다.
생성된 복수의 전압들은 로우 디코더(121)에 의해 메모리 셀 어레이(110)에 공급될 수 있다.
페이지 버퍼 그룹(123)은 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)을 포함한다. 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 각각 제 1 내지 제 n 비트 라인들(BL1~BLn)을 통해 메모리 셀 어레이(110)에 연결된다. 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 제어 로직(130)의 제어에 응답하여 동작한다. 구체적으로 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 페이지 버퍼 제어 신호들(PBSIGNALS)에 응답하여 동작할 수 있다. 예를 들면, 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 제 1 내지 제 n 비트 라인들(BL1~BLn)을 통해 수신된 데이터를 임시로 저장하거나, 리드 또는 검증 동작 시, 비트 라인들(BL1~BLn)의 전압 또는 전류를 센싱(sensing)할 수 있다.
구체적으로, 프로그램 동작 시, 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 선택된 워드 라인에 프로그램 전압이 인가될 때, 입출력 회로(125)를 통해 수신한 데이터(DATA)를 제 1 내지 제 n 비트 라인들(BL1~BLn)을 통해 선택된 메모리 셀들에 전달할 것이다. 전달된 데이터(DATA)에 따라 선택된 페이지의 메모리 셀들은 프로그램 된다. 프로그램 검증 동작 시에, 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 선택된 메모리 셀들로부터 제 1 내지 제 n 비트 라인들(BL1~BLn)을 통해 수신된 전압 또는 전류를 센싱하여 페이지 데이터를 읽는다.
리드 동작 시, 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 선택된 페이지의 메모리 셀들로부터 제 1 내지 제 n 비트 라인들(BL1~BLn)을 통해 데이터(DATA)를 읽고, 읽어진 데이터(DATA)를 컬럼 디코더(124)의 제어에 따라 입출력 회로(125)로 출력한다.
소거 동작 시에, 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)은 제 1 내지 제 n 비트 라인들(BL1~BLn)을 플로팅(floating) 시키거나 소거 전압을 인가할 수 있다.
컬럼 디코더(124)는 컬럼 어드레스(CADD)에 응답하여 입출력 회로(125)와 페이지 버퍼 그룹(123) 사이에서 데이터를 전달할 수 있다. 예를 들면, 컬럼 디코더(124)는 데이터 라인들(DL)을 통해 제 1 내지 제 n 페이지 버퍼들(PB1~PBn)과 데이터를 주고받거나, 컬럼 라인들(CL)을 통해 입출력 회로(125)와 데이터를 주고받을 수 있다.
입출력 회로(125)는 도 1을 참조하여 설명된 메모리 컨트롤러(도 1의 200)로부터 전달받은 커맨드(CMD) 및 어드레스(ADDR)를 제어 로직(130)에 전달하거나, 데이터(DATA)를 컬럼 디코더(124)와 주고받을 수 있다.
센싱 회로(126)는 리드 동작(read operation) 또는 검증 동작(verify operation)시, 허용 비트 신호(VRYBIT)에 응답하여 기준 전류를 생성하고, 페이지 버퍼 그룹(123)으로부터 수신된 센싱 전압(VPB)과 기준 전류에 의해 생성된 기준 전압을 비교하여 패스 신호(PASS) 또는 페일 신호(FAIL)를 출력할 수 있다.
제어 로직(130)은 커맨드(CMD) 및 어드레스(ADDR)에 응답하여 동작 신호(OPSIG), 로우 어드레스(RADD), 페이지 버퍼 제어 신호들(PBSIGNALS) 및 허용 비트(VRYBIT)를 출력하여 주변 회로(120)를 제어할 수 있다. 예를 들면, 제어 로직(130)은 서브 블록 리드 커맨드 및 어드레스에 응답하여 선택된 메모리 블록의 리드 동작을 제어할 수 있다. 또한, 제어 로직(130)은 서브 블록 소거 커맨드 및 어드레스에 응답하여 선택된 메모리 블록에 포함된 선택된 서브 블록의 소거 동작을 제어할 수 있다. 또한, 제어 로직(130)은 패스 또는 페일 신호(PASS 또는 FAIL)에 응답하여 검증 동작이 패스 또는 페일 되었는지를 판단할 수 있다.
도 3은 도 2의 메모리 셀 어레이의 일 실시 예를 나타낸 도면이다.
도 2 및 도 3을 참조하면, 도 3은 도 2의 메모리 셀 어레이(110)에 포함된 복수의 메모리 블록들(BLK1~BLKz)들 중 어느 하나의 메모리 블록(BLKa)을 보여주는 회로도이다.
메모리 블록(BLKa)에는 서로 평행하게 배열된 제1 셀렉트 라인, 워드 라인들 및 제2 셀렉트 라인이 연결될 수 있다. 예를 들면, 워드 라인들은 제1 및 제2 셀렉트 라인들 사이에서 서로 평행하게 배열될 수 있다. 여기서, 제1 셀렉트 라인은 소스 셀렉트 라인(SSL)일 수 있고, 제2 셀렉트 라인은 드레인 셀렉트 라인(DSL)일 수 있다.
더욱 구체적으로 설명하면, 메모리 블록(BLKa)은 비트 라인들(BL1~BLn)과 소스 라인(SL) 사이에 연결된 다수의 스트링들을 포함할 수 있다. 비트 라인들(BL1~BLn)은 스트링들에 각각 연결될 수 있고, 소스 라인(SL)은 스트링들에 공통으로 연결될 수 있다. 스트링들은 서로 동일하게 구성될 수 있으므로, 제1 비트 라인(BL1)에 연결된 스트링(ST)을 예를 들어 구체적으로 설명하도록 한다.
스트링(ST)은 소스 라인(SL)과 제1 비트 라인(BL1) 사이에서 서로 직렬로 연결된 소스 셀렉트 트랜지스터(SST), 다수의 메모리 셀들(F1~F16) 및 드레인 셀렉트 트랜지스터(DST)를 포함할 수 있다. 하나의 스트링(ST)에는 소스 셀렉트 트랜지스터(SST)와 드레인 셀렉트 트랜지스터(DST)가 적어도 하나 이상씩 포함될 수 있으며, 메모리 셀들(F1~F16) 또한 도면에 도시된 개수보다 더 많이 포함될 수 있다.
소스 셀렉트 트랜지스터(SST)의 소스(source)는 소스 라인(SL)에 연결될 수 있고, 드레인 셀렉트 트랜지스터(DST)의 드레인(drain)은 제1 비트 라인(BL1)에 연결될 수 있다. 메모리 셀들(F1~F16)은 소스 셀렉트 트랜지스터(SST)와 드레인 셀렉트 트랜지스터(DST) 사이에서 직렬로 연결될 수 있다. 서로 다른 스트링들에 포함된 소스 셀렉트 트랜지스터들의 게이트들은 소스 셀렉트 라인(SSL)에 연결될 수 있고, 드레인 셀렉트 트랜지스터들의 게이트들은 드레인 셀렉트 라인(DSL)에 연결될 수 있고, 메모리 셀들(F1~F16)의 게이트들은 다수의 워드 라인들(WL1~WL16)에 연결될 수 있다. 서로 다른 스트링들에 포함된 메모리 셀들 중에서 동일한 워드 라인에 연결된 메모리 셀들의 그룹을 물리 페이지(physical page; PPG)라 할 수 있다. 따라서, 메모리 블록(BLKa)에는 워드 라인들(WL1~WL16)의 개수만큼의 물리 페이지들이 포함될 수 있다.
하나의 메모리 셀은 1비트 데이터를 저장할 수 있다. 이를 통상적으로 싱글 레벨 셀(single level cell; SLC)이라고 부른다. 이 경우 하나의 물리 페이지(PPG)는 하나의 논리 페이지(logical page; LPG) 데이터를 저장할 수 있다. 하나의 논리 페이지(LPG) 데이터는 하나의 물리 페이지(PPG)에 포함된 메모리 셀들의 개수만큼의 데이터 비트들을 포함할 수 있다. 또는, 하나의 메모리 셀은 2 비트 이상의 데이터를 저장할 수 있다. 이를 통상적으로 멀티 레벨 셀(multi-level cell; MLC)이라고 부른다. 이 경우 하나의 물리 페이지(PPG)는 2 이상의 논리 페이지(logical page; LPG) 데이터를 저장할 수 있다.
하나의 메모리 셀에 2 비트 이상의 데이터가 저장되는 메모리 셀을 멀티 레벨 셀(MLC)이라 부르지만, 최근에는 하나의 메모리 셀에 저장되는 데이터의 비트 수가 증가하면서 멀티 레벨 셀(MLC)은 2 비트의 데이터가 저장되는 메모리 셀을 의미하게 되었고, 3 비트 이상의 데이터가 저장되는 메모리 셀은 트리플 레벨 셀(TLC)이라 부르고, 4 비트 이상의 데이터가 저장되는 메모리 셀은 쿼드러플 레벨 셀(QLC)이라 부른다. 이 외에도 다수의 비트들의 데이터가 저장되는 메모리 셀 방식이 개발되고 있으며, 본 실시예는 2 비트 이상의 데이터가 저장되는 메모리 장치(100)에 적용될 수 있다.
다른 실시 예에서, 메모리 블록은 3차원 구조를 가질 수 있다. 각 메모리 블록은 기판 위에 적층된 복수의 메모리 셀들을 포함한다. 이러한 복수의 메모리 셀들은 +X 방향, +Y 방향 및 +Z 방향을 따라 배열된다.
도 4는 호스트 데이터가 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동되는 일 실시 예를 도시한다.
도 4를 참조하면, 도 4의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221) 및 제2 메모리 버퍼(223)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다.
도 4에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 플래시 컨트롤러(도 1의 230) 및 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
실시 예에서, 제1 메모리 버퍼(221)는 정적 램(static random access memory; SRAM), 제2 메모리 버퍼(223)는 동적 램(dynamic random access memory; DRAM)일 수 있다. 제1 메모리 버퍼(221)는 제2 메모리 버퍼(223)에 비해 빠르다는 장점이 있으나, 경제적 이유로 제2 메모리 버퍼(223)에 비해 가용되는 용량이 작을 수 있다. 따라서, 제1 메모리 버퍼(221)의 활용도가 증가할수록 저장 장치(도 1의 50)의 성능이 향상될 수 있다.
그러나, 호스트(300)로부터 수신된 호스트 데이터(HOST_DATA)를 메모리 장치(도 1의 100)에 프로그램 할 때, 호스트 데이터(HOST_DATA)가 메모리 장치(도 1의 100)에 프로그램되기 전이라도, 프로그램 완료 응답이 호스트(300)에 출력될 수 있다. 즉, 프로그램 속도 향상을 위해, 제1 메모리 버퍼(221)에 호스트 데이터(HOST_DATA)가 저장되었을 때, 프로그램 완료 응답이 호스트(300)에 출력될 수 있다. 이 경우, 호스트 데이터(HOST_DATA)가 메모리 장치(도 1의 100)에 프로그램되기 전이므로, 메모리 컨트롤러(200)는 제1 메모리 버퍼(221)에 저장된 데이터를 유지할 필요가 있다.
또는, 메모리 장치(도 1의 100)에 호스트 데이터(HOST_DATA)가 출력되었다고 하더라도, 프로그램 페일 등이 발생되는 것을 대비하기 위해, 메모리 컨트롤러(200)는 제1 메모리 버퍼(221)에 저장된 데이터를 유지할 필요가 있다.
위에 설명된 바와 같이, 제1 메모리 버퍼(221)에 저장된 데이터의 유지가 필요한 경우, 제1 메모리 버퍼(221)의 활용도가 감소되어 저장 장치(도 1의 50)의 성능이 감소될 수 있다. 따라서, 본 발명에서, 제1 메모리 버퍼(221)의 활용도를 높이기 위한 방안이 제시된다.
실시 예에서, 호스트(300)는 프로그램 요청과 함께 메모리 장치(도 1의 100)에 프로그램될 호스트 데이터(HOST_DATA)를 호스트 컨트롤러(210)에 출력할 수 있다(①). 호스트 컨트롤러(210)는 호스트(300)로부터 수신된 호스트 데이터(HOST_DATA)를 제1 메모리 버퍼(221)에 출력할 수 있다(②). 이 때, 제1 메모리 버퍼(221)에 저장된 데이터는 메모리 장치(도 1의 100)로 출력되어 프로그램될 수 있다.
실시 예에서, 호스트 데이터(HOST_DATA)가 제1 메모리 버퍼(221)에 모두 저장되면, 호스트 컨트롤러(210)는 커맨드의 수행이 완료되었음을 나타내는 커맨드 완료 응답(CMD_COMP)을 호스트(300)에 출력할 수 있다(③). 즉, 커맨드 완료 응답(CMD_COMP)은 커맨드에 대응하는 동작의 완료와 무관하게 출력될 수 있다. 또한, 호스트 데이터(HOST_DATA)가 메모리 장치(도 1의 100)로 출력되어 프로그램되기 전에 커맨드 완료 응답(CMD_COMP)이 출력됨으로, 프로그램 속도가 향상될 수 있다.
실시 예에서, 호스트 데이터(HOST_DATA)가 제1 메모리 버퍼(221)에 저장된 후, 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다. 호스트 데이터(HOST_DATA)는 메모리 장치(도 1의 100)에 프로그램될 데이터이므로, 호스트 데이터(HOST_DATA)가 메모리 장치(도 1의 100)에 프로그램되기 전 제1 메모리 버퍼(221)에 장시간 점유될 것으로 예상될 수 있다. 따라서, 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다. 즉, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 호스트 데이터(HOST_DATA)가 제1 메모리 버퍼(221)에 저장된 후, 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)로 이동시킬 것을 지시하는 전송 요청(TRAN_REQ)을 출력할 수 있다(④). 제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)에 응답하여, 저장된 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)로 전송할 수 있다(⑤). 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로 출력된 호스트 데이터(HOST_DATA)를 수신 및 저장할 수 있다.
이 후, 해당 호스트 데이터(HOST_DATA)에 대한 액세스를 위해, 제1 메모리 버퍼(221) 대신 제2 메모리 버퍼(223)가 활용될 수 있다. 또, 호스트 데이터(HOST_DATA)를 저장하기 위해 할당되었던 제1 메모리 버퍼(221)의 영역은 그 할당이 해제될 수 있다.
나아가, 전송 요청(TRAN_REQ)에 따라 호스트 데이터(HOST_DATA)가 모두 제1 메모리 버퍼(221)에서 제2 메모리 버퍼(223)로 이동이 완료되면, 제1 메모리 버퍼(221)는 전송 완료 응답(TRAN_RES)을 호스트 컨트롤러(210)에 출력할 수 있다(⑥). 이 후, 호스트(300)는 새로운 호스트 데이터를 호스트 컨트롤러(210)에 출력하고, 새로운 호스트 데이터는 제1 메모리 버퍼(221)의 영역에 저장될 수 있다.
즉, 제1 메모리 버퍼(221)의 영역 할당이 해제되었기 때문에, 제1 메모리 버퍼(221)의 영역에는 다른 데이터가 저장될 수 있다. 다른 데이터는 호스트(300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(도 1의 100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
결과적으로, 제1 메모리 버퍼(221)에 저장된 데이터는 제2 메모리 버퍼(223)로 이동되고, 이 후 제2 메모리 버퍼(223)가 액세스되고 제1 메모리 버퍼(221)의 영역은 할당 해제되므로, 제1 메모리 버퍼(221)의 활용도가 증가될 수 있다. 제1 메모리 버퍼(221)의 활용도가 증가됨에 따라, 저장 장치(도 1의 50)의 성능이 향상될 수 있다.
도 5는 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 방법을 도시한다.
도 5를 참조하면, 도 5의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223), 플래시 컨트롤러(230) 및 직접 메모리 접근 장치(240)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다.
실시 예에서, 제1 메모리 버퍼(221)에 호스트 데이터(HOST_DATA)가 저장된 후, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 제1 메모리 버퍼(221)의 호스트 데이터(HOST_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 전송 요청(TRAN_REQ)을 출력할 수 있다. 전송 요청(TRAN_REQ)은 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)로 전송하도록 하는 요청일 수 있다. 제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)을 기초로 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)에 전송할 수 있다. 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 전송된 호스트 데이터(HOST_DATA)를 저장할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)로부터 출력된 데이터는 바로 제2 메모리 버퍼(223)로 전송될 수 있다(①). 또는, 제1 메모리 버퍼(221)로부터 출력된 데이터는 직접 메모리 접근 장치(240)를 통해 제2 메모리 버퍼(223)로 전송될 수 있다(②). 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 전송된 호스트 데이터(HOST_DATA)를 저장할 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(도 4의 300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
실시 예에서, 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 전송된 호스트 데이터(HOST_DATA)를 플래시 컨트롤러(230)로 출력할 수 있다. 플래시 컨트롤러(230)는 호스트 데이터(HOST_DATA)를 메모리 장치(100)에 출력하고, 메모리 장치(100)는 호스트 데이터(HOST_DATA)를 프로그램할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)가 제2 메모리 버퍼(223)에 이동된 후, 제1 메모리 버퍼(221)는 호스트 데이터(HOST_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(도 4의 300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
도 6은 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 6을 참조하면, 도 6의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223) 및 플래시 컨트롤러(230)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다. 도 6에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
실시 예에서, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 제1 메모리 버퍼(221)의 호스트 데이터(HOST_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 전송 요청(TRAN_REQ)을 출력할 수 있다. 전송 요청(TRAN_REQ)은 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)로 전송하도록 하는 요청일 수 있다.
제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)을 기초로 호스트 데이터(HOST_DATA)를 플래시 컨트롤러(230)에 전송할 수 있다. 플래시 컨트롤러(230)는 제1 메모리 버퍼(221)로부터 수신된 호스트 데이터(HOST_DATA)를 메모리 장치(100)로 출력하고, 메모리 장치(100)는 호스트 데이터(HOST_DATA)를 프로그램할 수 있다.
이 때, 플래시 컨트롤러(230)는 호스트 데이터(HOST_DATA)를 메모리 장치(100)로 출력함과 동시에 제2 메모리 버퍼(223)에도 출력할 수 있다. 즉, 플래시 컨트롤러(230)는 호스트 데이터(HOST_DATA)를 메모리 장치(100)에 프로그램하기 위해 제1 메모리 버퍼(221)로부터 호스트 데이터(HOST_DATA)를 리드함과 동시에, 리드된 호스트 데이터(HOST_DATA)를 제2 메모리 버퍼(223)에 전송할 수 있다. 제2 메모리 버퍼(223)는 플래시 컨트롤러(230)로부터 수신된 호스트 데이터(HOST_DATA)를 저장할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)에 저장된 호스트 데이터(HOST_DATA)가 제2 메모리 버퍼(223)에 이동된 후, 제1 메모리 버퍼(221)는 호스트 데이터(HOST_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(도 1의 300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(도 4의 300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
도 7은 제1 메모리 버퍼의 호스트 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 7을 참조하면, 도 7의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223) 및 플래시 컨트롤러(230)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다. 도 7에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
도 5 내지 도 7을 참조하면, 도 7은 도 5 및 도 6과 달리 호스트 데이터(HOST_DATA)를 제1 메모리 버퍼(221)로 출력함과 동시에 제2 메모리 버퍼(223)로 출력하는 경우를 도시한다.
실시 예에서, 호스트(300)는 프로그램 요청과 함께 메모리 장치(도 1의 100)에 프로그램될 호스트 데이터(HOST_DATA)를 호스트 컨트롤러(210)에 출력할 수 있다.
호스트 컨트롤러(210)가 호스트(300)로부터 호스트 데이터(HOST_DATA)를 수신하면, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)뿐만 아니라 제2 메모리 버퍼(223)에도 호스트 데이터(HOST_DATA)를 출력할 수 있다. 제1 및 제2 메모리 버퍼(221, 223)가 동시에 호스트 데이터(HOST_DATA)를 수신하는 경우, 제2 메모리 버퍼(223)에 저장된 데이터는 메모리 장치(도 1의 100)로 출력되어 프로그램될 수 있다.
실시 예에서, 제2 메모리 버퍼(223)가 호스트 컨트롤러(210)로부터 호스트 데이터(HOST_DATA)를 수신하는 중이라도 제1 메모리 버퍼(221)가 호스트 컨트롤러(210)로부터 호스트 데이터(HOST_DATA)를 모두 수신하면, 호스트 컨트롤러(210)는 커맨드 완료 응답(CMD_COMP)을 호스트(300)에 출력할 수 있다. 여기서, 커맨드 완료 응답(CMD_COMP)은 커맨드의 수행이 완료되었음을 나타낼 수 있다.
즉, 제1 및 제2 메모리 버퍼(221, 223)가 동시에 호스트 데이터(HOST_DATA)를 수신함으로써, 제2 메모리 버퍼(223)에 호스트 데이터(HOST_DATA)가 모두 저장되기 전이라도, 커맨드 완료 응답(CMD_COMP)이 호스트(300)에 출력되어 해당 커맨드가 완료될 수 있다.
실시 예에서, 제2 메모리 버퍼(223)에 호스트 데이터(HOST_DATA)가 저장되고, 저장된 데이터는 플래시 컨트롤러(230)를 통해 메모리 장치(100)에 출력될 수 있다. 메모리 장치(100)는 플래시 컨트롤러(230)로부터 수신된 호스트 데이터(HOST_DATA)를 프로그램할 수 있다.
실시 예에서, 제1 메모리 버퍼(221) 및 제2 메모리 버퍼(223)에 호스트 데이터(HOST_DATA)가 저장된 후, 제1 메모리 버퍼(221)는 호스트 데이터(HOST_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
도 8은 플래시 데이터가 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동되는 일 실시 예를 도시한다.
도 8을 참조하면, 도 8의 메모리 컨트롤러(200)는 제1 메모리 버퍼(221), 제2 메모리 버퍼(223) 및 플래시 컨트롤러(230)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다.
도 8에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 호스트 컨트롤러(도 1의 210) 및 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
실시 예에서, 제1 메모리 버퍼(221)는 정적 램(static random access memory; SRAM), 제2 메모리 버퍼(223)는 동적 램(dynamic random access memory; DRAM)일 수 있다. 제1 메모리 버퍼(221)는 제2 메모리 버퍼(223)에 비해 빠르다는 장점이 있으나, 경제적 이유로 제2 메모리 버퍼(223)에 비해 가용되는 용량이 작을 수 있다. 따라서, 제1 메모리 버퍼(221)의 활용도가 증가할수록 저장 장치(도 1의 50)의 성능이 향상될 수 있다.
실시 예에서, 호스트(도 1의 300)의 리드 요청에 응답하여, 메모리 장치(100)로부터 리드된 플래시 데이터(FLASH_DATA)가 제1 메모리 버퍼(221)에 저장되고, 제1 메모리 버퍼(221)에 저장된 데이터는 호스트(도 1의 300)에 출력될 수 있다.
제1 메모리 버퍼(221)에 저장된 데이터에 대한 캐싱이 필요한 경우, 본 발명에서, 해당 데이터를 제2 메모리 버퍼(223)에 이동시키고, 이 후 제1 메모리 버퍼(221)에 할당된 영역을 해제하고 다른 데이터를 저장함으로써, 제1 메모리 버퍼(221)의 활용도를 높이기 위한 방안이 제시된다.
실시 예에서, 메모리 장치(100)는 호스트(도 1의 300)의 리드 요청에 응답하여, 메모리 장치(100)에 프로그램된 데이터를 리드한 플래시 데이터(FLASH_DATA)를 플래시 컨트롤러(230)에 출력할 수 있다(①). 플래시 컨트롤러(230)는 메모리 장치(100)로부터 수신된 플래시 데이터(FLASH_DATA)를 제1 메모리 버퍼(221)에 출력할 수 있다(②). 제1 메모리 버퍼(221)에 저장된 데이터는 호스트(도 1의 300)로 출력될 수 있다.
실시 예에서, 플래시 데이터(FLASH_DATA)가 제1 메모리 버퍼(221)에 모두 저장되면, 호스트 컨트롤러(210)는 커맨드의 수행이 완료되었음을 나타내는 커맨드 완료 응답(CMD_COMP)을 호스트(300)에 출력할 수 있다(③). 즉, 커맨드 완료 응답(CMD_COMP)은 커맨드에 대응하는 동작의 무관하게 출력될 수 있다. 또한, 플래시 데이터(FLASH_DATA)가 호스트(도 1의 300)로 출력되기 전에 커맨드 완료 응답(CMD_COMP)이 출력됨으로, 리드 속도가 향상될 수 있다.
호스트(도 1의 300)가 호스트 컨트롤러(210)로부터 커맨드 완료 응답(CMD_COMP)을 수신하면, 메모리 장치(100)는 새로운 플래시 데이터를 플래시 컨트롤러(230)에 출력하고, 새로운 플래시 데이터는 제1 메모리 버퍼(221)의 영역에 저장될 수 있다.
실시 예에서, 플래시 데이터(FLASH_DATA)가 제1 메모리 버퍼(221)에 저장된 후 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다. 즉, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)로 이동시킬 것을 지시하는 전송 요청(TRAN_REQ)을 플래시 컨트롤러(230)에 출력하고, 플래시 컨트롤러(230)는 전송 요청(TRAN_REQ)을 제1 메모리 버퍼(221)에 출력할 수 있다(④). 제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)에 응답하여, 저장된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)로 전송할 수 있다(⑤). 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로 출력된 플래시 데이터(FLASH_DATA)를 수신 및 저장할 수 있다.
이 후, 해당 플래시 데이터(FLASH_DATA)에 대한 액세스를 위해, 제2 메모리 버퍼(223)가 활용될 수 있다. 또, 플래시 데이터(FLASH_DATA)가 제1 메모리 버퍼(221)에서 제2 메모리 버퍼(223)로 이동되었기 때문에, 플래시 데이터(FLASH_DATA)를 저장하기 위해 할당되었던 제1 메모리 버퍼(221)의 영역은 할당 해제될 수 있다. 제1 메모리 버퍼(221)의 영역이 할당 해제되면, 해당 영역에 다른 데이터가 저장될 수 있다. 다른 데이터는 호스트(도 1의 300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
나아가, 전송 요청(TRAN_REQ)에 따라 플래시 데이터(FLASH_DATA)가 모두 제1 메모리 버퍼(221)에서 제2 메모리 버퍼(223)로 이동이 완료되면, 플래시 컨트롤러(230)는 전송 완료 응답(TRAN_RES)을 호스트 컨트롤러(210)에 출력할 수 있다(⑥).
실시 예에서, 제1 메모리 버퍼(221)의 영역 할당이 해제되면, 제1 메모리 버퍼(221)의 영역에는 다른 데이터가 저장될 수 있다. 다른 데이터는 호스트(도 1의 300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
결과적으로, 제1 메모리 버퍼(221)에 저장된 데이터는 제2 메모리 버퍼(223)로 이동되고, 이 후 제2 메모리 버퍼(223)가 액세스되고 제1 메모리 버퍼(221)는 할당 해제되므로, 제1 메모리 버퍼(221)의 활용도가 증가될 수 있다. 제1 메모리 버퍼(221)의 활용도가 증가됨에 따라, 저장 장치(도 1의 50)의 성능이 향상될 수 있다.
도 9는 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 방법을 도시한다.
도 9를 참조하면, 도 9의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223), 플래시 컨트롤러(230) 및 직접 메모리 접근 장치(240)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다.
실시 예에서, 플래시 컨트롤러(230)로부터 전송되어 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)는 호스트 컨트롤러(210)에 전송될 수 있다. 호스트 컨트롤러(210)에 전송된 플래시 데이터(FLASH_DATA)는 호스트(300)에 출력될 수 있다. 호스트(300)에 플래시 데이터(FLASH_DATA)가 출력되면, 호스트(300)의 리드 요청이 완료될 수 있다. 그러나, 제1 메모리 버퍼(221)에 플래시 데이터(FLASH_DATA)가 장시간 점유되는 경우 제1 메모리 버퍼(221)의 활용도가 떨어질 우려가 있다.
실시 예에서, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 제1 메모리 버퍼(221)의 플래시 데이터(FLASH_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 전송 요청(TRAN_REQ)을 플래시 컨트롤러(230)에 출력하고, 플래시 컨트롤러(230)는 다시 전송 요청(TRAN_REQ)을 제1 메모리 버퍼(221)에 출력할 수 있다. 전송 요청(TRAN_REQ)은 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)로 전송하도록 하는 요청일 수 있다.
제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)을 기초로 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)에 전송할 수 있다. 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 전송된 데이터를 수신하여 저장할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)로부터 출력된 데이터는 바로 제2 메모리 버퍼(223)로 전송될 수 있다(①). 또는, 제1 메모리 버퍼(221)로부터 출력된 데이터는 직접 메모리 접근 장치(240)를 통해 제2 메모리 버퍼(223)로 전송될 수 있다(②).
제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 전송된 플래시 데이터(FLASH_DATA)를 저장할 수 있다. 이 때, 플래시 데이터(FLASH_DATA)가 모두 제1 메모리 버퍼(221)에서 제2 메모리 버퍼(223)로 이동이 완료되면, 플래시 컨트롤러(230)는 전송 완료 응답(TRAN_RES)을 호스트 컨트롤러(210)에 출력할 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(도 8의 100)로부터 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
실시 예에서, 제2 메모리 버퍼(223)는 제1 메모리 버퍼(221)로부터 출력된 플래시 데이터(FLASH_DATA)를 호스트 컨트롤러(210)로 출력할 수 있다. 호스트 컨트롤러(210)는 수신된 플래시 데이터(FLASH_DATA)를 호스트(300)에 출력할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)가 제2 메모리 버퍼(223)에 이동된 후, 제1 메모리 버퍼(221)는 플래시 데이터(FLASH_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(도 8의 100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
도 10은 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 10을 참조하면, 도 10의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223) 및 플래시 컨트롤러(230)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다. 도 10에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
실시 예에서, 제1 메모리 버퍼(221)의 활용도를 증가시키기 위해, 제1 메모리 버퍼(221)의 플래시 데이터(FLASH_DATA)는 제2 메모리 버퍼(223)로 이동될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)로 이동시킬 것을 지시하는 전송 요청(TRAN_REQ)을 플래시 컨트롤러(230)에 출력하고, 플래시 컨트롤러(230)는 전송 요청(TRAN_REQ)을 다시 제1 메모리 버퍼(221)에 출력할 수 있다.
제1 메모리 버퍼(221)는 전송 요청(TRAN_REQ)을 기초로 플래시 데이터(FLASH_DATA)를 호스트 컨트롤러(210)에 전송할 수 있다. 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)로부터 수신된 플래시 데이터(FLASH_DATA)를 호스트(300)로 출력할 수 있다.
이 때, 호스트 컨트롤러(210)는 플래시 데이터(FLASH_DATA)를 호스트(300)로 출력함과 동시에 제2 메모리 버퍼(223)에도 출력할 수 있다. 즉, 호스트 컨트롤러(210)는 플래시 데이터(FLASH_DATA)를 호스트(300)에 출력하기 위해 제1 메모리 버퍼(221)로부터 플래시 데이터(FLASH_DATA)를 리드함과 동시에, 리드된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)에 전송할 수 있다. 제2 메모리 버퍼(223)는 호스트 컨트롤러(210)로부터 수신된 플래시 데이터(FLASH_DATA)를 저장할 수 있다.
실시 예에서, 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)가 제2 메모리 버퍼(223)에 이동된 후, 제1 메모리 버퍼(221)는 플래시 데이터(FLASH_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(도 8의 100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
구체적으로, 호스트 컨트롤러(210)로부터 수신된 플래시 데이터(FLASH_DATA)가 모두 제2 메모리 버퍼(223)로 이동이 완료되면, 플래시 컨트롤러(230)는 전송 완료 응답(TRAN_RES)을 호스트 컨트롤러(210)에 출력할 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(100)로부터 플래시 컨트롤러(230)를 통해 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
도 11은 제1 메모리 버퍼의 플래시 데이터가 제2 메모리 버퍼로 이동되는 다른 실시 예를 도시한다.
도 11을 참조하면, 도 11의 메모리 컨트롤러(200)는 호스트 컨트롤러(210), 제1 메모리 버퍼(221), 제2 메모리 버퍼(223) 및 플래시 컨트롤러(230)를 포함할 수 있다. 여기서, 제1 및 제2 메모리 버퍼(221, 223)는 도 1의 메모리 버퍼(도 1의 220)에 포함될 수 있다. 도 11에서, 도 1의 메모리 컨트롤러(도 1의 200) 구성 중 직접 메모리 접근 장치(도 1의 240)는 생략된 것으로 가정한다.
실시 예에서, 플래시 컨트롤러(230)로부터 전송되어 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)는 호스트 컨트롤러(210)에 전송될 수 있다. 호스트 컨트롤러(210)에 전송된 플래시 데이터(FLASH_DATA)는 호스트(300)에 출력될 수 있다. 호스트(300)에 플래시 데이터(FLASH_DATA)가 출력되면, 호스트(300)의 리드 요청이 완료될 수 있다. 그러나, 제1 메모리 버퍼(221)에 플래시 데이터(FLASH_DATA)가 장시간 점유되는 경우 제1 메모리 버퍼(221)의 활용도가 떨어질 우려가 있다.
그러나, 플래시 데이터(FLASH_DATA)가 제1 메모리 버퍼(221)로 출력됨과 동시에 제2 메모리 버퍼(223)로 출력되는 경우, 제1 메모리 버퍼(221)의 활용도가 증가될 수 있다.
실시 예에서, 호스트(300)의 리드 요청에 대응하는 플래시 데이터(FLASH_DATA)가 메모리 장치(100)로부터 출력되어 플래시 컨트롤러(230)에 출력될 수 있다.
이 때, 플래시 컨트롤러(230)가 메모리 장치(100)로부터 플래시 데이터(FLASH_DATA)를 수신하면, 플래시 컨트롤러(230)는 제1 메모리 버퍼(221)뿐만 아니라 제2 메모리 버퍼(223)에도 플래시 데이터(FLASH_DATA)를 출력할 수 있다. 이 경우, 제2 메모리 버퍼(223)에 플래시 데이터(FLASH_DATA)가 저장되고, 저장된 데이터는 호스트 컨트롤러(210)를 통해 호스트(300)에 출력될 수 있다.
구체적으로, 호스트 컨트롤러(210)는 제1 메모리 버퍼(221)에 저장된 플래시 데이터(FLASH_DATA)를 제2 메모리 버퍼(223)로 이동시킬 것을 지시하는 전송 요청(TRAN_REQ)을 플래시 컨트롤러(230)에 출력하고, 플래시 컨트롤러(230)는 전송 요청(TRAN_REQ)을 기초로, 제1 및 제2 메모리 버퍼(221, 223)에 플래시 데이터(FLASH_DATA)를 출력할 수 있다.
실시 예에서, 제1 메모리 버퍼(221) 및 제2 메모리 버퍼(223)에 플래시 데이터(FLASH_DATA)가 저장된 후, 제1 메모리 버퍼(221)는 플래시 데이터(FLASH_DATA)가 저장된 영역에 대한 할당을 해제하고, 해당 영역에 다른 데이터를 저장할 수 있다. 다른 데이터는 호스트(300)로부터 새롭게 수신되는 새로운 호스트 데이터 또는 메모리 장치(100)로부터 새롭게 수신되는 새로운 플래시 데이터일 수 있다.
구체적으로, 플래시 데이터(FLASH_DATA)가 모두 제2 메모리 버퍼(223)로 이동이 완료되면, 플래시 컨트롤러(230)는 전송 완료 응답(TRAN_RES)을 호스트 컨트롤러(210)에 출력할 수 있다.
이 후, 제1 메모리 버퍼(221)에 대한 할당이 해제되면, 호스트(300)로부터 호스트 컨트롤러(210)를 통해 수신된 새로운 호스트 데이터가 제1 메모리 버퍼(221)에 저장되거나 또는 메모리 장치(100)로부터 플래시 컨트롤러(230)를 통해 새롭게 수신되는 새로운 플래시 데이터가 제1 메모리 버퍼(221)에 저장될 수 있다.
도 12는 본 발명의 일 실시 예에 따른 메모리 컨트롤러의 동작을 설명하기 위한 도면이다.
도 12를 참조하면, S1201 단계에서, 메모리 컨트롤러는 호스트 데이터 또는 플래시 데이터를 저장하기 위해 제1 메모리 버퍼를 할당할 수 있다. 호스트 데이터는 호스트로부터 프로그램 요청과 함께 수신되는 데이터이고, 플래시 데이터는 호스트의 리드 요청에 대응하여 메모리 장치로부터 리드된 데이터일 수 있다. 또, 제1 메모리 버퍼는 메모리 버퍼에 포함된 버퍼들 중 하나로 정적 램(static random access memory; SRAM)일 수 있다. 호스트 데이터는 메모리 장치에 출력되어 프로그램될 수 있고, 플래시 데이터는 호스트로 출력될 수 있다.
S1203 단계에서, 메모리 컨트롤러는 제1 메모리 버퍼에 저장된 데이터를 제2 메모리 버퍼로 전송할 수 있다. 제2 메모리 버퍼는 메모리 버퍼에 포함된 버퍼들 중 하나로 동적 램(dynamic random access memory; DRAM)일 수 있다.
실시 예에서, 제1 메모리 버퍼에 데이터가 장시간 점유되는 경우 제1 메모리 버퍼의 활용도가 떨어질 우려가 있기 때문에, 제1 메모리 버퍼의 데이터는 제2 메모리 버퍼로 전송되어 제2 메모리 버퍼에 저장될 수 있다.
S1205 단계에서, 메모리 컨트롤러는 제2 메모리 버퍼로 전송된 데이터가 저장된 제1 메모리 버퍼의 점유를 해제할 수 있다.
구체적으로, 제1 메모리 버퍼에 저장된 데이터가 제2 메모리 버퍼로 전송된 이후 해당 데이터를 액세스 하기 위해, 제2 메모리 버퍼가 액세스될 수 있다. 따라서, 제1 메모리 버퍼는 더 이상 액세스되지 않으므로, 해당 데이터를 저장하기 위해 할당되었던 제1 메모리 버퍼의 점유가 해제될 수 있다. 결과적으로, 제1 메모리 버퍼의 활용도가 증가됨에 따라, 저장 장치의 성능이 향상될 수 있다.
도 13은 도 1의 메모리 컨트롤러의 다른 실시 예를 설명하기 위한 도면이다.
메모리 컨트롤러(1000)는 호스트(Host) 및 메모리 장치에 연결된다. 호스트(Host)로부터의 요청에 응답하여, 메모리 컨트롤러(1000)는 메모리 장치를 액세스하도록 구성된다. 예를 들면, 메모리 컨트롤러(1000)는 메모리 장치의 쓰기, 읽기, 소거, 그리고 배경(background) 동작을 제어하도록 구성된다. 메모리 컨트롤러(1000)는 메모리 장치 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 메모리 컨트롤러(1000)는 메모리 장치를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다.
도 13을 참조하면, 메모리 컨트롤러(1000)는 프로세서(Processor; 1010), 메모리 버퍼(Memory Buffer; 1020), 에러 정정부(ECC; 1030), 호스트 인터페이스(Host Interface; 1040), 버퍼 컨트롤러(Buffer Control Circuit; 1050), 메모리 인터페이스(Memory Interface; 1060) 그리고 버스(Bus; 1070)를 포함할 수 있다.
버스(1070)는 메모리 컨트롤러(1000)의 구성 요소들 사이에 채널(channel)을 제공하도록 구성될 수 있다.
프로세서(1010)는 메모리 컨트롤러(1000)의 제반 동작을 제어하고, 논리 연산을 수행할 수 있다. 프로세서(1010)는 호스트 인터페이스(1040)를 통해 외부의 호스트와 통신하고, 메모리 인터페이스(1060)를 통해 메모리 장치와 통신할 수 있다. 또한 프로세서(1010)는 버퍼 컨트롤러(1050)를 통해 메모리 버퍼(1020)와 통신할 수 있다. 프로세서(1010)는 메모리 버퍼(1020)를 동작 메모리, 캐시 메모리(cache memory) 또는 버퍼 메모리(buffer memory)로 사용하여 저장 장치의 동작을 제어할 수 있다.
프로세서(1010)는 플래시 변환 계층(FTL)의 기능을 수행할 수 있다. 프로세서(1010)는 플래시 변환 계층(FTL)을 통해 호스트가 제공한 논리 블록 어드레스(logical block address, LBA)를 물리 블록 어드레스(physical block address, PBA)로 변환할 수 있다. 플래시 변환 계층(FTL)은 맵핑 테이블을 이용하여 논리 블록 어드레스(LBA)를 입력 받아, 물리 블록 어드레스(PBA)로 변환시킬 수 있다. 플래시 변환 계층의 주소 맵핑 방법에는 맵핑 단위에 따라 여러 가지가 있다. 대표적인 어드레스 맵핑 방법에는 페이지 맵핑 방법(Page mapping method), 블록 맵핑 방법(Block mapping method), 그리고 혼합 맵핑 방법(Hybrid mapping method)이 있다.
프로세서(1010)는 호스트(Host)로부터 수신된 데이터를 랜더마이즈하도록 구성된다. 예를 들면, 프로세서(1010)는 랜더마이징 시드(seed)를 이용하여 호스트(Host)로부터 수신된 데이터를 랜더마이즈할 것이다. 랜더마이즈된 데이터는 저장될 데이터로서 메모리 장치에 제공되어 메모리 셀 어레이에 프로그램된다.
프로세서(1010)는 소프트웨어(software) 또는 펌웨어(firmware)를 구동함으로써 랜더마이즈 및 디랜더마이즈를 수행할 수 있다.
메모리 버퍼(1020)는 프로세서(1010)의 동작 메모리, 캐시 메모리 또는 버퍼 메모리로 사용될 수 있다. 메모리 버퍼(1020)는 프로세서(1010)가 실행하는 코드들 및 커맨드들을 저장할 수 있다. 메모리 버퍼(1020)는 프로세서(1010)에 의해 처리되는 데이터를 저장할 수 있다. 메모리 버퍼(1020)는 SRAM(Static RAM), 또는 DRAM(Dynamic RAM)을 포함할 수 있다.
에러 정정부(1030)는 에러 정정을 수행할 수 있다. 에러 정정부(1030)는 메모리 인터페이스(1060)를 통해 메모리 장치에 기입될 데이터에 기반하여 에러 정정 인코딩(ECC encoding)을 수행할 수 있다. 에러 정정 인코딩 된 데이터는 메모리 인터페이스(1060)를 통해 메모리 장치로 전달될 수 있다. 에러 정정부(1030)는 메모리 장치로부터 메모리 인터페이스(1060)를 통해 수신되는 데이터에 대해 에러 정정 디코딩(ECC decoding)을 수행할 수 있다. 예시적으로, 에러 정정부(1030)는 메모리 인터페이스(1060)의 구성 요소로서 메모리 인터페이스(1060)에 포함될 수 있다.
호스트 인터페이스(1040)는 프로세서(1010)의 제어에 따라, 외부의 호스트와 통신하도록 구성된다. 호스트 인터페이스(1040)는 USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (Multi-Media Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 통신하도록 구성될 수 있다.
버퍼 컨트롤러(1050)는 프로세서(1010)의 제어에 따라, 메모리 버퍼(1020)를 제어하도록 구성된다.
메모리 인터페이스(1060)는 프로세서(1010)의 제어에 따라, 메모리 장치와 통신하도록 구성된다. 메모리 인터페이스(1060)는 채널을 통해 커맨드, 어드레스 및 데이터를 메모리 장치와 통신할 수 있다.
예시적으로, 메모리 컨트롤러(1000)는 메모리 버퍼(1020) 및 버퍼 컨트롤러(1050)를 포함하지 않을 수 있다.
예시적으로, 프로세서(1010)는 코드들을 이용하여 메모리 컨트롤러(1000)의 동작을 제어할 수 있다. 프로세서(1010)는 메모리 컨트롤러(1000)의 내부에 제공되는 불휘발성 메모리 장치(예를 들어, Read Only Memory)로부터 코드들을 로드할 수 있다. 다른 예로서, 프로세서(1010)는 메모리 장치로부터 메모리 인터페이스(1060)를 통해 코드들을 로드(load)할 수 있다.
예시적으로, 메모리 컨트롤러(1000)의 버스(1070)는 제어 버스(control bus) 및 데이터 버스(data bus)로 구분될 수 있다. 데이터 버스는 메모리 컨트롤러(1000) 내에서 데이터를 전송하고, 제어 버스는 메모리 컨트롤러(1000) 내에서 커맨드, 어드레스와 같은 제어 정보를 전송하도록 구성될 수 있다. 데이터 버스와 제어 버스는 서로 분리되며, 상호간에 간섭하거나 영향을 주지 않을 수 있다. 데이터 버스는 호스트 인터페이스(1040), 버퍼 컨트롤러(1050), 에러 정정부(1030) 및 메모리 인터페이스(1060)에 연결될 수 있다. 제어 버스는 호스트 인터페이스(1040), 프로세서(1010), 버퍼 컨트롤러(1050), 메모리 버퍼(1020) 및 메모리 인터페이스(1060)에 연결될 수 있다.
실시 예에서, 호스트 인터페이스(1040)는 호스트 컨트롤러를 포함할 수 있다. 호스트 컨트롤러는 호스트(도 1의 300)로부터 프로그램 요청 및 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 호스트 데이터가 메모리 장치(도 1의 100)에 프로그램되도록 호스트 데이터의 전송을 제어할 수 있다.
실시 예에서, 메모리 버퍼(1020)는 제1 및 제2 메모리 버퍼를 포함할 수 있다. 제1 메모리 버퍼는 SRAM(Static RAM)이고, 제2 메모리 버퍼는 DRAM(Dynamic RAM)일 수 있다.
실시 예에서, 호스트 인터페이스(1040)에 포함된 호스트 컨트롤러는 호스트 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시키도록 메모리 버퍼(1020)를 제어할 수 있다.
실시 예에서, 메모리 인터페이스(1060)는 플래시 컨트롤러를 포함할 수 있다. 플래시 컨트롤러는 호스트(도 1의 300)의 리드 요청에 대응하는 플래시 데이터를 메모리 장치(도 1의 100)로부터 수신하고, 플래시 데이터를 호스트(도 1의 300)로 출력하도록 플래시 데이터의 전송을 제어할 수 있다. 예를 들면, 메모리 인터페이스(1060)에 포함된 플래시 컨트롤러는 플래시 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시키도록 메모리 버퍼(1020)를 제어할 수 있다.
도 14는 본 발명의 실시 예에 따른 저장 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 14를 참조하면, 메모리 카드 시스템(2000)은 메모리 컨트롤러(2100), 메모리 장치(2200), 및 커넥터(2300)를 포함한다.
메모리 컨트롤러(2100)는 메모리 장치(2200)와 연결된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 액세스하도록 구성된다. 예를 들어, 메모리 컨트롤러(2100)는 메모리 장치(2200)의 읽기, 쓰기, 소거, 그리고 배경(background) 동작을 제어하도록 구성된다. 메모리 컨트롤러(2100)는 메모리 장치(2200) 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다. 메모리 장치(2200)는 도 1을 참조하여 설명된 메모리 장치(도 1의 100)와 동일하게 구현될 수 있다.
예시적으로, 메모리 컨트롤러(2100)는 램(RAM, Random Access Memory), 프로세싱 유닛(processing unit), 호스트 인터페이스(host interface), 메모리 인터페이스(memory interface), 에러 정정부와 같은 구성 요소들을 포함할 수 있다.
메모리 컨트롤러(2100)는 커넥터(2300)를 통해 외부 장치와 통신할 수 있다. 메모리 컨트롤러(2100)는 특정한 통신 규격에 따라 외부 장치(예를 들어, 호스트)와 통신할 수 있다. 예시적으로, 메모리 컨트롤러(2100)는 USB (Universal Serial Bus), MMC (Multi-Media Card), eMMC(embedded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer system interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 다양한 통신 규격들 중 적어도 하나를 통해 외부 장치와 통신하도록 구성된다. 예시적으로, 커넥터(2300)는 상술된 다양한 통신 규격들 중 적어도 하나에 의해 정의될 수 있다.
예시적으로, 메모리 장치(2200)는 EEPROM (Electrically Erasable and Programmable ROM), 낸드 플래시 메모리, 노어 플래시 메모리, PRAM (Phase-change RAM), ReRAM (Resistive RAM), FRAM (Ferroelectric RAM), STT-MRAM(spin transfer torque Magnetic RAM) 등과 같은 다양한 불휘발성 메모리 소자들로 구현될 수 있다.
메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어 PC 카드(PCMCIA, personal computer memory card international association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro, eMMC), SD 카드(SD, miniSD, microSD, SDHC), 범용 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
실시 예에서, 메모리 컨트롤러(2100)는 호스트(도 1의 300)로부터 프로그램 요청 및 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 호스트 데이터가 메모리 장치(2200)에 프로그램되도록 호스트 데이터의 전송을 제어할 수 있다.
실시 예에서, 메모리 컨트롤러(2100)는 제1 및 제2 메모리 버퍼를 포함할 수 있다. 제1 메모리 버퍼는 SRAM(Static RAM)이고, 제2 메모리 버퍼는 DRAM(Dynamic RAM)일 수 있다.
실시 예에서, 메모리 컨트롤러(2100)는 호스트 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
실시 예에서, 메모리 컨트롤러(2100)는 호스트(도 1의 300)의 리드 요청에 대응하는 플래시 데이터를 메모리 장치(2200)로부터 수신하고, 플래시 데이터를 호스트(도 1의 300)로 출력하도록 플래시 데이터의 전송을 제어할 수 있다. 예를 들면, 메모리 컨트롤러(2100)는 플래시 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
도 15는 본 발명의 실시 예에 따른 저장 장치가 적용된 SSD(Solid State Drive) 시스템을 예시적으로 보여주는 블록도이다.
도 15를 참조하면, SSD 시스템(3000)은 호스트(3100) 및 SSD(3200)를 포함한다. SSD(3200)는 신호 커넥터(3001)를 통해 호스트(3100)와 신호(SIG)를 주고 받고, 전원 커넥터(3002)를 통해 전원(PWR)을 입력 받는다. SSD(3200)는 SSD 컨트롤러(3210), 복수의 플래시 메모리들(3221~322n), 보조 전원 장치(3230), 및 버퍼 메모리(3240)를 포함한다.
실시 예에서, SSD 컨트롤러(3210)는 도 1을 참조하여 설명된 메모리 컨트롤러(도 1의 200)의 기능을 수행할 수 있다.
SSD 컨트롤러(3210)는 호스트(3100)로부터 수신된 신호(SIG)에 응답하여 복수의 플래시 메모리들(3221~322n)을 제어할 수 있다. 예시적으로, 신호(SIG)는 호스트(3100) 및 SSD(3200)의 인터페이스에 기반된 신호들일 수 있다. 예를 들어, 신호(SIG)는 USB (Universal Serial Bus), MMC (Multi-Media Card), eMMC(embeded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer system interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 인터페이스들 중 적어도 하나에 의해 정의된 신호일 수 있다.
보조 전원 장치(3230)는 전원 커넥터(3002)를 통해 호스트(3100)와 연결된다. 보조 전원 장치(3230)는 호스트(3100)로부터 전원(PWR)을 입력받고, 충전할 수 있다. 보조 전원 장치(3230)는 호스트(3100)로부터의 전원 공급이 원활하지 않을 경우, SSD(3200)의 전원을 제공할 수 있다. 예시적으로, 보조 전원 장치(3230)는 SSD(3200) 내에 위치할 수도 있고, SSD(3200) 밖에 위치할 수도 있다. 예를 들면, 보조 전원 장치(3230)는 메인 보드에 위치하며, SSD(3200)에 보조 전원을 제공할 수도 있다.
버퍼 메모리(3240)는 SSD(3200)의 버퍼 메모리로 동작한다. 예를 들어, 버퍼 메모리(3240)는 호스트(3100)로부터 수신된 데이터 또는 복수의 플래시 메모리들(3221~322n)로부터 수신된 데이터를 임시 저장하거나, 플래시 메모리들(3221~322n)의 메타 데이터(예를 들어, 매핑 테이블)를 임시 저장할 수 있다. 버퍼 메모리(3240)는 DRAM, SDRAM, DDR SDRAM, LPDDR SDRAM, GRAM 등과 같은 휘발성 메모리 또는 FRAM, ReRAM, STT-MRAM, PRAM 등과 같은 불휘발성 메모리들을 포함할 수 있다.
실시 예에서, SSD 컨트롤러(3210)는 호스트(3100)로부터 프로그램 요청 및 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 호스트 데이터가 메모리 장치(2200)에 프로그램되도록 호스트 데이터의 전송을 제어할 수 있다.
실시 예에서, 버퍼 메모리(3240)는 제1 및 제2 메모리 버퍼를 포함할 수 있다. 제1 메모리 버퍼는 SRAM(Static RAM)이고, 제2 메모리 버퍼는 DRAM(Dynamic RAM)일 수 있다.
실시 예에서, SSD 컨트롤러(3210)는 호스트 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
실시 예에서, SSD 컨트롤러(3210)는 호스트(3100)의 리드 요청에 대응하는 플래시 데이터를 복수의 플래시 메모리들(3221~322n)로부터 수신하고, 플래시 데이터를 호스트(3100)로 출력하도록 플래시 데이터의 전송을 제어할 수 있다. 예를 들면, SSD 컨트롤러(3210)는 플래시 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
도 16은 본 발명의 실시 예에 따른 저장 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
도 16을 참조하면, 사용자 시스템(4000)은 애플리케이션 프로세서(4100), 메모리 모듈(4200), 네트워크 모듈(4300), 스토리지 모듈(4400), 및 사용자 인터페이스(4500)를 포함한다.
애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들, 운영체제(OS; Operating System), 또는 사용자 프로그램 등을 구동시킬 수 있다. 예시적으로, 애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들을 제어하는 컨트롤러들, 인터페이스들, 그래픽 엔진 등을 포함할 수 있다. 애플리케이션 프로세서(4100)는 시스템-온-칩(SoC; System-on-Chip)으로 제공될 수 있다.
메모리 모듈(4200)은 사용자 시스템(4000)의 주 메모리, 동작 메모리, 버퍼 메모리, 또는 캐쉬 메모리로 동작할 수 있다. 메모리 모듈(4200)은 DRAM, SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, LPDDR SDARM, LPDDR2 SDRAM, LPDDR3 SDRAM 등과 같은 휘발성 랜덤 액세스 메모리 또는 PRAM, ReRAM, MRAM, FRAM 등과 같은 불휘발성 랜덤 액세스 메모리를 포함할 수 있다. 예시적으로 애플리케이션 프로세서(4100) 및 메모리 모듈(4200)은 POP(Package on Package)를 기반으로 패키지화되어 하나의 반도체 패키지로 제공될 수 있다.
네트워크 모듈(4300)은 외부 장치들과 통신을 수행할 수 있다. 예시적으로, 네트워크 모듈(4300)은 CDMA(Code Division Multiple Access), GSM(Global System for Mobile communication), WCDMA(wideband CDMA), CDMA-2000, TDMA(TIME Dvision Multiple Access), LTE(Long Term Evolution), Wimax, WLAN, UWB, 블루투스, Wi-Fi 등과 같은 무선 통신을 지원할 수 있다. 예시적으로, 네트워크 모듈(4300)은 애플리케이션 프로세서(4100)에 포함될 수 있다.
스토리지 모듈(4400)은 데이터를 저장할 수 있다. 예를 들어, 스토리지 모듈(4400)은 애플리케이션 프로세서(4100)로부터 수신한 데이터를 저장할 수 있다. 또는 스토리지 모듈(4400)은 스토리지 모듈(4400)에 저장된 데이터를 애플리케이션 프로세서(4100)로 전송할 수 있다. 예시적으로, 스토리지 모듈(4400)은 PRAM(Phase-change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), NAND flash, NOR flash, 3차원 구조의 NAND 플래시 등과 같은 불휘발성 반도체 메모리 소자로 구현될 수 있다. 예시적으로, 스토리지 모듈(4400)은 사용자 시스템(4000)의 메모리 카드, 외장형 드라이브 등과 같은 탈착식 저장 매체(removable drive)로 제공될 수 있다.
예시적으로, 스토리지 모듈(4400)은 복수의 불휘발성 메모리 장치들을 포함할 수 있고, 복수의 불휘발성 메모리 장치들은 도 2 및 도 3을 참조하여 설명된 메모리 장치와 동일하게 동작할 수 있다. 스토리지 모듈(4400)은 도 1을 참조하여 설명된 저장 장치(50)와 동일하게 동작할 수 있다.
사용자 인터페이스(4500)는 애플리케이션 프로세서(4100)에 데이터 또는 명령어를 입력하거나 또는 외부 장치로 데이터를 출력하는 인터페이스들을 포함할 수 있다. 예시적으로, 사용자 인터페이스(4500)는 키보드, 키패드, 버튼, 터치 패널, 터치 스크린, 터치 패드, 터치 볼, 카메라, 마이크, 자이로스코프 센서, 진동 센서, 압전 소자 등과 같은 사용자 입력 인터페이스들을 포함할 수 있다. 사용자 인터페이스(4500)는 LCD (Liquid Crystal Display), OLED (Organic Light Emitting Diode) 표시 장치, AMOLED (Active Matrix OLED) 표시 장치, LED, 스피커, 모니터 등과 같은 사용자 출력 인터페이스들을 포함할 수 있다.
실시 예에서, 애플리케이션 프로세서(4100)는 호스트(도 1의 300)로부터 프로그램 요청 및 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 호스트 데이터가 스토리지 모듈(4400)에 프로그램되도록 호스트 데이터의 전송을 제어할 수 있다.
실시 예에서, 메모리 모듈(4200)은 제1 및 제2 메모리 버퍼를 포함할 수 있다. 제1 메모리 버퍼는 SRAM(Static RAM)이고, 제2 메모리 버퍼는 DRAM(Dynamic RAM)일 수 있다.
실시 예에서, 애플리케이션 프로세서(4100)는 호스트 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
실시 예에서, 애플리케이션 프로세서(4100)는 호스트(도 1의 300)의 리드 요청에 대응하는 플래시 데이터를 스토리지 모듈(4400)로부터 수신하고, 플래시 데이터를 호스트(도 1의 300)로 출력하도록 플래시 데이터의 전송을 제어할 수 있다. 예를 들면, 애플리케이션 프로세서(4100)는 플래시 데이터를 제1 메모리 버퍼에서 제2 메모리 버퍼로 이동시킬 수 있다.
50: 저장 장치
100: 메모리 장치
200: 메모리 컨트롤러
210: 호스트 컨트롤러
220: 메모리 버퍼
230: 플래시 컨트롤러
240: 직접 메모리 접근 장치
300: 호스트

Claims (20)

  1. 호스트로부터 프로그램 요청 및 상기 프로그램 요청에 대응하는 호스트 데이터를 수신하고, 상기 호스트 데이터가 메모리 장치에 프로그램되도록 상기 호스트 데이터의 전송을 제어하는 호스트 컨트롤러; 및
    상기 호스트 컨트롤러로부터 수신된 상기 호스트 데이터를 저장하는 제1 메모리 버퍼 및 제2 메모리 버퍼를 포함하는 메모리 버퍼부;를 포함하는 메모리 컨트롤러에 있어서,
    상기 호스트 컨트롤러는 상기 호스트 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시키도록 상기 메모리 버퍼부를 제어하는 메모리 컨트롤러.
  2. 제 1항에 있어서,
    상기 제1 메모리 버퍼는 정적 랜덤 액세스 메모리(static random access memory; SRAM)로 구성되고, 상기 제2 메모리 버퍼는 동적 랜덤 액세스 메모리(dynamic random access memory; DRAM)로 구성되는 것을 특징으로 하는 메모리 컨트롤러.
  3. 제 1항에 있어서, 상기 호스트 컨트롤러는,
    상기 호스트 데이터가 상기 제1 메모리 버퍼에 저장된 후, 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 상기 호스트 데이터를 이동시킬 것을 지시하는 전송 요청을 상기 제1 메모리 버퍼에 출력하는 메모리 컨트롤러.
  4. 제 3항에 있어서, 상기 제1 메모리 버퍼는,
    상기 전송 요청에 응답하여 상기 호스트 데이터를 상기 제2 메모리 버퍼에 전송하고,
    상기 호스트 데이터가 모두 상기 제2 메모리 버퍼에 전송되면, 상기 호스트 데이터가 모두 전송되었음을 나타내는 전송 완료 응답을 상기 호스트 컨트롤러에 출력하는 메모리 컨트롤러.
  5. 제 4항에 있어서,
    상기 호스트 컨트롤러는 상기 전송 완료 응답을 기초로 상기 호스트로부터 새로운 호스트 데이터를 수신하고,
    상기 제1 메모리 버퍼는 상기 호스트 데이터를 저장하기 위해 할당되었던 영역을 해제한 후 상기 호스트 컨트롤러부터 수신된 상기 새로운 호스트 데이터를 저장하는 메모리 컨트롤러.
  6. 제 4항에 있어서, 상기 제1 메모리 버퍼는,
    상기 전송 완료 응답이 출력된 후 상기 메모리 장치로부터 수신된 새로운 플래시 데이터를 저장하는 메모리 컨트롤러.
  7. 제 3항에 있어서,
    상기 전송 요청에 응답하여 상기 제1 메모리 버퍼로부터 출력된 상기 호스트 데이터를 수신하고, 수신된 상기 호스트 데이터를 상기 제2 메모리 버퍼에 전송하는 직접 메모리 접근 장치를 포함하는 메모리 컨트롤러.
  8. 제 3항에 있어서,
    상기 전송 요청에 응답하여 상기 제1 메모리 버퍼로부터 출력된 상기 호스트 데이터를 수신하고, 상기 호스트 데이터를 프로그램하기 위해 상기 호스트 데이터를 상기 메모리 장치에 출력하는 플래시 컨트롤러를 포함하는 메모리 컨트롤러.
  9. 제 8항에 있어서, 상기 플래시 컨트롤러는,
    상기 호스트 데이터를 상기 제2 메모리 버퍼에 전송하는 메모리 컨트롤러.
  10. 제 9항에 있어서, 상기 제1 메모리 버퍼는,
    상기 호스트 데이터가 상기 제2 메모리 버퍼에 모두 저장되면, 상기 호스트 데이터가 저장되었던 영역을 해제하는 메모리 컨트롤러.
  11. 호스트의 리드 요청에 대응하는 플래시 데이터를 메모리 장치로부터 수신하고, 상기 플래시 데이터가 상기 호스트로 출력되도록 상기 플래시 데이터의 전송을 제어하는 플래시 컨트롤러; 및
    상기 플래시 컨트롤러로부터 수신된 상기 플래시 데이터를 저장하는 제1 메모리 버퍼 및 제2 메모리 버퍼를 포함하는 메모리 버퍼부;를 포함하는 메모리 컨트롤러에 있어서,
    상기 플래시 컨트롤러는 상기 플래시 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시키도록 상기 메모리 버퍼부를 제어하는 메모리 컨트롤러.
  12. 제 11항에 있어서,
    상기 제1 메모리 버퍼는 정적 랜덤 액세스 메모리(static random access memory; SRAM)로 구성되고, 상기 제2 메모리 버퍼는 동적 랜덤 액세스 메모리(dynamic random access memory; DRAM)로 구성되는 것을 특징으로 하는 메모리 컨트롤러.
  13. 제 11항에 있어서,
    상기 플래시 데이터가 상기 제2 메모리 버퍼로 모두 이동되었는지를 기초로 상기 리드 요청에 대응하는 동작의 완료 여부를 상기 호스트에 출력하는 호스트 컨트롤러를 포함하고,
    상기 호스트 컨트롤러는 상기 플래시 데이터가 상기 제1 메모리 버퍼에 저장된 후 상기 플래시 데이터를 상기 제1 메모리 버퍼에서 상기 제2 메모리 버퍼로 이동시킬 것을 지시하는 전송 요청을 상기 플래시 컨트롤러를 통해 상기 제1 메모리 버퍼에 출력하는 메모리 컨트롤러.
  14. 제 13항에 있어서,
    상기 제1 메모리 버퍼는 상기 전송 요청에 응답하여 상기 플래시 데이터를 상기 제2 메모리 버퍼에 전송하고,
    상기 플래시 데이터가 모두 상기 제2 메모리 버퍼에 전송되면, 상기 플래시 컨트롤러는 상기 호스트 컨트롤러에 전송 완료 응답을 출력하는 메모리 컨트롤러.
  15. 제 14항에 있어서,
    상기 호스트 컨트롤러는 상기 호스트로부터 새로운 호스트 데이터를 수신하고,
    상기 제1 메모리 버퍼는 상기 플래시 데이터를 저장하기 위해 할당되었던 영역을 해제한 후 상기 호스트 컨트롤러부터 수신된 상기 새로운 호스트 데이터를 저장하는 메모리 컨트롤러.
  16. 제 14항에 있어서, 상기 제1 메모리 버퍼는,
    상기 전송 완료 응답이 출력된 후 상기 메모리 장치로부터 수신된 새로운 플래시 데이터를 저장하는 메모리 컨트롤러.
  17. 제 13항에 있어서,
    상기 전송 요청에 응답하여 상기 제1 메모리 버퍼로부터 출력된 상기 플래시 데이터를 수신하고, 수신된 상기 플래시 데이터를 상기 제2 메모리 버퍼에 전송하는 직접 메모리 접근 장치를 포함하는 메모리 컨트롤러.
  18. 제 13항에 있어서,
    상기 전송 요청에 응답하여 상기 제1 메모리 버퍼로부터 출력된 상기 플래시 데이터를 수신하고, 상기 리드 요청에 대응하는 상기 플래시 데이터를 상기 호스트에 출력하는 호스트 컨트롤러를 포함하는 메모리 컨트롤러.
  19. 제 18항에 있어서, 상기 호스트 컨트롤러는,
    상기 플래시 데이터를 상기 제2 메모리 버퍼에 전송하는 메모리 컨트롤러.
  20. 제 19항에 있어서, 상기 제1 메모리 버퍼는,
    상기 플래시 데이터가 상기 제2 메모리 버퍼에 모두 저장되면, 상기 플래시 데이터가 저장되었던 영역을 해제하는 메모리 컨트롤러.
KR1020200138369A 2020-10-23 2020-10-23 메모리 컨트롤러 및 그 동작 방법 KR20220053973A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200138369A KR20220053973A (ko) 2020-10-23 2020-10-23 메모리 컨트롤러 및 그 동작 방법
US17/242,063 US11593023B2 (en) 2020-10-23 2021-04-27 Memory controller and method of operating the same
CN202110615516.7A CN114489467A (zh) 2020-10-23 2021-06-02 存储器控制器及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200138369A KR20220053973A (ko) 2020-10-23 2020-10-23 메모리 컨트롤러 및 그 동작 방법

Publications (1)

Publication Number Publication Date
KR20220053973A true KR20220053973A (ko) 2022-05-02

Family

ID=81258394

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200138369A KR20220053973A (ko) 2020-10-23 2020-10-23 메모리 컨트롤러 및 그 동작 방법

Country Status (3)

Country Link
US (1) US11593023B2 (ko)
KR (1) KR20220053973A (ko)
CN (1) CN114489467A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102351237B1 (ko) * 2021-04-29 2022-01-13 삼성전자주식회사 메모리 저장 장치 및 통신 시스템

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI463321B (zh) 2007-01-10 2014-12-01 Mobile Semiconductor Corp 用於改善外部計算裝置效能的調適性記憶體系統
US9891837B2 (en) * 2014-09-08 2018-02-13 Toshiba Memory Corporation Memory system
KR102374637B1 (ko) 2015-07-08 2022-03-17 삼성전자주식회사 컴퓨팅 시스템 및 그것의 메모리 관리 방법
US9880783B2 (en) * 2015-10-28 2018-01-30 Sandisk Technologies Llc System and method for utilization of a shadow data buffer in a host where the shadow data buffer is controlled by external storage controller
KR20170071872A (ko) 2015-12-16 2017-06-26 삼성전자주식회사 메모리 컨트롤러, 전자 장치 및 메모리 컨트롤러의 제어 방법
US10860508B2 (en) * 2017-05-25 2020-12-08 Western Digital Technologies, Inc. Offloaded disaggregated storage architecture
KR102398186B1 (ko) * 2017-07-03 2022-05-17 삼성전자주식회사 메모리 컨트롤러의 동작 방법 및 사용자 장치의 동작 방법
US11048645B2 (en) * 2018-02-01 2021-06-29 Samsung Electronics Co., Ltd. Memory module, operation method therof, and operation method of host
KR102549591B1 (ko) 2018-02-01 2023-06-30 삼성전자주식회사 호스트의 동작 방법, 메모리 모듈의 동작 방법, 및 메모리 시스템의 동작 방법
KR20200010933A (ko) * 2018-07-23 2020-01-31 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작방법
US11188250B2 (en) * 2018-10-25 2021-11-30 Micron Technology, Inc. Two-stage hybrid memory buffer for multiple streams
KR102583787B1 (ko) * 2018-11-13 2023-10-05 에스케이하이닉스 주식회사 데이터 저장 장치 및 동작 방법, 이를 포함하는 스토리지 시스템
KR20200113480A (ko) * 2019-03-25 2020-10-07 에스케이하이닉스 주식회사 데이터 저장 장치 및 동작 방법
KR20210141159A (ko) * 2020-05-15 2021-11-23 에스케이하이닉스 주식회사 메모리 시스템

Also Published As

Publication number Publication date
US20220129192A1 (en) 2022-04-28
CN114489467A (zh) 2022-05-13
US11593023B2 (en) 2023-02-28

Similar Documents

Publication Publication Date Title
US11307803B2 (en) Storage device for suspending program operation and performing read operation and operating method thereof
US11449417B2 (en) Memory controller performing host-aware performance booster mode and method of operating the same
US11543986B2 (en) Electronic system including host, memory controller and memory device and method of operating the same
US11687450B2 (en) Storage device for translating address and operating method thereof
KR20210090439A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20220113159A (ko) 저장 장치 및 그 동작 방법
KR20210077451A (ko) 저장 장치 및 그 동작 방법
KR20230007881A (ko) 저장 장치 및 그 동작 방법
KR20210142981A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20210068902A (ko) 메모리 장치 및 그 동작 방법
US11593023B2 (en) Memory controller and method of operating the same
KR20220052161A (ko) 메모리 장치 및 그 동작 방법
KR20220099384A (ko) 메모리 장치 및 그 동작 방법
KR20210111120A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20220048864A (ko) 저장 장치 및 그 동작 방법
US11868658B2 (en) Memory controller including first processor for generating commands and second processor for generating logging information and method of operating the memory controller
US11500768B2 (en) Storage device performing garbage collection and method of operating the same
US11928056B2 (en) Memory controller for allocating cache lines and method of operating the same
US11210223B2 (en) Storage device and operating method thereof
US20230305741A1 (en) Storage device and operating method thereof
US20230238040A1 (en) Storage device and operating method thereof
US20230244607A1 (en) Memory controller and method of operating the same
US20220413753A1 (en) Host device, storage device, and method of operating the same
US20230041076A1 (en) Memory system and operating method thereof
TW202349203A (zh) 計算系統及其操作方法