KR20210145373A - 지연 락 루프 디바이스와 그 동작 방법 - Google Patents
지연 락 루프 디바이스와 그 동작 방법 Download PDFInfo
- Publication number
- KR20210145373A KR20210145373A KR1020200062133A KR20200062133A KR20210145373A KR 20210145373 A KR20210145373 A KR 20210145373A KR 1020200062133 A KR1020200062133 A KR 1020200062133A KR 20200062133 A KR20200062133 A KR 20200062133A KR 20210145373 A KR20210145373 A KR 20210145373A
- Authority
- KR
- South Korea
- Prior art keywords
- delay
- clock
- loop device
- lock loop
- time point
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 230000003111 delayed effect Effects 0.000 claims abstract description 31
- 230000005855 radiation Effects 0.000 claims description 15
- 230000001934 delay Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 18
- 238000011017 operating method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0814—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/133—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
- H03K5/134—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices with field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
Abstract
Description
[도 2a] 본 발명의 실시 형태에 의한 최소 주기를 가지는 입력 클록에 응용되는 신호 타이밍도이다.
[도 2b] 본 발명의 실시 형태에 의한 최대 주기를 가지는 입력 클록에 응용되는 신호 타이밍도이다.
[도 3a] 본 발명의 실시 형태에 의한 슬로우 스큐에 응용되는 신호 타이밍도이다.
[도 3b] 본 발명의 실시 형태에 의한 패스트 스큐에 응용되는 신호 타이밍도이다.
[도 4] 본 발명의 제2 실시 형태에 의한 지연 락 루프 디바이스 디바이스의 설명도이다.
[도 5] 본 발명의 제3 실시 형태에 의한 지연 락 루프 디바이스 디바이스의 설명도이다.
[도 6] 본 발명의 실시 형태에 의한 동작 방법의 플로우도이다.
110: 지연선
120: 복사 회로
130: 위상 검출기
140: 지연 제어기
150: 발진기
160: 인에이블 신호 생성기
D_CLK: 지연 클록
DCD: 지연 코드
DCS: 지연 제어 신호
DN, UP: 지연 커맨드
ES: 인에이블 신호
FB_CLK: 피드백 클록
I_CLK: 입력 클록
RDT: 복사 지연 시간 길이
S110~S140: 스텝
t1: 제1 시간점
t2: 제2 시간점
t3: 제3 시간점
Claims (13)
- 입력 클록을 수신하고, 복수 비트의 지연 코드에 반응해 상기 입력 클록에 지연을 실시함으로써 지연 클록을 제공하도록 구성된 지연선과,
상기 지연선에 결합되어, 상기 지연 클록을 수신하고, 상기 지연 클록에 근거해 피드백 클록을 생성하도록 구성된 복사 회로와,
상기 복사 회로에 결합되어, 상기 입력 클록과 상기 피드백 클록을 수신하고, 상기 입력 클록과 상기 피드백 클록을 비교해 지연 제어 신호를 생성하도록 구성된 위상 검출기와,
상기 위상 검출기 및 상기 지연선에 결합되어, 제어 클록에 근거해, 상기 지연 제어 신호에 따라 제1 시간점에서 상기 지연 코드를 생성하고, 복사 지연 시간 길이를 지연시켜 제2 시간점에서 상기 지연선에 상기 지연 코드를 제공하고, 상기 지연선에 상기 제2 시간점에서 상기 입력 클록의 타이밍을 조정하는 지연 제어기
를 포함하고,
상기 제어 클록의 주기는, 상기 복사 지연 시간 길이 보다 큰
지연 락 루프 디바이스. - 제1항에 있어서,
상기 지연 제어기는,
상기 제2 시간점 뒤의 제3 시간점에서 다른 지연 코드를 제공하고,
상기 제3 시간점과 상기 제1 시간점의 사이의 시간의 길이는, 상기 제어 클록의 주기와 대략 같은
지연 락 루프 디바이스. - 제1항 또는 제2항에 있어서,
상기 복사 지연 시간 길이는, 상기 지연 락 루프 디바이스의 프로세스에 의해 생성되는 트랜지스터 스큐에 따라 조정되고,
상기 트랜지스터 스큐는, 트랜지스터의 임계 전압치에 의해 결정되는
지연 락 루프 디바이스. - 제3항에 있어서,
상기 복사 지연 시간 길이는, 상기 트랜지스터 스큐의 슬로우 스큐에 따라 증가되고,
상기 복사 지연 시간 길이는, 상기 트랜지스터 스큐의 패스트 스큐에 따라 저감되는
지연 락 루프 디바이스. - 제1항 또는 제2항에 있어서,
상기 지연 제어기에 결합되어, 상기 제어 클록을 제공하도록 구성된 발진기
를 더 포함하는 지연 락 루프 디바이스. - 제5항에 있어서,
상기 발진기는,
인에이블 신호에 따라 유효로 되어 상기 제어 클록을 제공하는
지연 락 루프 디바이스. - 제6항에 있어서,
상기 발진기에 결합되어, 상기 인에이블 신호를 제공하도록 구성된 인에이블 신호 생성기
를 더 포함하는 지연 락 루프 디바이스. - 제7항에 있어서,
상기 인에이블 신호 생성기는,
상기 지연선, 상기 복사 회로, 상기 위상 검출기 및 상기 지연 제어기에 더 결합되고,
상기 인에이블 신호에 의해 상기 지연선, 상기 복사 회로, 상기 위상 검출기 및 상기 지연 제어기를 유효로 하는
지연 락 루프 디바이스. - 입력 클록을 수신하고, 복수 비트의 지연 코드에 반응해 상기 입력 클록을 지연시킴으로써 지연 클록을 제공하는 단계와,
상기 지연 클록에 근거해 피드백 클록을 생성하는 단계와,
상기 입력 클록과 상기 피드백 클록을 비교해 지연 제어 신호를 생성하는 단계와,
제어 클록에 근거해, 상기 지연 제어 신호에 따라 제1 시간점에서 상기 지연 코드를 생성하고, 복사 지연 시간 길이를 지연시켜, 제2 시간점에서 지연 코드를 제공해, 상기 제2 시간점에서 상기 입력 클록의 타이밍을 조정하는 단계
를 포함하고,
상기 제어 클록의 주기는, 상기 복사 지연 시간 길이 보다 큰
지연 락 루프 디바이스의 동작 방법. - 제9항에 있어서,
상기 제2 시간점 뒤의 제3 시간점에서, 다른 지연 코드를 제공하는 스텝
을 더 포함하고,
상기 제3 시간점과 상기 제1 시간점과의 사이의 시간 길이는, 상기 제어 클록의 주기와 대략 같은
지연 락 루프 디바이스의 동작 방법. - 제9항 또는 제10항에 있어서,
상기 지연 락 루프 디바이스의 프로세스에 의해 생성되는 트랜지스터 스큐에 따라 상기 복사 지연 시간 길이를 조정하고,
상기 트랜지스터 스큐는, 트랜지스터의 임계 전압치에 의해 결정되는
지연 락 루프 디바이스의 동작 방법. - 제11항에 있어서,
상기 복사 지연 시간 길이는, 상기 트랜지스터 스큐의 슬로우 스큐에 따라 증가되고,
상기 복사 지연 시간 길이는, 상기 트랜지스터 스큐의 패스트 스큐에 따라 저감되는
지연 락 루프 디바이스의 동작 방법. - 제9항에 있어서,
인에이블 신호에 따라 상기 제어 클록을 제공하는 단계
를 더 포함하는 지연 락 루프 디바이스의 동작 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200062133A KR102414817B1 (ko) | 2020-05-25 | 2020-05-25 | 지연 락 루프 디바이스와 그 동작 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200062133A KR102414817B1 (ko) | 2020-05-25 | 2020-05-25 | 지연 락 루프 디바이스와 그 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20210145373A true KR20210145373A (ko) | 2021-12-02 |
KR102414817B1 KR102414817B1 (ko) | 2022-06-30 |
Family
ID=78867268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020200062133A KR102414817B1 (ko) | 2020-05-25 | 2020-05-25 | 지연 락 루프 디바이스와 그 동작 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102414817B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117095713A (zh) * | 2023-08-23 | 2023-11-21 | 上海奎芯集成电路设计有限公司 | 一种基于传输速率的信号相位转换电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010015841A (ko) * | 1997-12-12 | 2001-02-26 | 엘링 블로메 | Σδ변조기-제어 위상동기루프 회로 및 관련 방법 |
KR20010044877A (ko) * | 1999-11-01 | 2001-06-05 | 박종섭 | 전압제어오실레이터와 쉬프트레지스터형 지연고정루프를결합한 아날로그-디지털 혼합형 지연고정루프 |
JP2005502241A (ja) * | 2001-08-29 | 2005-01-20 | アナログ・デバイシズ・インコーポレーテッド | 位相ロックループの高速起動方法および装置 |
KR20120126244A (ko) * | 2011-05-11 | 2012-11-21 | 에스케이하이닉스 주식회사 | 클럭지연회로 |
-
2020
- 2020-05-25 KR KR1020200062133A patent/KR102414817B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010015841A (ko) * | 1997-12-12 | 2001-02-26 | 엘링 블로메 | Σδ변조기-제어 위상동기루프 회로 및 관련 방법 |
KR20010044877A (ko) * | 1999-11-01 | 2001-06-05 | 박종섭 | 전압제어오실레이터와 쉬프트레지스터형 지연고정루프를결합한 아날로그-디지털 혼합형 지연고정루프 |
JP2005502241A (ja) * | 2001-08-29 | 2005-01-20 | アナログ・デバイシズ・インコーポレーテッド | 位相ロックループの高速起動方法および装置 |
KR20120126244A (ko) * | 2011-05-11 | 2012-11-21 | 에스케이하이닉스 주식회사 | 클럭지연회로 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117095713A (zh) * | 2023-08-23 | 2023-11-21 | 上海奎芯集成电路设计有限公司 | 一种基于传输速率的信号相位转换电路 |
CN117095713B (zh) * | 2023-08-23 | 2024-03-19 | 上海奎芯集成电路设计有限公司 | 一种基于传输速率的信号相位转换电路 |
Also Published As
Publication number | Publication date |
---|---|
KR102414817B1 (ko) | 2022-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101030275B1 (ko) | 듀티 보정 회로 및 이를 포함하는 클럭 보정 회로 | |
US6445234B1 (en) | Apparatus and method for accelerating initial lock time of delayed locked loop | |
US9148136B2 (en) | Semiconductor apparatus and duty cycle correction method thereof | |
KR100910853B1 (ko) | 반도체 메모리 장치 및 그 구동방법 | |
US8390350B2 (en) | Clock signal delay circuit for a locked loop circuit | |
US8749281B2 (en) | Phase detection circuit and synchronization circuit using the same | |
US10594328B2 (en) | Apparatuses and methods for providing frequency divided clocks | |
US7667510B2 (en) | Delay locked loop circuit and method thereof | |
KR102414817B1 (ko) | 지연 락 루프 디바이스와 그 동작 방법 | |
US8836393B2 (en) | Fast measurement initialization for memory | |
US10965292B1 (en) | Delay-locked loop device and operation method therefor | |
KR100871640B1 (ko) | 반도체 메모리 장치 및 그 구동방법 | |
US7573308B2 (en) | Delay locked loop circuit for preventing malfunction caused by change of power supply voltage | |
US7629821B2 (en) | Semiconductor memory device | |
US8598927B2 (en) | Internal clock generator and operating method thereof | |
JP6903195B1 (ja) | 遅延ロックループデバイスとその動作方法 | |
TWI732558B (zh) | 延遲鎖相迴路裝置及其操作方法 | |
US8638137B2 (en) | Delay locked loop | |
CN113746475B (zh) | 延迟锁相回路装置及其操作方法 | |
KR102047793B1 (ko) | 지연고정루프 | |
KR100801740B1 (ko) | 지연고정루프 제어회로 | |
US20120187992A1 (en) | Clock delay circuit | |
KR20120087642A (ko) | 고정신호 생성회로 및 이를 포함하는 지연고정루프 | |
KR20100004637A (ko) | 지연고정루프회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20200525 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20211116 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20220523 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20220627 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20220628 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |