KR20210021167A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20210021167A
KR20210021167A KR1020190099426A KR20190099426A KR20210021167A KR 20210021167 A KR20210021167 A KR 20210021167A KR 1020190099426 A KR1020190099426 A KR 1020190099426A KR 20190099426 A KR20190099426 A KR 20190099426A KR 20210021167 A KR20210021167 A KR 20210021167A
Authority
KR
South Korea
Prior art keywords
patterns
pattern
sensing
connection
disposed
Prior art date
Application number
KR1020190099426A
Other languages
English (en)
Inventor
최원준
김일주
김덕중
정영배
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190099426A priority Critical patent/KR20210021167A/ko
Priority to US16/921,467 priority patent/US11354001B2/en
Priority to CN202010817252.9A priority patent/CN112394833A/zh
Publication of KR20210021167A publication Critical patent/KR20210021167A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • H01L27/3276
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0448Details of the electrode shape, e.g. for enhancing the detection of touches, for generating specific electric field shapes, for enhancing display quality
    • H01L27/3211
    • H01L27/323
    • H01L51/5203
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Quality & Reliability (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예에 따른 표시장치는 표시패널, 및 상기 표시패널 위에 배치되고, 제1 감지전극, 및 제2 감지전극을 포함하는 입력감지패널을 포함할 수 있다. 상기 제1 감지전극은 제1 감지패턴들 및 제1 연결패턴을 포함할 수 있다. 상기 제2 감지전극은 제2 감지패턴들, 섬 패턴, 및 제2 연결패턴을 포함할 수 있다. 상기 섬 패턴의 각 변들은 제2 감지패턴들 각각의 적어도 하나의 변과 평행할 수 있다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 신뢰성이 향상된 표시장치에 관한 것이다.
표시장치는 영상을 표시하는 표시패널 및 외부 입력을 감지하는 입력감지패널을 포함할 수 있다. 입력감지패널은 표시패널과 연속된 공정을 통해 일체로 형성될 수 있다. 또는 입력감지패널은 표시패널과 분리된 공정을 통해 형성된 후, 표시패널에 결합될 수 있다.
본 발명은 신뢰성이 향상된 표시장치를 제공하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 표시장치는 제1 발광 영역들, 제2 발광 영역들, 및 제3 발광 영역들을 포함하는 표시패널 및 상기 표시패널 위에 배치되고, 제1 감지전극, 및 제2 감지전극을 포함하는 입력감지패널을 포함할 수 있다. 상기 제1 감지전극은 제1 감지패턴들 및 상기 제1 감지패턴들 중 서로 인접한 두 개의 제1 감지패턴들을 연결하는 적어도 하나의 제1 연결패턴을 포함할 수 있다. 상기 제2 감지전극은 제2 감지패턴들, 상기 제2 감지패턴들 중 서로 인접한 두 개의 제2 감지패턴들 사이에 배치되는 적어도 하나의 섬 패턴, 및 상기 제2 감지패턴들 및 상기 섬 패턴을 연결하는 제2 연결패턴들을 포함할 수 있다. 상기 섬 패턴의 각 변들은 제2 감지패턴들 각각의 적어도 하나의 변과 평행할 수 있다.
상기 섬 패턴과 상기 제1 연결패턴 사이에 개구부가 정의되고, 평면 상에서 상기 개구부에 의해 노출된 상기 제3 발광 영역들 각각의 면적은 동일할 수 있다.
평면 상에서 상기 제2 연결패턴들은 상기 제3 발광 영역들과 비중첩할 수 있다.
상기 제3 발광 영역들은 녹색 발광 영역들일 수 있다.
상기 섬 패턴은 제1 섬 패턴, 및 상기 제1 섬 패턴과 제1 방향으로 연장되는 축을 기준으로 대칭되는 형상을 가지고, 상기 제1 방향과 교차하는 제2 방향으로 이격된 제2 섬 패턴을 포함할 수 있다.
상기 제1 섬 패턴에 연결된 상기 제2 연결 패턴들의 개수는 4 개이고, 상기 제2 섬 패턴에 연결된 상기 제2 연결 패턴들의 개수는 4 개일 수 있다.
상기 섬 패턴은 상기 제1 섬 패턴 및 상기 제2 섬 패턴 사이에 배치되는 제3 섬 패턴을 더 포함할 수 있다.
상기 제2 연결 패턴들 중 상기 제3 섬 패턴과 연결되는 제2 연결패턴은 상기 제1 방향과 평행할 수 있다.
상기 제2 감지전극은 상기 제2 감지패턴들과 연결된 정전기 방전패턴을 더 포함하고, 상기 정전기 방전패턴은 상기 제2 연결패턴들과 동일한 층 상에 배치될 수 있다.
평면 상에서 상기 정전기 방전패턴은 상기 제3 발광 영역들과 비중첩할 수 있다.
상기 입력감지패널은 상기 제1 감지패턴들 및 상기 제2 감지패턴들 사이에 배치되는 더미패턴들을 더 포함할 수 있다.
상기 섬 패턴의 각 변들은 상기 더미패턴들의 적어도 하나의 변과 평행할 수 있다.
상기 제1 연결패턴 및 상기 제2 연결패턴들은 서로 상이한 층 상에 배치될 수 있다.
상기 제1 감지 전극은 상기 표시 패널 위에 배치되고, 상기 제2 연결 패턴들은 상기 제1 감지 전극 위에 배치될 수 있다.
상기 섬 패턴과 연결된 상기 제2 연결 패턴들의 개수는 4 개일 수 있다.
본 발명의 일 실시예에 따른 표시장치는 제1 발광 영역들, 제2 발광 영역들, 및 제3 발광 영역들을 포함하는 표시패널 및 상기 표시패널 위에 배치되는 입력감지패널을 포함할 수 있다. 상기 입력감지패널은 상기 표시패널 위에 배치되는 제1 감지패턴들, 상기 표시패널 위에 배치되고 상기 제1 감지패턴들 중 서로 인접한 두 개의 제1 감지패턴들을 연결하는 적어도 하나의 제1 연결패턴, 상기 표시패널 위에 배치되는 제2 감지패턴들, 상기 표시패널 위에 배치되고 상기 제2 감지패턴들 중 서로 인접한 두 개의 제2 감지패턴들 사이에 배치되며 상기 제1 연결패턴에 둘러싸인 적어도 하나의 섬 패턴, 및 상기 제1 감지패턴 위에 배치되고 상기 제2 감지패턴들 및 상기 섬 패턴을 연결하는 제2 연결패턴들을 포함할 수 있다. 평면 상에서 상기 제2 연결패턴들은 상기 제3 발광 영역들과 비중첩할 수 있다.
상기 제1 연결패턴 및 상기 제2 연결패턴들은 서로 상이한 층 상에 배치될 수 있다.
상기 섬 패턴의 각 변들은 하나의 제2 감지패턴들의 적어도 하나의 변과 평행할 수 있다.
상기 섬 패턴은 4개의 제2 연결패턴들과 연결될 수 있다.
상기 제3 발광 영역들은 녹색 발광 영역들일 수 있다.
본 발명에 따르면, 표시장치는 표시패널 및 입력감지패널을 포함하고, 입력감지패널은 감지패턴들, 연결패턴, 및 섬 패턴들을 포함할 수 있다. 섬 패턴들에는 적어도 두 쌍으로 제공된 연결패턴들이 제공될 수 있다. 외부에서 유입된 정전기에 의해 연결패턴들 중 일부가 손상되어 단선되더라도 감지패턴들은 나머지 연결패턴들에 의해 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치를 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 분해 사시도이다.
도 3a는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 3b는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 4는 본 발명의 일 실시예에 따른 표시패널의 평면도이다.
도 5는 본 발명의 일 실시예에 따른 표시패널의 단면도이다.
도 6은 본 발명의 일 실시예에 따른 입력감지패널의 평면도이다.
도 7은 본 발명의 일 실시예에 따른 도 6의 AA' 영역을 도시한 평면도이다.
도 8은 본 발명의 일 실시예에 따른 도 7에 도시된 I-I'를 따라 절단한 단면도이다.
도 9는 본 발명의 일 실시의에 따른 도 6의 AA' 영역에 대응되는 영역을 도시한 평면도이다.
도 10은 본 발명의 일 실시예에 따른 도 9의 II-II'를 따라 절단한 단면도이다.
도 11은 본 발명의 일 실시예에 따른 도 9의 BB' 영역을 도시한 투과 평면도이다.
도 12 내지 도 14는 본 발명의 일 실시예에 따른 도 6의 AA' 영역에 대응되는 영역을 도시한 평면도들이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결 된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
"및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의될 수 있다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 사시도이고, 도 2는 본 발명의 일 실시예에 따른 표시장치의 분해 사시도이다.
도 1 및 도 2를 참조하면, 표시장치(EA)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 표시장치(EA)는 다양한 실시예들을 포함할 수 있다. 예를 들어, 표시장치(EA)는 텔레비전, 모니터, 또는 외부 광고판과 같은 대형 표시장치를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 개인 디지털 단말기, 자동차 내비게이션 유닛, 게임기, 휴대용 전자 기기, 및 카메라와 같은 중소형 표시장치 등에 사용될 수 있다. 또한, 이것들은 단지 실시예로서 제시된 것들로서, 본 발명의 개념에서 벗어나지 않는 이상 다른 표시장치에도 채용될 수 있음은 물론이다. 본 실시예에서, 표시장치(EA)는 스마트 폰으로 예시적으로 도시하였다.
표시장치(EA)는 제1 방향(DR1) 및 제2 방향(DR2) 각각에 평행한 표시면(FS)에 제3 방향(DR3)을 향해 영상(IM)을 표시할 수 있다. 영상(IM)은 동적인 영상은 물론 정지 영상을 포함할 수 있다. 도 1에서 영상(IM)의 일 예로 시계창 및 아이콘들이 도시되었다. 영상(IM)이 표시되는 표시면(FS)은 표시장치(EA)의 전면(front surface)과 대응될 수 있으며, 윈도우 패널(WP)의 전면과 대응될 수 있다.
본 실시예에서는 영상(IM)이 표시되는 방향을 기준으로 각 부재들의 전면(또는 상면)과 배면(또는 하면)이 정의된다. 전면과 배면은 제3 방향(DR3)에서 서로 대향되고, 전면과 배면 각각의 법선 방향은 제3 방향(DR3)과 평행할 수 있다. 한편, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다. 본 명세서에서 "평면 상에서"는 제3 방향(DR3)에서 보았을 때를 의미할 수 있다.
표시장치(EA)는 윈도우 패널(WP), 반사 방지 패널(RPP), 표시모듈(DM), 및 하우징(HU)을 포함할 수 있다. 본 실시예에서, 윈도우 패널(WP)과 하우징(HU)은 결합되어 표시장치(EA)의 외관을 구성할 수 있다.
윈도우 패널(WP)은 광학적으로 투명한 절연 물질을 포함할 수 있다. 예를 들어, 윈도우 패널(WP)은 유리 또는 플라스틱을 포함할 수 있다. 윈도우 패널(WP)은 다층구조 또는 단층구조를 가질 수 있다. 예를 들어, 윈도우 패널(WP)은 접착제로 결합된 복수 개의 플라스틱 필름을 포함하거나, 접착제로 결합된 유리 기판과 플라스틱 필름을 포함할 수 있다.
윈도우 패널(WP)의 표시면(FS)은 상술한 바와 같이, 표시장치(EA)의 전면을 정의할 수 있다. 투과 영역(TA)은 광학적으로 투명한 영역일 수 있다. 예를 들어, 투과 영역(TA)은 약 90% 이상의 가시광선 투과율을 가진 영역일 수 있다.
베젤 영역(BZA)은 투과 영역(TA)에 비해 상대적으로 광 투과율이 낮은 영역일 수 있다. 베젤 영역(BZA)은 투과 영역(TA)의 형상을 정의할 수 있다. 베젤 영역(BZA)은 투과 영역(TA)에 인접하며, 투과 영역(TA)을 에워쌀 수 있다.
베젤 영역(BZA)은 소정의 컬러를 가질 수 있다. 베젤 영역(BZA)은 표시모듈(DM)의 주변 영역(NAA)을 커버하여 주변 영역(NAA)이 외부에서 시인되는 것을 차단할 수 있다. 한편. 이는 예시적으로 도시한 것으로 본 발명의 일 실시예에 따른 윈도우 패널(WP)에 있어서, 베젤 영역(BZA)은 생략될 수 있다.
반사 방지 패널(RPP)은 윈도우 패널(WP) 아래에 배치될 수 있다. 반사 방지 패널(RPP)은 윈도우 패널(WP)의 상측으로부터 입사되는 외부광의 반사율을 감소시킬 수 있다. 본 발명의 일 실시예에 따른 반사 방지 패널(RPP)은 생략될 수 있으며, 표시모듈(DM)에 포함되는 구성일 수 있다.
표시모듈(DM)은 영상(IM)을 표시하고 외부입력을 감지할 수 있다. 표시모듈(DM)은 액티브 영역(AA) 및 주변 영역(NAA)을 포함하는 전면(IS)을 포함할 수 있다. 액티브 영역(AA)은 전기적 신호에 따라 활성화되는 영역일 수 있다.
본 실시예에서, 액티브 영역(AA)은 영상(IM)이 표시되는 영역이며, 동시에 외부입력이 감지되는 영역일 수 있다. 투과 영역(TA)은 액티브 영역(AA)과 중첩할 수 있다. 예를 들어, 투과 영역(TA)은 액티브 영역(AA)의 전면 또는 적어도 일부와 중첩할 수 있다. 이에 따라, 사용자는 투과 영역(TA)을 통해 영상(IM)을 시인하거나, 외부입력을 제공할 수 있다. 다만, 이는 예시적으로 도시한 것으로 본 발명의 일 실시예에 따른 표시모듈(DM)은 액티브 영역(AA) 내에서 영상(IM)이 표시되는 영역과 외부입력이 감지되는 영역이 서로 분리될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
주변 영역(NAA)은 베젤 영역(BZA)에 의해 커버되는 영역일 수 있다. 주변 영역(NAA)은 액티브 영역(AA)에 인접할 수 있다. 주변 영역(NAA)은 액티브 영역(AA)을 에워쌀 수 있다. 주변 영역(NAA)에는 액티브 영역(AA)을 구동하기 위한 구동 회로나 구동 배선등이 배치될 수 있다.
표시모듈(DM)은 표시패널(DP), 입력감지패널(ISP), 및 구동 회로(DC)를 포함할 수 있다.
표시패널(DP)은 실질적으로 영상(IM)을 생성하는 구성일 수 있다. 표시패널(DP)이 생성하는 영상(IM)은 투과 영역(TA)을 통해 외부에서 사용자에게 시인될 수 있다.
입력감지패널(ISP)은 외부에서 인가되는 외부 입력을 제공할 수 있다. 상술한 바와 같이, 입력감지패널(ISP)은 윈도우 패널(WP)에 제공되는 외부 입력을 감지할 수 있다.
구동 회로(DC)는 표시패널(DP) 및 입력감지패널(ISP)과 전기적으로 연결될 수 있다. 구동 회로(DC)는 메인 회로 기판(MB), 제1 회로 기판(CF1), 및 제2 회로 기판(CF2)을 포함할 수 있다.
제1 회로 기판(CF1)은 표시패널(DP)과 전기적으로 연결될 수 있다. 제1 회로 기판(CF1)은 표시패널(DP)과 메인 회로 기판(MB)을 연결할 수 있다. 본 실시예에 따른 제1 회로 기판(CF1)은 연성 회로 필름으로 도시되었다. 다만, 이는 예시적인 것으로 도시한 것으로 본 발명에 따른 제1 회로 기판(CF1)은 메인 회로 기판(MB)과 연결되지 않을 수 있고, 제1 회로 기판(CF1)은 리지드한 기판일 수 있다.
제1 회로 기판(CF1)은 주변 영역(NAA)에 배치된 표시패널(DP)의 패드들(표시 패드들)에 접속될 수 있다. 제1 회로 기판(CF1)은 표시패널(DP)을 구동하기 위한 전기적 신호를 표시패널(DP)에 제공할 수 있다. 전기적 신호는 제1 회로 기판(CF1)에서 생성되거나 메인 회로 기판(MB)에서 생성된 것일 수 있다.
제2 회로 기판(CF2)은 입력감지패널(ISP)과 전기적으로 연결될 수 있다. 제2 회로 기판(CF2)은 입력감지패널(ISP)과 메인 회로 기판(MB)을 연결할 수 있다. 본 실시예에 따른 제2 회로 기판(CF2)은 연성 회로 필름으로 도시되었다. 다만, 이는 예시적으로 도시한 것으로 본 발명에 따른 제2 회로 기판(CF2)은 메인 회로 기판(MB)과 연결되지 않을 수 있고, 제2 회로 기판(CF2)은 리지드한 기판일 수 있다.
제2 회로 기판(CF2)은 주변 영역(NAA)에 배치된 입력감지패널(ISP)의 패드들(감지패드들)에 접속될 수 있다. 제2 회로 기판(CF2)은 입력감지패널(ISP)을 구동하기 위한 전기적 신호를 입력감지패널(ISP)에 제공할 수 있다. 전기적 신호는 제2 회로 기판(CF2)에서 생성되거나 메인 회로 기판(MB)에서 생성된 것일 수 있다.
메인 회로 기판(MB)은 표시모듈(DM)을 구동하기 위한 각종 구동 회로나 전원 공급을 위한 커넥터 등을 포함할 수 있다. 제1 회로 기판(CF1)과 제2 회로 기판(CF2)은 각각 메인 회로 기판(MB)에 접속될 수 있다. 본 발명의 일 실시예에 따른 표시모듈(DM)는 하나의 메인 회로 기판(MB)을 통해 표시모듈(DM)을 용이하게 제어할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 표시모듈(DM)에 있어서, 표시패널(DP)과 입력감지패널(ISP)은 서로 다른 메인 회로 기판에 연결될 수 있고, 제1 회로 기판(CF1)과 제2 회로 기판(CF2) 중 어느 하나는 메인 회로 기판(MB)에 연결되지 않을 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
하우징(HU)은 윈도우 패널(WP)과 결합될 수 있다. 하우징(HU)은 윈도우 패널(WP)과 결합되어 소정의 내부 공간을 제공할 수 있다. 표시모듈(DM)은 내부 공간에 수용될 수 있다.
하우징(HU)은 상대적으로 강성이 높은 물질을 포함할 수 있다. 예를 들어, 하우징(HU)은 유리, 플라스틱, 또는 금속을 포함하거나, 이들의 조합으로 구성된 복수 개의 프레임 및/또는 플레이트를 포함할 수 있다. 하우징(HU)은 내부 공간에 수용된 표시장치(EA)의 구성들을 외부 충격으로부터 안정적으로 보호할 수 있다.
도 3a는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 3a를 참조하면, 표시모듈(DM)은 표시패널(DP), 입력감지패널(ISP), 및 결합 부재(SLM)을 포함할 수 있다.
표시패널(DP)은 제1 베이스층(BS1), 표시 회로층(DP-CL), 및 영상 구현층(DP-OLED)을 포함할 수 있다. 입력감지패널(ISP)은 제2 베이스층(BS2) 및 감지 회로층(ML-T)을 포함할 수 있다.
제1 베이스층(BS1) 및 제2 베이스층(BS2) 각각은 실리콘 기판, 플라스틱 기판, 유리 기판, 절연 필름, 또는 복수의 절연층들을 포함하는 적층 구조체일 수 있다.
표시 회로층(DP-CL)은 제1 베이스층(BS1) 위에 배치될 수 있다. 표시 회로층(DP-CL)은 복수의 절연층들, 복수의 도전층들 및 반도체층을 포함할 수 있다. 표시 회로층(DP-CL)의 복수의 도전층들은 신호 배선들 또는 화소의 제어 회로를 구성할 수 있다.
영상 구현층(DP-OLED)은 표시 회로층(DP-CL) 위에 배치될 수 있다. 영상 구현층(DP-OLED)은 유기 발광 다이오드들을 포함할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 영상 구현층(DP-OLED)은 무기 발광 다이오드들, 유기-무기 발광 다이오드들, 또는 액정층을 포함할 수 있다.
제2 베이스층(BS2)은 영상 구현층(DP-OLED) 위에 배치될 수 있다. 제2 베이스층(BS2)과 영상 구현층(DP-OLED) 사이에는 소정의 공간이 정의될 수 있다. 상기 공간은 공기 또는 비활성 기체로 충진될 수 있다. 또한, 본 발명의 일 실시예에서, 상기 공간은 실리콘계 폴리머, 에폭시계 수지, 또는 아크릴계 수지 등과 같은 충진재로 충진될 수 있다.
감지 회로층(ML-T)은 제2 베이스층(BS2) 위에 배치될 수 있다. 감지 회로층(ML-T)은 복수의 절연층들 및 복수의 도전층들을 포함할 수 있다. 복수의 도전층들은 외부의 입력을 감지하는 감지전극들, 감지전극들과 전기적으로 연결된 감지배선들, 및 감지배선들과 전기적으로 연결된 감지패드들을 구성할 수 있다. 이에 대해서는 후술된다.
제1 베이스층(BS1) 및 제2 베이스층(BS2) 사이에는 결합 부재(SLM)가 배치될 수 있다. 결합 부재(SLM)는 제1 베이스층(BS1) 및 제2 베이스층(BS2)을 결합할 수 있다. 결합 부재(SLM)는 광 경화성 수지 또는 광 가소성 수지와 같은 유기물을 포함하거나, 프릿 실(frit seal)과 같은 무기물을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 3b는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 3b를 참조하면, 표시모듈(DM-1)은 표시패널(DP-1), 입력감지패널(ISP-1)을 포함할 수 있다. 입력감지패널(ISP-1)은 입력감지층으로 지칭될 수 있다.
표시패널(DP-1)은 제1 베이스층(BS1), 표시 회로층(DP-CL), 영상 구현층(DP-OLED), 및 박막 봉지층(TFE)을 포함할 수 있다. 입력감지패널(ISP-1)은 제2 베이스층(TFE) 및 감지 회로층(ML-T)을 포함할 수 있다. 박막 봉지층(TFE)과 제2 베이스층(TFE)은 동일한 구성일 수 있다.
본 발명의 일 실시예에 따르면, 표시패널(DP-1)과 입력감지패널(ISP-1)은 연속 공정으로 형성될 수 있다. 즉, 감지 회로층(ML-T)은 박막 봉지층(TFE) 위에 직접 형성될 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시패널의 평면도이다.
도 4를 참조하면, 표시패널(DP)은 복수의 화소들(PX), 복수의 신호 라인들(GL, DL, PL, EL), 및 복수의 표시 패드들(PDD)을 포함할 수 있다.
표시패널(DP)의 액티브 영역(AA)은 영상이 표시되는 영역이고, 주변 영역(NAA)은 구동 회로나 구동 배선 등이 배치된 영역일 수 있다. 도 4에서는 표시패널(DP)의 액티브 영역(AA) 및 주변 영역(NAA)이 표시되었다. 액티브 영역(AA)에는 복수의 화소들(PX)이 배치될 수 있다.
복수의 신호 라인들(GL, DL, PL, EL)은 화소들(PX)에 연결되어 화소들(PX)에 전기적 신호를 전달할 수 있다. 표시패널(DP)에 포함되는 신호 라인들 중 스캔 라인(GL), 데이터 라인(DL), 전원 라인(PL), 및 발광제어 라인(EL)을 예시적으로 도시하였다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 신호 라인들(GL, DL, PL, EL)은 초기화 전압 라인을 더 포함할 수 있고, 어느 하나의 실시예로 한정되지 않는다.
전원 패턴(VDD)은 주변 영역(NAA)에 배치될 수 있다. 전원 패턴(VDD)은 복수의 전원 라인들(PL)과 접속될 수 있다. 이에 따라, 표시패널(DP)은 전원 패턴(VDD)을 포함함으로써, 복수의 화소들에 동일한 제1 전원 신호를 제공할 수 있다.
표시 패드들(PDD)은 제1 패드(D1) 및 제2 패드(D2)를 포함할 수 있다. 제1 패드(D1)는 복수로 구비되어 데이터 라인들(DL)에 각각 연결될 수 있다. 제2 패드(D2)는 전원 패턴(VDD)에 연결되어 전원 라인(PL)과 전기적으로 연결될 수 있다. 표시패널(DP)은 표시 패드들(PDD)을 통해 외부로부터 제공된 전기적 신호들을 화소들(PX)에 제공할 수 있다. 한편, 표시 패드들(PDD)은 제1 패드(D1) 및 제2 패드(D2) 외에 다른 전기적 신호들을 수신하기 위한 패드들을 더 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 5는 본 발명의 일 실시예에 따른 표시패널의 단면도이다.
도 4 및 도 5를 참조하면, 화소들(PX)은 복수의 트랜지스터들, 커패시터, 및 발광 소자(OLED)를 포함할 수 있다. 도 5에서는 하나의 트랜지스터(TR) 및 발광 소자(OLED)에 대해 도시하였다.
제1 베이스층(BS1) 위에 표시 회로층(DP-CL), 및 영상 구현층(DP-OLED)이 순차적으로 배치될 수 있다.
표시 회로층(DP-CL)은 신호 라인들(GL, DL, PL, EL)을 포함할 수 있다. 표시 회로층(DP-CL)은 무기막인 버퍼막(BFL), 제1 중간 무기막(10), 및 제2 중간 무기막(20)을 포함하고, 유기막인 중간 유기막(30)을 포함할 수 있다. 상기 무기막 및 상기 유기막의 재료는 특별히 제한되지 않는다.
버퍼막(BFL)은 제1 베이스층(BS1)의 상부에 평활한 면을 형성하고, 제1 베이스층(BS1)에 불순 윈소가 침투하는 것을 차단할 수 있다. 본 발명의 일 실시예에서 버퍼막(BFL)은 선택적으로 배치/생략될 수 있다.
버퍼막(BFL) 상에 트랜지스터(TR)의 반도체 패턴(OSP)이 배치될 수 있다. 반도체 패턴(OSP)은 폴리 실리콘 또는 아몰포스 실리콘을 포함할 수 있다. 그 밖에 반도체 패턴(OSP)은 금속 산화물 반도체를 포함할 수 있다.
반도체 패턴(OSP) 상에 제1 중간 무기막(10)이 배치될 수 있다. 제1 중간 무기막(10) 상에는 트랜지스터(TR)의 제어전극(GE)이 배치될 수 있다.
제1 중간 무기막(10) 상에는 제어전극(GE)을 커버하는 제2 중간 무기막(20)이 배치될 수 있다. 제2 중간 무기막(20) 상에 트랜지스터(TR)의 제1 전극(E1) 및 제2 전극(E2)이 배치될 수 있다.
제1 전극(E1)과 제2 전극(E2)은 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 관통하는 제1 관통홀(CH1)과 제2 관통홀(CH2)을 통해 반도체 패턴(OSP)에 각각 연결될 수 있다. 한편, 본 발명의 일 실시예에서 트랜지스터(TR)는 바텀 게이트 구조로 변형되어 실시될 수 있다.
제2 중간 무기막(20) 상에 제1 전극(E1) 및 제2 전극(E2)을 커버하는 중간 유기막(30)이 배치될 수 있다. 중간 유기막(30)은 평탄면을 제공할 수 있다.
중간 유기막(30) 상에는 영상 구현층(DP-OLED)이 배치될 수 있다. 영상 구현층(DP-OLED)은 화소 정의막(PDL) 및 발광 소자(OLED)를 포함할 수 있다. 예를 들어, 발광 소자(OLED)는 유기 발광 다이오드를 포함할 수 있다. 화소 정의막(PDL)은 유기물질을 포함할 수 있다.
중간 유기막(30) 상에 제1 전극(AE)이 배치될 수 있다. 제1 전극(AE)은 중간 유기막(30)을 관통하는 제3 관통홀(CH3)을 통해 제2 전극(E2)에 전기적으로 연결될 수 있다.
화소 정의막(PDL)에는 개구부(OP)가 정의될 수 있다. 화소 정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부를 노출시킬 수 있다.
정공 제어층(HCL)은 발광 영역(PXA)과 비발광 영역(NPXA)에 공통으로 배치될 수 있다. 정공 제어층(HCL) 상에 발광층(EML)이 배치될 수 있다. 발광층(EML)은 개구부(OP)에 대응하는 영역에 배치될 수 있다. 발광층(EML)은 유기물질 및/또는 무기물질을 포함할 수 있다. 발광층(EML)은 소정의 유색 컬러광을 포함할 수 있다.
발광층(EML) 상에 전자 제어층(ECL)이 배치될 수 있다. 전자 제어층(ECL) 상에 제2 전극(CE)이 배치될 수 있다.
도 6은 본 발명의 일 실시예에 따른 입력감지패널의 평면도이다.
도 6을 참조하면, 입력감지패널(ISP)은 제2 베이스층(BS2), 복수의 감지전극들(TE1, TE2), 복수의 감지배선들(TL1, TL2, TL3), 및 복수의 감지패드들(PDT)을 포함할 수 있다. 복수의 감지전극들(TE1, TE2), 복수의 감지배선들(TL1, TL2, TL3), 및 복수의 감지패드들(PDT)은 감지 회로층(ML-T, 도 3 참조)을 구성할 수 있다.
제2 베이스층(BS2)에는 액티브 영역(AA-I) 및 액티브 영역(AA-I)에 인접한 주변 영역(NAA-I)이 정의될 수 있다. 주변 영역(NAA-I)은 액티브 영역(AA-I)을 에워쌀 수 있다.
복수의 감지전극들(TE1, TE2)은 제1 감지전극(TE1) 및 제2 감지전극(TE2)을 포함할 수 있다. 제1 감지전극(TE1) 및 제2 감지전극(TE2)은 액티브 영역(AA-I) 위에 배치될 수 있다. 입력감지패널(ISP)은 제1 감지전극(TE1) 및 제2 감지전극(TE2) 사이의 정전 용량의 변화를 통해 외부 입력에 대한 정보를 얻을 수 있다.
제1 감지전극(TE1)은 제1 감지패턴들(SP1) 및 제1 연결패턴들(BP1)을 포함할 수 있다. 적어도 하나의 제1 연결패턴(BP1)은 서로 인접한 두 개의 제1 감지패턴들(SP1)에 연결될 수 있다. 제2 감지전극(TE2)은 제2 감지패턴들(SP2), 제2 연결패턴들(BP2), 및 섬 패턴(ILP1, ILP2, 도 7 참조)을 포함할 수 있다. 적어도 하나의 제2 연결패턴(BP2)은 서로 인접한 두 개의 제2 감지패턴들(SP2)에 연결될 수 있다.
감지배선들(TL1, TL2, TL3)은 주변 영역(NAA-I)에 배치될 수 있다. 감지배선들(TL1, TL2, TL3)은 제1 감지배선(TL1), 제2 감지배선(TL2), 및 제3 감지배선(TL3)을 포함할 수 있다.
제1 감지배선(TL1)은 제1 감지전극(TE1)에 연결될 수 있다. 제2 감지배선(TL2)은 제2 감지전극(TE2)의 일 단에 연결될 수 있다. 제3 감지배선(TL3)은 제2 감지전극(TE2)의 타 단에 연결될 수 있다. 제2 감지전극(TE2)의 타 단은 제2 감지전극(TE2)의 일 단과 대향된 부분일 수 있다.
본 발명의 일 실시예에 따른 제2 감지전극(TE2)은 제2 감지배선(TL2) 및 제3 감지배선(TL3)에 연결될 수 있다. 이에 따라, 제1 감지전극(TE1)에 비해 상대적으로 긴 길이를 가진 제2 감지전극(TE2)에 대하여 영역에 따른 감도를 균일하게 유지할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 제3 감지배선(TL3)은 생략될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
감지패드들(PDT)은 주변 영역(NAA-I)에 배치될 수 있다. 감지패드들(PDT)은 제1 감지패드(TP1), 제2 감지패드(TP2), 및 제3 감지패드(TP3)를 포함할 수 있다. 제1 감지패드(TP1)는 제1 감지배선(TL1)에 연결되어 제1 감지전극(TE1)과 전기적으로 연결될 수 있다. 제2 감지패드(TP2)는 제2 감지배선(TL2)에 연결될 수 있다. 제3 감지패드(TP3)는 제3 감지배선(TL3)에 연결될 수 있다. 따라서, 제2 감지패드(TP2) 및 제3 감지패드(TP3)는 제2 감지전극(TE2)과 전기적으로 연결될 수 있다.
제1 감지배선(TL1)의 제1 폭은 제1 감지패드(TP1)의 제2 폭보다 작을 수 있다. 제2 감지배선(TL2)의 제1 폭은 제2 감지패드(TP2)의 제2 폭보다 작을 수 있다. 제3 감지배선(TL3)의 제1 폭은 제3 감지패드(TP3)의 제2 폭보다 작을 수 있다.
도 7은 본 발명의 일 실시예에 따른 도 6의 AA' 영역을 도시한 평면도이고, 도 8은 본 발명의 일 실시예에 따른 도 7에 도시된 I-I'를 따라 절단한 단면도이다.
도 7 및 도 8을 참조하면, 감지 회로층(ML-T)은 제2 베이스층(BS2) 위에 배치될 수 있다. 감지 회로층(ML-T)은 제1 도전층(BML), 제1 도전층(BML) 위에 배치된 제1 절연층(IL1), 제1 절연층(IL1) 위에 배치된 제2 도전층(UML), 및 제2 도전층(UML) 위에 배치된 제2 절연층(IL2)을 포함할 수 있다.
제1 도전층(BML)은 투명한 도전 물질을 포함하는 층일 수 있다. 본 명세서 내에서 투명하다는 것은 광의 투과율이 소정의 기준 이상인 것을 의미할 수 있다. 예를 들어, 상기 소정의 기준은 90%일 수 있으나, 본 발명이 이에 제한되는 것은 아니다. 제1 도전층(BML)은 투명한 전도성 산화물(transparent conductive oxide)을 포함할 수 있고, 예를 들어, 인듐주석 산화물(ITO), 인듐아연 산화물(IZO), 인듐갈륨 산화물(IGO), 인듐아연갈륨 산화물(IGZO), 및 이들의 혼합물/화합물 중 적어도 어느 하나를 포함할 수 있다. 하지만, 본 발명이 이에 제한되는 것은 아니다.
제1 도전층(BML)은 제1 감지패턴들(SP1), 제1 연결패턴들(BP1), 제2 감지패턴들(SP2), 및 섬 패턴들(ILP1, ILP2)을 포함할 수 있다. 섬 패턴들(ILP1, ILP2)은 제1 감지패턴들(SP1) 및 제1 연결패턴들(BP1)과 절연되며, 제2 감지패턴들(SP2)과 전기적으로 연결될 수 있다. 섬 패턴들(ILP1, ILP2)은 제1 섬 패턴(ILP1) 및 제2 섬 패턴(ILP2)을 포함할 수 있다.
제1 섬 패턴(ILP1)은 육각형의 형상을 가질 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 제1 섬 패턴(ILP1)은 다양한 형상을 가질 수 있다.
제1 섬 패턴(ILP1)은 제1 내지 제6 변들(L1a, L1b, L1c, L1d, L1e, L1f)을 포함할 수 있다. 제2 감지패턴들(SP2) 각각은 제1 변 내지 제6 변들(L2a, L2b, L2c, L2d, L2e, L2f)을 포함할 수 있다.
제1 섬 패턴(ILP1)의 제1 변(L1a) 및 제4 변(L1d)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제1 섬 패턴(ILP1)의 제2 변(L1b) 및 제5 변(L1e)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다. 제1 섬 패턴(ILP1)의 제3 변(L1c)은 제2 감지패턴들(SP2) 각각의 제3 변(L2c) 및 제5 변(L2e)과 평행할 수 있다. 제1 섬 패턴(ILP1)의 제6 변(L1f)은 제2 감지패턴들(SP2) 각각의 제2 변(L2b) 및 제6 변(L2f)과 평행할 수 있다.
제2 섬 패턴(ILP2)은 제1 방향(DR1)으로 연장되는 제1 축(AX1)을 기준으로 제1 섬 패턴(ILP1)과 대칭되는 형상을 가질 수 있다. 제2 섬 패턴(ILP2)은 제1 섬 패턴(ILP1)과 제2 방향(DR2)으로 이격될 수 있다.
본 발명에 따르면, 제1 섬 패턴(ILP1) 및 제2 섬 패턴(ILP2)의 각 변들은 하나의 제2 감지패턴들(SP2) 각각의 적어도 하나의 변과 평행할 수 있다. 섬 패턴들(ILP1, ILP2)은 제1 감지전극(TE1) 및 제2 감지전극(TE2)이 가지는 패턴의 주기특성을 유지할 수 있다. 평면 상에서 제1 감지전극(TE1)과 제2 감지전극(TE2)이 가지는 패턴 및 평면 상에서 표시패널(DP, 도 5 참조)의 비발광 영역(NPXA, 도 5 참조)이 가지는 패턴 사이의 주기특성이 변하지 않아 표시장치(EA, 도 1 참조)의 모아레 현상이 방지될 수 있다. 표시장치(EA, 도 1 참조)의 시인성이 개선될 수 있다.
제1 도전층(BML)은 더미패턴들(MP)을 더 포함할 수 있다. 더미패턴들(MP)은 제1 감지패턴들(SP1) 및 제2 감지패턴들(SP2)과 동일한 공정을 통해 형성됨으로써 동일한 재료를 포함하고, 동일한 적층구조를 가질 수 있다. 더미패턴들(MP)은 플로팅 전극으로 제1 감지패턴들(SP1) 및 제2 감지패턴들(SP2)과 전기적으로 연결되지 않는다. 더미패턴들(MP)이 배치됨으로써 제1 감지패턴들(SP1) 및 제2 감지패턴들(SP2) 사이의 경계 영역의 시인성이 감소될 수 있다. 더미패턴들(MP)은 제1 더미패턴(MP1) 및 제2 더미패턴(MP2)을 포함할 수 있다.
제1 더미패턴(MP1)은 제1 감지패턴들(SP1) 각각과 인접할 수 있다. 제1 더미패턴(MP1)은 제1 내지 제3 변들(LDa-1, LDb-1, LDc-1)을 포함할 수 있다. 제1 더미패턴(MP1)의 제1 변(LDa-1)은 제2 감지패턴들(SP2) 각각의 제3 변(L2c) 및 제5 변(L2e)과 평행할 수 있다. 제1 더미패턴(MP1)의 제1 변(LDa-1)은 제1 섬 패턴(ILP1)의 제3 변(L1c)과 평행할 수 있다. 제1 더미패턴(MP1)의 제2 변(LDb-1) 및 제3 변(LDc-1)은 평행할 수 있다. 제1 더미패턴(MP1)의 제2 변(LDb-1) 및 제3 변(LDc-1)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제1 더미패턴(MP1)의 제2 변(LDb-1) 및 제3 변(LDc-1)은 제1 섬 패턴(ILP1)의 제1 변(L1a) 및 제4 변(L1d)과 평행할 수 있다.
제2 더미패턴(MP2)은 제2 감지패턴들(SP2) 각각과 인접할 수 있다. 제2 더미패턴(MP2)은 제1 더미패턴(MP1)과 이격될 수 있다. 제2 더미패턴(MP2)은 제1 내지 제3 변들(LDa-2, LDb-2, LDc-2)을 포함할 수 있다. 제2 더미패턴(MP2)의 제1 변(LDa-2)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다. 제2 더미패턴(MP2)의 제1 변(LDa-2)은 제1 섬 패턴(ILP1)의 제2 변(L1b) 및 제5 변(L1e)과 평행할 수 있다. 제2 더미패턴(MP2)의 제2 변(LDb-2) 및 제3 변(LDc-2)은 평행할 수 있다. 제2 더미패턴(MP2)의 제2 변(LDb-2) 및 제3 변(LDc-2)은 제1 더미패턴(MP1)의 제2 변(LDb-1) 및 제3 변(LDc-1)과 평행할 수 있다.
따라서, 평면 상에서 더미패턴들(MP), 제1 감지전극(TE1), 및 제2 감지전극(TE2)이 가지는 패턴 및 평면 상에서 표시패널(DP, 도 5 참조)의 비발광 영역(NPXA, 도 5 참조)이 가지는 패턴 사이의 주기특성이 변하지 않아 표시장치(EA, 도 1 참조)의 모아레 현상이 방지될 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에서 더미패턴들(MP)은 생략될 수 있다.
제1 절연층(IL1)은 제1 도전층(BML)을 커버할 수 있다. 제1 절연층(IL1)은 무기물질을 포함할 수 있다. 상기 무기물질은 실리콘 옥사이드, 실리콘 나이트라이드, 실리콘 옥시 나이트라이드, 티타늄 옥사이드, 및 알루미늄 옥사이드 중 적어도 어느 하나를 포함할 수 있다.
제2 도전층(UML)은 불투명한 도전 물질을 포함하는 층일 수 있다. 예를 들어, 제2 도전층(UML)은 금속 물질을 포함할 수 있고, 예를 들어, 몰리브덴, 은, 티타늄, 구리, 알루미늄, 또는 이들의 합금을 포함할 수 있다. 상기 합금은 예를 들어, 몰리브덴 나이오븀일 수 있다.
제2 도전층(UML)은 적어도 하나의 제2 연결패턴(BP2)을 포함할 수 있다. 본 발명의 일 실시예에서, 두 개의 제2 감지패턴들(SP2)을 연결하기 위해 4 개의 제2 연결패턴들(BP2)이 배치된 것을 예시적으로 도시하였으나, 본 발명이 이에 제한되는 것은 아니다. 제2 연결패턴들(BP2) 각각은 제2 감지패턴들(SP2) 중 하나 및 섬 패턴들(ILP1, ILP2) 중 하나와 연결될 수 있다. 서로 이격된 두 개의 제2 감지패턴들(SP2)은 제2 연결패턴들(BP2)과 섬 패턴들(ILP1, ILP2)을 통해 서로 전기적으로 연결될 수 있다.
제2 도전층(UML)은 정전기 방전패턴(ESD-P)을 더 포함할 수 있다. 정전기 방전패턴(ESD-P)은 제2 연결패턴(BP2)과 동일한 공정을 통해 형성됨으로써 동일한 재료를 포함하고, 동일한 적층구조를 가질 수 있다. 도 7에서는 4개의 정전기 방전패턴(ESD-P)을 예시적으로 도시하였다. 정전기 방전패턴(ESD-P)은 제2 감지패턴들(SP2) 각각에 연결될 수 있다. 정전기 방전패턴(ESD-P)의 일측 말단은 제1 감지패턴들(SP1) 각각에 중첩할 수 있다. 도 7에서는 정전기 방전패턴(ESD-P)의 일측 말단이 사각형상을 가지는 것을 도시하였으나, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 정전기 방전패턴(ESD-P)의 일측 말단의 형상은 정전기 방전을 용이하게 하기 위해 꼭지점이 형성될 수 있다. 정전기 방전패턴(ESD-P)는 정전기를 유도하여 제2 연결패턴(BP2)의 단선을 방지할 수 있다.
제2 절연층(IL2)은 제2 도전층(UML)을 커버할 수 있다. 제2 절연층(IL2)은 무기물질을 포함할 수 있으며, 예를 들어, 실리콘 옥사이드, 실리콘 나이트라이드, 실리콘 옥시 나이트라이드, 티타늄옥사이드, 및 알루미늄옥사이드 중 적어도 어느 하나를 포함할 수 있다.
도 9는 본 발명의 일 실시예에 따른 도 6의 AA' 영역에 대응되는 영역을 도시한 평면도이다. 도 7을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 9를 참조하면, 섬 패턴들(ILP1-1, ILP2-1)은 제1 감지패턴들(SP1) 및 제1 연결패턴(BP1)과 절연되며, 제2 감지패턴들(SP2)과 전기적으로 연결될 수 있다. 섬 패턴들(ILP1-1, ILP2-1)은 제1 섬 패턴(ILP1-1) 및 제2 섬 패턴(ILP2-1)을 포함할 수 있다.
제1 섬 패턴(ILP1-1)은 비정형 형상을 가질 수 있다. 제1 섬 패턴(ILP1-1)은 제1 내지 제10 변들(L1a-1, L1b-1, L1c-1, L1d-1, L1e-1, L1f-1, L1g-1, L1h-1, L1i-1, L1j-1)을 포함할 수 있다.
제1 섬 패턴(ILP1-1)의 제1 변(L1a-1), 제6 변(L1f-1), 및 제9 변(L1i-1)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제1 섬 패턴(ILP1-1)의 제2 변(L1b-1), 제4 변(L1d-1), 및 제7 변(L1g-1)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다. 제1 섬 패턴(ILP1-1)의 제3 변(L1c-1) 및 제5 변(L1e-1)은 제2 감지패턴들(SP2) 각각의 제3 변(L2c) 및 제5 변(L2e)과 평행할 수 있다. 제1 섬 패턴(ILP1-1)의 제8 변(L1h-1) 및 제10 변(L1j-1)은 제2 감지패턴들(SP2) 각각의 제2 변(L2b) 및 제6 변(L2f)과 평행할 수 있다.
제2 섬 패턴(ILP2-1)은 제1 방향(DR1)으로 연장되는 제2 축(AX2)을 기준으로 제1 섬 패턴(ILP1-1)과 대칭되는 형상을 가질 수 있다. 제2 섬 패턴(ILP2-1)은 제1 섬 패턴(ILP1-1)과 제2 방향(DR2)으로 이격될 수 있다.
본 발명에 따르면, 제1 섬 패턴(ILP1-1) 및 제2 섬 패턴(ILP2-1)의 각 변들은 제2 감지패턴들(SP2) 각각의 적어도 하나의 변과 평행할 수 있다. 섬 패턴들(ILP1-1, ILP2-1)은 제1 감지전극(TE1) 및 제2 감지전극(TE2)이 가지는 패턴의 주기특성을 유지할 수 있다. 평면 상에서 제1 감지전극(TE1)과 제2 감지전극(TE2)이 가지는 패턴 및 표시패널(DP, 도 5 참조)의 비발광 영역(NPXA, 도 5 참조)이 가지는 패턴 사이의 주기특정이 변하지 않아 표시장치(EA, 도 1 참조)의 모아레 현상이 방지될 수 있다. 표시장치(EA, 도 1 참조)의 시인성이 개선될 수 있다.
섬 패턴들(ILP1-1, ILP2-1) 각각에는 적어도 두 쌍의 제2 연결패턴들(BP2)이 연결될 수 있다. 즉, 섬 패턴들(ILP1-1, ILP2-1) 각각에는 4개의 제2 연결패턴들(BP2)이 연결될 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에서 섬 패턴들(ILP1-1, ILP2-1)에 연결된 제2 연결패턴들(BP2)의 개수는 이에 제한되지 않는다.
본 발명에 따르면, 외부에서 유입된 정전기에 의해 제2 연결패턴들(BP2) 중 일부가 손상되어 단선되더라도, 손상되지 않은 제2 연결패턴들(BP2)에 의해 제2 감지패턴들(SP2)이 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치(EA, 도 1 참조)를 제공할 수 있다.
도 10은 본 발명의 일 실시예에 따른 도 9의 II-II'를 따라 절단한 단면도이다.
도 10을 참조하면, 제2 베이스층(BS2) 위에 제1 연결패턴(BP1)이 배치될 수 있다. 제1 연결패턴(BP1) 위에는 제1 절연층(IL1)이 배치될 수 있다. 제1 절연층(IL1) 위에는 제2 연결패턴들(BP2)이 배치될 수 있다. 제2 연결패턴들(BP2) 위에는 제2 절연층(IL2)이 배치될 수 있다.
외부에서 정전기가 유입되었을 때, 상기 정전기는 제2 연결패턴들(BP2)로 유입될 수 있다. 제2 연결패턴들(BP2) 각각은 평면 상에서 면적이 좁기 때문에 상기 정전기가 상대적으로 면적이 넓은 제1 연결패턴(BP1)으로 이동할 수 있다. 상기 정전기가 제2 연결패턴들(BP2)로부터 제1 연결패턴(BP1)으로 이동할 때, 상기 정전기는 제2 연결패턴들(BP2)에 손상을 일으킬 가능성이 있다.
본 발명에 따르면, 제2 연결패턴들(BP2)은 복수로 제공될 수 있다. 외부에서 유입된 정전기에 의해 제2 연결패턴들(BP2) 중 일부가 손상되어 단선되더라도, 손상되지 않은 제2 연결패턴들(BP2)에 의해 제2 감지패턴들(SP2, 도 9 참조)이 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치(EA, 도 1 참조)를 제공할 수 있다.
도 11은 본 발명의 일 실시예에 따른 도 9의 BB' 영역을 도시한 투과 평면도이다.
도 9 및 도 11을 참조하면, 발광 영역(PXA, 도 5 참조)은 발광 소자(OLED, 도 5 참조)에서 생성되는 광의 컬러에 따라 복수 개의 그룹으로 구분될 수 있다. 도 11에서는 발광 컬러에 따라 3개의 그룹으로 구분되는 발광 영역들(PXA-R, PXA-B, PXA-G)을 도시하였다.
발광 영역들(PXA-R, PXA-B, PXA-G)은 발광 소자(OLED, 도 5 참조)의 발광층(EML, 도 5 참조)에서 발광하는 컬러에 따라 다른 면적을 가질 수 있다. 발광 소자(OLED, 도 5 참조)의 종류에 따라 발광 영역들(PXA-R, PXA-B, PXA-G)의 면적이 결정될 수 있다. 도 11에서는 발광 영역들(PXA-R, PXA-B, PXA-G)의 면적이 서로 상이한 것을 예시적으로 도시하였으나, 이에 제한되지 않는다. 예를 들어, 발광 영역들(PXA-R, PXA-B, PXA-G)의 크기는 서로 동일할 수 있다.
발광 영역들(PXA-R, PXA-B, PXA-G)은 제1 발광 영역들(PXA-R), 제2 발광 영역들(PXA-B), 및 제3 발광 영역들(PXA-G)을 포함할 수 있다. 제1 발광 영역들(PXA-R)은 적색 발광 영역들일 수 있다. 제2 발광 영역들(PXA-B)은 청색 발광 영역들일 수 있다. 제3 발광 영역들(PXA-G)은 녹색 발광 영역들일 수 있다. 제3 발광 영역들(PXA-G)인 녹색 발광 영역들은 눈에 민감하게 반응되어 제1 발광 영역들(PXA-R) 및 제2 발광 영역들(PXA-B)에 비해 더 잘 시인될 수 있다.
제1 섬 패턴(ILP1-1) 및 제1 연결패턴(BP1) 사이에 개구부(HA1)가 정의될 수 있다. 개구부(HA1)를 통해 제1 섬 패턴(ILP1-1) 및 제1 연결패턴(BP1)이 전기적으로 연결되지 않을 수 있다. 개구부(HA1)는 발광 영역들(PXA-R, PXA-B, PXA-G)과 중첩할 수 있다.
제1 섬 패턴(ILP1-1) 및 제1 연결패턴(BP1)에서의 광의 투과율은 개구부(HA1)에서의 광의 투과율과 상이할 수 있다. 제3 발광 영역들(PXA-G) 중 개구부(HA1)에 의해 노출되는 제3 발광 영역들(PXA-G1, PXA-G2, PXA-G3)은 제1 발광 영역(PXA-G1), 제2 발광 영역(PXA-G2), 및 제3 발광 영역(PXA-G3)을 포함할 수 있다. 도 11에서는 개구부(HA1)에 의해 노출되는 3개의 제3 발광 영역들(PXA-G1, PXA-G2, PXA-G3)에 대해 도시하였으나, 본 발명이 이에 제한되는 것은 아니다.
제1 발광 영역(PXA-G1)에는 개구부(HA1)에 의해 노출되는 제1 영역(AR1)이 정의될 수 있다. 제2 발광 영역(PXA-G2)에는 개구부(HA1)에 의해 노출되는 제2 영역(AR2)이 정의될 수 있다. 제3 발광 영역(PXA-G3)에는 개구부(HA1)에 의해 노출되는 제3 영역(AR3)이 정의될 수 있다.
제1 내지 제3 영역들(AR1, AR2, AR3)의 면적 차이가 큰 경우, 개구부(HA1)에 의해 노출된 제3 발광 영역들(PXA-G) 각각의 밝기가 다르게 시인될 수 있다. 하지만, 본 발명의 실시예에 따르면, 제1 내지 제3 영역들(AR1, AR2, AR3)의 면적들은 외부에서 동일한 밝기로 시인되는 정도의 차이를 가질 수 있다. 따라서, 표시장치(EA, 도 1 참조)의 시인성이 개선될 수 있다.
제2 연결패턴(BP2) 및 정전기 방전패턴(ESD-P)은 제3 발광 영역들(PXA-G)과 비중첩할 수 있다. 제2 연결패턴(BP2) 및 정전기 방전패턴(ESD-P)이 제3 발광 영역들(PXA-G)과 중첩하면, 불투명한 도전 물질을 포함하는 제2 연결패턴(BP2) 및 정전기 방전패턴(ESD-P)에 의해 제3 발광 영역들(PXA-G)이 가려져 암점으로 시인될 수 있다. 하지만, 본 발명에 따르면, 표시장치(EA, 도 1 참조)는 제2 연결패턴(BP2) 및 정전기 방전패턴(ESD-P)이 제3 발광 영역들(PXA-G)과 비중첩하여 상기 암점이 시인되지 않을 수 있다. 따라서, 표시장치(EA, 도 1 참조)의 시인성이 개선될 수 있고,
도 12는 본 발명의 일 실시예에 따른 도 6의 AA'에 대응되는 영역을 도시한 평면도이다. 도 12를 설명함에 있어서 도 7을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 12를 참조하면, 섬 패턴들(ILP1-2, ILP2-2)은 제1 감지패턴들(SP1) 및 제1 연결패턴(BP1)과 절연되며, 제2 감지패턴들(SP2)과 전기적으로 연결될 수 있다. 섬 패턴들(ILP1-2, ILP2-2)은 제1 섬 패턴(ILP1-2) 및 제2 섬 패턴(ILP2-2)을 포함할 수 있다.
제1 섬 패턴(ILP1-2)은 팔각형의 형상을 가질 수 있다. 제1 섬 패턴(ILP1-2)은 제1 내지 제8 변들(L1a-2, L1b-2, L1c-2, L1d-2, L1e-2, L1f-2, L1g-2, L1h-2)을 포함할 수 있다.
제1 섬 패턴(ILP1-2)의 제1 변(L1a-2) 및 제5 변(L1e-2)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제1 섬 패턴(ILP1-2)의 제2 변(L1b-2), 및 제6 변(L1f-2)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다. 제1 섬 패턴(ILP1-2)의 제3 변(L1c-2) 및 제7 변(L1g-2)은 제2 감지패턴들(SP2) 각각의 제2 변(L2b) 및 제6 변(L2f)과 평행할 수 있다. 제1 섬 패턴(ILP1-2)의 제4 변(L1d-2) 및 제8 변(L1h-2)은 제2 감지패턴들(SP2) 각각의 제3 변(L2c) 및 제5 변(L2e)과 평행할 수 있다.
제2 섬 패턴(ILP2-2)은 제1 방향(DR1)으로 연장되는 제3 축(AX3)을 기준으로 제1 섬 패턴(ILP2-1)과 대칭되는 형상을 가질 수 있다. 제2 섬 패턴(ILP2-2)은 제1 섬 패턴(ILP1-2)과 제2 방향(DR2)으로 이격될 수 있다.
섬 패턴들(ILP1-2, ILP2-2) 각각에는 적어도 두 쌍의 제2 연결패턴들(BP2)이 연결될 수 있다. 즉, 섬 패턴들(ILP1-2, ILP2-2) 각각에는 4개의 제2 연결패턴들(BP2)이 연결될 수 있다. 본 발명에 따르면, 외부에서 유입된 정전기에 의해 제2 연결패턴들(BP2) 중 일부가 손상되어 단선되더라도, 손상되지 않은 제2 연결패턴들(BP2)에 의해 제2 감지패턴들(SP2)이 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치(EA, 도 1 참조)를 제공할 수 있다.
도 13은 본 발명의 일 실시예에 따른 도 6의 AA' 영역에 대응되는 영역을 도시한 평면도이다. 도 7을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 13을 참조하면, 제2 감지전극(TE2, 도 6 참조)은 제3 섬 패턴(ILP3)을 더 포함할 수 있다. 제3 섬 패턴(ILP3)은 제1 감지패턴들(SP1) 및 제1 연결패턴(BP1)과 절연되며, 제2 감지패턴들(SP2)과 전기적으로 연결될 수 있다. 제3 섬 패턴(ILP3)은 제1 섬 패턴(ILP1) 및 제2 섬 패턴(ILP2) 사이에 배치될 수 있다.
제3 섬 패턴(ILP3)은 사각형의 형상을 가질 수 있다. 제3 섬 패턴(ILP3)은 제1 내지 제4 변들(L3a, L3b, L3c, L3d)을 포함할 수 있다.
제3 섬 패턴(ILP3)의 제1 변(L3a) 및 제3 변(L3c)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제3 섬 패턴(ILP3)의 제2 변(L3b) 및 제4 변(L3d)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다.
제3 섬 패턴(ILP3)에는 적어도 한 쌍의 제2 연결패턴들(BP2)이 연결될 수 있다. 제3 섬 패턴(ILP3)에 연결된 제2 연결패턴들(BP2) 각각은 제1 방향(DR1)과 평행하게 연장될 수 있다. 제3 섬 패턴(ILP3)에 의해 제2 감지패턴들(SP2)을 연결해주는 제2 연결패턴(BP2)의 개수는 증가할 수 있다. 본 발명에 따르면, 외부에서 유입된 정전기에 의해 제2 연결패턴들(BP2) 중 일부가 손상되어 단선되더라도, 손상되지 않은 제2 연결패턴들(BP2)에 의해 제2 감지패턴들(SP2)이 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치(EA, 도 1 참조)를 제공할 수 있다.
도 14는 본 발명의 일 실시예에 따른 도 6의 AA' 영역에 대응되는 영역을 도시한 평면도이다. 도 7을 통해 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 14를 참조하면, 제2 감지전극(TE2, 도 6 참조)은 제3 섬 패턴(ILP3-1)을 더 포함할 수 있다. 제3 섬 패턴(ILP3-1)은 제1 감지패턴들(SP1) 및 제1 연결패턴(BP1)과 절연되며, 제2 감지패턴들(SP2)과 전기적으로 연결될 수 있다. 제3 섬 패턴(ILP3-1)은 제1 섬 패턴(ILP1) 및 제2 섬 패턴(ILP2) 사이에 배치될 수 있다.
제3 섬 패턴(ILP3-1)은 비정형 형상을 가질 수 있다. 제3 섬 패턴(ILP3-1)은 제1 내지 제8 변들(L3a-1, L3b-1, L3c-1, L3d-1, L3e-1, L3f-1, L3g-1, L3h-1)을 포함할 수 있다.
제3 섬 패턴(ILP3-1)의 제1 변(L3a-1) 및 제5 변(L3e-1)은 제2 감지패턴들(SP2) 각각의 제3 변(L2c) 및 제5 변(L2e)과 평행할 수 있다. 제3 섬 패턴(ILP3-1)의 제2 변(L3b-1) 및 제6 변(L3f-1)은 제2 감지패턴들(SP2) 각각의 제4 변(L2d)과 평행할 수 있다. 제3 섬 패턴(ILP3-1)의 제3 변(L3c-1) 및 제7 변(L3g-1)은 제2 감지패턴들(SP2) 각각의 제1 변(L2a)과 평행할 수 있다. 제3 섬 패턴(ILP3-1)의 제4 변(L3d-1) 및 제8 변(L3h-1)은 제2 감지패턴들(SP2) 각각의 제2 변(L2b) 및 제6 변(L2f)과 평행할 수 있다.
제3 섬 패턴(ILP3-1)에는 적어도 한 쌍의 제2 연결패턴들(BP2)이 연결될 수 있다. 제3 섬 패턴(ILP3-1)에 연결된 제2 연결패턴들(BP2) 각각은 제1 방향(DR1)과 평행하게 연장될 수 있다. 제3 섬 패턴(ILP3-1)에 의해 제2 감지패턴들(SP2)을 연결해주는 제2 연결패턴(BP2)의 개수는 증가할 수 있다. 본 발명에 따르면, 외부에서 유입된 정전기에 의해 제2 연결패턴들(BP2) 중 일부가 손상되어 단선되더라도, 손상되지 않은 제2 연결패턴들(BP2)에 의해 제2 감지패턴들(SP2)은 전기적으로 연결될 수 있다. 따라서, 신뢰성이 향상된 표시장치(EA, 도 1 참조)를 제공할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
EA: 표시장치 DP: 표시패널
ISP: 입력감지패널 TE1: 제1 감지전극
TE2: 제2 감지전극 SP1: 제1 감지패턴들
SP2: 제2 감지패턴들 BP1: 제1 연결패턴
BP2: 제2 연결패턴 ILP1: 제1 섬 패턴
ILP2: 제2 섬 패턴

Claims (20)

  1. 제1 발광 영역들, 제2 발광 영역들, 및 제3 발광 영역들을 포함하는 표시패널; 및
    상기 표시패널 위에 배치되고, 제1 감지전극, 및 제2 감지전극을 포함하는 입력감지패널을 포함하고,
    상기 제1 감지전극은 제1 감지패턴들 및 상기 제1 감지패턴들 중 서로 인접한 두 개의 제1 감지패턴들을 연결하는 적어도 하나의 제1 연결패턴을 포함하고,
    상기 제2 감지전극은 제2 감지패턴들, 상기 제2 감지패턴들 중 서로 인접한 두 개의 제2 감지패턴들 사이에 배치되는 적어도 하나의 섬 패턴, 및 상기 제2 감지패턴들 및 상기 섬 패턴을 연결하는 제2 연결패턴들을 포함하고,
    상기 섬 패턴의 각 변들은 제2 감지패턴들 각각의 적어도 하나의 변과 평행한 표시장치.
  2. 제1 항에 있어서,
    상기 섬 패턴과 상기 제1 연결패턴 사이에 개구부가 정의되고, 평면 상에서 상기 개구부에 의해 노출된 상기 제3 발광 영역들 각각의 면적은 동일한 표시장치.
  3. 제1 항에 있어서,
    평면 상에서 상기 제2 연결패턴들은 상기 제3 발광 영역들과 비중첩하는 표시장치.
  4. 제1 항에 있어서,
    상기 제3 발광 영역들은 녹색 발광 영역들인 표시장치.
  5. 제1 항에 있어서,
    상기 섬 패턴은,
    제1 섬 패턴; 및
    상기 제1 섬 패턴과 제1 방향으로 연장되는 축을 기준으로 대칭되는 형상을 가지고, 상기 제1 방향과 교차하는 제2 방향으로 이격된 제2 섬 패턴을 포함하는 표시장치.
  6. 제5 항에 있어서,
    상기 제1 섬 패턴에 연결된 상기 제2 연결패턴들의 개수는 4 개이고, 상기 제2 섬 패턴에 연결된 상기 제2 연결패턴들의 개수는 4 개인 표시장치.
  7. 제5 항에 있어서,
    상기 섬 패턴은 상기 제1 섬 패턴 및 상기 제2 섬 패턴 사이에 배치되는 제3 섬 패턴을 더 포함하는 표시장치.
  8. 제7 항에 있어서,
    상기 제2 연결 패턴들 중 상기 제3 섬 패턴과 연결되는 제2 연결패턴은 상기 제1 방향과 평행한 표시장치.
  9. 제1 항에 있어서,
    상기 제2 감지전극은 상기 제2 감지패턴들과 연결된 정전기 방전패턴을 더 포함하고, 상기 정전기 방전패턴은 상기 제2 연결패턴들과 동일한 층 상에 배치된 표시장치.
  10. 제9 항에 있어서,
    평면 상에서 상기 정전기 방전패턴은 상기 제3 발광 영역들과 비중첩하는 표시장치.
  11. 제1 항에 있어서,
    상기 입력감지패널은 상기 제1 감지패턴들 및 상기 제2 감지패턴들 사이에 배치되는 더미패턴들을 더 포함하는 표시장치.
  12. 제11 항에 있어서,
    상기 섬 패턴의 각 변들은 상기 더미패턴들의 적어도 하나의 변과 평행한 표시장치.
  13. 제1 항에 있어서,
    상기 제1 연결패턴 및 상기 제2 연결패턴들은 서로 상이한 층 상에 배치되는 표시장치.
  14. 제1 항에 있어서,
    상기 제1 감지전극은 상기 표시패널 위에 배치되고, 상기 제2 연결패턴들은 상기 제1 감지전극 위에 배치되는 표시장치.
  15. 제1 항에 있어서,
    상기 섬 패턴과 연결된 상기 제2 연결패턴들의 개수는 4 개인 표시장치.
  16. 제1 발광 영역들, 제2 발광 영역들, 및 제3 발광 영역들을 포함하는 표시패널; 및
    상기 표시패널 위에 배치되는 입력감지패널을 포함하고,
    상기 입력감지패널은,
    상기 표시패널 위에 배치되는 제1 감지패턴들;
    상기 표시패널 위에 배치되고 상기 제1 감지패턴들 중 서로 인접한 두 개의 제1 감지패턴들을 연결하는 적어도 하나의 제1 연결패턴;
    상기 표시패널 위에 배치되는 제2 감지패턴들;
    상기 표시패널 위에 배치되고 상기 제2 감지패턴들 중 서로 인접한 두 개의 제2 감지패턴들 사이에 배치되며 상기 제1 연결패턴에 둘러싸인 적어도 하나의 섬 패턴; 및
    상기 제1 감지패턴 위에 배치되고 상기 제2 감지패턴들 및 상기 섬 패턴을 연결하는 제2 연결패턴들을 포함하고,
    평면 상에서 상기 제2 연결패턴들은 상기 제3 발광 영역들과 비중첩하는 표시장치.
  17. 제16 항에 있어서,
    상기 제1 연결패턴 및 상기 제2 연결패턴들은 서로 상이한 층 상에 배치되는 표시장치.
  18. 제16 항에 있어서,
    상기 섬 패턴의 각 변들은 하나의 제2 감지패턴들의 적어도 하나의 변과 평행한 표시장치.
  19. 제16 항에 있어서,
    상기 섬 패턴과 연결된 상기 제2 연결패턴들의 개수는 4개인 표시장치.
  20. 제16 항에 있어서,
    상기 제3 발광 영역들은 녹색 발광 영역들인 표시장치.
KR1020190099426A 2019-08-14 2019-08-14 표시장치 KR20210021167A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020190099426A KR20210021167A (ko) 2019-08-14 2019-08-14 표시장치
US16/921,467 US11354001B2 (en) 2019-08-14 2020-07-06 Display device including an input sensing panel having an island pattern
CN202010817252.9A CN112394833A (zh) 2019-08-14 2020-08-14 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190099426A KR20210021167A (ko) 2019-08-14 2019-08-14 표시장치

Publications (1)

Publication Number Publication Date
KR20210021167A true KR20210021167A (ko) 2021-02-25

Family

ID=74567780

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190099426A KR20210021167A (ko) 2019-08-14 2019-08-14 표시장치

Country Status (3)

Country Link
US (1) US11354001B2 (ko)
KR (1) KR20210021167A (ko)
CN (1) CN112394833A (ko)

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101799029B1 (ko) 2010-11-08 2017-11-20 삼성디스플레이 주식회사 터치 스크린 패널 일체형 액정표시장치
KR20120129593A (ko) * 2011-05-20 2012-11-28 삼성디스플레이 주식회사 유기발광표시장치 및 그 제조방법
KR101373044B1 (ko) * 2012-04-19 2014-03-11 삼성디스플레이 주식회사 터치 스크린 패널
KR102094937B1 (ko) 2013-01-24 2020-03-31 삼성디스플레이 주식회사 터치스크린패널 및 이를 구비한 영상표시장치
KR20150092384A (ko) 2014-02-03 2015-08-13 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR101935628B1 (ko) 2015-03-27 2019-01-04 동우 화인켐 주식회사 터치패널
KR102510915B1 (ko) * 2015-09-16 2023-03-17 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR101679986B1 (ko) 2015-10-30 2016-12-07 엘지디스플레이 주식회사 터치 센서 구동 장치 및 방법과 이를 포함한 표시장치
KR102337621B1 (ko) * 2015-11-25 2021-12-08 동우 화인켐 주식회사 터치 패널 및 이를 포함하는 화상 표시 장치
KR20180072022A (ko) * 2016-12-20 2018-06-29 삼성디스플레이 주식회사 표시 장치
US10496204B2 (en) * 2016-12-30 2019-12-03 Lg Display Co., Ltd. Display device with integrated touch screen and mirror function, and method for fabricating the same
KR102424954B1 (ko) * 2017-08-07 2022-07-26 삼성디스플레이 주식회사 입력 감지 유닛 및 이를 구비한 표시 장치

Also Published As

Publication number Publication date
US11354001B2 (en) 2022-06-07
US20210048924A1 (en) 2021-02-18
CN112394833A (zh) 2021-02-23

Similar Documents

Publication Publication Date Title
CN109859646B (zh) 显示面板、显示装置和显示面板的制作方法
KR20210156815A (ko) 전자패널, 표시장치, 및 그 제조 방법
US11099417B2 (en) Electronic display apparatus to mitigate visibility of terminal wiring in non-display area
KR20200133888A (ko) 표시 장치 및 그것을 포함하는 전자 장치
CN111862802A (zh) 显示装置
US11163397B2 (en) Input sensing panel and display device having the same
JP2020187234A (ja) 表示装置
US11925072B2 (en) Display apparatus including organic insulation layer defined opening
KR20210021167A (ko) 표시장치
KR20230033059A (ko) 표시장치
KR20210149930A (ko) 표시 장치
KR20200097868A (ko) 입력 감지 패널 및 이를 포함하는 표시 장치
CN112740414A (zh) 显示装置及制备方法、电子设备
KR20210005368A (ko) 표시장치
KR20210014244A (ko) 표시 장치
CN218388534U (zh) 输入感测面板和显示装置
US11237681B2 (en) Input sensing panel and display apparatus including the same
KR20210021168A (ko) 표시장치
US20220367585A1 (en) Display device
KR20230088590A (ko) 표시 장치
KR20230151151A (ko) 표시 장치
KR20240049760A (ko) 입력센서 및 이를 포함하는 전자장치
KR20240104277A (ko) 표시 패널 및 이를 포함하는 전자 기기
KR20220102194A (ko) 표시 장치
KR20220004879A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination