KR20230033059A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20230033059A
KR20230033059A KR1020210113164A KR20210113164A KR20230033059A KR 20230033059 A KR20230033059 A KR 20230033059A KR 1020210113164 A KR1020210113164 A KR 1020210113164A KR 20210113164 A KR20210113164 A KR 20210113164A KR 20230033059 A KR20230033059 A KR 20230033059A
Authority
KR
South Korea
Prior art keywords
light emitting
region
area
regions
light
Prior art date
Application number
KR1020210113164A
Other languages
English (en)
Inventor
안치욱
조현덕
최범락
이현범
홍종범
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210113164A priority Critical patent/KR20230033059A/ko
Priority to US17/858,939 priority patent/US20230068337A1/en
Priority to CN202211035022.2A priority patent/CN115734667A/zh
Publication of KR20230033059A publication Critical patent/KR20230033059A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K50/865Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • H10K50/125OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers specially adapted for multicolour light emission, e.g. for emitting white light
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens

Abstract

표시 장치는, 각각이 제1 내지 제3 발광 영역들과 비발광 영역을 포함하는 제1 영역 및 제2 영역을 포함하고, 대응되는 상기 제1 내지 제3 발광 영역으로 서로 다른 색의 광을 제공하는 제1 내지 제3 발광 소자를 포함하는 표시 패널, 상기 표시 패널 상에 배치된 적어도 하나의 절연층, 상기 절연층 상에 배치되고, 상기 비발광 영역과 중첩하는 차광 패턴, 및 상기 차광 패턴을 커버하는 패시베이션층 을 포함하고, 상기 제2 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 유닛 영역을 포함하고, 상기 유닛 영역들 각각의 일 방향에서의 폭은, 서로 동일하고, 상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각의 상기 일 방향에서의 폭보다 작은 폭을 갖는다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로, 보다 상세하게는 2개의 모드로 동작할 수 있는 표시장치에 관한 것이다.
스마트 폰, 태블릿, 노트북 컴퓨터, 자동차용 내비게이션 및 스마트 텔레비전 등과 같은 전자장치들이 개발되고 있다. 이러한 전자장치들은 정보제공을 위해 표시장치를 구비한다.
사용자는 사용 상황에 부합하는 품질의 이미지를 요구한다. 예컨대, 자연광이 영향을 미치는 건물 밖에서 사용자는 좀 더 밝은 이미지를 요구한다. 예컨대, 개인 정보가 열람되는 전자장치에서 사용자는 좁은 시야각의 이미지를 요구한다.
본 발명의 목적은 협소 시야각에서도 동일한 색 순도를 갖는 표시 패널을 포함한 표시 장치 제공하는 것을 목적으로 한다.
본 발명에 따른 표시 장치는, 각각이 제1 내지 제3 발광 영역들과 비발광 영역을 포함하는 제1 영역 및 제2 영역을 포함하고, 대응되는 상기 제1 내지 제3 발광 영역으로 서로 다른 색의 광을 제공하는 제1 내지 제3 발광 소자를 포함하는 표시 패널, 상기 표시 패널 상에 배치된 적어도 하나의 절연층, 상기 절연층 상에 배치되고, 상기 비발광 영역과 중첩하는 차광 패턴, 및 상기 차광 패턴을 커버하는 패시베이션층을 포함하고, 상기 제2 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 유닛 영역을 포함하고, 상기 유닛 영역들 각각의 일 방향에서의 폭은, 서로 동일하고, 상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각의 상기 일 방향에서의 폭보다 작은 폭을 갖는다.
상기 제2 영역의 상기 제1 내지 제3 발광 영역들 각각에 포함된 상기 유닛 영역들의 개수는, 서로 상이한 것을 특징으로 할 수 있다.
상기 개수는,
상기 제1 영역의 상기 제1 내지 제3 발광 영역들의 면적 크기와 비례하는 것을 특징으로 할 수 있다.
상기 제1 및 제2 영역 각각의 제1 내지 제3 발광 영역들 중, 상기 제1 발광 영역은 그린 광이 제공되고, 상기 제2 발광 영역은 레드 광이 제공되고, 상기 제3 발광 영역은 블루 광이 제공되고, 상기 제2 영역에서 상기 제3 발광 영역에 포함된 유닛 영역들의 개수가 가장 많고, 상기 제2 영역에서 상기 제1 발광 영역에 포함된 유닛 영역들의 개수가 가장 적은 것을 특징으로 할 수 있다.
상기 제1 영역 및 상기 제2 영역의 각각의 제1 발광 영역은, 복수로 제공되는 것을 특징으로 할 수 있다.
상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 서브 유닛 영역들 포함하고, 상기 서브 유닛 영역들 각각의 상기 일 방향에서의 폭은, 서로 상이한 것을 특징으로 할 수 있다.
상기 제1 영역의 상기 제1 발광 영역에 포함된 서브 유닛 영역들의 개수는, 제2 영역의 상기 제1 발광 영역에 포함된 유닛 영역들의 개수와 상이하고, 상기 제1 영역의 상기 제2 발광 영역에 포함된 서브 유닛 영역들의 개수는, 제2 영역의 상기 제2 발광 영역에 포함된 유닛 영역들의 개수와 상이한 것을 특징으로 할 수 있다.
제1 내지 제3 발광 소자 각각은, 제1 전극, 상기 제2 전극 상에 배치된 제2 전극, 및 상기 제1 전극과 상기 제2 전극 사이에 배치된 발광층을 포함하고, 상기 표시 패널은, 상기 제1 전극들의 적어도 일부를 노출시키는 복수의 개구부들을 포함하는 화소 정의막을 포함하고, 상기 개구부들 각각의 면적은, 상기 제1 내지 상기 제3 발광 영역들을 정의하는 것을 특징으로 할 수 있다.
상기 화소 정의막은, 상기 제2 영역과 중첩하고 상기 개구부들로부터 노출된 제1 전극들 상에 배치된 제1 분할 패턴을 포함하고, 상기 제2 영역의 상기 유닛 영역들은, 상기 제1 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 할 수 있다.
상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 서브 유닛 영역들을 포함하고, 상기 화소 정의막은, 상기 제1 영역과 중첩하고 상기 개구부들로부터 노출된 제1 전극들 상에 배치된 제2 분할 패턴을 포함하고, 상기 제1 영역의 상기 유닛 영역들은, 제2 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 할 수 있다.
상기 차광 패턴은, 상기 화소 정의막 중 제2 분할 패턴을 제외한 화소 정의막과 중첩하는 것을 특징으로 할 수 있다.
상기 표시 패널은, 상기 제1 내지 제3 발광 소자들을 커버하고, 복수의 무기층들 및 상기 무기층들 사이에 배치된 유기층을 포함하는 박막 봉지층을 포함하고, 상기 박막 봉지층 상에 배치되고, 복수의 감지 절연층들 및 상기 감지 절연층들 사이에 배치된 도전층들을 포함하는 입력 센서를 더 포함하고, 상기 절연층은, 상기 감지 절연층들 중 최 상부에 배치된 감지 절연층과 대응되는 것을 특징으로 할 수 있다.
상기 패시베이션층 상에 배치되고, 반사 방지 필름, 편광 필름, 및 그레이 필터 중 적어도 어느 하나를 포함하는 광학 부재를 포함하는 것을 특징으로 할 수 있다.
상기 패시베이션층 상에 배치되고, 대응되는 상기 제1 내지 제3 발광 영역들과 중첩하는 컬러 필터들을 포함하는 광 필터 부재를 더 포함하는 것을 특징으로 할 수 있다.
상기 제2 영역의 상기 유닛 영역들 각각은, 도넛 형상을 가지고, 상기 유닛 영역들 각각의 경계를 정의하는 외부 직경은, 상기 유닛 영역들 각각의 일 방향에서의 상기 폭과 대응되고, 상기 제2 영역의 서로 다른 상기 제1 내지 제3 발광 영역들에 포함된 상기 유닛 영역들 각각의 내부 직경은, 서로 상이한 것을 특징으로 할 수 있다.
상기 제2 영역의 상기 유닛 영역들 각각은, 경계를 정의하는 사각 형상을 가지고, 상기 제2 영역의 서로 다른 상기 제1 내지 제3 발광 영역들에 포함된 상기 유닛 영역들 각각의 내부 직경은, 서로 상이한 것을 특징으로 할 수 있다.
상기 표시 패널은, 제1 동작모드에서 상기 제1 영역의 제1 내지 제3 발광 소자들 및 상기 제2 영역의 제1 내지 제3 발광 소자들을 활성화시키고, 제2 동작모드에서 상기 제1 영역의 제1 내지 제3 발광 소자들을 비-활성화시키고, 상기 제2 영역의 제1 내지 제3 발광 소자들을 활성화시키는 것을 특징으로 할 수 있다.
본 발명에 따른 표시 장치는, 노말 발광 영역 및 상기 노말 발광 영역과 이격된 프라이빗 발광 영역을 정의하는 개구부들이 정의된 화소 정의막, 및 대응되는 상기 노말 발광 영역 및 상기 프라이빗 발광 영역에 중첩하고 동일 색의 광을 제공하는 발광 소자들을 포함하는 표시 패널, 상기 표시 패널 상에 배치된 절연층, 상기 절연층 상에 배치된 차광 패턴, 및 상기 차광 패턴을 커버하는 패시베이션층을 포함하고, 상기 발광 소자들 각각은, 대응되는 상기 개구부들에 의해 적어도 일부가 노출되는 제1 전극, 상기 제1 전극 상에 배치된 제2 전극, 및 상기 제1 전극과 제2 전극 사이에 배치된 발광층을 포함하고, 상기 화소 정의막은, 상기 프라이빗 발광 영역과 중첩하는 개구부에 의해 노출된 제1 전극 상에 배치되고, 상기 프라이빗 발광 영역을 복수의 유닛 영역들로 구획하는 분할 패턴을 포함한다.
상기 유닛 영역들 각각의 일 방향에서의 폭은 서로 동일한 것을 특징으로 할 수 있다.
상기 유닛 영역들 각각의 상기 폭은, 상기 노말 발광 영역의 상기 일 방향에서의 폭보다 작은 것을 특징으로 할 수 있다.
상기 차광 패턴은, 상기 분할 패턴과 중첩하는 것을 특징으로 할 수 있다.
상기 표시 패널은, 제1 동작모드에서 상기 노말 발광 영역과 중첩하는 발광 소자는 비-활성화시키고, 상기 프라이빗 발광 영역과 중첩하는 발광 소자는 활성화시키고, 제2 동작모드에서 상기 노말 발광 영역과 중첩하는 발광 소자 및 상기 프라이빗 발광 영역과 중첩하는 발광 소자는 활성화시키는 것을 특징으로 할 수 있다.
상기 유닛 영역들은 상기 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 할 수 있다.
본 발명에 따르면, 프라이빗 동작모드에서 활성화 되는 발광 영역들 각각이 일 방향에서 서로 동일한 폭을 가짐에 따라, 발광 영역들로부터 제공된 광이 분할 패턴들에 의해 가려지더라도, 특정 각도에서 Color shift 현상없이 사용자에게 동일한 이미지를 제공할 수 있다. 이에 따라, 신뢰성이 향상된 표시 장치를 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 3a는 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다.
도 3b는 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다.
도 4는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 5는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 6은 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다.
도 7은 본 발명의 일 실시예에 따른 입력 감지 패널의 평면도이다.
도 8은 도 7에 도시된 TT' 영역을 확대하여 도시한 평면도이다.
도 9는 본 발명의 일 실시예에 따른 액티브 영역의 평면도이다.
도 10은 본 발명의 일 실시예에 따른 액티브 영역의 일 영역을 확대한 평면도이다.
도 11은 도 9의 I-I'를 따라 절단한 표시 모듈의 단면도이다.
도 12는 도 9의 II-II'를 따라 절단한 표시 모듈의 단면도이다.
도 13은 본 발명의 일 실시예에 따른 액티브 영역의 평면도이다.
도 14는 도 13의 III-III'를 따라 절단한 표시 모듈의 단면도이다.
도 15는 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다.
도 16은 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다.
도 17은 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. "및/또는"은 연관된 구성요소들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성요소들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 갖는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 여기서 명시적으로 정의되지 않는 한 너무 이상적이거나 지나치게 형식적인 의미로 해석되어서는 안된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다. 도 3a는 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다. 도 3b는 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다.
도 1 및 도 2를 참조하면, 표시 장치(EA)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 표시 장치(EA)는 다양한 실시예들을 포함할 수 있다. 예를 들어, 표시 장치(EA)는 텔레비전, 모니터, 또는 외부 광고판과 같은 대형 표시 장치를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 개인 디지털 단말기, 자동차 내비게이션 유닛, 게임기, 휴대용 전자 기기, 및 카메라와 같은 중소형 표시 장치 등에 사용될 수 있다.
또한, 이것들은 단지 일 예시로 기재된 것으로써, 본 발명의 개념에서 벗어나지 않는 이상 다른 표시 장치에도 채용될 수 있음은 물론이다. 본 실시예에서, 표시 장치(EA)는 스마트 폰으로 예시적으로 도시하였다.
표시 장치(EA)는 제1 방향(DR1) 및 제2 방향(DR2) 각각에 평행한 표시면(FS)에, 제3 방향(DR3)을 향해 영상(IM)을 표시할 수 있다. 영상(IM)은 동적인 영상은 물론 정지 영상을 포함할 수 있다. 도 1에서 영상(IM)의 일 예로 시계 창 및 아이콘들이 도시 되었다. 영상(IM)이 표시되는 표시면(FS)은 표시 장치(EA)의 전면(front surface)과 대응될 수 있으며, 윈도우 패널(WP)의 전면과 대응될 수 있다.
본 실시예에서는 영상(IM)이 표시되는 방향을 기준으로 각 부재들의 전면(또는 상면)과 배면(또는 하면)이 정의된다. 전면과 배면은 제3 방향(DR3)에서 서로 대향되고, 전면과 배면 각각의 법선 방향은 제3 방향(DR3)과 평행할 수 있다. 한편, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다. 본 명세서에서 "평면 상에서"는 제3 방향(DR3)에서 보았을 때를 의미할 수 있다.
표시 장치(EA)는 윈도우 패널(WP), 표시 모듈(DM), 및 하우징(HU)을 포함할 수 있다. 본 실시예에서, 윈도우 패널(WP)과 하우징(HU)은 서로 결합되어 표시 장치(EA)의 외관을 구성할 수 있다.
윈도우 패널(WP)은 광학적으로 투명한 절연 물질을 포함할 수 있다. 예를 들어, 윈도우 패널(WP)은 유리 또는 플라스틱을 포함할 수 있다. 윈도우 패널(WP)은 다층구조 또는 단층구조를 가질 수 있다. 예를 들어, 윈도우 패널(WP)은 접착제로 결합된 복수 개의 플라스틱 필름을 포함하거나, 접착제로 결합된 유리 기판과 플라스틱 필름을 포함할 수 있다.
윈도우 패널(WP)의 전면은 상술한 바와 같이, 표시 장치(EA)의 표시면(FS)을 정의할 수 있다. 투과 영역(TA)은 광학적으로 투명한 영역일 수 있다. 예를 들어, 투과 영역(TA)은 약 90% 이상의 가시광선 투과율을 가진 영역일 수 있다.
베젤 영역(BZA)은 투과 영역(TA)에 비해 상대적으로 광 투과율이 낮은 영역일 수 있다. 베젤 영역(BZA)은 투과 영역(TA)의 형상을 정의할 수 있다. 베젤 영역(BZA)은 투과 영역(TA)에 인접하며, 투과 영역(TA)을 에워쌀 수 있다.
베젤 영역(BZA)은 소정의 컬러를 가질 수 있다. 베젤 영역(BZA)은 표시 모듈(DM)의 주변 영역(NAA)을 커버하여 주변 영역(NAA)이 외부에서 시인되는 것을 차단할 수 있다. 한편. 이는 예시적으로 도시한 것으로 본 발명의 일 실시예에 따른 윈도우 패널(WP)에 있어서, 베젤 영역(BZA)은 생략될 수 있다.
표시 모듈(DM)은 영상(IM)을 표시하고 외부 입력을 감지할 수 있다. 표시 모듈(DM)은 액티브 영역(AA) 및 주변 영역(NAA)을 포함하는 전면(IS)을 포함할 수 있다. 액티브 영역(AA)은 전기적 신호에 따라 활성화되는 영역일 수 있다.
본 실시예에서, 액티브 영역(AA)은 영상(IM)이 표시되는 영역이며, 동시에 외부 입력이 감지되는 영역일 수 있다. 투과 영역(TA)은 액티브 영역(AA)의 적어도 일부와 중첩할 수 있다. 예를 들어, 투과 영역(TA)은 액티브 영역(AA)의 전 면 또는 적어도 일부와 중첩할 수 있다.
이에 따라, 사용자는 투과 영역(TA)을 통해 영상(IM)을 시인하거나, 외부 입력을 제공할 수 있다. 다만, 이는 예시적으로 도시한 것으로 본 발명의 일 실시예에 따른 표시 모듈(DM)은 액티브 영역(AA) 내에서 영상(IM)이 표시되는 영역과 외부 입력이 감지되는 영역이 서로 분리될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
주변 영역(NAA)은 베젤 영역(BZA)에 의해 커버되는 영역일 수 있다. 주변 영역(NAA)은 액티브 영역(AA)에 인접할 수 있다. 주변 영역(NAA)은 액티브 영역(AA)을 에워쌀 수 있다. 주변 영역(NAA)에는 액티브 영역(AA)을 구동하기 위한 구동 회로나 구동 배선 등이 배치될 수 있다.
본 실시예에서 표시 모듈(DM)은 표시 패널(DP), 입력 센서(ISL), 및 구동 회로(DC)를 포함할 수 있다.
표시 패널(DP)은 실질적으로 영상(IM)을 생성하는 구성일 수 있다. 표시 패널(DP)이 생성하는 영상(IM)은 투과 영역(TA)을 통해 외부에서 사용자에게 시인될 수 있다.
입력 센서(ISL)는 외부에서 인가되는 외부 입력을 센싱할 수 있다. 상술한 바와 같이, 입력 센서(ISL)는 윈도우 패널(WP)에 제공되는 외부 입력을 감지할 수 있다.
외부 입력은 표시 장치(EA)의 외부에서 제공되는 다양한 형태의 입력들을 포함할 수 있다. 외부 입력은 외부에서 인가되는 입력은 다양한 형태로 제공될 수 있다. 예를 들어, 외부 입력은 사용자의 손 등 신체의 일부에 의한 접촉은 물론 표시 장치(EA)와 근접하거나, 소정의 거리로 인접하여 인가되는 외부 입력(예를 들어, 호버링)을 포함할 수 있다. 또한, 힘, 압력, 광 등 다양한 형태를 가질 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
구동 회로(DC)는 표시 패널(DP) 및 입력 센서(ISL)와 전기적으로 연결될 수 있다. 구동 회로(DC)는 메인 회로 기판(MB), 연성 회로 기판(CF)을 포함할 수 있다.
연성 회로 기판(CF)은 표시 패널(DP)과 전기적으로 연결될 수 있다. 연성 회로 기판(CF)은 표시 패널(DP)과 메인 회로 기판(MB)을 연결할 수 있다. 다만, 이는 예시적인 것으로 도시한 것으로 본 발명에 따른 연성 회로 기판(CF)은 메인 회로 기판(MB)과 연결되지 않을 수 있고, 연성 회로 기판(CF)은 리지드한 기판일 수 있다.
연성 회로 기판(CF)은 주변 영역(NAA)에 배치된 표시 패널(DP)의 패드들(표시 패드들)에 접속될 수 있다. 연성 회로 기판(CF)은 표시 패널(DP)을 구동하기 위한 전기적 신호를 표시 패널(DP)에 제공할 수 있다. 전기적 신호는 연성 회로 기판(CF)에서 생성되거나 메인 회로 기판(MB)에서 생성된 것일 수 있다.
메인 회로 기판(MB)은 표시 모듈(DM)을 구동하기 위한 각종 구동 회로나 전원 공급을 위한 커넥터 등을 포함할 수 있다. 메인 회로 기판(MB)은 연성 회로 기판(CF)을 통해 표시 모듈(DM)에 접속될 수 있다.
본 발명의 일 실시예에 따른 표시 모듈(DM)는 하나의 메인 회로 기판(MB)을 통해 표시 모듈(DM)을 용이하게 제어할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 표시 모듈(DM)에 있어서, 표시 패널(DP)과 입력 센서(ISL)는 서로 다른 메인 회로 기판에 연결될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
하우징(HU)은 윈도우 패널(WP)과 결합될 수 있다. 하우징(HU)은 윈도우 패널(WP)과 결합되어 소정의 내부 공간을 제공할 수 있다. 표시 모듈(DM)은 내부 공간에 수용될 수 있다.
하우징(HU)은 상대적으로 강성이 높은 물질을 포함할 수 있다. 예를 들어, 하우징(HU)은 유리, 플라스틱, 또는 금속을 포함하거나, 이들의 조합으로 구성된 복수 개의 프레임 및/또는 플레이트를 포함할 수 있다. 하우징(HU)은 내부 공간에 수용된 표시 장치(EA)의 구성들을 외부 충격으로부터 안정적으로 보호할 수 있다.
도시되지 않았으나, 일 실시예에 따른 표시 장치(EA)는 소정의 방향으로 연장된 가상의 축을 기준으로 폴딩되는 폴더블 표시 장치(EA)일 수 있으며, 소정의 방향으로 연장된 가상의 축을 기준으로 롤링되는 롤러블 표시 장치(EA)일 수 있으며, 어느 하나로 한정되지 않는다.
도 3a를 참조하면, 본 실시에에서 표시 모듈(DM)은 표시 패널(DP), 입력 센서(ISL), 차광층(PVL), 및 광학 부재(POL)를 포함할 수 있다.
표시 패널(DP)은 베이스층(BL), 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 박막 봉지층(TFL)을 포함할 수 있다.
표시 패널(DP)은 복수 개의 절연층들 및 반도체 패턴, 도전 패턴, 신호 라인 등을 포함할 수 있다. 코팅, 증착 등의 방식으로 의해 절연층, 반도체층 및 도전층을 형성한다. 이후, 포토리소그래피 및 에칭에 의해 절연층, 반도체층 및 도전층을 선택적으로 패터닝할 수 있다. 이러한 방식으로 회로 소자층(DP-CL) 및 표시 소자층(DP-OLED)에 포함된 반도체 패턴, 도전 패턴, 신호 라인 등을 형성한다.
베이스층(BL)은 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 박막 봉지층(TFL), 입력 센서(ISL)가 적층될 수 있는 기저층일 수 있다. 베이스층(BL)은 플렉서블하거나 리지드 할 수 있으며, 단층으로 제공되거나 복층 구조를 가질 수 있으며 어느 하나로 한정되지 않는다.
회로 소자층(DP-CL)은 베이스층(BL) 상에 배치될 수 있다. 회로 소자층(DP-CL)은 복수의 절연층들, 복수의 도전층들 및 반도체층을 포함할 수 있다. 회로 소자층(DP-CL)의 복수의 도전층들은 신호 라인들 또는 화소(PX, 도 4 참조)의 제어 회로를 구성할 수 있다.
표시 소자층(DP-OLED)은 회로 소자층(DP-CL) 상에 배치될 수 있다. 표시 소자층(DP-OLED)은 유기 발광 소자들을 포함할 수 있다. 다만, 이는 예시적인 것으로 본 발명의 일 실시예에 따른 표시 소자층(DP-OLED)은 무기 발광 소자들, 유기-무기 발광 소자들, 또는 액정층을 포함할 수 있다.
박막 봉지층(TFL)은 유기층 및 상기 유기층을 밀봉하는 복수의 무기층들을 포함할 수 있다. 박막 봉지층(TFL)은 표시 소자층(DP-OLED)을 밀봉하여 표시 소자층(DP-OLED)으로 유입되는 수분 및 산소를 차단할 수 있다.
입력 센서(ISL)는 박막 봉지층(TFL) 상에 배치된다. 입력 센서(ISL)는 연속 공정을 통해 박막 봉지층(TFL) 상에 형성될 수 있다. 이 경우, 입력 센서(ISL)는 표시 패널(DP) 상에 '직접 배치'된다고 표현될 수 있다. 직접 배치된다는 것은 입력 센서(ISL)와 표시 패널(DP) 사이에 제3 의 구성요소가 배치되지 않는 것을 의미할 수 있다. 즉, 입력 센서(ISL)와 표시 패널(DP) 사이에는 별도의 접착 부재가 배치되지 않을 수 있다.
입력 센서(ISL)는 자기 정전 용량식(self-capacitance type) 및 상호 정전 용량식(mutual capacitance type) 중 어느 한 방식에 의해 외부 입력을 감지할 수 있다. 입력 센서(ISL)에 포함된 감지 패턴들은 방식에 부합하게 다양하게 변형되어 배치 및 연결될 수 있다.
차광층(PVL)은 입력 센서(ISL) 상에 배치된다. 차광층(PVL)은 후술하는 차광 패턴(BM) 및 차광 패턴(BM, 도 11 참조)을 커버하는 패시베이션층(PVX, 도 11 참조)을 포함할 수 있다. 차광층(PVL)은 본 발명의 표시 장치(EA)가 개인 모드(이하, 제1 동작모드)로 작동할 때 발광되는 일 영역 상에 배치되어 좁은 시야각으로 방출되는 광의 혼색을 방지하는 기능을 할 수 있다.
광학 부재(POL)는 차광층(PVL) 상에 배치되어 표시 패널(DP)에 입사되는 광에 대한 표시 패널(DP)의 외광 반사율을 감소시킬 수 있다. 예를 들어, 광학 부재(POL)는 반사 방지 필름, 편광 필름, 및 그레이 필터 중 적어도 어느 하나를 포함할 수 있다.
도 3b를 참조하면, 본 실시에에서 표시 모듈(DM-1)은 표시 패널(DP), 입력 센서(ISL), 차광층(PVL), 및 광 필터 부재(OM)를 포함할 수 있다. 표시 패널(DP), 입력 센서(ISL) 및 차광층(PVL)에 관한 설명은 도 3a에서 설명한 표시 모듈(DM)의 표시 패널(DP), 입력 센서(ISL) 및 차광층(PVL)과 대응될 수 있으며, 중복되는 설명은 생략한다.
본 실시예에서 표시 모듈(DM-1)은 광 필터 부재(OM)를 포함할 수 있다. 광 필터 부재(OM)는 차광층(PVL) 상에 배치될 수 있다.
광 필터 부재(OM)는 표시 패널(DP)에서 제공된 광을 선택적으로 투과시킬 수 있다. 광 필터 부재(OM)는 복수의 컬러 필터들 및 컬러 필터들 사이에 배치된 광 차단 패턴을 포함할 수 있다.
컬러 필터들은 적색, 녹색, 및 청색 광 중 대응되는 광을 선택적으로 투과시킬 수 있다. 이때, 컬러 필터들 각각은 고분자 감광 수지와 안료 또는 염료를 포함하는 것일 수 있다.
또한, 광 필터 부재(OM)는 컬러 필터들 상에 배치되는 평탄화층을 더 포함할 수 있다.
평탄화층은 컬러 필터들 상에 배치되어 컬러 필터들의 형성 과정에서 발생된 요철을 커버할 수 있다. 이에 따라, 광 필터 부재(OM) 상에 배치되는 구성이 안정적으로 광 필터 부재(OM)와 결합될 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다. 도 5는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 4를 참조하면, 표시 패널(DP)은 액티브 영역(AA) 및 주변 영역(NAA)으로 구분될 수 있다. 표시 패널(DP)의 액티브 영역(AA)은 영상이 표시되는 영역이고, 주변 영역(NAA)은 구동 회로나 구동 배선 등이 배치된 영역일 수 있다. 액티브 영역(AA)에는 복수의 화소들(PX) 각각의 발광 소자들이 이 배치될 수 있다. 액티브 영역(AA)은 투과 영역(TA)의 적어도 일부와 중첩할 수 있고, 주변 영역(NAA)은 베젤 영역(BZA)에 의해 커버될 수 있다.
표시 패널(DP)은 구동 회로(GDC), 복수 개의 신호 라인들(SGL, 이하 신호 라인들), 복수 개의 화소들(PX, 이하 화소들), 복수의 하부 컨택홀들(CTN1, CTN2, CTN3), 복수의 컨택 라인들(CTL1, CTL2, CTL3) 및 대응되는 컨택 라인에 연결된 복수 개의 패드들(PD)을 포함할 수 있다.
화소들(PX) 각각은 발광 소자와 그에 연결된 복수의 트랜지스터들을 포함할 수 있다. 화소들(PX)은 인가되는 전기적 신호에 대응하여 광을 발광할 수 있다.
신호 라인들(SGL)은 스캔 라인들(GL), 데이터 라인들(DL), 전원 라인(PL), 및 제어 신호 라인(CSL)을 포함할 수 있다. 스캔 라인들(GL)은 화소들(PX) 중 대응하는 화소(PX)에 각각 연결될 수 있다. 데이터 라인들(DL)은 화소들(PX) 중 대응하는 화소(PX)에 각각 연결될 수 있다. 전원 라인(PL)은 화소들(PX)에 연결되어 전원 전압을 제공할 수 있다. 제어 신호 라인(CSL)은 주사 구동 회로에 제어 신호들을 제공할 수 있다.
구동 회로(GDC)는 주변 영역(NAA)에 배치될 수 있다. 구동 회로(GDC)는 주사 구동 회로를 포함할 수 있다. 주사 구동 회로는 스캔 신호들을 생성하고, 스캔 신호들을 스캔 라인들(GL)에 순차적으로 출력할 수 있다. 주사 구동 회로는 화소들(PX)의 구동 회로에 또 다른 제어 신호를 더 출력할 수 있다.
주사 구동 회로는 화소들(PX)의 구동 회로와 동일한 공정, 예컨대 LTPS(Low Temperature Polycrystalline Silicon) 공정 또는 LTPO(Low Temperature Polycrystalline Oxide) 공정을 통해 형성된 복수 개의 박막 트랜지스터들을 포함할 수 있다.
본 발명에 따른 표시 패널(DP)은 벤딩 영역(BA) 및 벤딩 영역(BA)과 인접한 비벤딩 영역(NBA)을 포함할 수 있다. 표시 패널(DP) 중 벤딩 영역(BA)은 도 2에서 설명한 연성 회로 기판(CF)이 부착되어 표시 패널(DP)의 배면을 향해 벤딩되는 영역일 수 있다. 따라서, 연성 회로 기판(CF)과 메인 회로 기판(MB)은 표시 패널(DP)의 벤딩 영역(BA)에 부착된 상태에서 표시 패널(DP)의 배면 상에 배치될 수 있다. 데이터 라인들(DL) 및 신호 라인들(SGL)은 비벤딩 영역(NBA)에서 벤딩 영역(BA)으로 연장되어 대응되는 패드PD)에 연결될 수 있다.
일 실시예에서 표시 패널(DP)의 제2 방향(DR2)에서 폭은 벤딩 영역(BA)에서보다 비벤딩 영역(NBA)에서 클 수 있다.
표시 패널(DP)은 주변 영역(NAA)에 정의된 컨택홀들(CTN1, CTN2, CTN3)을 포함할 수 있다. 하부 컨택홀들(CTN1, CTN2, CTN3)은 후술하는 입력 센서(ISL)의 상부 컨택홀들(CTN-1, CTN-2, CTN-3)과 중첩할 수 있다.
컨택 라인들(CTL1, CTL2, CTL3)은 하부 컨택홀들(CTN1, CTN2, CTN3)에서 벤딩 영역(BA)으로 연장되어 대응되는 패드들(PD)과 연결될 수 있다.
제1 컨택 라인들(CTL1)은 각각의 일단은 대응되는 제1 하부 컨택홀(CTN1)로부터 연장되고, 제1 컨택 라인들(CTL1)은 각각의 타단 대응되는 패드(PD)에 연결될 수 있다.
제2 컨택 라인들(CTL2)은 각각의 일단은 대응되는 제2 하부 컨택홀(CTN2)로부터 연장되고, 제2 컨택 라인들(CTL2)은 각각의 타단 대응되는 패드(PD)에 연결될 수 있다.
제3 컨택 라인들(CTL3)은 각각의 일단은 대응되는 제3 하부 컨택홀(CTN3)로부터 연장되고, 제3 컨택 라인들(CTL3)은 각각의 타단 대응되는 패드(PD)에 연결될 수 있다.
도 4에는 3개의 하부 컨택홀들(CTN1, CTN2, CTN3)을 도시하였으나, 이는 하부 컨택홀들의 배치 관계를 예시적으로 도시한 것이고, 입력 센서(ISL)의 상부 컨택홀들과 중첩하는 것이면, 하부 컨택홀들의 배치 관계 및 개수는 어느 하나로 한정되지 않는다.
도 5를 참조하면, 복수의 화소들 중 하나의 화소(PX)의 신호 회로도를 확대하여 예시적으로 도시하였다. 도 5에는 i번째 스캔 라인(GLi) 및 i번째 발광제어 라인(EPi)에 연결된 화소(PX)를 예시적으로 도시하였다.
화소(PX)는 발광 소자(OLED) 및 화소 회로(CC)를 포함할 수 있다. 화소 회로(CC)는 복수의 트랜지스터들(T1-T7) 및 커패시터(CP)를 포함할 수 있다. 복수의 트랜지스터들(T1-T7)은 LTPS(Low Temperature Polycrystalline Silicon) 공정 또는 LTPO(Low Temperature Polycrystalline Oxide) 공정을 통해 형성될 수 있다.
화소 회로(CC)는 데이터 신호에 대응하여 발광 소자(OLED)에 흐르는 전류량을 제어한다. 발광 소자(OLED)는 화소 회로(CC)로부터 제공되는 전류량에 대응하여 소정의 휘도로 발광할 수 있다. 이를 위하여, 제1 전원(ELVDD)의 레벨은 제2 전원(ELVSS)의 레벨보다 높게 설정될 수 있다. 발광 소자(OLED)는 유기발광소자 또는 양자점 발광소자를 포함할 수 있다.
복수의 트랜지스터들(T1-T7) 각각은 입력 전극(또는, 소스 전극), 출력 전극(또는, 드레인 전극), 및 제어 전극(또는, 게이트 전극)을 포함할 수 있다. 본 명세서 내에서 편의상 입력 전극 및 출력 전극 중 어느 하나는 제1 전극으로 지칭되고, 다른 하나는 제2 전극으로 지칭될 수 있다.
제1 트랜지스터(T1)의 제1 전극은 제5 트랜지스터(T5)를 경유하여 제1 전원(ELVDD)에 접속되고, 제1 트랜지스터(T1)의 제2 전극은 제6 트랜지스터(T6)를 경유하여 발광 소자(OLED)의 애노드 전극(제1 전극)에 접속된다. 제1 트랜지스터(T1)는 본 명세서 내에서 구동 트랜지스터로 지칭될 수 있다.
제1 트랜지스터(T1)는 제1 트랜지스터(T1)의 제어 전극에 인가되는 전압에 대응하여 발광 소자(OLED)에 흐르는 전류량을 제어한다.
제2 트랜지스터(T2)는 데이터 라인(DL)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속된다. 그리고, 제2 트랜지스터(T2)의 제어 전극은 i번째 스캔 라인(GLi)에 접속된다. 제2 트랜지스터(T2)는 i번째 스캔 라인(GLi)으로 i번째 스캔 신호가 제공될 때 턴-온되어 데이터 라인(DL)과 제1 트랜지스터(T1)의 제1 전극을 전기적으로 접속시킨다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 제2 전극과 제1 트랜지스터(T1)의 제어 전극 사이에 접속된다. 제3 트랜지스터(T3)의 제어 전극은 i번째 스캔 라인(GLi)에 접속된다. 제3 트랜지스터(T3)는 i번째 스캔 라인(GLi)으로 i번째 스캔 신호가 제공될 때 턴-온되어 제1 트랜지스터(T1)의 제2 전극과 제1 트랜지스터(T1)의 제어 전극을 전기적으로 접속시킨다. 따라서, 제3 트랜지스터(T3)가 턴-온될 때 제1 트랜지스터(T1)는 다이오드 형태로 접속된다.
제4 트랜지스터(T4)는 노드(ND)와 초기화 전원생성부(미도시) 사이에 접속된다. 그리고, 제4 트랜지스터(T4)의 제어 전극은 i-1번째 스캔 라인(GLi-1)에 접속된다. 제4 트랜지스터(T4)는 i-1번째 스캔 라인(GLi-1)으로 i-1번째 스캔 신호가 제공될 때 턴-온되어 노드(ND)로 초기화전압(Vint)을 제공한다.
제5 트랜지스터(T5)는 전원 라인(PL)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속된다. 제5 트랜지스터(T5)의 제어 전극은 i번째 발광제어 라인(EPi)에 접속된다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극과 발광 소자(OLED)의 애노드전극(제1 전극) 사이에 접속된다. 그리고, 제6 트랜지스터(T6)의 제어 전극은 i번째 발광제어 라인(EPi)에 접속된다.
제7 트랜지스터(T7)는 초기화 전원생성부(미도시)와 발광 소자(OLED)의 애노드전극 사이에 접속된다. 그리고, 제7 트랜지스터(T7)의 제어 전극은 i+1번째 스캔 라인(GLi+1)에 접속된다. 이와 같은 제7 트랜지스터(T7)는 i+1번째 스캔 라인(GLi+1)으로 i+1번째 스캔 신호가 제공될 때 턴-온되어 초기화전압(Vint)을 발광 소자(OLED)의 애노드전극으로 제공한다.
제7 트랜지스터(T7)는 화소(PX)의 블랙 표현 능력을 향상시킬 수 있다. 구체적으로, 제7 트랜지스터(T7)가 턴-온되면 발광 소자(OLED)의 기생 커패시터(미도시)가 방전된다. 그러면, 블랙 휘도 구현 시 제1 트랜지스터(T1)로부터의 누설전류에 의하여 발광 소자(OLED)가 발광하지 않게 되고, 이에 따라 블랙 표현 능력이 향상될 수 있다.
추가적으로, 도 5에서는 제7 트랜지스터(T7)의 제어 전극이 i+1번째 스캔 라인(GLi+1)에 접속되는 것으로 도시되었으나, 본 발명이 이에 한정되지는 않는다. 본 발명의 다른 실시예에서, 제7 트랜지스터(T7)의 제어 전극은 i번째 스캔 라인(GLi) 또는 i-1번째 스캔 라인(GLi-1)에 접속될 수 있다.
커패시터(CP)는 전원 라인(PL)과 노드(ND) 사이에 배치된다. 커패시터(CP)는 데이터 신호에 대응되는 전압을 저장한다. 커패시터(CP)에 저장된 전압에 따라 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴-온 될 때 제1 트랜지스터(T1)에 흐르는 전류량이 결정될 수 있다.
본 발명에서 화소(PX)의 등가 회로는 도 5에 도시된 등가 회로로 한정되지 않는다. 본 발명의 다른 실시예에서 화소(PX)는 발광 소자(OLED)를 발광시키기 위한 다양한 형태로 구현될 수 있다. 도 5에서는 PMOS를 기준으로 도시하였으나, 이에 제한되지 않는다. 본 발명의 다른 실시예에서 화소 회로(CC)는 NMOS로 구성될 수 있다. 본 발명의 또 다른 실시예에서 화소 회로(CC)는 NMOS와 PMOS의 조합에 의해 구성될 수 있다.
도 6은 본 발명의 일 실시예에 따른 표시 모듈의 단면도이다. 도 7은 본 발명의 일 실시예에 따른 입력 감지 패널의 평면도이다. 도 8은 도 7에 도시된 TT' 영역을 확대하여 도시한 평면도이다.
표시 모듈(DM)의 입력 센서(ISL)는 표시 패널(DP) 상에 직접 배치될 수 있다. 도 3a 및 도 3b에서 설명한 표시 모듈(DM, DM-1)의 구성들 중 입력 센서(ISL) 상에 배치된 구성들은 생략되어 도시 되었으며, 입력 센서(ISL)의 적층 구조를 설명한다.
입력 센서(ISL)는 제1 감지 절연층(TIL1), 제1 도전층(TML1), 제2 감지 절연층(TIL2), 제2 도전층(TML2), 및 제3 감지 절연층(TIL3)을 포함할 수 있다. 입력 센서(ISL)의 제1 감지 절연층(TIL1)은 박막 봉지층(ECL) 상에 직접 배치될 수 있다. 한편, 입력 센서(ISL)의 일 실시예에 따라 제1 감지 절연층(TIL1)은 생략될 수 있다.
제1 도전층(TML1) 및 제2 도전층(TML2) 각각은 단층 구조를 갖거나, 다층 구조를 가질 수 있다. 다층 구조의 도전층은 투명 도전층과 금속층 중 적어도 2 이상을 포함할 수 있다. 다층 구조의 도전층은 서로 다른 금속을 포함하는 금속층들을 포함할 수 있다.
제1 도전층(TML1) 및 제2 도전층(TML2)은 투명 도전층으로 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), PEDOT, 금속 나노 와이어, 및 그래핀 중 적어도 하나를 포함할 수 있다. 제1 도전층(TML1) 및 제2 도전층(TML2)은 금속층으로 몰리브덴, 은, 티타늄, 구리, 알루미늄, 및 이들의 합금을 포함할 수 있다.
예를 들어, 제1 도전층(TML1) 및 제2 도전층(TML2) 각각은 티타늄/알루미늄/티타늄으로 구성된 3층 구조를 가질 수 있다. 상대적으로 내구성이 높고 반사율이 낮은 금속을 도전층의 외 층에 적용할 수 있고, 전기전도율이 높은 금속을 도전층의 내층에 적용할 수 있다.
제1 감지 절연층(TIL1) 내지 제3 감지 절연층(TIL3) 각각은 무기막 또는 유기막을 포함할 수 있다. 일 실시예에서, 제1 감지 절연층(TIL1) 및 제2 감지 절연층(TIL2) 각각은 무기막을 포함할 수 있다. 무기막은 알루미늄 옥사이드, 티타늄 옥사이드, 실리콘 옥사이드 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄 옥사이드 중 적어도 하나를 포함할 수 있다.
제3 감지 절연층(TIL3)은 유기막을 포함할 수 있다. 유기막은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지, 실록산계 수지, 폴리이미드계 수지, 폴리아미드계 수지 및 페릴렌계 수지 중 적어도 하나를 포함할 수 있다.
제3 감지 절연층(TIL3)은 청구항 상에 기재된 '절연층'과 대응되는 구성일 수 있다. 이에 따라,
도 6에는 도시되지 않았으나, 본 발명에 따른 입력 센서(ISL)는 제2 도전층(TML2) 상에 배치되고, 제3 감지 절연층(TIL3)에 의해 커버되는 고유전율 층을 더 포함할 수 있다. 고유전율 층은 제3 감지 절연층(TIL3)의 유전율에 비해 높은 유전율을 포함하는 층일 수 있다. 상세한 설명은 후술한다.
도 7을 참조하면, 본 실시예에서 입력 센서(ISL)은 복수의 감지 전극들(TE1, TE2), 복수의 감지 배선들(TL1, TL2, TL3)을 포함할 수 있다.
입력 센서(ISL)는 액티브 영역(AA-I) 및 액티브 영역(AA-I)에 인접한 주변 영역(NAA-I)으로 구분될 수 있다. 입력 센서(ISL)의 액티브 영역(AA-I) 및 주변 영역(NAA-I)은 표시 패널(DP)의 액티브 영역(AA) 및 주변 영역(NAA)과 대응될 수 있다.
복수의 감지 전극들(TE1, TE2)은 제1 감지 전극(TE1) 및 제2 감지 전극(TE2)을 포함할 수 있다.
제1 감지 전극(TE1)은 제1 방향(DR1)으로 연장되고, 복수로 제공되어 2 방향(DR2)을 따라 배열될 수 있다. 제1 감지 전극(TE1)은 제1 감지 패턴들(SP1) 및 제1 도전 패턴들(BP1)을 포함할 수 있다. 제1 감지 패턴들(SP1)은 제1 방향(DR1)을 따라 배열될 수 있다. 적어도 하나의 제1 도전 패턴(BP1)은 서로 인접한 두 개의 제1 감지 패턴들(SP1)에 연결될 수 있다.
제2 감지 전극(TE2)은 제2 방향(DR2)으로 연장되고, 복수로 제공되어 제1 방향(DR1)을 따라 배열될 수 있다. 제2 감지 전극(TE2)은 제2 감지 패턴들(SP2) 및 제2 도전 패턴들(BP2)을 포함할 수 있다. 제2 감지 패턴들(SP2) 및 제2 도전 패턴들(BP2)은 동일 공정에 의해 패터닝 되는 일체 형상의 패턴이나, 설명의 편의를 위하여 제2 감지 패턴들(SP2)와 제2 도전 패턴들(BP2)로 구분하여 설명한다.
제2 감지 패턴들(SP2)은 제2 방향(DR2)을 따라 배열될 수 있다. 적어도 하나의 제2 도전 패턴(BP2)은 서로 인접한 두 개의 제2 감지 패턴들(SP2) 사이에 배치될 수 있다.
감지 배선들(TL1, TL2, TL3)은 제1 감지 배선(TL1), 제2 감지 배선(TL2), 및 제3 감지 배선(TL3)을 포함할 수 있다.
본 발명에 따른 입력 센서(ISL)은 주변 영역(NAA-I)에 정의된 복수의 상부 컨택홀들(CTN-1, CTN-2, CTN-3)을 포함할 수 있다. 상부 컨택홀들(CTN-1, CTN-2, CTN-3)은 제1 감지 절연층(TIL1)과 제2 감지 절연층(TIL2)이 관통되어 형성될 수 있다. 상부 컨택홀들(CTN-1, CTN-2, CTN-3)은 대응되는 하부 컨택홀들(CTN1, CTN2, CTN3)과 서로 중첩할 수 있다.
제1 감지 배선(TL1)의 일단은 제2 감지 전극(TE2)에 연결되고, 제1 감지 배선(TL1)의 타단은 제3 상부 컨택홀(CTN-3)로 연장될 수 있다. 제1 감지 배선(TL1)의 타단은 서로 중첩하는 제3 하부 컨택홀(CTN3, 도 4 참조)과 제3 상부 컨택홀(CTN-3)을 통해 제3 컨택 라인(CTL3, 도 4 참조)과 접속될 수 있다.
제2 감지 배선(TL2)의 일단은 제1 감지 전극(TE1)의 일단에 연결되고 제2 감지 배선(TL2)의 타단은 제2 상부 컨택홀(CTN-2)로 연장될 수 있다. 제2 감지 배선(TL2)의 타단은 서로 중첩하는 제2 하부 컨택홀(CTN2, 도 4 참조)과 제2 상부 컨택홀(CTN-2)을 통해 제2 컨택 라인(CTL2, 도 4 참조)과 접속될 수 있다.
제3 감지 배선(TL3)의 일단은 제1 감지 전극(TE1)의 타단에 연결되고 제3 감지 배선(TL3)의 타단은 제1 상부 컨택홀(CTN-1)로 연장될 수 있다. 제3 감지 배선(TL3)의 타단은 서로 중첩하는 제1 하부 컨택홀(CTN1, 도 4 참조)과 제1 상부 컨택홀(CTN-1)을 통해 제1 컨택 라인(CTL1, 도 4 참조)과 접속될 수 있다.
본 발명의 일 실시예에 따른 제1 감지 전극(TE1)은 제2 감지 배선(TL2) 및 제3 감지 배선(TL3)에 연결될 수 있다. 이에 따라, 제2 감지 전극(TE2)에 비해 상대적으로 긴 길이를 가진 제1 감지 전극(TE1)에 대하여 영역에 따른 감도를 균일하게 유지할 수 있다.
컨택 라인들(CTL1, CTL2, CTL3)은 대응되는 패드(PD)와 연결되어 연성 회로 기판(CF)의 패드들과 접속될 수 있다. 따라서, 감지 전극들(TE1, TE2)은 표시 패널(DP)의 벤딩 영역(BA)에 접속된 연성 회로 기판(CF) 및 메인 회로 기판(MB)와 전기적으로 연결될 수 있다.
다만, 이에 한정되는 것은 아니며, 제1 감지 전극(TE1)은 일단 및 타단 중 어느 하나에만 감지 배선이 연결될 수 있으며, 이때, 제1 및 제2 상부 컨택홀들(CTN-1, CTN-2) 중 어느 하나가 생략될 수 있다.
도 8에는 제1 감지 패턴들(SP1), 제1 도전 패턴들(BP1), 제2 감지 패턴들(SP2), 및 제2 도전 패턴들(BP2)의 배치 관계를 평면도로 도시하였다.
본 실시예에서 제1 감지 패턴들(SP1) 및 제2 감지 전극(TE2)은 매쉬선(MSL)을 포함할 수 있다. 매쉬선(MSL)은 제4 방향(DR4)으로 연장된 제1 매쉬선(MSL1) 및 제5 방향(DR5)으로 연장된 제2 매쉬선(MSL2)을 포함할 수 있다.
매쉬선들(MSL1, MSL2)은 후술하는 발광 영역들과 비중첩하고, 비발광 영역에 중첩한다. 매쉬선들(MSL1, MSL2)의 선폭은 수 마이크로미터 내지 수 나노미터일 수 있다. 매쉬선들(MSL1, MSL2)은 복수 개의 매쉬 개구부들(MSL-OP)을 정의한다. 매쉬 개구부들(MSL-OP)은 후술하는 발광 영역들 중 대응되는 발광 영역과 일대일 대응할 수 있다.
본 실시예에서, 제1 감지 패턴(SP1) 및 제2 감지 전극(TE2)은 도 6에서 설명한 제2 도전층(TML2)을 구성할 수 있다.
제1 감지 패턴들(SP1)은 제2 감지 절연층(TIL2)에 정의된 감지 컨택홀(TNT)을 통해 대응되는 제1 도전 패턴(BP1)과 연결될 수 있다. 따라서, 제1 감지 패턴들(SP1)이 제2 감지 전극(TE2)과 동일층 상에 배치되더라도, 제1 감지 절연층(TIL1) 상에 배치된 제1 도전 패턴(BP1)을 통해 제2 감지 전극(TE2)과 절연되어 배치될 수 있다. 따라서, 서로 다른 층 상에 배치된 제1 도전 패턴(BP1)과 제2 도전 패턴(BP2)은 평면상에서 서로 중첩될 수 있다.
감지 배선들(TL1, TL2, TL3) 각각의 일부는 제1 도전층(TML1)에 포함될 수 있으며, 나머지 일부는 제2 도전층(TML2)에 포함될 수 있다. 서로 다른 층 상에 배치된 배선들은 제2 감지 절연층(TIL2)에 정의된 컨택홀을 통해 서로 연결될 수 있다. 다만, 이에 한정되는 것은 아니며, 감지 배선들(TL1, TL2, TL3)은 제1 도전층(TML1) 및 제2 도전층(TML2) 중 어느 하나의 층에만 포함될 수 있다.
도 9는 본 발명의 일 실시예에 따른 액티브 영역의 평면도이다. 도 10은 본 발명의 일 실시예에 따른 액티브 영역의 일 영역을 확대한 평면도이다. 도 11은 도 9의 I-I'를 따라 절단한 표시 모듈의 단면도이다. 도 12는 도 9의 II-II'를 따라 절단한 표시 모듈의 단면도이다.
도 9를 참조하면, 본 발명에 따른 표시 패널(DP, 도 4 참조)의 액티브 영역(AA)은 제1 영역(UA-N) 및 제2 영역(UA-P)을 포함할 수 있다. 제1 영역(UA-N) 및 제2 영역(UA-P)은 서로 다른 색의 광을 제공하는 복수의 발광 영역들을 포함할 수 있다.
복수 개의 발광영역들은 제2 방향(DR2)으로 연장된 복수 개의 화소행들(PXL-1 내지 PXL-8)을 정의할 수 있다. 복수 개의 화소행들(PXL-1 내지 PXL-8)은 제1 방향(DR1)으로 나열된다.
예를 들어, 제1 영역(UA-N)은 복수의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)을 포함할 수 있다. 일 실시예에서 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 중 가장 작은 면적을 갖는 제1 발광 영역(PN-G)은 제1 영역(UA-N) 내에서 복수로 제공될 수 있다.
두 개의 제1 발광 영역들은 제1 방향(DR1)을 따라 이격되고, 제2 발광 영역(PN-R) 및 제3 발광 영역(PN-B)은 제2 방향(DR2)을 따라 이격될 수 있다. 제2 발광 영역(PN-R) 및 제3 발광 영역(PN-B)은 제1 발광 영역(PN-G)으로부터 제1 방향(DR1) 및 제2 방향(DR2) 각각에 교차 방향으로 이격될 수 있다.
제2 영역(UA-P)은 복수의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)을 포함할 수 있다. 일 실시예에서 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 중 가장 작은 면적을 갖는 제1 발광 영역(PG-G)은 제2 영역(UA-P) 내에서 복수로 제공될 수 있다.
두 개의 제1 발광 영역들은 제1 방향(DR1)을 따라 이격되고, 제2 발광 영역(PG-R) 및 제3 발광 영역(PG-B)은 제2 방향(DR2)을 따라 이격될 수 있다. 제2 발광 영역(PG-R) 및 제3 발광 영역(PG-B)은 제1 발광 영역(PG-G)으로부터 제1 방향(DR1) 및 제2 방향(DR2) 각각에 교차 방향으로 이격될 수 있다.
본 발명에 따르면 제2 영역(UA-P)에 포함된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 각각은 적어도 하나의 유닛 영역들을 포함할 수 있다.
예를 들어, 제2 영역(UA-P)에 포함된 제1 발광 영역(PG-G)은 두 개의 제1 유닛 영역들(PP-G)을 포함하고, 제2 발광 영역(PG-R)은 세 개의 제2 유닛 영역들(PP-R)을 포함하고, 제3 발광 영역(PG-B)은 네 개의 유닛 영역들(PP-B)을 포함할 수 있다.
본 발명에 따르면, 제1 영역(UA-N)의 제1 발광 영역(PN-G)은 제2 영역(UA-P)의 제1 발광 영역(PG-G)과 동일한 제1 색의 광을 제공할 수 있다. 따라서, 제1 발광 영역(PG-G)에 포함된 제1 유닛 영역들(PP-G)은 제1 발광 영역(PN-G)과 동일 색의 광을 제공할 수 있다. 일 실시예에서 제1 색은 그린 색상일 수 있다.
제1 영역(UA-N)의 제2 발광 영역(PN-R)은 제2 영역(UA-P)의 제2 발광 영역(PG-R)과 동일한 제2 색의 광을 제공할 수 있다. 따라서, 제2 발광 영역(PG-R)에 포함된 제2 유닛 영역들(PP-R)은 제2 발광 영역(PN-R)과 동일 색의 광을 제공할 수 있다. 일 실시예에서 제2 색은 레드 색상일 수 있다.
제1 영역(UA-N)의 제3 발광 영역(PN-B)은 제2 영역(UA-P)의 제3 발광 영역(PG-B)과 동일한 제3 색의 광을 제공할 수 있다. 따라서, 제3 발광 영역(PG-B)에 포함된 제3 유닛 영역들(PP-B)은 제3 발광 영역(PN-B)과 동일 색의 광을 제공할 수 있다. 일 실시예에서 제3 색은 블루 색상일 수 있다.
다만, 이에 한정되는 것은 아니며, 제1 내지 제3 색의 광은 혼합되어 백색 광을 생성할 수 있는 3가지 컬러 광의 조합으로 선택될 수 있는 것이면, 어느 하나로 한정되지 않는다.
본 발명에서 제1 영역(UA-N) 및 제2 영역(UA-P)에 포함된 각각의 발광 영역들에서 제공되는 광은 화소들(PX, 도 4 참조) 중 대응되는 화소(PX)가 활성화 되어 화소(PX)로부터 제공된 것일 수 있다.
따라서, 이하 명세서 상에는 설명의 편의상 제1 영역(UA-N)에 포함된 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)로부터 광이 제공될 때, 제1 화소(PU-N)가 활성화 되는 것으로 설명하고, 제2 영역(UA-P)에 포함된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)로부터 광이 제공될 때 제2 화소(PU-P)가 활성화 되는 것으로 설명하도록 한다.
도 10을 참조하면, 본 발명에 따른 서로 다른 색의 광을 제공하는 발광 영역들의 면적은 상이할 수 있다. 예를 들어, 제1 영역(UA-N)의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 중 제1 발광 영역(PN-G)의 면적이 가장 작을 수 있다. 제2 발광 영역(PN-R)의 면적은 중간 크기를 가지고, 제3 발광 영역(PN-B)의 면적이 가장 클 수 있다. 가장 작은 면적을 갖는 제1 발광 영역(PN-G)은 제1 영역(UA-N) 내에서 복수로 제공될 수 있다.
제1 발광 영역(PN-G)의 면적은 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제1-1 변(T1-GN) 및 제1-2 변(T2-GN)에 의해 정의될 수 있다. 제2 발광 영역(PN-R)의 면적은 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제1-3 변(T1-RN) 및 제1-4 변(T2-RN)에 의해 정의될 수 있다. 제3 발광 영역(PN-B)의 면적은 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제1-5 변(T1-BN) 및 제1-6 변(T2-BN)에 의해 정의될 수 있다.
제2 영역(UA-P)의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)의 면적은 서로 상이할 수 있다. 본 발명에 따르면, 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)의 면적은, 제1 영역(UA-N)의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 중 동일 색의 광을 제공하는 발광 영역의 면적 비(ratio)에 따라 결정될 수 있다.
제2 영역(UA-P)의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)의 면적은 각각의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 각각에 포함된 유닛 영역들의 면적의 합으로 정의될 수 있다.
제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)의 면적은, 제1 영역(UA-N)의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)의 면적 비와 대응됨에 따라, 제1 발광 영역(PG-G)의 면적이 가장 작을 수 있다. 제2 발광 영역(PG-R)의 면적은 중간 크기를 가지고, 제3 발광 영역(PG-B)의 면적이 가장 클 수 있다. 가장 작은 면적을 갖는 제1 발광 영역(PG-G)은 제2 영역(UA-P) 내에서 복수로 제공될 수 있다.
제1 발광 영역(PG-G)에는 두 개의 제1 유닛 영역들(PP-G)을 포함할 수 있다. 따라서, 하나의 제1 발광 영역(PG-G)의 면적은 제1 유닛 영역들(PP-G) 각각 면적의 합으로 정의될 수 있다.
제1 유닛 영역들(PP-G) 각각의 면적은, 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제2-1 변(T1-GP) 및 제2-2 변(T2-GP)에 의해 정의될 수 있다.
제2 영역(UA-P)에는 두 개의 제1 발광 영역들을 포함하고, 따라서, 제2 영역(UA-P) 내에서 제1 색의 광을 제공하는 제1 발광 영역들의 면적은 네 개의 제1 유닛 영역들(PP-G) 각각의 면적의 합으로 정의될 수 있다.
제2 발광 영역(PG-R)에는 세 개의 제2 유닛 영역들(PP-R)을 포함할 수 있다. 따라서, 하나의 제2 발광 영역(PG-R)의 면적은 제2 유닛 영역들(PP-R) 각각 면적의 합으로 정의될 수 있다.
제2 유닛 영역들(PP-R) 각각의 면적은, 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제2-3 변(T1-RP) 및 제2-4 변(T2-RP)에 의해 정의될 수 있다.
제3 발광 영역(PG-B)에는 네 개의 제3 유닛 영역들(PP-B)을 포함할 수 있다. 따라서, 하나의 제3 발광 영역(PG-B)의 면적은 제3 유닛 영역들(PP-B) 각각 면적의 합으로 정의될 수 있다.
제3 유닛 영역들(PP-B) 각각의 면적은, 제4 방향(DR4) 및 제5 방향(DR5)으로 연장된 제2-5 변(T1-BP) 및 제2-6 변(T2-BP)에 의해 정의될 수 있다.
본 발명에 따르면 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 변들 중 동일 방향으로 연장된 변의 폭은 서로 동일할 수 있다.
예를 들어, 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 변들 중, 제4 방향(DR4)으로 연장된 제2-1 변(T1-GP), 제2-3 변(T1-RP), 및 제2-5 변(T1-BP)의 제4 방향(DR4)에서의 폭은 서로 동일할 수 있다.
제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 변들 중, 제5 방향(DR5)으로 연장된 제2-2 변(T2-GP), 제2-4 변(T2-RP), 및 제2-6 변(T2-BP)의 제5 방향(DR5)에서의 폭은 서로 동일할 수 있다. 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 면적은 서로 동일할 수 있다.
도 11 및 도 12에 도시된 표시 패널(DP)의 단면은 도 3a에서 설명한 표시 패널(DP)의 적층 구조와 대응될 수 있으며, 중복된 설명은 생략한다.
도 11 및 도 12에 도시된 것과 같이, 표시 모듈(DM, 도 2 참조)은 액티브 영역(AA)에서 표시 패널(DP), 입력 센서(ISL), 차광층(PVL), 및 광학 부재(POL)를 포함할 수 있다. 표시 패널(DP)은 베이스층(BL), 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 박막 봉지층(TFL)을 포함할 수 있다.
베이스층(BL) 상에 회로 소자층(DP-CL)이 배치되고, 회로 소자층(DP-CL) 상에 표시 소자층(DP-OLED)이 배치된다. 표시 소자층(DP-OLED)에 포함된 발광 소자(OLED)는 회로 소자층(DP-CL)에 포함된 트랜지스터(생략됨)와 연결될 수 있다. 박막 봉지층(TFL)은 표시 소자층(DP-OLED) 상에 배치되어 발광 소자(OLED)를 보호할 수 있다.
발광 소자(OLED)는 회로 소자층(DP-CL) 상에 배치된 제1 전극(AE), 제1 전극(AE) 상에 배치된 제2 전극(CE), 및 제1 전극(AE)과 제2 전극(CE) 사이에 배치된 발광층(EML)을 포함할 수 있다. 도시되지 않았으나, 제1 전극(AE)과 발광층(EML) 사이에 배치되는 정공 제어층을 더 포함할 수 있다. 정공 제어층은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 또한, 발광층(EML)과 제2 전극(CE) 사이에 배치되는 전자 제어층을 더 포함할 수 있다. 전자 제어층은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다.
제1 전극(AE) 및 발광층(EML)은 복수의 발광 소자들마다 개별적으로 제공될 수 있으며, 제2 전극(CE)은 하나의 패턴으로 형성되어 복수의 발광 소자들에 공통으로 제공될 수 있다. 다만, 이에 한정되는 것은 아니며, 발광층(EML)도 하나의 패턴으로 형성되어 복수의 발광 소자들에 공통으로 제공될 수 있다.
표시 소자층(DP-OLED)은 화소 정의막(PDL)을 포함할 수 있다. 화소 정의막(PDL)은 회로 소자층(DP-CL) 상에 배치될 수 있다. 화소 정의막(PDL)은 제1 전극(AE)의 적어도 일부를 노출 시키는 표시 개구부(PD-OP)가 정의될 수 있다. 표시 개구부(PD-OP)는 발광 소자들마다 복수로 제공된 제1 전극들 각각에 대응되도록 복수로 제공될 수 있다.
본 명세서에서 '발광 영역'은 실질적으로 화소 정의막(PDL)에 정의된 표시 개구부(PD-OP)에 의해 정의된 것일 수 있다. 따라서, 도 10에서 상술한 제1 영역(UA-P) 및 제2 영역(UA-P) 각각에 정의된 발광 영역들 간의 면적 차이는, 화소 정의막(PDL)의 표시 개구부들의 면적 차이에 따라 제공된 것일 수 있다.
도 11에 도시된 것과 같이, 제1 영역(UA-N)에 포함된 복수의 표시 개구부들(PD-OP)은 서로 다른 면적을 갖는 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)을 정의할 수 있다. 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 사이는 비발광 영역(NPXA)으로 정의될 수 있다.
도 12에 도시된 것과 같이, 제2 영역(UA-P)에 포함된 복수의 표시 개구부들(PD-OP)은 서로 다른 면적을 갖는 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)을 정의할 수 있다.
도 10에서 서술한 것과 같이 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 각각은 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B을 포함하고, 동일 방향으로 연장된 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 폭은 서로 동일할 수 있다.
본 발명에 따른 화소 정의막(PDL)은 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)을 포함할 수 있다. 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)은 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)을 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)로 구획할 수 있다.
예를 들어, 제1 발광 영역(PG-G)은 제1-1 분할 패턴(PDP-G)에 의해 제1 유닛 영역들(PP-G)으로 구획되고, 제2 발광 영역(PG-R)은 제1-2 분할 패턴(PDP-R)에 의해 제2 유닛 영역들(PP-R)으로 구획되고, 제3 발광 영역(PG-B)은 제1-3 분할 패턴(PDP-B)에 의해 제3 유닛 영역들(PP-B)으로 구획 될 수 있다.
제1-1 분할 패턴(PDP-G)은 제1 발광 영역(PG-G)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다. 제1-2 분할 패턴(PDP-R)은 제2 발광 영역(PG-R)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다. 제1-3 분할 패턴(PDP-B)은 제3 발광 영역(PG-B)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다.
제1 분할 패턴들(PDP-G, PDP-R, PDP-B)은 실질적으로 화소 정의막(PDL)과 일체의 구성으로써, 하나의 층에서 패터닝어 형성된 것이나, 설명의 편의를 위해, 제2 영역(UA-P) 중 제1 전극(AE) 상에 배치된 화소 정의막(PDL)을 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)로 설명한다.
도 10에서 설명한 것과 같이, 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 내에서 대응되는 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)의 개수는 서로 상이 하더라도, 동일 방향으로 연장된 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각의 폭은 서로 동일 함에 따라, 동일 방향에서 표시 개구부(PD-OP)를 정의하는 화소 정의막(PDL)의 측면과 인접한 제1 분할 패턴들(PDP-G, PDP-R, PDP-B) 간의 폭은 서로 동일할 수 있다.
발광 소자들(OLED)에 포함된 각각의 제1 전극(AE) 중 대응되는 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)에 의해 커버된 부분은, 비발광 영역(NPXA)으로 정의될 수 있다.
따라서, 표시 모듈(DM)의 액티브 영역(AA)에는 발광 소자들(OLED)에서 제공되는 광량 상대적으로 많은 제1 영역(UA-N) 및 제1 영역(UA-N)보다 상대적으로 광량이 작은 제2 영역(UA-P)을 포함할 수 있다.
본 명세서에서, 제1 영역(UA-N)에 포함된 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 중 어느 하나를 '노말 영역'으로 정의하고, 제2 영역(UN-P)에 포함된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 중 어느 하나를 '프라이빗 영역'으로 정의할 수 있다.
입력 센서(ISL)는 박막 봉지층(TFL) 상에 직접 배치될 수 있다. 제1 감지 절연층(TIL1)은 박막 봉지층(TFL) 상에 배치되고, 제1 도전층(TML1)은 제1 감지 절연층(TIL1) 상에 배치된다. 제2 감지 절연층(TIL2)은 제1 감지 절연층(TIL1) 상에 배치되어 제1 도전층(TML1)을 커버하고, 제2 도전층(TML2)은 제2 감지 절연층(TIL2) 상에 배치된다. 제3 도전층(TML3)은 제2 감지 절연층(TIL2) 상에 배치되어 제2 도전층(TML2)을 커버한다.
제2 도전층(TML2)에 포함된 매쉬 라인들(도 8 참조)은 매쉬 개구부들(MSL-OP)을 정의한다. 매쉬 개구부들(MSL-OP)은 대응되는 발광 영역들과 중첩할 수 있다. 따라서, 도전층들(TML1, TML2)이 표시 패널(DP) 상에 직접 배치되더라도, 발광 소자들(OLED)에서 제공된 광과의 간섭을 최소화 할 수 있다.
차광층(PVL)은 입력 센서(ISL) 상에 배치될 수 있다. 차광층(PVL)은 차광 패턴(BM) 및 패시베이션층(PVX)을 포함할 수 있다.
차광 패턴(BM)은 소정의 색을 가질 수 있다. 예를 들어, 차광 패턴(BM)은 검정 색을 가질 수 있다. 차광 패턴(BM)은 광을 흡수할 수 있는 차광 물질이면 어느 하나로 한정되지 않는다.
차광 패턴(BM)은 화소 정의막(PDL)과 중첩할 수 있다. 상세하게는 차광 패턴(BM)은 제1 영역(UA-N)에 배치된 화소 정의막(PDL)과 중첩하고, 제2 영역(UA-P)에 배치된 화소 정의막(PDL)과 중첩할 수 있다. 본 발명에 따른 차광 패턴(BM)은 제2 영역(UA-P)에서 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)과 중첩할 수 있다.
이에 따라, 제2 영역(UA-P)의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)에서 제공된 광의 시야각은, 차광 패턴(BM)에 의해 제1 영역(UA-N)의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)에서 제공된 광의 시야각보다 협소한 시야각으로 사용자에게 제공될 수 있다.
패시베이션층(PVX)은 차광 패턴(BM)을 커버할 수 있다. 패시베이션층(PVX)은 패시베이션층(PVX) 층 상에 배치되는 구성의 접착이 용이하도록 평탄면을 제공할 수 있다. 패시베이션층(PVX)은 유기 물질을 포함할 수 있다.
패시베이션층(PVX)이 액티브 영역(AA)의 전 면에 배치된 것으로 도시하였으나, 이에 한정되는 것은 아니며, 패시베이션층(PVX)은 차광 패턴(BM)을 커버하여 비발광 영역(NPXA) 상에만 배치되고, 발광 영역들과는 비중첩하도록 패터닝될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
본 발명에 따른 표시 모듈(DM)은 두 가지의 모드로 동작할 수 있다. '제1 동작모드'는 표시 모듈(DM)의 액티브 영역(AA) 내에 포함된 제1 화소(PU-N) 및 제2 화소(PU-P)가 활성화된 상태로 정의되고, '제2 동작모드'는 제1 화소(PU-N)는 비-활성화되고, 제2 화소(PU-P)만이 활성화되는 것으로 정의될 수 있다.
따라서, 제2 동작모드일때는 활성화되는 발광 영역들의 면적이 제1 동작모드일때보다 상대적으로 감소되어 낮은 화소의 이미지를 사용자에게 제공할 수 있다.
제1 동작모드는 일반적으로 표시 장치(EA)가 작동되는 모드와 대응될 수 있다. 제2 동작모드는 특정한 목적으로 표시 장치(EA)를 사용할 때 이용될 수 있다. 예를 들어, 제2 동작모드는, 프라이빗 모드로써, 제2 동작모드로 작동될 때 표시 장치(EA)와 인접한 주변인들에게 액티브 영역(AA)이 시인되지 않고, 사용자에게만 시인됨에 따라, 개인 정보가 누설되는 것을 방지할 수 있다.
사용자가 표시 장치(EA)를 측면에서 바라볼 때, 제2 영역(UA-P)에 배치된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)은 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)에 의해 일부 영역이 가려지게 된다. 본 발명과 달리, 협소 시야각을 갖는 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 각각의 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)의 면적이 상이할 경우, Color shift 현상이 발생할 수 있다.
예를 들어, 제1 예시 발광 영역은 10a x 10b의 폭을 기준으로 최대 발광 면적비가 100:0이고, 제2 예시 발광 영역은 5a x 5b의 폭을 기준으로 최대 발광 면적비가 25:0인 것으로 가정한다.
사용자가 표시 장치(EA)를 측면에서 바라볼 때, 제1 예시 발광 영역과 대응되는 제1 분할 패턴에 의해 가려지는 면적을 1a x 10b로 가정했을 때, 발광 면적과 차광 면적의 비는 90:10으로 90%의 발광 면적비를 가질 수 있다.
동일 조건에서, 제2 예시 발광 영역과 대응되는 제1 분할 패턴에 의해 가려지는 면적을 1a x 5b로 가정했을 때, 발광 면적과 차광 면적의 비는 20:5로 80%의 발광 면적비를 가질 수 있다.
따라서, 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)의 면적이 상이할 경우, 사용자가 표시 장치(EA)를 바라보는 각도에 따라, 휘도비가 감소하여 Color shift 현상이 발생할 수 있다.
본 발명에 따르면, 제2 동작모드에서 활성화 되는 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B) 각각이 일 방향에서 서로 동일한 폭을 가짐에 따라, 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)로부터 제공된 광이 제1 분할 패턴들(PDP-G, PDP-R, PDP-B)에 의해 가려지더라도, 특정 각도에서 Color shift 현상없이 사용자에게 동일한 이미지를 제공할 수 있다. 이에 따라, 신뢰성이 향상된 표시 장치(EA)를 제공할 수 있다.
도 13은 본 발명의 일 실시예에 따른 액티브 영역의 평면도이다. 도 14는 도 13의 III-III'를 따라 절단한 표시 모듈의 단면도이다. 도 1 내지 도 12에서 설명한 구성과 동일/유사한 구성에 대해 동일/유사한 참조 부호를 사용하며 중복된 설명은 생략한다.
도 13 및 도 14에서 제2 영역(UA-P)에 포함된 제2 화소(PU-P) 즉, 제2 영역(UA-P)에 포함된 복수의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B), 및 제1 내지 제3 유닛 영역들(PP-G, PP-R, PP-B)에 관한 설명은 도 1 내지 도 12와 동일하며, 제1 영역(PU-N)에 배치된 1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)을 중점적으로 설명한다.
도 13 및 도 14를 참조하면, 일 실시예에 따른 표시 모듈(DM-A)의 액티브 영역(AA)은 제1 영역(UA-N) 및 제2 영역(UA-P)을 포함할 수 있다.
본 실시예에서 제1 영역(UA-N)은 복수의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)을 포함할 수 있다. 일 실시예에서 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 중 가장 작은 면적을 갖는 제1 발광 영역(PN-G)은 제1 영역(UA-N) 내에서 복수로 제공될 수 있다.
두 개의 제1 발광 영역들은 제1 방향(DR1)을 따라 이격되고, 제2 발광 영역(PN-R) 및 제3 발광 영역(PN-B)은 제2 방향(DR2)을 따라 이격될 수 있다. 제2 발광 영역(PN-R) 및 제3 발광 영역(PN-B)은 제1 발광 영역(PN-G)으로부터 제1 방향(DR1) 및 제2 방향(DR2) 각각에 교차 방향으로 이격될 수 있다.
본 발명에 따르면 제1 영역(UA-N)에 포함된 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 각각은 적어도 하나의 서브 유닛 영역들을 포함할 수 있다.
본 실시예에, 제1 발광 영역(PN-G)에 포함된 제1 서브 유닛 영역들(PZ-G), 제2 발광 영역(PN-R)에 포함된 제2 서브 유닛 영역들(PZ-R), 및 제3 발광 영역(PN-B)에 포함된 제3 서브 유닛 영역들(PZ-B)의 개수는 서로 동일할 수 있다. 예를 들어, 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 각각은 4개의 서브 유닛 영역들을 포함할 수 있다. 제1 발광 영역(PN-G)은 제1 영역(UA-N) 내에서 두 개로 제공됨에 따라, 제1 영역(UA-N) 내에서 제1 서브 유닛들(PZ-G)의 개수가 가장 많을 수 있다.
동일 방향으로 연장된 제1 내지 제3 서브 유닛 영역들(PZ-G, PZ-R, PZ-B) 각각의 폭은 서로 상이할 수 있다. 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 각각의 면적은 포함된 서브 유닛 영역들의 면적의 합으로 정의될 수 있다.
제2 영역(UA-P)은 복수의 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)을 포함할 수 있다. 일 실시예에서 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 중 가장 작은 면적을 갖는 제1 발광 영역(PG-G)은 제2 영역(UA-P) 내에서 복수로 제공될 수 있다.
두 개의 제1 발광 영역들은 제1 방향(DR1)을 따라 이격되고, 제2 발광 영역(PG-R) 및 제3 발광 영역(PG-B)은 제2 방향(DR2)을 따라 이격될 수 있다. 제2 발광 영역(PG-R) 및 제3 발광 영역(PG-B)은 제1 발광 영역(PG-G)으로부터 제1 방향(DR1) 및 제2 방향(DR2) 각각에 교차 방향으로 이격될 수 있다.
본 발명에 따르면 제2 영역(UA-P)에 포함된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B) 각각은 적어도 하나의 유닛 영역들을 포함할 수 있다.
예를 들어, 제2 영역(UA-P)에 포함된 제1 발광 영역(PG-G)은 두 개의 제1 유닛 영역들(PP-G)을 포함하고, 제2 발광 영역(PG-R)은 세 개의 제2 유닛 영역들(PP-R)을 포함하고, 제3 발광 영역(PG-B)은 네 개의 유닛 영역들(PP-B)을 포함할 수 있다.
도시되지 않았으나, 제2 영역(UA-P)에 관한 단면도는 도 12에서 설명한 단면도와 대응될 수 있으며, 본 실시예에 따른 표시 모듈(DM-A)의 제1 영역(UA-N)에 관한 단면도를 설명한다.
도 14에 도시된 것과 같이, 본 실시예에서 제1 영역(UA-N)에 배치된 화소 정의막(PDL)은 제2 분할 패턴들(PDN-G, PDN-R, PDN-B)을 포함할 수 있다. 제2 분할 패턴들(PDN-G, PDN-R, PDN-B)은 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)을 제1 내지 제3 서브 유닛 영역들(PZ-G, PZ-R, PZ-B)로 구획할 수 있다.
예를 들어, 제1 발광 영역(PN-G)은 제2-1 분할 패턴(PDN-G)에 의해 제1 서브 유닛 영역들(PZ-G)으로 구획되고, 제2 발광 영역(PN-R)은 제2-2 분할 패턴(PDN-R)에 의해 제2 서브 유닛 영역들(PZ-R)으로 구획되고, 제3 발광 영역(PN-B)은 제2-3 분할 패턴(PDN-B)에 의해 제3 서브 유닛 영역들(PZ-B)으로 구획 될 수 있다.
제2-1 분할 패턴(PDN-G)은 제1 발광 영역(PN-G)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다. 제2-2 분할 패턴(PDN-R)은 제2 발광 영역(PN-R)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다. 제2-3 분할 패턴(PDN-B)은 제3 발광 영역(PN-B)을 정의하는 표시 개구부(PD-OP)에 의해 노출된 제1 전극(AE) 상에 배치된다.
제2 분할 패턴들(PDN-G, PDN-R, PDN-B)은 실질적으로 화소 정의막(PDL)과 일체의 구성으로써, 하나의 층에서 패터닝어 형성된 것이나, 설명의 편의를 위해, 제1 영역(UA-N) 중 제1 전극(AE) 상에 배치된 화소 정의막(PDL)을 제2 분할 패턴들(PDN-G, PDN-R, PDN-B)로 설명한다.
본 실시예에서 차광 패턴(BM)은 제1 영역(UA-N)에서 화소 정의막(PDL) 중 제2 분할 패턴들(PDN-G, PDN-R, PDN-B)을 제외한 화소 정의막(PDL)에만 중첩할 수 있다. 이에 따라, 제1 영역(UA-N)에서 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B)이 대응되는 제2 분할 패턴들(PDN-G, PDN-R, PDN-B)으로 구획되더라도, 제2 분할 패턴들(PDN-G, PDN-R, PDN-B) 상에 차광 패턴(BM)이 배치됨에 따라, 제1 영역(UA-N)의 시야각을 감소시키지 않을 수 있다.
도 15는 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다. 도 16은 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다. 도 17은 본 발명의 일 실시예에 따른 유닛 영역의 평면도이다. 도 1 내지 도 12에서 설명한 구성과 동일/유사한 구성에 대해 동일/유사한 참조 부호를 사용하며 중복된 설명은 생략한다.
도 15 내지 도 17에서 설명할 발광 영역들에 관한 설명은 도 1 내지 도 12에서 설명한 제2 영역(UA-P)에 포함된 발광 영역들에 적용될 수 있다. 또한, 도 15 내지 도 17에서 설명할 발광 영역들에 관한 형상은, 도 12에서 설명한 화소 정의막(PDL)의 표시 개구부들(PD-OP)에 의해 정의될 수 있다.
도 15를 참조하면, 일 실시예에 따른 제2 영역(UA-P1)은 제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1)을 포함할 수 있다. 제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1) 각각은 도넛 형상을 가질 수 있다.
제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1) 각각의 발광 면적은 서로 상이할 수 있다. 제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1) 각각의 발광 면적은 외부 직경에서 내부 직경을 뺀 링(ring) 형상의 면적에 의해 정의될 수 있다.
본 실시예에 따르면 제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1) 각각의 외부 직경들(EG, ER, EB)은 서로 동일하고, 제1 내지 제3 발광 영역들(PP-G1, PP-R1, PP-B1) 각각의 내부 직경들(IG, IR, IB)은 서로 상이할 수 있다.
제1 발광 영역(PP-G1)의 내부 직경(IG)이 가장 크고, 제3 발광 영역(PP-B1)의 내부 직경(IB)이 가장 작을 수 있다. 이에 따라, 제1 발광 영역(PP-G1)에서 제3 발광 영역(PP-B1)으로 갈수록 큰 발광 면적을 가질 수 있다.
도 16을 참조하면, 일 실시예에 따른 제2 영역(UA-P2)은 제1 내지 제3 발광 영역들(PP-G2, PP-R2, PP-B2)을 포함할 수 있다. 제1 내지 제3 발광 영역들(PP-G2, PP-R2, PP-B2) 각각은 원 형상을 가질 수 있다.
제1 내지 제3 발광 영역들(PP-G2, PP-R2, PP-B2) 각각의 발광 면적은 서로 상이할 수 있다.
본 실시예에서 제1 내지 제3 발광 영역들(PP-G2, PP-R2, PP-B2) 각각의 외부 직경들(DI-G, DI-R, DI-B)은 서로 상이할 수 있다. 예를 들어, 제1 발광 영역(PP-G2)의 외부 직경(DI-G)이 가장 작고, 제3 발광 영역(PP-B2)의 외부 직경(DI-B)이 가장 클 수 있다. 이에 따라, 제1 발광 영역(PP-G1)에서 제3 발광 영역(PP-B1)으로 갈수록 큰 발광 면적을 가질 수 있다.
도 9 내지 도 14에서 설명한 실시예들에 관한 발광 영역들의 형상은 사각형의 발광 영역들을 예를들어 설명하였으나, 이에 한정되는 것은 아니며, 도 9에서 설명한 제1 화소(PU-N)의 제1 내지 제3 발광 영역들(PN-G, PN-R, PN-B) 및 제2 화소(PU-P)의 포함된 제1 내지 제3 발광 영역들(PG-G, PG-R, PG-B)의 형상은 도 16에서 설명한 것과 같이 원형일 수 있다.
따라서, 제1 화소(PU-N) 및 제2 화소(PU-P)의 특징은 발광 영역이 원형으로 정의되었을때도 적용될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 17을 참조하면, 일 실시예에 따른 제2 영역(UA-P2)은 제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3)을 포함할 수 있다. 제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3) 각각의 경계는 사각 형상을 가질 수 있다.
제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3) 각각의 발광 면적은 서로 상이할 수 있다. 제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3) 각각의 발광 면적은 외부 폭들에 의해 정의된 면적에서 내부에 정의된 원형의 면적을 뺀 것으로 정의될 수 있다.
동일 방향에서 제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3) 각각의 폭들(LG, LR, LB)은 서로 동일할 수 있다. 또한, 제1 내지 제3 발광 영역들(PP-G3, PP-R3, PP-B3) 각각의 내부 직경들(IIG, IIR, IIB)은 서로 상이할 수 있다. 제1 발광 영역(PP-G3)의 내부 직경(IIG)이 가장 크고, 제3 발광 영역(PP-B3)의 내부 직경(IIB)이 가장 작을 수 있다. 이에 따라, 제1 발광 영역(PP-G3)에서 제3 발광 영역(PP-B3)으로 갈수록 큰 발광 면적을 가질 수 있다.
도 15 및 17에서 설명한 실시예들과 같이, 평면상에서의 발광 영역들 각각의 외부 형상이 동일하고, 내부 형상이 상이 함에 따라, 외부 형상과 내부 형상의 차이로 정의되는 발광 면적을 조절 가능한 화소 형태에 관한 것이면, 도 9 내지 도 14에서 설명한 실시예들이 적용될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
EA: 전자 장치
DM: 표시 모듈
DP: 표시 패널
DP-CL: 회로 소자층
DP-OLED: 표시 소자층
TFL: 박막 봉지층
ISL: 입력 센서
PVL: 차광층
PVX: 패시베이션층
BM: 차광 패턴
POL: 광학 부재
UA-N: 제1 영역
UA-P: 제2 영역

Claims (23)

  1. 각각이 제1 내지 제3 발광 영역들과 비발광 영역을 포함하는 제1 영역 및 제2 영역을 포함하고, 대응되는 상기 제1 내지 제3 발광 영역으로 서로 다른 색의 광을 제공하는 제1 내지 제3 발광 소자를 포함하는 표시 패널;
    상기 표시 패널 상에 배치된 적어도 하나의 절연층;
    상기 절연층 상에 배치되고, 상기 비발광 영역과 중첩하는 차광 패턴; 및
    상기 차광 패턴을 커버하는 패시베이션층을 포함하고,
    상기 제2 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 유닛 영역을 포함하고,
    상기 유닛 영역들 각각의 일 방향에서의 폭은, 서로 동일하고, 상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각의 상기 일 방향에서의 폭보다 작은 폭을 갖는 표시 장치.
  2. 제1 항에 있어서,
    상기 제2 영역의 상기 제1 내지 제3 발광 영역들 각각에 포함된 상기 유닛 영역들의 개수는, 서로 상이한 것을 특징으로 하는 표시 장치.
  3. 제2 항에 있어서,
    상기 개수는,
    상기 제1 영역의 상기 제1 내지 제3 발광 영역들의 면적 크기와 비례하는 것을 특징으로 하는 표시 장치
  4. 제3 항에 있어서,
    상기 제1 및 제2 영역 각각의 제1 내지 제3 발광 영역들 중, 상기 제1 발광 영역은 그린 광이 제공되고, 상기 제2 발광 영역은 레드 광이 제공되고, 상기 제3 발광 영역은 블루 광이 제공되고,
    상기 제2 영역에서 상기 제3 발광 영역에 포함된 유닛 영역들의 개수가 가장 많고, 상기 제2 영역에서 상기 제1 발광 영역에 포함된 유닛 영역들의 개수가 가장 적은 것을 특징으로 하는 표시 장치.
  5. 제3 항에 있어서,
    상기 제1 영역 및 상기 제2 영역의 각각의 제1 발광 영역은, 복수로 제공되는 것을 특징으로 하는 표시 장치.
  6. 제1 항에 있어서,
    상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 서브 유닛 영역들 포함하고,
    상기 서브 유닛 영역들 각각의 상기 일 방향에서의 폭은, 서로 상이한 것을 특징으로 하는 표시 장치.
  7. 제6 항에 있어서,
    상기 제1 영역의 상기 제1 발광 영역에 포함된 서브 유닛 영역들의 개수는, 제2 영역의 상기 제1 발광 영역에 포함된 유닛 영역들의 개수와 상이하고,
    상기 제1 영역의 상기 제2 발광 영역에 포함된 서브 유닛 영역들의 개수는, 제2 영역의 상기 제2 발광 영역에 포함된 유닛 영역들의 개수와 상이한 것을 특징으로 하는 표시 장치.
  8. 제1 항에 있어서,
    제1 내지 제3 발광 소자 각각은, 제1 전극, 상기 제2 전극 상에 배치된 제2 전극, 및 상기 제1 전극과 상기 제2 전극 사이에 배치된 발광층을 포함하고,
    상기 표시 패널은, 상기 제1 전극들의 적어도 일부를 노출시키는 복수의 개구부들을 포함하는 화소 정의막을 포함하고,
    상기 개구부들 각각의 면적은, 상기 제1 내지 상기 제3 발광 영역들을 정의하는 것을 특징으로 하는 표시 장치.
  9. 제8 항에 있어서,
    상기 화소 정의막은, 상기 제2 영역과 중첩하고 상기 개구부들로부터 노출된 제1 전극들 상에 배치된 제1 분할 패턴을 포함하고,
    상기 제2 영역의 상기 유닛 영역들은, 상기 제1 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 하는 표시 장치.
  10. 제9 항에 있어서,
    상기 제1 영역의 상기 제1 내지 제3 발광 영역들 각각은, 복수의 서브 유닛 영역들을 포함하고,
    상기 화소 정의막은, 상기 제1 영역과 중첩하고 상기 개구부들로부터 노출된 제1 전극들 상에 배치된 제2 분할 패턴을 포함하고,
    상기 제1 영역의 상기 유닛 영역들은, 제2 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 하는 표시 장치.
  11. 제10 항에 있어서,
    상기 차광 패턴은,
    상기 화소 정의막 중 제2 분할 패턴을 제외한 화소 정의막과 중첩하는 것을 특징으로 하는 표시 장치.
  12. 제1 항에 있어서,
    상기 표시 패널은, 상기 제1 내지 제3 발광 소자들을 커버하고, 복수의 무기층들 및 상기 무기층들 사이에 배치된 유기층을 포함하는 박막 봉지층을 포함하고,
    상기 박막 봉지층 상에 배치되고, 복수의 감지 절연층들 및 상기 감지 절연층들 사이에 배치된 도전층들을 포함하는 입력 센서를 더 포함하고,
    상기 절연층은, 상기 감지 절연층들 중 최 상부에 배치된 감지 절연층과 대응되는 것을 특징으로 하는 표시 장치.
  13. 제1 항에 있어서,
    상기 패시베이션층 상에 배치되고, 반사 방지 필름, 편광 필름, 및 그레이 필터 중 적어도 어느 하나를 포함하는 광학 부재를 포함하는 것을 특징으로 하는 표시 장치.
  14. 제1 항에 있어서,
    상기 패시베이션층 상에 배치되고, 대응되는 상기 제1 내지 제3 발광 영역들과 중첩하는 컬러 필터들을 포함하는 광 필터 부재를 더 포함하는 것을 특징으로 하는 표시 장치.
  15. 제1 항에 있어서,
    상기 제2 영역의 상기 유닛 영역들 각각은, 도넛 형상을 가지고,
    상기 유닛 영역들 각각의 경계를 정의하는 외부 직경은, 상기 유닛 영역들 각각의 일 방향에서의 상기 폭과 대응되고,
    상기 제2 영역의 서로 다른 상기 제1 내지 제3 발광 영역들에 포함된 상기 유닛 영역들 각각의 내부 직경은, 서로 상이한 것을 특징으로 하는 표시 장치.
  16. 제1 항에 있어서,
    상기 제2 영역의 상기 유닛 영역들 각각은, 경계를 정의하는 사각 형상을 가지고, 상기 제2 영역의 서로 다른 상기 제1 내지 제3 발광 영역들에 포함된 상기 유닛 영역들 각각의 내부 직경은, 서로 상이한 것을 특징으로 하는 표시 장치.
  17. 제1 항에 있어서,
    상기 표시 패널은, 제1 동작모드에서 상기 제1 영역의 제1 내지 제3 발광 소자들 및 상기 제2 영역의 제1 내지 제3 발광 소자들을 활성화시키고,
    제2 동작모드에서 상기 제1 영역의 제1 내지 제3 발광 소자들을 비-활성화시키고, 상기 제2 영역의 제1 내지 제3 발광 소자들을 활성화시키는 것을 특징으로 하는 표시 장치.
  18. 노말 발광 영역 및 상기 노말 발광 영역과 이격된 프라이빗 발광 영역을 정의하는 개구부들이 정의된 화소 정의막, 및 대응되는 상기 노말 발광 영역 및 상기 프라이빗 발광 영역에 중첩하고 동일 색의 광을 제공하는 발광 소자들을 포함하는 표시 패널;
    상기 표시 패널 상에 배치된 절연층;
    상기 절연층 상에 배치된 차광 패턴; 및
    상기 차광 패턴을 커버하는 패시베이션층을 포함하고,
    상기 발광 소자들 각각은,
    대응되는 상기 개구부들에 의해 적어도 일부가 노출되는 제1 전극, 상기 제1 전극 상에 배치된 제2 전극, 및 상기 제1 전극과 제2 전극 사이에 배치된 발광층을 포함하고,
    상기 화소 정의막은, 상기 프라이빗 발광 영역과 중첩하는 개구부에 의해 노출된 제1 전극 상에 배치되고, 상기 프라이빗 발광 영역을 복수의 유닛 영역들로 구획하는 분할 패턴을 포함하는 표시 장치.
  19. 제18 항에 있어서,
    상기 유닛 영역들 각각의 일 방향에서의 폭은 서로 동일한 것을 특징으로 하는 표시 장치.
  20. 제19 항에 있어서,
    상기 유닛 영역들 각각의 상기 폭은, 상기 노말 발광 영역의 상기 일 방향에서의 폭보다 작은 것을 특징으로 하는 표시 장치.
  21. 제18 항에 있어서,
    상기 차광 패턴은, 상기 분할 패턴과 중첩하는 것을 특징으로 하는 표시 장치.
  22. 제18 항에 있어서,
    상기 표시 패널은, 제1 동작모드에서 상기 노말 발광 영역과 중첩하는 발광 소자는 비-활성화시키고, 상기 프라이빗 발광 영역과 중첩하는 발광 소자는 활성화시키고,
    제2 동작모드에서 상기 노말 발광 영역과 중첩하는 발광 소자 및 상기 프라이빗 발광 영역과 중첩하는 발광 소자는 활성화시키는 것을 특징으로 하는 표시 장치.
  23. 제18 항에 있어서,
    상기 유닛 영역들은 상기 분할 패턴에 의해 분할된 상기 개구부들의 면적에 의해 정의되는 것을 특징으로 하는 표시 장치.
KR1020210113164A 2021-08-26 2021-08-26 표시장치 KR20230033059A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210113164A KR20230033059A (ko) 2021-08-26 2021-08-26 표시장치
US17/858,939 US20230068337A1 (en) 2021-08-26 2022-07-06 Display device
CN202211035022.2A CN115734667A (zh) 2021-08-26 2022-08-26 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210113164A KR20230033059A (ko) 2021-08-26 2021-08-26 표시장치

Publications (1)

Publication Number Publication Date
KR20230033059A true KR20230033059A (ko) 2023-03-08

Family

ID=85285737

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210113164A KR20230033059A (ko) 2021-08-26 2021-08-26 표시장치

Country Status (3)

Country Link
US (1) US20230068337A1 (ko)
KR (1) KR20230033059A (ko)
CN (1) CN115734667A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220060626A (ko) * 2020-11-04 2022-05-12 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
CN115734667A (zh) 2023-03-03
US20230068337A1 (en) 2023-03-02

Similar Documents

Publication Publication Date Title
KR102607379B1 (ko) 표시 장치 및 이의 제조 방법
US11747926B2 (en) Display apparatus with black matrix
KR102649236B1 (ko) 표시 장치
CN112086484A (zh) 显示设备
US11934599B2 (en) Display device
KR20230033059A (ko) 표시장치
EP3699726B1 (en) Display device
KR20220016360A (ko) 입력 감지 패널 및 이를 포함하는 전자 장치
US10921917B2 (en) Input sensing circuit and display module having the same
KR20220083916A (ko) 표시 장치
KR20210128554A (ko) 표시 패널 및 표시 장치
KR20210005368A (ko) 표시장치
KR20210014244A (ko) 표시 장치
CN218388534U (zh) 输入感测面板和显示装置
US20240147773A1 (en) Display device and electronic device including the same
KR20230020051A (ko) 표시 장치
US20220050542A1 (en) Input detection unit and electronic device including same
KR20240001797A (ko) 표시 장치
KR20230151151A (ko) 표시 장치
KR20240044600A (ko) 표시 장치 및 이의 제조 방법
KR20220091649A (ko) 표시장치
KR20210105467A (ko) 입력 감지 유닛 및 이를 포함하는 전자 장치
KR20220099180A (ko) 표시 장치
KR20220041285A (ko) 표시 장치
KR20240006105A (ko) 표시 장치