KR20170064054A - 전자 장치 및 그 제조 방법 - Google Patents

전자 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR20170064054A
KR20170064054A KR1020150168587A KR20150168587A KR20170064054A KR 20170064054 A KR20170064054 A KR 20170064054A KR 1020150168587 A KR1020150168587 A KR 1020150168587A KR 20150168587 A KR20150168587 A KR 20150168587A KR 20170064054 A KR20170064054 A KR 20170064054A
Authority
KR
South Korea
Prior art keywords
layer
memory
electronic device
data
free layer
Prior art date
Application number
KR1020150168587A
Other languages
English (en)
Inventor
노승모
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020150168587A priority Critical patent/KR20170064054A/ko
Priority to US15/237,429 priority patent/US9865803B2/en
Publication of KR20170064054A publication Critical patent/KR20170064054A/ko

Links

Images

Classifications

    • H01L45/04
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/0815Cache consistency protocols
    • G06F12/0831Cache consistency protocols using a bus scheme, e.g. with bus monitoring or watching means
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • H01L45/1233
    • H01L45/145
    • H01L45/1608
    • H01L45/1625
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/62Details of cache specific to multiprocessor cache arrangements
    • G06F2212/621Coherency control relating to peripheral accessing, e.g. from DMA or I/O device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/75Electrodes comprising two or more layers, e.g. comprising a barrier layer and a metal layer
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment

Abstract

전자 장치 및 그 제조 방법이 제공된다. 본 발명의 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다.

Description

전자 장치 및 그 제조 방법{ELECTRONIC DEVICE AND METHOD FOR FABRICATING THE SAME}
본 특허 문헌은 메모리 회로 또는 장치와, 전자 장치에서의 이들의 응용에 관한 것이다.
최근 전자기기의 소형화, 저전력화, 고성능화, 다양화 등에 따라, 컴퓨터, 휴대용 통신기기 등 다양한 전자기기에서 정보를 저장할 수 있는 반도체 장치가 요구되고 있으며, 이에 대한 연구가 진행되고 있다. 이러한 반도체 장치로는 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭하는 특성을 이용하여 데이터를 저장할 수 있는 반도체 장치 예컨대, RRAM(Resistive Random Access Memory), PRAM(Phase-change Random Access Memory), FRAM(Ferroelectric Random Access Memory), MRAM(Magnetic Random Access Memory), 이-퓨즈(E-fuse) 등이 있다.
본 발명의 실시예들이 해결하려는 과제는, 가변 저항 소자의 특성 향상이 가능한 반도체 메모리를 포함하는 전자 장치 및 그 제조 방법을 제공하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다.
위 실시예에서, 상기 하부층은, MgO층을 포함할 수 있다. 상기 터널 베리어층과 상기 하부층은, 동일한 물질을 포함할 수 있다. 상기 하부층의 두께는, 상기 터널 베리어층의 두께보다 작을 수 있다. 상기 CoFeGeB 합금에 함유된 Ge의 함량은 10% 미만일 수 있다. 상기 반도체 메모리는, 상기 하부층 아래에 위치하고, BCC 구조를 가짐으로써 상기 하부층의 결정 성장을 돕는 버퍼층을 더 포함할 수 있다. 상기 버퍼층은, CoFe층을 포함할 수 있다. 상기 자유층, 상기 터널 베리어층 및 상기 고정층은, 서로 정렬된 측벽을 갖고, 상기 하부층은, 상기 자유층, 상기 터널 베리어층 및 상기 고정층의 측벽과 정렬되지 않은 측벽을 가질 수 있다. 상기 하부층의 상면의 폭은 상기 자유층의 하면의 폭보다 클 수 있다. 상기 자유층, 상기 터널 베리어층 및 상기 고정층은, 서로 정렬된 측벽을 갖고, 상기 하부층은 및 상기 버퍼층은, 서로 정렬된 측벽을 갖고, 상기 자유층, 상기 터널 베리어층 및 상기 고정층의 측벽과, 상기 하부층 및 상기 버퍼층의 측벽은 서로 정렬되지 않을 수 있다.
상기 전자 장치는, 마이크로프로세서를 더 포함하고, 상기 마이크로프로세서는, 상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부; 상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고, 상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부일 수 있다.
상기 전자 장치는, 프로세서를 더 포함하고, 상기 프로세서는, 상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부; 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및 상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부일 수 있다.
상기 전자 장치는, 프로세싱 시스템을 더 포함하고, 상기 프로세싱 시스템은, 수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서; 상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치; 상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및 상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고, 상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부일 수 있다.
상기 전자 장치는, 데이터 저장 시스템을 더 포함하고, 상기 데이터 저장 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치; 외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러; 상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및 상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부일 수 있다.
상기 전자 장치는, 메모리 시스템을 더 포함하고, 상기 메모리 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리; 외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러; 상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및 상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부일 수 있다.
또한, 상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 반도체 메모리를 포함하는 전자 장치의 제조 방법은, 기판 상에 B2 구조를 가짐으로써 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 형성하는 단계; 상기 하부층 상에, CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 상기 자유층을 형성하는 단계; 상기 자유층 상에, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층을 형성하는 단계; 및 상기 터널 베리어층 상에, 고정된 자화 방향을 갖는 고정층을 형성하는 단계를 포함할 수 있다.
위 제조 방법에 있어서, 상기 하부층 형성 단계는, 상기 기판 상에 비정질 CoFeB층을 형성하는 단계; 상기 비정질 CoFeB층 상에 MgO를 포함하는 초기 하부층을 형성하는 단계; 및 열처리 공정을 수행하여, 상기 B2 구조를 갖는 MgO층을 포함하는 상기 하부층을 획득하는 단계를 포함할 수 있다. 상기 열처리 공정시, 상기 비정질 CoFeB층은, BCC 구조를 갖는 CoFe층으로 변형될 수 있다. 상기 자유층 형성 단계는, CoFeB층을 형성하는 단계; Ge층을 형성하는 단계; 및 열처리를 수행하는 단계를 포함할 수 있다. 상기 CoFoB층에 대한 상기 Ge층의 두께는 1/9 미만일 수 있다. 상기 Ge층 형성 단계는, 상기 CoFoB층 형성 단계 앞에 수행되거나 또는 뒤에 수행될 수 있다. 상기 Ge층 형성 단계 및 상기 CoFeB층 형성 단계는, 각각 1회 이상 교대로 수행될 수 있다. 상기 자유층 형성 단계는, CoFeGeB 합금 타겟을 이용하는 물리적 증착 방식으로 수행될 수 있다. 상기 자유층 형성 단계는, CoFeB 타겟 및 Ge 타겟을 동시에 이용하는 물리적 증착 방식으로 수행될 수 있다.
상술한 본 발명의 실시예들에 의한 반도체 메모리를 포함하는 전자 장치 및 그 제조 방법에 의하면, 가변 저항 소자의 특성 향상이 가능하다.
도 1은 본 발명의 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이다.
도 2a는 비교예의 MTJ 구조물을 포함하는 가변 저항 소자의 히스테리시스 루프를 보여주는 그래프이다.
도 2b는 본 실시예의 MTJ 구조물을 포함하는 가변 저항 소자의 히스테리시스 루프를 보여주는 그래프이다.
도 3은 비교예의 자유층 및 본 실시예의 자유층의 수직 자기 이방성을 보여주기 위한 그래프이다.
도 4a는 도 1의 자유층의 제조 방법의 일례를 설명하기 위한 단면도이다.
도 4b는 도 1의 자유층의 제조 방법의 다른 일례를 설명하기 위한 단면도이다.
도 5는 도 1의 버퍼층 및 하부층의 제조 방법의 일례를 설명하기 위한 단면도이다.
도 6a는 본 발명의 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다.
도 6b는 본 발명의 다른 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다.
도 7은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 11은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
이하에서는, 첨부된 도면을 참조하여 다양한 실시예들이 상세히 설명된다.
도면은 반드시 일정한 비율로 도시된 것이라 할 수 없으며, 몇몇 예시들에서, 실시예들의 특징을 명확히 보여주기 위하여 도면에 도시된 구조물 중 적어도 일부의 비례는 과장될 수도 있다. 도면 또는 상세한 설명에 둘 이상의 층을 갖는 다층 구조물이 개시된 경우, 도시된 것과 같은 층들의 상대적인 위치 관계나 배열 순서는 특정 실시예를 반영할 뿐이어서 본 발명이 이에 한정되는 것은 아니며, 층들의 상대적인 위치 관계나 배열 순서는 달라질 수도 있다. 또한, 다층 구조물의 도면 또는 상세한 설명은 특정 다층 구조물에 존재하는 모든 층들을 반영하지 않을 수도 있다(예를 들어, 도시된 두 개의 층 사이에 하나 이상의 추가 층이 존재할 수도 있다). 예컨대, 도면 또는 상세한 설명의 다층 구조물에서 제1 층이 제2 층 상에 있거나 또는 기판상에 있는 경우, 제1 층이 제2 층 상에 직접 형성되거나 또는 기판상에 직접 형성될 수 있음을 나타낼 뿐만 아니라, 하나 이상의 다른 층이 제1 층과 제2 층 사이 또는 제1 층과 기판 사이에 존재하는 경우도 나타낼 수 있다.
가변 저항 소자는, 양단에 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭할 수 있는 소자를 의미한다. 가변 저항 소자의 저항 상태에 따라 가변 저항 소자에는 서로 다른 데이터가 저장될 수 있다. 즉, 가변 저항 소자는 메모리 셀로서 기능할 수 있다. 메모리 셀은, 가변 저항 소자와 함께, 가변 저항 소자와 접속하여 가변 저항 소자로의 접근(access)을 제어하는 선택 소자를 더 포함할 수 있다. 이러한 메모리 셀은 다양하게 배열되어 반도체 메모리를 구성할 수 있다.
특히, 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층, 및 자유층과 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ(Magnetic Tunnel Junction) 구조물을 포함할 수 있다. 이러한 가변 저항 소자에서는 인가되는 전압 또는 전류에 따라, 자유층의 자화 방향이 변화하여 고정층의 자화 방향과 평행한 상태가 되거나 또는 반평행한 상태가 될 수 있고, 그에 따라, 가변 저항 소자가 저저항 상태 또는 고저항 상태 사이에서 스위칭할 수 있다. 이하에서 설명하는 실시예들에서는, 이러한 가변 저항 소자에 요구되는 다양한 특성을 만족 또는 향상시킬 수 있는 개량된 가변 저항 소자를 제공하고자 한다.
도 1은 본 발명의 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 가변 저항 소자(100)는, 변경 가능한 자화 방향을 갖는 자유층(120), 자유층(120) 상에 위치하는 터널 베리어층(130), 및 터널 베리어층(130) 상에 위치하고 고정된 자화 방향을 갖는 고정층(140)을 포함하는 MTJ 구조물을 포함할 수 있다.
자유층(120)은 변경 가능한 자화 방향을 가짐으로써 서로 다른 데이터를 저장할 수 있는 층으로, 스토리지층(storage layer) 등으로도 불릴 수 있다. 자유층(120)의 자화 방향은 층 표면에 대해 실질적으로 수직일 수 있다. 다시 말하면, 자유층(120)의 자화 방향은 자유층(120), 터널 베리어층(130) 및 고정층(140)의 적층 방향과 실질적으로 평행할 수 있다. 따라서, 자유층(120)의 자화 방향은 위에서 아래로 향하는 방향 및 아래에서 위로 향하는 방향 사이에서 가변될 수 있다. 이러한 자유층(120)의 자화 방향의 변화는 스핀 전달 토크(spin transfer torque)에 의할 수 있다. 본 실시예에서, 자유층(120)은 강자성 물질로서 CoFeGeB의 합금을 포함할 수 있다. 나아가, CoFeGeB 합금 중 Ge의 함량은 10% 미만일 수 있다.
터널 베리어층(130)은 가변 저항 소자(100)의 저항 상태를 변경시키는 라이트 동작시 자유층(120)과 고정층(140) 사이에서의 전자의 터널링을 가능하게 하여 자유층(120)의 자화 방향이 변화되게 할 수 있다. 터널 베리어층(130)은 절연성의 산화물 예컨대, MgO, CaO, SrO, TiO, VO, NbO 등의 산화물을 포함할 수 있다.
고정층(140)은 자화 방향이 고정되어 자유층(120)의 자화 방향과 대비될 수 있는 층으로서, 기준층(reference layer) 등으로도 불릴 수 있다. 도면에는 고정층(140)이 위에서 아래로 향하는 자화 방향을 갖는 것으로 도시되어 있으나, 반대로 아래에서 위로 향하는 자화 방향을 가질 수도 있다. 고정층(140)은 강자성 물질을 포함하는 단일막 또는 다중막 구조를 가질 수 있다. 예컨대, 고정층(140)은 Fe, Ni 또는 Co를 주성분으로 하는 합금 예컨대, Fe-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Ni-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Ni-Pt 합금 등을 포함하거나, 또는, Co/Pt, Co/Pd 등의 적층 구조를 포함할 수 있다.
이러한 MTJ 구조물에서는, 가변 저항 소자(100)의 상단 및 하단에 전압 또는 전류가 인가되는 경우, 스핀 전달 토크에 의해 자유층(120)의 자화 방향이 가변될 수 있다. 자유층(120)과 고정층(140)의 자화 방향이 서로 평행한 경우, 가변 저항 소자(100)는 저저항 상태에 있을 수 있고, 예컨대, 데이터 '1'을 저장할 수 있다. 반대로, 자유층(120)의 자화 방향과 고정층(140)의 자화 방향이 서로 반평행한 경우, 가변 저항 소자(100)는 고저항 상태에 있을 수 있고, 예컨대, 데이터 '0'을 저장할 수 있다.
가변 저항 소자(100)는, MTJ 구조물에 더하여, MTJ 구조물의 특성이나 공정 과정을 개선하기 위한 다양한 용도를 갖는 층들을 더 포함할 수 있다. 예컨대, 가변 저항 소자(100)는 버퍼층(105), 하부층(110), 스페이서층(150), 자기 보정층(160) 및 캡핑층(170)을 더 포함할 수 있다.
하부층(110)은 자유층(120)의 아래에서 자유층(120)의 저면과 직접 접촉하면서, 자유층(120)의 수직 자기 결정 이방성(perpendicular magnetic crystalline anisotropy)을 향상시키는 역할을 수행할 수 있다. 이를 위하여, 자유층(120)이 CoFeGeB 합금을 포함하는 경우, 하부층(110)은 (001) 방향의 결정 구조를 갖는 물질층으로서 B2 구조를 갖는 MgO층을 포함할 수 있다. CoFeGeB 합금이 B2 구조를 갖는 MgO층 상에 형성되는 경우, 수직 자기 이방성(perpendicular magnetic anisotropy)이 증가함은 실험적으로 확인되었다(후술하는 도 2a 내지 도 3 참조).
나아가, 가변 저항 소자(100)를 통한 전류의 흐름을 원활하게 하기 위하여 하부층(110)은 얇은 두께를 가질 수 있다. 예컨대, 하부층(110)이 터널 베리어층(130)을 이루는 물질과 실질적으로 동일한 물질인 MgO를 포함하더라도, 하부층(110)의 두께는 터널 베리어층(130)의 두께보다 얇을 수 있다. 하부층(110) 두께가 얇더라도 요구되는 수직 자기 이방성은 유지됨은 실험적으로 확인되었다(후술하는 도 2a 내지 도 3 참조). 하부층(110)의 두께가 감소하는 경우, 가변 저항 소자(100) 형성을 위한 패터닝 공정에서 식각 시간이 감소하여 가변 저항 소자(100)의 측벽에 발생하는 식각에 의한 결함(defect)이 감소하는 이점이 존재할 수 있다.
하부층(110)의 아래에는 하부층(110)의 (001) 방향의 결정 성장을 돕는 버퍼층(105)이 형성될 수 있다. 버퍼층(105)은 BCC 구조를 갖는 물질층 예컨대, BCC 구조를 갖는 CoFe층을 포함할 수 있다. 이와 같이 하부층(110) 아래에 버퍼층(105)이 추가되는 경우, 하부층(110)의 결정 성장을 도울 수 있고, 결과적으로 자유층(120)의 수직 자기 이방성을 더욱 향상시킬 수 있다.
자기 보정층(160)은 고정층(140)에 의해 생성되는 표류자계의 영향을 상쇄 또는 감소하는 기능을 수행할 수 있다. 이러한 경우, 고정층(140)의 표류자계가 자유층(120)에 미치는 영향이 감소하여 자유층(120)에서의 편향 자기장이 감소할 수 있다. 자기 보정층(160)은 고정층(140)의 자화 방향과 반평행한 자화 방향을 가질 수 있다. 본 실시예에서, 고정층(140)이 위에서 아래로 향하는 자화 방향을 갖는 경우, 자기 보정층(160)은 아래에서 위로 향하는 자화 방향을 가질 수 있다. 반대로, 고정층(140)이 아래에서 위로 향하는 자화 방향을 갖는 경우, 자기 보정층(160)은 위에서 아래로 향하는 자화 방향을 가질 수 있다. 자기 보정층(160)은 강자성 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
본 실시예에서 자기 보정층(160)은 고정층(140)의 위에 존재하나, 자기 보정층(160)의 위치는 다양하게 변형될 수 있다. 예컨대, 자기 보정층(160)은 MTJ 구조물의 아래에 위치할 수 있다. 또는, 예컨대, 자기 보정층(160)은 MTJ 구조물과 별개로 패터닝되면서, MTJ 구조물의 위, 아래 또는 옆에 배치될 수 있다.
스페이서층(150)은 자기 보정층(160)과 고정층(140) 사이에 개재되어 이들 사이의 버퍼 역할을 수행하면서, 자기 보정층(160)의 특성을 향상시키는 역할을 수행할 수 있다. 스페이서층(150)은 Ru 등과 같은 귀금속을 포함할 수 있다.
캡핑층(170)은 가변 저항 소자(100)의 패터닝시 하드마스크로 기능하는 층으로서 금속 등 다양한 도전 물질을 포함할 수 있다. 특히, 캡핑층(170)은 층 내의 핀 홀(pin hole)이 적고 습식 및/또는 건식 식각에 대한 저항성이 큰 금속 계열 물질로 형성될 수 있다. 예컨대, 캡핑층(170)은 Ru 등과 같은 귀금속을 포함할 수 있다.
이상으로 설명한 가변 저항 소자(100)에 있어서, 자유층(120)으로 CoFeGeB의 합금을 이용하고 자유층(120) 아래에 하부층(110)으로 B2 구조를 갖는 MgO층을 얇게 형성하는 경우의 장점에 대해서는 아래의 도 2a 내지 도 3을 참조하여 보다 상세하게 설명하기로 한다.
도 2a는 비교예의 가변 저항 소자의 히스테리시스 루프(hysteresis loop)를 보여주는 그래프이고, 도 2b는 본 실시예의 가변 저항 소자의 히스테리시스 루프를 보여주는 그래프이다. 비교예의 가변 저항 소자는 자유층으로 CoFeB의 합금을 이용하고 자유층 아래의 하부층으로 금속을 이용한다, 본 실시예의 가변 저항 소자는 자유층으로 CoFeGeB의 합금을 이용하고 자유층 아래의 하부층으로 B2 구조의 MgO층을 이용하되, Ge 함량을 10% 미만으로 하였다.
도 2a 및 도 2b를 참조하면, 비교예와 본 실시예 모두 유사한 정도의 수직 자화 특성을 보임을 알 수 있다. 다시 말하면, 자유층으로 주로 이용되는 CoFeB 합금을 본 실시예와 같이 CoFeGeB로 대체하여도, 하부층을 적절히 선택한다면 수직 자화 특성이 저하되는 것은 아님을 알 수 있다.
도 3은 비교예의 자유층 및 본 실시예의 자유층의 수직 자기 이방성을 보여주기 위한 그래프로서, 가로축은 정규화된 Hk (perpendicular anisotropy field) 값을 나타내고, 세로축은 Ms (포화 자화) * t (자유층의 두께) 값을 나타낸다. 비교예의 자유층은 CoFeB의 합금을 포함하면서 금속 하부층 상에 형성되고, 본 실시예의 자유층은 CoFeGeB의 합금을 포함하면서 MgO 하부층 상에 형성된다.
도 3을 참조하면, 본 실시예의 자유층의 Hk 값이 비교예의 자유층에 비하여 크게 증가하였음을 알 수 있다. 즉, 본 실시예의 자유층의 수직 자기 이방성이 향상되었음을 알 수 있다. 결과적으로, 본 실시예의 자유층의 열적 안정성이 증가할 수 있다. 참고로, 열적 안정성
Figure pat00001
는 아래의 수식(1)에 의해 표현될 수 있다.
Figure pat00002
......................(1)
여기서, S는 자유층의 면적, kB는 볼츠만 상수, T는 온도를 의미할 수 있다.
이 수식(1)을 참조하면, 열적 안정성은 자유층의 Hk 값에 비례하므로, Hk 값이 증가하면 열적 안정성이 증가한다는 결론이 도출될 수 있다.
요약하자면, 본 실시예의 가변 저항 소자(100)에서 자유층(120)으로 CoFeGeB의 합금을 이용하고 자유층(120) 아래의 하부층(110)으로 (001)의 결정 방향을 갖는 B2 구조의 MgO층을 이용하면, 높은 수직 자기 이방성 및 그에 따른 열적 안정성을 확보할 수 있다. 결과적으로, 가변 저항 소자(100)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다.
한편, CoFeGeB 합금을 포함하는 자유층(120)은 다양한 방법에 의해 형성될 수 있으며, 이에 대해서는, 도 4a 및 도 4b를 참조하여 예시적으로 설명하기로 한다.
도 4a는 도 1의 자유층의 제조 방법의 일례를 설명하기 위한 단면도이고, 도 4b는 도 1의 자유층의 제조 방법의 다른 일례를 설명하기 위한 단면도이다.
도 4a를 참조하면, 하부층(110) 상에 제1 두께(T1)를 갖는 Ge층(122)을 증착할 수 있다. 이어서, Ge층(122) 상에 제1 두께(T1)보다 큰 제2 두께(T2)를 갖는 CoFeB층(124)을 증착할 수 있다. 이어서, 열처리 공정을 수행하여 Ge층(122)과 CoFeB층(124)의 반응에 의한 CoFeGeB의 합금을 형성할 수 있다. 제1 두께(T1)와 제2 두께(T2)의 비는 CoFeGeB의 합금에서 Ge의 함량이 10% 미만이 되도록 조절될 수 있다. 예컨대, 제1 두께(T1): 제2 두께(T2)는 약 1:9 미만으로 조절될 수 있다.
Ge층(122) 및 CoFeB층(124)의 적층 순서는 서로 뒤바뀔 수 있다. 즉, CoFeB층(124)을 먼저 형성한 후, 이 CoFeB층(124) 상에 Ge층(122)을 추가로 형성할 수도 있다.
도 4b를 참조하면, 하부층(110) 상에 제1 CoFeB층(124A), Ge층(122) 및 제2 CoFeB층(124B)을 순차적으로 증착한 후, 열처리 공정을 수행하여 CoFeGeB의 합금을 형성할 수도 있다. 여기서, 제1 CoFeB층(124A)의 두께(T2A) 및 제2 CoFeB층(124B)의 두께(T2B)의 합이 도 4a의 제2 두께(T2)와 실질적으로 동일할 수 있다.
다른 예로서, 도시하지는 않았으나, 복수의 CoFeB층과 복수의 Ge층을 교대로 증착한 후, 열처리 공정을 수행하여 CoFeGeB의 합금을 형성할 수도 있다.
또 다른 예로서, 도시하지는 않았으나, CoFeGeB 합금 타겟을 이용하는 물리적 증착 공정 예컨대, 스퍼터링 공정으로 CoFeGeB 합금을 형성할 수 있다.
또 다른 예로서, 도시하지는 않았으나, CoFeB 타겟 및 Ge 타겟을 이용하는 물리적 증착 공정 예컨대, 코-스퍼터링(co-sputtering) 공정으로 CoFeGeB 합금을 형성할 수 있다.
또한, 도 1의 버퍼층(105) 및 하부층(110)의 적층 구조물의 형성 방법에 대해서는, 도 5를 참조하여 예시적으로 설명하기로 한다.
도 5는 도 1의 버퍼층 및 하부층의 제조 방법의 일례를 설명하기 위한 단면도이다.
도 5를 참조하면, 소정의 하부 구조물이 형성된 기판(미도시됨) 상에 초기 버퍼층(105')으로서 비정질의 CoFeB층을 증착할 수 있다. 이어서, 초기 버퍼층(105') 상에 초기 하부층(110')으로서 MgO층을 증착할 수 있다. 초기 하부층(110')의 결정 구조는 초기 버퍼층(105')의 영향을 받으므로, 초기 하부층(110')에서 (001) 방향의 결정 성장은 눈에 띠게 드러나지 않을 수 있다.
이어서, 초기 버퍼층(105') 및 초기 하부층(110')이 형성된 결과물에 대해 열처리 공정을 수행하여 도 1의 버퍼층(105) 및 하부층(110)을 완성할 수 있다. 열처리시 초기 버퍼층(105')으로부터 보론이 제거되면서 비정질이 BCC 구조로 바뀔 수 있다. 그 결과, BCC 구조의 CoFe층이 획득될 수 있다. 또한, BCC 구조의 CoFe층에 의해 초기 하부층(110')의 결정 구조가 변형되어 BC 구조의 MgO층이 획득될 수 있다.
위와 같은 가변 저항 소자(100)는 복수로 제공되어 반도체 메모리를 구성할 수 있다. 반도체 메모리는 각 가변 저항 소자(100)의 양단을 구동하기 위한 배선, 소자 등 다양한 구성 요소를 더 포함할 수 있다. 이에 대해서는, 도 6a 및 도 6b를 참조하여 예시적으로 설명하기로 한다.
도 6a는 본 발명의 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다.
도 6a를 참조하면, 본 실시예의 메모리 장치는, 요구되는 소정 소자(미도시됨) 예컨대, 가변 저항 소자(100)로의 억세스를 제어하는 트랜지스터 등이 형성된 기판(600)과, 기판(600) 상에 위치하여 복수의 가변 저항 소자(100) 각각의 하단과 기판(600)의 일부 예컨대, 트랜지스터의 드레인을 서로 접속시키는 하부 콘택(620)과, 하부 콘택(620) 상에 위치하는 가변 저항 소자(100)와, 가변 저항 소자(100) 상에 위치하고 복수의 가변 저항 소자(100) 각각의 상단과 소정 배선(미도시됨) 예컨대, 비트라인을 서로 접속시키는 상부 콘택(640)을 포함할 수 있다.
위 메모리 장치는 아래와 같은 방법에 의해 형성될 수 있다.
우선, 트랜지스터 등이 형성된 기판(600)을 제공한 후, 기판(600) 상에 제1 층간 절연막(610)을 형성할 수 있다. 이어서, 제1 층간 절연막(610)을 선택적으로 식각하여 기판(600)의 일부를 노출시키는 홀을 형성한 후 홀에 도전 물질을 매립하여 하부 콘택(620)을 형성할 수 있다. 이어서, 하부 콘택(620) 및 제1 층간 절연막(610) 상에 가변 저항 소자(100) 형성을 위한 물질층들을 형성한 후 이 물질층들을 선택적으로 식각하여 가변 저항 소자(600)를 형성할 수 있다. 가변 저항 소자(100) 형성을 위한 물질층들의 식각은 IBE 방식 등과 같이 강한 물리적 식각 특성을 갖는 방식을 이용하여 수행될 수 있다. 이어서, 가변 저항 소자를 덮는 제2 층간 절연막(630)을 형성할 수 있다. 이어서, 제2 층간 절연막(630)을 선택적으로 식각하여 가변 저항 소자(600)의 상면 각각을 노출시키는 홀을 형성한 후 홀에 도전 물질을 매립하여 상부 콘택(640)을 형성할 수 있다.
본 실시예의 메모리 장치에서 가변 저항 소자(100)를 형성하는 모든 층은 서로 정렬된 측벽을 가질 수 있다. 이는 가변 저항 소자(100)가 하나의 마스크를 이용하여 식각되는 방식으로 형성되기 때문이다.
그러나, 도 6a의 실시예와 달리 가변 저항 소자(100)의 일부는 나머지와 별개로 패터닝될 수 있다. 이에 대해서는 도 6b에 예시적으로 나타내었다.
도 6b는 본 발명의 다른 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다. 도 6a의 실시예와의 차이를 중심으로 설명한다.
도 6b를 참조하면, 본 실시예의 메모리 장치는, 가변 저항 소자(100)의 일부 예컨대, 하부층(110) 및 버퍼층(105)이 가변 저항 소자(100)의 나머지 층과 정렬된 측벽을 갖지 않을 수 있다. 하부층(110) 및 버퍼층(105)은 하부 콘택(625)과 정렬된 측벽을 가질 수 있다.
위 메모리 장치는 아래와 같은 방법에 의해 형성될 수 있다.
우선, 기판(600) 상에 제1 층간 절연막(610)을 형성한 후, 제1 층간 절연막(610)을 선택적으로 식각하여 기판(600)의 일부를 노출시키는 홀(H)을 형성할 수 있다.
이어서, 홀(H)의 하부를 매립하는 하부 콘택(625)을 형성할 수 있다. 보다 구체적으로, 하부 콘택(625)의 형성은, 홀(H)이 형성된 결과물을 덮는 도전 물질을 형성한 후 도전 물질이 원하는 높이가 될 때까지 에치백 등으로 도전 물질의 일부를 제거하는 방식에 의할 수 있다.
이어서, 하부 콘택(625)이 형성된 홀(H)의 나머지 공간을 매립하는 버퍼층(105) 및 하부층(110)을 형성할 수 있다. 보다 구체적으로, 버퍼층(105)의 형성은, 하부 콘택(625)이 형성된 결과물을 덮는 버퍼층(105) 용 물질막을 형성한 후, 이 물질막이 원하는 높이가 될 때까지 에치백 등으로 이 물질막의 일부를 제거하는 방식에 의할 수 있다. 또한, 하부층(110)의 형성은, 하부 콘택(625) 및 버퍼층(105)이 형성된 결과물을 덮는 하부층(110) 용 물질막을 형성한 후 제1 층간 절연막(610)의 상면이 드러날 때까지 평탄화 공정 예컨대, CMP(Chemical Mechanical Polishing)를 수행하는 방식에 의할 수 있다. 이어서, 하부층(110) 및 제1 층간 절연막(610) 상에 가변 저항 소자(100) 중 하부층(110)을 제외한 나머지층 형성을 위한 물질층들을 형성한 후 이 물질층들을 선택적으로 식각하여 가변 저항 소자(100)의 나머지를 형성할 수 있다. 이후의 후속 공정은 도 6a에서 설명한 것과 실질적으로 동일하다.
본 실시예에 의하는 경우, 가변 저항 소자(100) 형성을 위하여 한번에 식각하여야 하는 높이가 감소하기 때문에 식각 공정의 난이도가 감소할 수 있다.
한편, 본 실시예에서 하부층(110)의 상면의 폭(W1)은 MTJ 구조물의 하면의 폭(W2) 이상일 수 있다. 그에 따라, MTJ 구조물 전부가 하부층(110) 위에 존재할 수 있다. 만약, 하부층(110)의 상면의 폭(W1)은 MTJ 구조물의 하면의 폭(W2)보다 작다면, MTJ 구조물은 하부층(110)과 층간 절연막(610)의 경계 상에 위치하여 막 일부가 휘어짐에 기인한 불량이 발생할 수 있다. 예컨대, MTJ 구조물의 터널 베리어층(130)이 휘어지는 경우 닐 커플링(Neel coupling) 현상에 의해 MTJ 구조물 특성이 열화될 수 있다. 그러나, 본 실시예의 경우, MTJ 구조물이 평탄도가 우수한 면 상에 형성되기 때문에 이러한 문제들이 방지될 수 있다.
하부층(110)의 상면의 폭(W1)은 MTJ 구조물의 하면의 폭(W2)보다 큰 경우, 하부층(110)의 일부가 노출되어 하부층(110)을 이루는 물질이 MTJ 구조물 측벽에 재증착될 수 있다. 그러나, 본 실시예와 같이, 하부층(110)이 절연성의 MgO층을 포함하는 경우, 하부층(110)을 이루는 물질이 MTJ 구조물 측벽에 재증착되더라도 누설 경로로 작용하지 않는 장점이 있다.
전술한 실시예들의 메모리 회로 또는 반도체 장치는 다양한 장치 또는 시스템에 이용될 수 있다. 도 7 내지 도 11은 전술한 실시예들의 메모리 회로 또는 반도체 장치를 구현할 수 있는 장치 또는 시스템의 몇몇 예시들을 나타낸다.
도 7은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 7을 참조하면, 마이크로프로세서(1000)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행할 수 있으며, 기억부(1010), 연산부(1020), 제어부(1030) 등을 포함할 수 있다. 마이크로프로세서(1000)는 중앙 처리 장치(Central Processing Unit; CPU), 그래픽 처리 장치(Graphic Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 어플리케이션 프로세서(Application Processor; AP) 등 각종 데이터 처리 장치 일 수 있다.
기억부(1010)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 마이크로프로세서(1000) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등을 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1010)는 연산부(1020)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다.
기억부(1010)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예컨대, 기억부(1010)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 기억부(1010)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 마이크로프로세서(1000)의 동작 특성 향상이 가능하다.
연산부(1020)는 제어부(1030)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산 또는 논리 연산을 수행할 수 있다. 연산부(1020)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다.
제어부(1030)는 기억부(1010), 연산부(1020), 마이크로프로세서(1000)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 마이크로프로세서(1000)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
본 실시예에 따른 마이크로프로세서(1000)는 기억부(1010) 이외에 외부 장치로부터 입력되거나 외부 장치로 출력할 데이터를 임시 저장할 수 있는 캐시 메모리부(1040)를 추가로 포함할 수 있다. 이 경우 캐시 메모리부(1040)는 버스 인터페이스(1050)를 통해 기억부(1010), 연산부(1020) 및 제어부(1030)와 데이터를 주고 받을 수 있다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 8을 참조하면, 프로세서(1100)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행하는 마이크로프로세서의 기능 이외에 다양한 기능을 포함하여 성능 향상 및 다기능을 구현할 수 있다. 프로세서(1100)는 마이크로프로세서의 역할을 하는 코어부(1110), 데이터를 임시 저장하는 역할을 하는 캐시 메모리부(1120) 및 내부와 외부 장치 사이의 데이터 전달을 위한 버스 인터페이스(1430)를 포함할 수 있다. 프로세서(1100)는 멀티 코어 프로세서(Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP) 등과 같은 각종 시스템 온 칩(System on Chip; SoC)을 포함할 수 있다.
본 실시예의 코어부(1110)는 외부 장치로부터 입력된 데이터를 산술 논리 연산하는 부분으로, 기억부(1111), 연산부(1112) 및 제어부(1113)를 포함할 수 있다.
기억부(1111)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 프로세서(1100) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등를 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1111)는 연산부(1112)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다. 연산부(1112)는 프로세서(1100)의 내부에서 연산을 수행하는 부분으로, 제어부(1113)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산, 논리 연산 등을 수행할 수 있다. 연산부(1112)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다. 제어부(1113)는 기억부(1111), 연산부(1112), 프로세서(1100)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 프로세서(1100)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
캐시 메모리부(1120)는 고속으로 동작하는 코어부(1110)와 저속으로 동작하는 외부 장치 사이의 데이터 처리 속도 차이를 보완하기 위해 임시로 데이터를 저장하는 부분으로, 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123)를 포함할 수 있다. 일반적으로 캐시 메모리부(1120)는 1차, 2차 저장부(1121, 1122)를 포함하며 고용량이 필요할 경우 3차 저장부(1123)를 포함할 수 있으며, 필요시 더 많은 저장부를 포함할 수 있다. 즉 캐시 메모리부(1120)가 포함하는 저장부의 개수는 설계에 따라 달라질 수 있다. 여기서, 1차, 2차, 3차 저장부(1121, 1122, 1123)의 데이터 저장 및 판별하는 처리 속도는 같을 수도 있고 다를 수도 있다. 각 저장부의 처리 속도가 다른 경우, 1차 저장부의 속도가 제일 빠를 수 있다. 캐시 메모리부(1120)의 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123) 중 하나 이상의 저장부는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 캐시 메모리부(1120)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해 캐시 메모리부(1120)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 프로세서(1100)의 동작 특성 향상이 가능하다.
도 8에는 1차, 2차, 3차 저장부(1121, 1122, 1123)가 모두 캐시 메모리부(1120)의 내부에 구성된 경우를 도시하였으나, 캐시 메모리부(1120)의 1차, 2차, 3차 저장부(1121, 1122, 1123)는 모두 코어부(1110)의 외부에 구성되어 코어부(1110)와 외부 장치간의 처리 속도 차이를 보완할 수 있다. 또는, 캐시 메모리부(1120)의 1차 저장부(1121)는 코어부(1110)의 내부에 위치할 수 있고, 2차 저장부(1122) 및 3차 저장부(1123)는 코어부(1110)의 외부에 구성되어 처리 속도 차이의 보완 기능이 보다 강화될 수 있다. 또는, 1차, 2차 저장부(1121, 1122)는 코어부(1110)의 내부에 위치할 수 있고, 3차 저장부(1123)는 코어부(1110)의 외부에 위치할 수 있다.
버스 인터페이스(1430)는 코어부(1110), 캐시 메모리부(1120) 및 외부 장치를 연결하여 데이터를 효율적으로 전송할 수 있게 해주는 부분이다.
본 실시예에 따른 프로세서(1100)는 다수의 코어부(1110)를 포함할 수 있으며 다수의 코어부(1110)가 캐시 메모리부(1120)를 공유할 수 있다. 다수의 코어부(1110)와 캐시 메모리부(1120)는 직접 연결되거나, 버스 인터페이스(1430)를 통해 연결될 수 있다. 다수의 코어부(1110)는 모두 상술한 코어부의 구성과 동일하게 구성될 수 있다. 프로세서(1100)가 다수의 코어부(1110)를 포함할 경우, 캐시 메모리부(1120)의 1차 저장부(1121)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고 2차 저장부(1122)와 3차 저장부(1123)는 다수의 코어부(1110)의 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다. 여기서, 1차 저장부(1121)의 처리 속도가 2차, 3차 저장부(1122, 1123)의 처리 속도보다 빠를 수 있다. 다른 실시예에서, 1차 저장부(1121)와 2차 저장부(1122)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고, 3차 저장부(1123)는 다수의 코어부(1110) 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다.
본 실시예에 따른 프로세서(1100)는 데이터를 저장하는 임베디드(Embedded) 메모리부(1140), 외부 장치와 유선 또는 무선으로 데이터를 송수신할 수 있는 통신모듈부(1150), 외부 기억 장치를 구동하는 메모리 컨트롤부(1160), 외부 인터페이스 장치에 프로세서(1100)에서 처리된 데이터나 외부 입력장치에서 입력된 데이터를 가공하고 출력하는 미디어처리부(1170) 등을 추가로 포함할 수 있으며, 이 이외에도 다수의 모듈과 장치를 포함할 수 있다. 이 경우 추가된 다수의 모듈들은 버스 인터페이스(1130)를 통해 코어부(1110), 캐시 메모리부(1120) 및 상호간 데이터를 주고 받을 수 있다.
여기서 임베디드 메모리부(1140)는 휘발성 메모리뿐만 아니라 비휘발성 메모리를 포함할 수 있다. 휘발성 메모리는 DRAM(Dynamic Random Access Memory), Moblie DRAM, SRAM(Static Random Access Memory), 및 이와 유사한 기능을 하는 메모리 등을 포함할 수 있으며, 비휘발성 메모리는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory), 및 이와 유사한 기능을 수행하는 메모리 등을 포함할 수 있다.
통신모듈부(1150)는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있다. 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
메모리 컨트롤부(1160)는 프로세서(1100)와 서로 다른 통신 규격에 따라 동작하는 외부 저장 장치 사이에 전송되는 데이터를 처리하고 관리하기 위한 것으로 각종 메모리 컨트롤러, 예를 들어, IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), RAID(Redundant Array of Independent Disks), SSD(Solid State Disk), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등을 제어하는 컨트롤러를 포함할 수 있다.
미디어처리부(1170)는 프로세서(1100)에서 처리된 데이터나 외부 입력장치로부터 영상, 음성 및 기타 형태로 입력된 데이터를 가공하고, 이 데이터를 외부 인터페이스 장치로 출력할 수 있다. 미디어처리부(1170)는 그래픽 처리 장치(Graphics Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 고선명 오디오(High Definition Audio; HD Audio), 고선명 멀티미디어 인터페이스(High Definition Multimedia Interface; HDMI) 컨트롤러 등을 포함할 수 있다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 9를 참조하면, 시스템(1200)은 데이터를 처리하는 장치로, 데이터에 대하여 일련의 조작을 행하기 위해 입력, 처리, 출력, 통신, 저장 등을 수행할 수 있다. 시스템(1200)은 프로세서(1210), 주기억장치(1220), 보조기억장치(1230), 인터페이스 장치(1240) 등을 포함할 수 있다. 본 실시예의 시스템(1200)은 컴퓨터(Computer), 서버(Server), PDA(Personal Digital Assistant), 휴대용 컴퓨터(Portable Computer), 웹 타블렛(Web Tablet), 무선 폰(Wireless Phone), 모바일 폰(Mobile Phone), 스마트 폰(Smart Phone), 디지털 뮤직 플레이어(Digital Music Player), PMP(Portable Multimedia Player), 카메라(Camera), 위성항법장치(Global Positioning System; GPS), 비디오 카메라(Video Camera), 음성 녹음기(Voice Recorder), 텔레매틱스(Telematics), AV시스템(Audio Visual System), 스마트 텔레비전(Smart Television) 등 프로세스를 사용하여 동작하는 각종 전자 시스템일 수 있다.
프로세서(1210)는 입력된 명령어의 해석과 시스템(1200)에 저장된 자료의 연산, 비교 등의 처리를 제어할 수 있고, 마이크로프로세서(Micro Processor Unit; MPU), 중앙 처리 장치(Central Processing Unit; CPU), 싱글/멀티 코어 프로세서(Single/Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP), 디지털 신호 처리 장치(Digital Signal Processor; DSP) 등을 포함할 수 있다.
주기억장치(1220)는 프로그램이 실행될 때 보조기억장치(1230)로부터 프로그램 코드나 자료를 이동시켜 저장, 실행시킬 수 있는 기억장소로, 전원이 끊어져도 기억된 내용이 보존될 수 있다. 주기억장치(1220)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 주기억장치(1220)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 주기억장치(1220)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 주기억장치(1220)는 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 주기억장치(1220)는 전술한 실시예의 반도체 장치를 포함하지 않고, 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 포함할 수 있다.
보조기억장치(1230)는 프로그램 코드나 데이터를 보관하기 위한 기억장치를 말한다. 주기억장치(1220)보다 속도는 느리지만 많은 자료를 보관할 수 있다. 보조기억장치(1230)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 보조기억장치(1230)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 보조기억장치(1230)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 보조기억장치(1230)는 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 데이터 저장 시스템(도 10의 1300 참조)을 더 포함할 수 있다. 이와는 다르게, 보조기억장치(1230)는 전술한 실시예의 반도체 장치를 포함하지 않고 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 데이터 저장 시스템(도 10의 1300 참조)들을 포함할 수 있다.
인터페이스 장치(1240)는 본 실시예의 시스템(1200)과 외부 장치 사이에서 명령, 데이터 등을 교환하기 위한 것일 수 있으며, 키패드(keypad), 키보드(keyboard), 마우스(Mouse), 스피커(Speaker), 마이크(Mike), 표시장치(Display), 각종 휴먼 인터페이스 장치(Human Interface Device; HID), 통신장치 등일 수 있다. 통신장치는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있으며, 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 10을 참조하면, 데이터 저장 시스템(1300)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 저장 장치(1310), 이를 제어하는 컨트롤러(1320), 외부 장치와의 연결을 위한 인터페이스(1330), 및 데이터를 임시 저장하기 위한 임시 저장 장치(1340)를 포함할 수 있다. 데이터 저장 시스템(1300)은 하드 디스크(Hard Disk Drive; HDD), 광학 드라이브(Compact Disc Read Only Memory; CDROM), DVD(Digital Versatile Disc), 고상 디스크(Solid State Disk; SSD) 등의 디스크 형태와 USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
저장 장치(1310)는 데이터를 반 영구적으로 저장하는 비휘발성 메모리를 포함할 수 있다. 여기서, 비휘발성 메모리는, ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
컨트롤러(1320)는 저장 장치(1310)와 인터페이스(1330) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 컨트롤러(1320)는 데이터 저장 시스템(1300) 외부에서 인터페이스(1330)를 통해 입력된 명령어들을 처리하기 위한 연산 등을 수행하는 프로세서(1321)를 포함할 수 있다.
인터페이스(1330)는 데이터 저장 시스템(1300)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것이다. 데이터 저장 시스템(1300)이 카드인 경우, 인터페이스(1330)는, USB(Universal Serial Bus Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스들과 호환될 수 있거나, 또는, 이들 장치와 유사한 장치에서 사용되는 인터페이스들과 호환될 수 있다. 데이터 저장 시스템(1300)이 디스크 형태일 경우, 인터페이스(1330)는 IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus) 등과 같은 인터페이스와 호환될 수 있거나, 또는, 이들 인터페이스와 유사한 인터페이스와 호환될 수 있다. 인터페이스(1330)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
임시 저장 장치(1340)는 외부 장치와의 인터페이스, 컨트롤러, 및 시스템의 다양화, 고성능화에 따라 인터페이스(1330)와 저장 장치(1310)간의 데이터의 전달을 효율적으로 하기 위하여 데이터를 임시로 저장할 수 있다. 임시 저장 장치(1340)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 임시 저장 장치(1340)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 임시 저장 장치(1340)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 데이터 저장 시스템(1300)의 동작 특성 향상이 가능하다.
도 11은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
도 11을 참조하면, 메모리 시스템(1400)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 메모리(1410), 이를 제어하는 메모리 컨트롤러(1420), 외부 장치와의 연결을 위한 인터페이스(1430) 등을 포함할 수 있다. 메모리 시스템(1400)은 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
데이터를 저장하는 메모리(1410)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 메모리(1410)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 메모리(1410)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 메모리는 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
메모리 컨트롤러(1420)는 메모리(1410)와 인터페이스(1430) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 메모리 컨트롤러(1420)는 메모리 시스템(1400) 외부에서 인터페이스(1430)를 통해 입력된 명령어들을 처리 연산하기 위한 프로세서(1421)를 포함할 수 있다.
인터페이스(1430)는 메모리 시스템(1400)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것으로, USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스와 호환될 수 있거나, 또는, 이들 장치들과 유사한 장치들에서 사용되는 인터페이스와 호환될 수 있다. 인터페이스(1430)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
본 실시예의 메모리 시스템(1400)은 외부 장치와의 인터페이스, 메모리 컨트롤러, 및 메모리 시스템의 다양화, 고성능화에 따라 인터페이스(1430)와 메모리(1410)간의 데이터의 입출력을 효율적으로 전달하기 위한 버퍼 메모리(1440)를 더 포함할 수 있다. 데이터를 임시로 저장하는 버퍼 메모리(1440)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 버퍼 메모리(1440)는 CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층; 상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층; 상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및 상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함할 수 있다. 이를 통해, 버퍼 메모리(1440)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 버퍼 메모리(1440)는 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 버퍼 메모리(1440)는 전술한 실시예의 반도체 장치를 포함하지 않고 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
이상으로 해결하고자 하는 과제를 위한 다양한 실시예들이 기재되었으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자진 자라면 본 발명의 기술사상의 범위 내에서 다양한 변경 및 수정이 이루어질 수 있음은 명백하다.
110: 하부층 120: 자유층
130: 터널 베리어층 140: 고정층
150: 스페이서층 160: 자기 보정층
170: 캡핑층 105: 버퍼층

Claims (24)

  1. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 자유층;
    상기 자유층 상에 위치하고, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층;
    상기 터널 베리어층 상에 위치하고, 고정된 자화 방향을 갖는 고정층; 및
    상기 자유층 아래에 위치하고, B2 구조를 가짐으로써 상기 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 포함하는
    전자 장치.
  2. 제1 항에 있어서,
    상기 하부층은,
    MgO층을 포함하는
    전자 장치.
  3. 제1 항에 있어서,
    상기 터널 베리어층과 상기 하부층은, 동일한 물질을 포함하는
    전자 장치.
  4. 제3 항에 있어서,
    상기 하부층의 두께는, 상기 터널 베리어층의 두께보다 작은
    전자 장치.
  5. 제1 항에 있어서,
    상기 CoFeGeB 합금에 함유된 Ge의 함량은 10% 미만인
    전자 장치.
  6. 제1 항에 있어서,
    상기 반도체 메모리는,
    상기 하부층 아래에 위치하고, BCC 구조를 가짐으로써 상기 하부층의 결정 성장을 돕는 버퍼층을 더 포함하는
    전자 장치.
  7. 제6 항에 있어서,
    상기 버퍼층은, CoFe층을 포함하는
    전자 장치.
  8. 제1 항에 있어서,
    상기 자유층, 상기 터널 베리어층 및 상기 고정층은, 서로 정렬된 측벽을 갖고,
    상기 하부층은, 상기 자유층, 상기 터널 베리어층 및 상기 고정층의 측벽과 정렬되지 않은 측벽을 갖는
    전자 장치.
  9. 제8 항에 있어서,
    상기 하부층의 상면의 폭은 상기 자유층의 하면의 폭보다 큰
    전자 장치.
  10. 제6 항에 있어서,
    상기 자유층, 상기 터널 베리어층 및 상기 고정층은, 서로 정렬된 측벽을 갖고,
    상기 하부층은 및 상기 버퍼층은, 서로 정렬된 측벽을 갖고,
    상기 자유층, 상기 터널 베리어층 및 상기 고정층의 측벽과, 상기 하부층 및 상기 버퍼층의 측벽은 서로 정렬되지 않는
    전자 장치.
  11. 제1 항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부인
    전자 장치.
  12. 제1 항에 있어서,
    상기 전자 장치는, 프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부인
    전자 장치.
  13. 제1 항에 있어서,
    상기 전자 장치는, 프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부인
    전자 장치.
  14. 제1 항에 있어서,
    상기 전자 장치는, 데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부인
    전자 장치.
  15. 제1 항에 있어서,
    상기 전자 장치는, 메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부인
    전자 장치.
  16. 반도체 메모리를 포함하는 전자 장치의 제조 방법으로서,
    기판 상에 B2 구조를 가짐으로써 자유층의 수직 자기 결정 이방성을 향상시키는 하부층을 형성하는 단계;
    상기 하부층 상에, CoFeGeB 합금을 포함하고, 변경 가능한 자화 방향을 갖는 상기 자유층을 형성하는 단계;
    상기 자유층 상에, 라이트 동작시 전자의 터널링을 가능하게 하는 터널 베리어층을 형성하는 단계; 및
    상기 터널 베리어층 상에, 고정된 자화 방향을 갖는 고정층을 형성하는 단계를 포함하는
    전자 장치의 제조 방법.
  17. 제16 항에 있어서,
    상기 하부층 형성 단계는,
    상기 기판 상에 비정질 CoFeB층을 형성하는 단계;
    상기 비정질 CoFeB층 상에 MgO를 포함하는 초기 하부층을 형성하는 단계; 및
    열처리 공정을 수행하여, 상기 B2 구조를 갖는 MgO층을 포함하는 상기 하부층을 획득하는 단계를 포함하는
    전자 장치의 제조 방법.
  18. 제17 항에 있어서,
    상기 열처리 공정시,
    상기 비정질 CoFeB층은, BCC 구조를 갖는 CoFe층으로 변형되는
    전자 장치의 제조 방법.
  19. 제16 항에 있어서,
    상기 자유층 형성 단계는,
    CoFeB층을 형성하는 단계;
    Ge층을 형성하는 단계; 및
    열처리를 수행하는 단계를 포함하는
    전자 장치의 제조 방법.
  20. 제19 항에 있어서,
    상기 CoFoB층에 대한 상기 Ge층의 두께는 1/9 미만인
    전자 장치의 제조 방법.
  21. 제19 항에 있어서,
    상기 Ge층 형성 단계는,
    상기 CoFoB층 형성 단계 앞에 수행되거나 또는 뒤에 수행되는
    전자 장치의 제조 방법.
  22. 제19 항에 있어서,
    상기 Ge층 형성 단계 및 상기 CoFeB층 형성 단계는,
    각각 1회 이상 교대로 수행되는
    전자 장치의 제조 방법.
  23. 제16 항에 있어서,
    상기 자유층 형성 단계는,
    CoFeGeB 합금 타겟을 이용하는 물리적 증착 방식으로 수행되는
    전자 장치의 제조 방법.
  24. 제16 항에 있어서,
    상기 자유층 형성 단계는,
    CoFeB 타겟 및 Ge 타겟을 동시에 이용하는 물리적 증착 방식으로 수행되는
    전자 장치의 제조 방법.
KR1020150168587A 2015-11-30 2015-11-30 전자 장치 및 그 제조 방법 KR20170064054A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150168587A KR20170064054A (ko) 2015-11-30 2015-11-30 전자 장치 및 그 제조 방법
US15/237,429 US9865803B2 (en) 2015-11-30 2016-08-15 Electronic device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150168587A KR20170064054A (ko) 2015-11-30 2015-11-30 전자 장치 및 그 제조 방법

Publications (1)

Publication Number Publication Date
KR20170064054A true KR20170064054A (ko) 2017-06-09

Family

ID=58777361

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150168587A KR20170064054A (ko) 2015-11-30 2015-11-30 전자 장치 및 그 제조 방법

Country Status (2)

Country Link
US (1) US9865803B2 (ko)
KR (1) KR20170064054A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10516099B2 (en) 2015-10-23 2019-12-24 SK Hynix Inc. Electronic device and method for fabricating the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019161180A (ja) 2018-03-16 2019-09-19 東芝メモリ株式会社 磁気記憶装置
KR20210040229A (ko) 2019-10-02 2021-04-13 삼성전자주식회사 자기 기억 소자

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1737055B1 (en) * 2004-03-12 2012-01-11 Japan Science and Technology Agency Magnetoresistive element and its manufacturing method
JP5077802B2 (ja) 2005-02-16 2012-11-21 日本電気株式会社 積層強磁性構造体、及び、mtj素子
JP2007088415A (ja) 2005-08-25 2007-04-05 Fujitsu Ltd 磁気抵抗効果素子、磁気ヘッド、磁気記憶装置、および磁気メモリ装置
US7826258B2 (en) * 2008-03-24 2010-11-02 Carnegie Mellon University Crossbar diode-switched magnetoresistive random access memory system
KR101746615B1 (ko) * 2010-07-22 2017-06-14 삼성전자 주식회사 자기 메모리 소자 및 이를 포함하는 메모리 카드 및 시스템
US8786039B2 (en) 2012-12-20 2014-07-22 Samsung Electronics Co., Ltd. Method and system for providing magnetic junctions having engineered perpendicular magnetic anisotropy
KR102099879B1 (ko) 2013-05-03 2020-04-10 삼성전자 주식회사 자기 소자
US10199063B2 (en) * 2014-03-20 2019-02-05 National Institute For Materials Science Underlayer for perpendicularly magnetized film, perpendicularly magnetized film structure, perpendicular MTJ element, and perpendicular magnetic recording medium using the same
FR3029354B1 (fr) * 2014-11-27 2017-12-29 Commissariat Energie Atomique Dispositif magnetique a polarisation de spin
JP6647590B2 (ja) * 2015-04-23 2020-02-14 国立研究開発法人物質・材料研究機構 垂直磁化膜と垂直磁化膜構造並びに磁気抵抗素子および垂直磁気記録媒体
KR20170047683A (ko) 2015-10-23 2017-05-08 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10516099B2 (en) 2015-10-23 2019-12-24 SK Hynix Inc. Electronic device and method for fabricating the same

Also Published As

Publication number Publication date
US9865803B2 (en) 2018-01-09
US20170155040A1 (en) 2017-06-01

Similar Documents

Publication Publication Date Title
KR102043727B1 (ko) 반도체 장치 및 그 제조 방법, 이 반도체 장치를 포함하는 마이크로 프로세서, 프로세서, 시스템, 데이터 저장 시스템 및 메모리 시스템
US9859490B2 (en) Electronic device including a semiconductor memory having multi-layered structural free layer
KR20170074255A (ko) 전자 장치
KR20160073782A (ko) 전자 장치 및 그 제조 방법
US10002903B2 (en) Electronic device and method for fabricating the same
KR20160122916A (ko) 전자 장치 및 그 제조 방법
KR20180086351A (ko) 전자 장치 및 그 제조 방법
KR20160073859A (ko) 전자 장치 및 그 제조 방법
KR102542930B1 (ko) 전자 장치 및 그 제조 방법
CN106611813B (zh) 电子设备及其制造方法
KR102149195B1 (ko) 전자 장치 및 그 제조 방법
CN106816527B (zh) 电子设备
KR20190027582A (ko) 전자 장치 및 그 제조 방법
KR20180095147A (ko) 전자 장치 및 그 제조 방법
CN108807662B (zh) 电子装置
US20170024336A1 (en) Electronic device and method for fabricating the same
KR20170080741A (ko) 전자 장치
US9865803B2 (en) Electronic device and method for fabricating the same
KR20180049331A (ko) 전자 장치 및 그 제조 방법
KR102515479B1 (ko) 전자 장치
KR20170012798A (ko) 전자 장치 및 그 제조 방법
KR20150106550A (ko) 전자 장치 및 그 제조 방법
KR20180049387A (ko) 전자 장치 및 그 제조 방법
KR102590306B1 (ko) 전자 장치 및 그 제조 방법
KR102433703B1 (ko) 전자 장치