KR20170080741A - 전자 장치 - Google Patents

전자 장치 Download PDF

Info

Publication number
KR20170080741A
KR20170080741A KR1020150189319A KR20150189319A KR20170080741A KR 20170080741 A KR20170080741 A KR 20170080741A KR 1020150189319 A KR1020150189319 A KR 1020150189319A KR 20150189319 A KR20150189319 A KR 20150189319A KR 20170080741 A KR20170080741 A KR 20170080741A
Authority
KR
South Korea
Prior art keywords
layer
memory
electronic device
tunnel barrier
data
Prior art date
Application number
KR1020150189319A
Other languages
English (en)
Inventor
김정명
김준서
임종구
문정환
윤성준
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020150189319A priority Critical patent/KR20170080741A/ko
Priority to TW105130998A priority patent/TWI694553B/zh
Priority to CN201610901688.XA priority patent/CN106953004B/zh
Priority to US15/299,376 priority patent/US9865799B2/en
Publication of KR20170080741A publication Critical patent/KR20170080741A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H01L43/08
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0806Multiuser, multiprocessor or multiprocessing cache systems
    • G06F12/084Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0893Caches characterised by their organisation or structure
    • G06F12/0895Caches characterised by their organisation or structure of parts of caches, e.g. directory or tag array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • H01L43/02
    • H01L43/10
    • H01L43/12
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/60Details of cache memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/60Details of cache memory
    • G06F2212/604Details relating to cache allocation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/62Details of cache specific to multiprocessor cache arrangements
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Semiconductor Memories (AREA)

Abstract

전자 장치가 제공된다. 본 발명의 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다.

Description

전자 장치{ELECTRONIC DEVICE}
본 특허 문헌은 메모리 회로 또는 장치와, 전자 장치에서의 이들의 응용에 관한 것이다.
최근 전자기기의 소형화, 저전력화, 고성능화, 다양화 등에 따라, 컴퓨터, 휴대용 통신기기 등 다양한 전자기기에서 정보를 저장할 수 있는 반도체 장치가 요구되고 있으며, 이에 대한 연구가 진행되고 있다. 이러한 반도체 장치로는 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭하는 특성을 이용하여 데이터를 저장할 수 있는 반도체 장치 예컨대, RRAM(Resistive Random Access Memory), PRAM(Phase-change Random Access Memory), FRAM(Ferroelectric Random Access Memory), MRAM(Magnetic Random Access Memory), 이-퓨즈(E-fuse) 등이 있다.
본 발명의 실시예들이 해결하려는 과제는, 가변 저항 소자의 특성 향상이 가능한 반도체 메모리를 포함하는 전자 장치를 제공하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다.
위 실시예에서, 상기 터널 베리어층에 대한 상기 탄소계 화합물 패치의 접촉 면적에 따라, 상기 터널 베리어층의 밴드 갭이 조절돨 수 있다. 상기 탄소계 화합물 패치는, 그래핀, 그라파이트 옥사이드 또는 플러렌을 포함할 수 있다. 상기 터널 베리어층은, ZnO를 포함하고, 상기 탄소계 화합물 패치는, 그래핀을 포함할 수 있다. 상기 터널 베리어층에 대한 상기 탄소계 화합물 패치의 접촉 면적은 약 10%일 수 있다. 상기 터널 베리어층을 통한 전자의 터널링은, 상기 탄소계 화합물 패치가 존재하는 영역에서 발생할 수 있다. 상기 고정층 또는 상기 자유층이 다중막 구조를 갖는 경우, 상기 다중막 중 상기 터널 베리어층과 접촉하는 막은 강자성 물질을 포함할 수 있다. 상기 터널 베리어층과 상기 자유층의 적어도 일부는 직접 접촉하고, 상기 터널 베리어층과 상기 고정층의 적어도 일부는 직접 접촉할 수 있다. 상기 반도체 메모리는, 상기 MTJ 구조물의 아래에 배치되고 자신의 상부에 위치하는 막의 수직 자기 결정 이방성을 향상시키는 하부층을 더 포함할 수 있다. 상기 반도체 메모리는, 상기 고정층에 의해 생성되는 표류자계의 영향을 감소시키는 자기 보정층을 더 포함할 수 있다.
또한, 상기 과제를 해결하기 위한 본 발명의 다른 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, 제1 자성층; 제2 자성층; 및 상기 제1 자성층과 상기 제2 자성층 사이에 개재되고, 금속-산소-탄소의 결합을 포함하는 물질층을 포함할 수 있다.
위 실시예에 있어서, 상기 제1 및 제2 자성층의 양단에 인가되는 전압 또는 전류가 소정 임계값 이상인 경우, 상기 물질층을 통한 전자의 터널링이 발생하고, 상기 제1 및 제2 자성층의 양단에 인가되는 전압 또는 전류가 소정 임계값 미만인 경우, 상기 물질층은, 절연 물질로 기능할 수 있다. 상기 물질층 중 상기 탄소의 함량은, 상기 금속 및 상기 산소의 함량보다 작을 수 있다. 상기 물질층 중 상기 탄소는 상기 제1 자성층과의 계면 또는 상기 제2 자성층과의 계면에 위치할 수 있다.
상기 전자 장치는, 마이크로프로세서를 더 포함하고, 상기 마이크로프로세서는, 상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부; 상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고, 상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부일 수 있다.
상기 전자 장치는, 프로세서를 더 포함하고, 상기 프로세서는, 상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부; 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및 상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부일 수 있다.
상기 전자 장치는, 프로세싱 시스템을 더 포함하고, 상기 프로세싱 시스템은, 수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서; 상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치; 상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및 상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고, 상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부일 수 있다.
상기 전자 장치는, 데이터 저장 시스템을 더 포함하고, 상기 데이터 저장 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치; 외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러; 상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및 상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부일 수 있다.
상기 전자 장치는, 메모리 시스템을 더 포함하고, 상기 메모리 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리; 외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러; 상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및 상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부일 수 있다.
상술한 본 발명의 실시예들에 의한 반도체 메모리를 포함하는 전자 장치에 의하면, 가변 저항 소자의 특성 향상이 가능하다.
도 1a는 본 발명의 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이고, 도 1b는 도 1a의 가변 저항 소자의 일부(A)를 확대한 사시도이다.
도 2는 ZnO와 그래핀의 접촉시의 에너지 밴드를 나타낸 도면이다.
도 3은 ZnO와 그래핀의 접촉시의 전류-전압 곡선을 나타내는 도면이다.
도 4는 본 발명의 다른 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이다.
도 5는 본 발명의 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다.
도 6은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 7은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
이하에서는, 첨부된 도면을 참조하여 다양한 실시예들이 상세히 설명된다.
도면은 반드시 일정한 비율로 도시된 것이라 할 수 없으며, 몇몇 예시들에서, 실시예들의 특징을 명확히 보여주기 위하여 도면에 도시된 구조물 중 적어도 일부의 비례는 과장될 수도 있다. 도면 또는 상세한 설명에 둘 이상의 층을 갖는 다층 구조물이 개시된 경우, 도시된 것과 같은 층들의 상대적인 위치 관계나 배열 순서는 특정 실시예를 반영할 뿐이어서 본 발명이 이에 한정되는 것은 아니며, 층들의 상대적인 위치 관계나 배열 순서는 달라질 수도 있다. 또한, 다층 구조물의 도면 또는 상세한 설명은 특정 다층 구조물에 존재하는 모든 층들을 반영하지 않을 수도 있다(예를 들어, 도시된 두 개의 층 사이에 하나 이상의 추가 층이 존재할 수도 있다). 예컨대, 도면 또는 상세한 설명의 다층 구조물에서 제1 층이 제2 층 상에 있거나 또는 기판상에 있는 경우, 제1 층이 제2 층 상에 직접 형성되거나 또는 기판상에 직접 형성될 수 있음을 나타낼 뿐만 아니라, 하나 이상의 다른 층이 제1 층과 제2 층 사이 또는 제1 층과 기판 사이에 존재하는 경우도 나타낼 수 있다.
가변 저항 소자는, 양단에 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭할 수 있는 소자를 의미한다. 가변 저항 소자의 저항 상태에 따라 가변 저항 소자에는 서로 다른 데이터가 저장될 수 있다. 즉, 가변 저항 소자는 메모리 셀로서 기능할 수 있다. 메모리 셀은, 가변 저항 소자와 함께, 가변 저항 소자와 접속하여 가변 저항 소자로의 접근(access)을 제어하는 선택 소자를 더 포함할 수 있다. 이러한 메모리 셀은 다양하게 배열되어 반도체 메모리를 구성할 수 있다.
특히, 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층, 및 자유층과 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ(Magnetic Tunnel Junction) 구조물을 포함할 수 있다. 이러한 가변 저항 소자에서는 인가되는 전압 또는 전류에 따라, 자유층의 자화 방향이 변화하여 고정층의 자화 방향과 평행한 상태가 되거나 또는 반평행한 상태가 될 수 있고, 그에 따라, 가변 저항 소자가 저저항 상태 또는 고저항 상태 사이에서 스위칭할 수 있다. 이하에서 설명하는 실시예들에서는, 이러한 가변 저항 소자에 요구되는 다양한 특성을 만족 또는 향상시킬 수 있는 개량된 가변 저항 소자를 제공하고자 한다.
도 1a는 본 발명의 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이고, 도 1b는 도 1a의 가변 저항 소자의 일부(A)를 확대한 사시도이다.
도 1a 및 도 1b를 참조하면, 본 발명의 일 실시예에 따른 가변 저항 소자(100)는, 변경 가능한 자화 방향을 갖는 자유층(120), 고정된 자화 방향을 갖는 고정층(140), 및 자유층(120)과 고정층(140)의 사이에 개재된 터널 베리어층(130)을 포함하는 MTJ 구조물을 포함할 수 있다.
자유층(120)은 변경 가능한 자화 방향을 가짐으로써 서로 다른 데이터를 저장할 수 있는 층으로, 스토리지층(storage layer) 등으로도 불릴 수 있다. 자유층(120)의 자화 방향은 층 표면에 대해 실질적으로 수직일 수 있다. 다시 말하면, 자유층(120)의 자화 방향은 자유층(120), 터널 베리어층(130) 및 고정층(140)의 적층 방향과 실질적으로 평행할 수 있다. 따라서, 자유층(120)의 자화 방향은 위에서 아래로 향하는 방향 및 아래에서 위로 향하는 방향 사이에서 가변될 수 있다(자유층(120)의 화살표 참조). 이러한 자유층(120)의 자화 방향은 터널 베리어층(130)을 관통하는 전류에 의한 스핀 전달 토크(spin transfer torque)에 의해 변화할 수 있다. 자유층(120)은 강자성 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다. 일례로서, 자유층(120)은 Fe, Ni 또는 Co를 주성분으로 하는 합금 예컨대, Fe-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Fe-B 합금, Co-Ni-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Ni-Pt 합금 등을 포함하거나, 또는, Co/Pt, Co/Pd 등의 적층 구조를 포함할 수 있다. 자유층(120)이 강자성 물질을 포함하는 다중막 구조인 경우, 터널 베리어층(130)과 접하는 막, 예컨대, 최상부막은 강자성 물질막일 수 있다. 즉, 터널 베리어층(130)의 하면은 강자성 물질막과 접촉할 수 있다.
고정층(140)은 자화 방향이 고정되어 자유층(120)의 자화 방향과 대비될 수 있는 층으로서, 기준층(reference layer) 등으로도 불릴 수 있다. 도면에는 고정층(140)이 위에서 아래로 향하는 자화 방향을 갖는 것으로 도시되어 있으나(고정층(140)의 화살표 참조), 반대로 아래에서 위로 향하는 자화 방향을 가질 수도 있다. 고정층(140)은 강자성 물질을 포함하는 단일막 또는 다중막 구조를 가질 수 있다. 예컨대, 고정층(140)은 Fe, Ni 또는 Co를 주성분으로 하는 합금 예컨대, Fe-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Fe-B 합금, Co-Ni-Pt 합금, Fe-Pd 합금, Co-Pd 합금, Co-Pt 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Ni-Pt 합금 등을 포함하거나, 또는, Co/Pt, Co/Pd 등의 적층 구조를 포함할 수 있다. 고정층(140)이 강자성 물질을 포함하는 다중막 구조인 경우, 터널 베리어층(130)과 접하는 막, 예컨대, 최하부막은 강자성 물질막일 수 있다. 즉, 터널 베리어층(130)의 상면은 강자성 물질막과 접촉할 수 있다.
터널 베리어층(130)은 가변 저항 소자(100)의 저항 상태를 변경시키는 라이트 동작시 전자의 터널링을 가능하게 하여 자유층(120)의 자화 방향이 변화되게 할 수 있다. 그 외의 동작에서 터널 베리어층(130)은 절연 물질로 기능할 수 있다. 터널 베리어층(130)은 절연성의 금속 산화물 예컨대, MgO, ZnO, CaO, SrO, TiO, VO, NbO 등을 포함할 수 있다.
이상으로 설명한 MTJ 구조물에서, 가변 저항 소자(100)의 상단 및 하단에 라이트 동작을 위한 소정 임계값 이상의 전압 또는 전류가 인가되는 경우, 스핀 전달 토크에 의해 자유층(120)의 자화 방향이 가변될 수 있다. 자유층(120)과 고정층(140)의 자화 방향이 서로 평행한 경우, 가변 저항 소자(100)는 저저항 상태에 있을 수 있고, 예컨대, 데이터 '1'을 저장할 수 있다. 반대로, 자유층(120)의 자화 방향과 고정층(140)의 자화 방향이 서로 반평행한 경우, 가변 저항 소자(100)는 고저항 상태에 있을 수 있고, 예컨대, 데이터 '0'을 저장할 수 있다. 또한, 자유층(120)과 고정층(140)의 위치는 서로 뒤바뀔 수 있다. 즉, 고정층(140)이 아래에 위치하고 자유층(120)이 위에 위치할 수도 있다. 이러한 경우, 고정층(140)의 최상부막 및 자유층(120)의 최하부막이 강자성 물질막으로서, 터널 베리어층(130)과 접촉할 수 있다.
여기서, 터널 베리어층(130)과 자유층(120)의 사이 및/또는 터널 베리어층(130)과 고정층(140)의 사이에는 탄소계 화합물 패치(180)가 개재될 수 있다. 여기서, 패치는 복수의 조각으로 분리되어 있다는 점에서, 일체의 덩어리로 이루어진 층과 상이할 수 있다. 즉, 터널 베리어층(130)과 자유층(120)의 사이 및/또는 터널 베리어층(130)과 고정층(140)의 사이에 탄소계 화합물 패치(180)가 개재되는 경우, 터널 베리어층(130)과 자유층(120) 및/또는 터널 베리어층(130)과 고정층(140)은 탄소계 화합물 패치(180)가 존재하지 않는 영역에서 직접 접촉할 수 있다. 반면, 터널 베리어층(130)과 자유층(120)의 사이 및/또는 터널 베리어층(130)과 고정층(140)의 사이에 탄소계 화합물 층이 개재되는 경우, 터널 베리어층(130)과 자유층(120) 및/또는 고정층(140)은 직접 접촉할 수 없다.
탄소계 화합물 패치(180)는 그래핀(graphene), 플러렌(fullerene), 그라파이트 옥사이드(graphite oxide) 등과 같은 다양한 탄소계 화합물을 포함할 수 있다.
이와 같이 터널 베리어층(130)과 자유층(120)의 사이 및/또는 터널 베리어층(130)과 고정층(140)의 사이에 탄소계 화합물 패치(180)가 개재되는 경우의 효과는 아래와 같다.
우선, 탄소계 화합물 패치(180)는 터널 베리어층(130)과 접촉하여 그 밴드 갭(band gap)을 조절함으로써, 터널 베리어층(130)을 통한 전자의 터널링을 보다 용이하게 할 수 있다. 이 때문에, 가변 저항 소자(100)의 스위칭 동작시 필요한 전류 또는 전압을 감소시킬 수 있는 등 동작 효율이 향상되는 장점이 있다. 또한, 터널 베리어층(130)의 두께를 더 증가시킬 수 있으므로, 터널 베리어층(130)을 통한 자유층(120)과 고정층(140) 사이의 원치 않는 금속 확산 등이 차단되어 가변 저항 소자(100)의 특성 열화를 방지할 수 있다.
탄소계 화합물 패치(180)가 터널 베리어층(130)의 밴드 갭(band gap)을 조절할 수 있음은 실험적으로도 확인되었다. 일례로서, 탄소계 화합물의 일종인 그래핀은 제로 밴드 갭의 특성을 보일 수 있다. 그러나, 이 그래핀이 터널 베리어층(130)을 형성하는 금속 산화물로서 예컨대, ZnO와 접촉시, 그래핀은 밴드 갭을 갖게 될 수 있고, 그에 따라 ZnO의 밴드 폭을 감소시키는 효과를 일으킬 수 있다. 이는 도 2에 나타내었다. 또한, ZnO의 밴드 폭 감소에 따라 전자의 터널링이 용이해지므로, 스위칭 동작 효율이 향상될 수 있다. 이는 도 3에 나타내었다.
도 2는 ZnO와 그래핀의 접촉시의 에너지 밴드를 나타낸 도면이다. 특히, 도 2는 ZnO의 면적 대비 이와 접촉하는 그래핀의 면적이 약 10%인 경우의 에너지 밴드를 나타낸다.
도 2를 참조하면, 그래핀에 부여된 밴드 갭에 의해 ZnO의 밴드 폭이 약 0.2eV 정도 감소하는 효과가 존재할 수 있다. 이 때문에, ZnO를 통한 전자의 터널링이 보다 용이해질 수 있다.
도 3은 ZnO와 그래핀의 접촉시의 전류-전압 곡선을 나타내는 도면이다.
도 3을 참조하면, ZnO만 존재하는 경우(① 참조)의 전류 증가율에 비하여, ZnO와 그래핀이 다양한 면적 비율로 접촉하는 경우(②, ③ 및 ④ 참조)의 전류 증가율이 더 큼을 알 수 있다. 즉, ZnO와 그래핀이 접촉하는 경우, 전압을 작은 폭으로 증가시켜도 상대적으로 큰 전류를 흘릴 수 있고, 그에 따라 가변 저항 소자(100)의 스위칭 동작 효율이 증가함을 기대할 수 있다.
도 2 및 도 3의 실험 결과로부터, ZnO의 면적 대비 이와 접촉하는 그래핀의 면적이 조절되면, ZnO의 밴드 갭이 조절될 수 있음을 알 수 있다. 따라서, 본 실시예의 가변 저항 소자(100)에서 터널 베리어층(130)에 대한 탄소계 화합물 패처(180)의 접촉 면적을 조절함으로써, 터널 베리어층(130)의 밴드 갭을 조절하여 가변 저항 소자(100)의 스위칭 동작 특성을 조절할 수 있다.
다음으로, 탄소계 화합물 패치(180)와 자유층(120) 사이 및/또는 탄소계 화합물 패치(180)와 고정층(140) 사이에는 강한 결합이 제공되고, 탄소계 화합물 패치(180)와 터널 베리어층(130) 사이에도 강한 결합이 제공될 수 있다. 결과적으로, 터널 베리어층(130)과 자유층(120) 사이 및/또는 터널 베리어층(130)과 고정층(140) 사이의 본딩(bonding)이 강화될 수 있다. 이를 구체적으로 설명하면 아래와 같다.
일례로서, 탄소계 화합물 패치(180)가 그래핀을 포함하는 경우, 자유층(120)의 최상부 및/또는 고정층(140)의 최하부를 이루는 강자성 물질의 3d 밸런스 밴드(valence band)와 그래핀의 π-결합에 의해 그래핀과 강자성 물질 사이에 강한 혼성(strong hybridization)이 제공될 수 있다. 그 결과, 탄소계 화합물 패치(180)와 자유층(120) 사이 및/또는 탄소계 화합물 패치(180)와 고정층(140) 사이의 본딩이 강화될 수 있다.
또한, 일례로서, 탄소계 화합물 패치(180)가 그래핀을 포함하는 경우, 그래핀의 탄소와 터널 베리어층(130)의 금속 산화물의 산소의 결합에 의해, 탄소 화합물 패치(180)와 터널 베리어층(130) 사이의 본딩이 강화될 수 있다. 또는, 일례로서, 탄소계 화합물 패치(180)가 그라파이트 옥사이드를 포함하는 경우, 그라파이트 옥사이드의 산소와 터널 베리어층(130)의 금속 산화물의 금속 이온의 결합에 의해, 탄소 화합물 패치(180)와 터널 베리어층(130) 사이의 본딩이 강화될 수 있다. 즉, 탄소계 화합물 패치(180) 및 터널 베리어층(130)은 금속-산소-탄소의 결합을 포함할 수 있다. 여기서, 금속-산소의 함량은 탄소의 함량보다 클 수 있다.
다음으로, 탄소계 화합물 패치(180)는 상대적으로 면 저항(sheet resistance)이 낮기 때문에, 탄소계 화합물 패치(180)가 존재하는 영역을 통하여 전류가 흐를 수 있다. 다시 말하면, 탄소계 화합물 패치(180)가 일종의 전류 통로가 되어 전류가 흐르는 영역을 제한할 수 있다. 이 때문에, 가변 저항 소자(100)의 스위칭 동작 효율이 더 향상될 수 있다.
다음으로, 탄소계 화합물 패치(180)는 열 전도도(thermal conductivity)가 상대적으로 높기 때문에, 가변 저항 소자(100)의 스위칭 동작시 전자의 터널링에 의해 발생하는 줄 열(Joule's Heating)을 손쉽게 방출할 수 있다. 결과적으로, 가변 저항 소자(100)의 열 전도도를 향상시킬 수 있다.
다음으로, 탄소계 화합물 패치(180)는 터널 베리어층(130)과 자유층(120) 사이 및/또는 터널 베리어층(130)과 고정층(140) 사이의 마찰 내지 거칠기(roughness)로 인한 에너지 손실 및 물리적 마모를 감소시킬 수 있고, 이들 사이의 격자 미스매치(lattice mismatch)를 감소시킬 수 있다. 결과적으로, 이들로 인해 발생하는 다양한 문제점들을 해결할 수 있다.
다시 도 1a 및 도 1b로 돌아와서, 가변 저항 소자(100)는, MTJ 구조물에 더하여, MTJ 구조물의 특성이나 공정 과정을 개선하기 위한 다양한 용도를 갖는 층들을 더 포함할 수 있다. 예컨대, 가변 저항 소자(100)는 하부층(110), 스페이서층(150), 자기 보정층(160) 및 캡핑층(170)을 더 포함할 수 있다.
하부층(110)은 MTJ 구조물의 아래에 위치하면서 MTJ 구조물의 특성을 향상시키는 역할을 수행할 수 있다. 예컨대, 하부층(110)은 다양한 결정 구조를 가짐으로써 자신의 상부에 배치되는 막 예컨대, 자유층(120)의 수직 자기 결정 이방성(perpendicular magnetic crystalline anisotropy)을 향상시키는 역할을 수행할 수 있다. 이러한 하부층(110)은 금속, 금속 질화물 또는 이들의 조합을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
자기 보정층(160)은 고정층(140)에 의해 생성되는 표류자계의 영향을 상쇄 또는 감소하는 기능을 수행할 수 있다. 이러한 경우, 고정층(140)의 표류자계가 자유층(120)에 미치는 영향이 감소하여 자유층(120)에서의 편향 자기장이 감소할 수 있다. 자기 보정층(160)은 고정층(140)의 자화 방향과 반평행한 자화 방향을 가질 수 있다. 본 실시예에서, 고정층(140)이 위에서 아래로 향하는 자화 방향을 갖는 경우, 자기 보정층(160)은 아래에서 위로 향하는 자화 방향을 가질 수 있다. 반대로, 고정층(140)이 아래에서 위로 향하는 자화 방향을 갖는 경우, 자기 보정층(160)은 위에서 아래로 향하는 자화 방향을 가질 수 있다. 자기 보정층(160)은 강자성 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
본 실시예에서 자기 보정층(160)은 고정층(140)의 위에 존재하나, 자기 보정층(160)의 위치는 다양하게 변형될 수 있다. 예컨대, 자기 보정층(160)은 MTJ 구조물의 아래에 위치할 수 있다. 또는, 예컨대, 자기 보정층(160)은 MTJ 구조물과 별개로 패터닝되면서, MTJ 구조물의 위, 아래 또는 옆에 배치될 수 있다.
스페이서층(150)은 자기 보정층(160)과 고정층(140) 사이에 개재되어 이들 사이의 버퍼 역할을 수행하면서, 자기 보정층(160)의 특성을 향상시키는 역할을 수행할 수 있다. 스페이서층(150)은 Ru 등과 같은 귀금속을 포함할 수 있다.
캡핑층(170)은 가변 저항 소자(100)의 패터닝시 하드마스크로 기능하는 층으로서 금속 등 다양한 도전 물질을 포함할 수 있다. 특히, 캡핑층(170)은 층 내의 핀 홀(pin hole)이 적고 습식 및/또는 건식 식각에 대한 저항성이 큰 금속 계열 물질로 형성될 수 있다. 예컨대, 캡핑층(170)은 Ru 등과 같은 귀금속을 포함할 수 있다.
이상으로 설명한 가변 저항 소자(100)는 다양한 방법으로 형성될 수 있다.
일례로서, 소정의 하부 구조물이 형성된 기판 상에 하부층(110) 및 자유층(120)을 증착할 수 있다.
이어서, 자유층(120) 상에 탄소계 화합물 패치(180)를 형성할 수 있다. 탄소계 화합물 패치(180)는 자유층(120) 상에 탄소계 화합물을 분사하는 방식으로 형성될 수 있다. 탄소계 화합물의 분사시 자유층(120)에 안정적으로 부착되게 하기 위하여 다양한 가스 예컨대, N2, O2, H2 등을 포함하는 가스 처리를 함께 수행할 수도 있다. 또는, 탄소계 화합물 패치(180)는 자유층(120) 상에 PVD(Physical Vapor Deposition), CVD(Physical Vapor Deposition) 등의 방식으로 탄소계 화합물을 증착한 후, 롤링을 수행하는 방식으로 형성될 수도 있다.
이어서, 탄소계 화합물 패치(180)가 형성된 자유층(120) 상에 터널 베리어층(130)을 형성한 후, 터널 베리어층(130) 상에 탄소계 화합물 패치(180)를 다시 형성할 수 있다.
이어서, 탄소계 화합물 패치(180)가 형성된 터널 베리어층(180) 상에 고정층(140), 스페이서층(150), 자기 보정층(160) 및 캡핑층(170)을 형성한 후, 이들 층(110 내지 170)을 선택적으로 식각하여 원하는 형상으로 패터닝할 수 있다.
한편, 위 실시예에서, 탄소계 화합물 패치(180)는 터널 베리어층(130)과 자유층(120)사이의 계면 및/또는 터널 베리어층(130)과 고정층(140) 사이의 계면에 위치하고, 터널 베리어층(130)과 별개의 공정으로 형성되었으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에서, 탄소계 화합물 패치(180)는 터널 베리어층(130)과 혼합하여 형성될 수 있고, 그에 따라 터널 베리어층(130) 내에 위치할 수도 있다. 이에 대해서는, 도 4를 참조하여 예시적으로 설명하기로 한다.
도 4는 본 발명의 다른 일 실시예에 따른 가변 저항 소자를 나타내는 단면도이다. 전술한 도 1의 가변 저항 소자와 실질적으로 동일한 부분에 대해서는 그 상세한 설명을 생략하기로 한다.
도 4를 참조하면, 본 발명의 다른 일 실시예에 따른 가변 저항 소자(400)는, 변경 가능한 자화 방향을 갖는 자유층(420), 고정된 자화 방향을 갖는 고정층(440), 및 자유층(420)과 고정층(440)의 사이에 개재된 터널 베리어층(430)을 포함하는 MTJ 구조물을 포함할 수 있다. 나아가, MTJ 구조물 아래의 하부층(410), 및 MTJ 구조물 위에 순차적으로 형성되는 스페이서층(450), 자기 보정층(460) 및 캡핑층(470)을 포함할 수 있다.
여기서, 터널 베리어층(430) 내에는 탄소계 화합물 패치(480)가 랜덤하게 존재할 수 있다. 탄소계 화합물 패치(480) 중 일부는 자유층(420) 및/또는 고정층(440)과 접촉할 수 있으나, 다른 일부는 자유층(420) 및/또는 고정층(440)과 접촉하지 않고, 터널 베리어층(430)에 의해 둘러싸일 수도 있다. 이러한 경우에도, 전술한 탄소계 화합물 패치(180)로 인한 효과와 실질적으로 동일한 효과가 획득될 수 있다. 즉, 터널 베리어층(430)의 밴드 갭이 조절될 수 있고, 터널 베리어층(430)과 자유층(420) 사이 및/또는 터널 베리어층(430)과 고정층(440) 사이의 본딩(bonding)이 강화될 수 있고, 면 저항 감소에 따른 가변 저항 소자(400)의 스위칭 동작 효율을 증가시킬 수 있고, 열 전도도(thermal conductivity) 증가에 따른 가변 저항 소자(400)의 열 전도도를 향상시킬 수 있으며, 터널 베리어층(430)과 자유층(420) 사이 및/또는 터널 베리어층(430)과 고정층(440) 사이의 계면 특성을 향상시킬 수 있다.
위와 같이 탄소계 화합물 패치(480)를 포함하는 터널 베리어층(430)은 일례로서 다음과 같은 방법으로 형성될 수 있다.
우선, 소정의 화학적 방법으로 탄소계 화합물과 금속 산화물을 섞은 후, 이를 스핀 코팅 방식으로 자유층(120) 위에 형성할 수 있다. 이어서, 소정 온도로 열처리를 수행함으로써, 탄소계 화합물 패치(480)를 포함하는 터널 베리어층(430)이 형성될 수 있다.
위와 같은 가변 저항 소자(100 또는 400)는 복수로 제공되어 반도체 메모리를 구성할 수 있다. 반도체 메모리는 각 가변 저항 소자(100 또는 400)의 양단을 구동하기 위한 배선, 소자 등 다양한 구성 요소를 더 포함할 수 있다. 이에 대해서는, 도 5를 참조하여 예시적으로 설명하기로 한다.
도 5는 본 발명의 일 실시예에 따른 메모리 장치 및 그 제조 방법을 설명하기 위한 단면도이다.
도 5를 참조하면, 본 실시예의 메모리 장치는, 요구되는 소정 소자(미도시됨) 예컨대, 가변 저항 소자(100)로의 억세스를 제어하는 트랜지스터 등이 형성된 기판(500)과, 기판(500) 상에 위치하여 복수의 가변 저항 소자(100) 각각의 하단과 기판(500)의 일부 예컨대, 트랜지스터의 드레인을 서로 접속시키는 하부 콘택(520)과, 하부 콘택(520) 상에 위치하는 가변 저항 소자(100)와, 가변 저항 소자(100) 상에 위치하고 복수의 가변 저항 소자(100) 각각의 상단과 소정 배선(미도시됨) 예컨대, 비트라인을 서로 접속시키는 상부 콘택(540)을 포함할 수 있다.
위 메모리 장치는 아래와 같은 방법에 의해 형성될 수 있다.
우선, 트랜지스터 등이 형성된 기판(500)을 제공한 후, 기판(500) 상에 제1 층간 절연막(510)을 형성할 수 있다. 이어서, 제1 층간 절연막(510)을 선택적으로 식각하여 기판(500)의 일부를 노출시키는 홀을 형성한 후 홀에 도전 물질을 매립하여 하부 콘택(520)을 형성할 수 있다. 이어서, 하부 콘택(520) 및 제1 층간 절연막(510) 상에 가변 저항 소자(100) 형성을 위한 물질층들을 형성한 후 이 물질층들을 선택적으로 식각하여 가변 저항 소자(100)를 형성할 수 있다. 가변 저항 소자(100) 형성을 위한 물질층들의 식각은 IBE 방식 등과 같이 강한 물리적 식각 특성을 갖는 방식을 이용하여 수행될 수 있다. 이어서, 가변 저항 소자(100)를 덮는 제2 층간 절연막(530)을 형성할 수 있다. 이어서, 제2 층간 절연막(530)을 선택적으로 식각하여 가변 저항 소자(100)의 상면 각각을 노출시키는 홀을 형성한 후 홀에 도전 물질을 매립하여 상부 콘택(540)을 형성할 수 있다.
전술한 실시예들의 메모리 회로 또는 반도체 장치는 다양한 장치 또는 시스템에 이용될 수 있다. 도 6 내지 도 10은 전술한 실시예들의 메모리 회로 또는 반도체 장치를 구현할 수 있는 장치 또는 시스템의 몇몇 예시들을 나타낸다.
도 6은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 6을 참조하면, 마이크로프로세서(1000)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행할 수 있으며, 기억부(1010), 연산부(1020), 제어부(1030) 등을 포함할 수 있다. 마이크로프로세서(1000)는 중앙 처리 장치(Central Processing Unit; CPU), 그래픽 처리 장치(Graphic Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 어플리케이션 프로세서(Application Processor; AP) 등 각종 데이터 처리 장치 일 수 있다.
기억부(1010)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 마이크로프로세서(1000) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등을 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1010)는 연산부(1020)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다.
기억부(1010)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예컨대, 기억부(1010)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 기억부(1010)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 마이크로프로세서(1000)의 동작 특성 향상이 가능하다.
연산부(1020)는 제어부(1030)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산 또는 논리 연산을 수행할 수 있다. 연산부(1020)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다.
제어부(1030)는 기억부(1010), 연산부(1020), 마이크로프로세서(1000)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 마이크로프로세서(1000)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
본 실시예에 따른 마이크로프로세서(1000)는 기억부(1010) 이외에 외부 장치로부터 입력되거나 외부 장치로 출력할 데이터를 임시 저장할 수 있는 캐시 메모리부(1040)를 추가로 포함할 수 있다. 이 경우 캐시 메모리부(1040)는 버스 인터페이스(1050)를 통해 기억부(1010), 연산부(1020) 및 제어부(1030)와 데이터를 주고 받을 수 있다.
도 7은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 7을 참조하면, 프로세서(1100)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행하는 마이크로프로세서의 기능 이외에 다양한 기능을 포함하여 성능 향상 및 다기능을 구현할 수 있다. 프로세서(1100)는 마이크로프로세서의 역할을 하는 코어부(1110), 데이터를 임시 저장하는 역할을 하는 캐시 메모리부(1120) 및 내부와 외부 장치 사이의 데이터 전달을 위한 버스 인터페이스(1430)를 포함할 수 있다. 프로세서(1100)는 멀티 코어 프로세서(Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP) 등과 같은 각종 시스템 온 칩(System on Chip; SoC)을 포함할 수 있다.
본 실시예의 코어부(1110)는 외부 장치로부터 입력된 데이터를 산술 논리 연산하는 부분으로, 기억부(1111), 연산부(1112) 및 제어부(1113)를 포함할 수 있다.
기억부(1111)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 프로세서(1100) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등를 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1111)는 연산부(1112)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다. 연산부(1112)는 프로세서(1100)의 내부에서 연산을 수행하는 부분으로, 제어부(1113)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산, 논리 연산 등을 수행할 수 있다. 연산부(1112)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다. 제어부(1113)는 기억부(1111), 연산부(1112), 프로세서(1100)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 프로세서(1100)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
캐시 메모리부(1120)는 고속으로 동작하는 코어부(1110)와 저속으로 동작하는 외부 장치 사이의 데이터 처리 속도 차이를 보완하기 위해 임시로 데이터를 저장하는 부분으로, 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123)를 포함할 수 있다. 일반적으로 캐시 메모리부(1120)는 1차, 2차 저장부(1121, 1122)를 포함하며 고용량이 필요할 경우 3차 저장부(1123)를 포함할 수 있으며, 필요시 더 많은 저장부를 포함할 수 있다. 즉 캐시 메모리부(1120)가 포함하는 저장부의 개수는 설계에 따라 달라질 수 있다. 여기서, 1차, 2차, 3차 저장부(1121, 1122, 1123)의 데이터 저장 및 판별하는 처리 속도는 같을 수도 있고 다를 수도 있다. 각 저장부의 처리 속도가 다른 경우, 1차 저장부의 속도가 제일 빠를 수 있다. 캐시 메모리부(1120)의 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123) 중 하나 이상의 저장부는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 캐시 메모리부(1120)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해 캐시 메모리부(1120)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 프로세서(1100)의 동작 특성 향상이 가능하다.
도 7에는 1차, 2차, 3차 저장부(1121, 1122, 1123)가 모두 캐시 메모리부(1120)의 내부에 구성된 경우를 도시하였으나, 캐시 메모리부(1120)의 1차, 2차, 3차 저장부(1121, 1122, 1123)는 모두 코어부(1110)의 외부에 구성되어 코어부(1110)와 외부 장치간의 처리 속도 차이를 보완할 수 있다. 또는, 캐시 메모리부(1120)의 1차 저장부(1121)는 코어부(1110)의 내부에 위치할 수 있고, 2차 저장부(1122) 및 3차 저장부(1123)는 코어부(1110)의 외부에 구성되어 처리 속도 차이의 보완 기능이 보다 강화될 수 있다. 또는, 1차, 2차 저장부(1121, 1122)는 코어부(1110)의 내부에 위치할 수 있고, 3차 저장부(1123)는 코어부(1110)의 외부에 위치할 수 있다.
버스 인터페이스(1430)는 코어부(1110), 캐시 메모리부(1120) 및 외부 장치를 연결하여 데이터를 효율적으로 전송할 수 있게 해주는 부분이다.
본 실시예에 따른 프로세서(1100)는 다수의 코어부(1110)를 포함할 수 있으며 다수의 코어부(1110)가 캐시 메모리부(1120)를 공유할 수 있다. 다수의 코어부(1110)와 캐시 메모리부(1120)는 직접 연결되거나, 버스 인터페이스(1430)를 통해 연결될 수 있다. 다수의 코어부(1110)는 모두 상술한 코어부의 구성과 동일하게 구성될 수 있다. 프로세서(1100)가 다수의 코어부(1110)를 포함할 경우, 캐시 메모리부(1120)의 1차 저장부(1121)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고 2차 저장부(1122)와 3차 저장부(1123)는 다수의 코어부(1110)의 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다. 여기서, 1차 저장부(1121)의 처리 속도가 2차, 3차 저장부(1122, 1123)의 처리 속도보다 빠를 수 있다. 다른 실시예에서, 1차 저장부(1121)와 2차 저장부(1122)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고, 3차 저장부(1123)는 다수의 코어부(1110) 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다.
본 실시예에 따른 프로세서(1100)는 데이터를 저장하는 임베디드(Embedded) 메모리부(1140), 외부 장치와 유선 또는 무선으로 데이터를 송수신할 수 있는 통신모듈부(1150), 외부 기억 장치를 구동하는 메모리 컨트롤부(1160), 외부 인터페이스 장치에 프로세서(1100)에서 처리된 데이터나 외부 입력장치에서 입력된 데이터를 가공하고 출력하는 미디어처리부(1170) 등을 추가로 포함할 수 있으며, 이 이외에도 다수의 모듈과 장치를 포함할 수 있다. 이 경우 추가된 다수의 모듈들은 버스 인터페이스(1130)를 통해 코어부(1110), 캐시 메모리부(1120) 및 상호간 데이터를 주고 받을 수 있다.
여기서 임베디드 메모리부(1140)는 휘발성 메모리뿐만 아니라 비휘발성 메모리를 포함할 수 있다. 휘발성 메모리는 DRAM(Dynamic Random Access Memory), Moblie DRAM, SRAM(Static Random Access Memory), 및 이와 유사한 기능을 하는 메모리 등을 포함할 수 있으며, 비휘발성 메모리는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory), 및 이와 유사한 기능을 수행하는 메모리 등을 포함할 수 있다.
통신모듈부(1150)는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있다. 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
메모리 컨트롤부(1160)는 프로세서(1100)와 서로 다른 통신 규격에 따라 동작하는 외부 저장 장치 사이에 전송되는 데이터를 처리하고 관리하기 위한 것으로 각종 메모리 컨트롤러, 예를 들어, IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), RAID(Redundant Array of Independent Disks), SSD(Solid State Disk), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등을 제어하는 컨트롤러를 포함할 수 있다.
미디어처리부(1170)는 프로세서(1100)에서 처리된 데이터나 외부 입력장치로부터 영상, 음성 및 기타 형태로 입력된 데이터를 가공하고, 이 데이터를 외부 인터페이스 장치로 출력할 수 있다. 미디어처리부(1170)는 그래픽 처리 장치(Graphics Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 고선명 오디오(High Definition Audio; HD Audio), 고선명 멀티미디어 인터페이스(High Definition Multimedia Interface; HDMI) 컨트롤러 등을 포함할 수 있다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 8을 참조하면, 시스템(1200)은 데이터를 처리하는 장치로, 데이터에 대하여 일련의 조작을 행하기 위해 입력, 처리, 출력, 통신, 저장 등을 수행할 수 있다. 시스템(1200)은 프로세서(1210), 주기억장치(1220), 보조기억장치(1230), 인터페이스 장치(1240) 등을 포함할 수 있다. 본 실시예의 시스템(1200)은 컴퓨터(Computer), 서버(Server), PDA(Personal Digital Assistant), 휴대용 컴퓨터(Portable Computer), 웹 타블렛(Web Tablet), 무선 폰(Wireless Phone), 모바일 폰(Mobile Phone), 스마트 폰(Smart Phone), 디지털 뮤직 플레이어(Digital Music Player), PMP(Portable Multimedia Player), 카메라(Camera), 위성항법장치(Global Positioning System; GPS), 비디오 카메라(Video Camera), 음성 녹음기(Voice Recorder), 텔레매틱스(Telematics), AV시스템(Audio Visual System), 스마트 텔레비전(Smart Television) 등 프로세스를 사용하여 동작하는 각종 전자 시스템일 수 있다.
프로세서(1210)는 입력된 명령어의 해석과 시스템(1200)에 저장된 자료의 연산, 비교 등의 처리를 제어할 수 있고, 마이크로프로세서(Micro Processor Unit; MPU), 중앙 처리 장치(Central Processing Unit; CPU), 싱글/멀티 코어 프로세서(Single/Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP), 디지털 신호 처리 장치(Digital Signal Processor; DSP) 등을 포함할 수 있다.
주기억장치(1220)는 프로그램이 실행될 때 보조기억장치(1230)로부터 프로그램 코드나 자료를 이동시켜 저장, 실행시킬 수 있는 기억장소로, 전원이 끊어져도 기억된 내용이 보존될 수 있다. 주기억장치(1220)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 주기억장치(1220)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 주기억장치(1220)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 주기억장치(1220)는 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 주기억장치(1220)는 전술한 실시예의 반도체 장치를 포함하지 않고, 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 포함할 수 있다.
보조기억장치(1230)는 프로그램 코드나 데이터를 보관하기 위한 기억장치를 말한다. 주기억장치(1220)보다 속도는 느리지만 많은 자료를 보관할 수 있다. 보조기억장치(1230)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 보조기억장치(1230)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 보조기억장치(1230)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 보조기억장치(1230)는 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 데이터 저장 시스템(도 9의 1300 참조)을 더 포함할 수 있다. 이와는 다르게, 보조기억장치(1230)는 전술한 실시예의 반도체 장치를 포함하지 않고 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 데이터 저장 시스템(도 10의 1300 참조)들을 포함할 수 있다.
인터페이스 장치(1240)는 본 실시예의 시스템(1200)과 외부 장치 사이에서 명령, 데이터 등을 교환하기 위한 것일 수 있으며, 키패드(keypad), 키보드(keyboard), 마우스(Mouse), 스피커(Speaker), 마이크(Mike), 표시장치(Display), 각종 휴먼 인터페이스 장치(Human Interface Device; HID), 통신장치 등일 수 있다. 통신장치는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있으며, 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 9를 참조하면, 데이터 저장 시스템(1300)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 저장 장치(1310), 이를 제어하는 컨트롤러(1320), 외부 장치와의 연결을 위한 인터페이스(1330), 및 데이터를 임시 저장하기 위한 임시 저장 장치(1340)를 포함할 수 있다. 데이터 저장 시스템(1300)은 하드 디스크(Hard Disk Drive; HDD), 광학 드라이브(Compact Disc Read Only Memory; CDROM), DVD(Digital Versatile Disc), 고상 디스크(Solid State Disk; SSD) 등의 디스크 형태와 USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
저장 장치(1310)는 데이터를 반 영구적으로 저장하는 비휘발성 메모리를 포함할 수 있다. 여기서, 비휘발성 메모리는, ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
컨트롤러(1320)는 저장 장치(1310)와 인터페이스(1330) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 컨트롤러(1320)는 데이터 저장 시스템(1300) 외부에서 인터페이스(1330)를 통해 입력된 명령어들을 처리하기 위한 연산 등을 수행하는 프로세서(1321)를 포함할 수 있다.
인터페이스(1330)는 데이터 저장 시스템(1300)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것이다. 데이터 저장 시스템(1300)이 카드인 경우, 인터페이스(1330)는, USB(Universal Serial Bus Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스들과 호환될 수 있거나, 또는, 이들 장치와 유사한 장치에서 사용되는 인터페이스들과 호환될 수 있다. 데이터 저장 시스템(1300)이 디스크 형태일 경우, 인터페이스(1330)는 IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus) 등과 같은 인터페이스와 호환될 수 있거나, 또는, 이들 인터페이스와 유사한 인터페이스와 호환될 수 있다. 인터페이스(1330)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
임시 저장 장치(1340)는 외부 장치와의 인터페이스, 컨트롤러, 및 시스템의 다양화, 고성능화에 따라 인터페이스(1330)와 저장 장치(1310)간의 데이터의 전달을 효율적으로 하기 위하여 데이터를 임시로 저장할 수 있다. 임시 저장 장치(1340)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 임시 저장 장치(1340)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 임시 저장 장치(1340)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 데이터 저장 시스템(1300)의 동작 특성 향상이 가능하다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
도 10을 참조하면, 메모리 시스템(1400)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 메모리(1410), 이를 제어하는 메모리 컨트롤러(1420), 외부 장치와의 연결을 위한 인터페이스(1430) 등을 포함할 수 있다. 메모리 시스템(1400)은 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
데이터를 저장하는 메모리(1410)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 메모리(1410)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 메모리(1410)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 메모리는 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
메모리 컨트롤러(1420)는 메모리(1410)와 인터페이스(1430) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 메모리 컨트롤러(1420)는 메모리 시스템(1400) 외부에서 인터페이스(1430)를 통해 입력된 명령어들을 처리 연산하기 위한 프로세서(1421)를 포함할 수 있다.
인터페이스(1430)는 메모리 시스템(1400)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것으로, USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스와 호환될 수 있거나, 또는, 이들 장치들과 유사한 장치들에서 사용되는 인터페이스와 호환될 수 있다. 인터페이스(1430)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
본 실시예의 메모리 시스템(1400)은 외부 장치와의 인터페이스, 메모리 컨트롤러, 및 메모리 시스템의 다양화, 고성능화에 따라 인터페이스(1430)와 메모리(1410)간의 데이터의 입출력을 효율적으로 전달하기 위한 버퍼 메모리(1440)를 더 포함할 수 있다. 데이터를 임시로 저장하는 버퍼 메모리(1440)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 버퍼 메모리(1440)는 고정된 자화 방향을 갖는 고정층; 변경 가능한 자화 방향을 갖는 자유층; 상기 고정청과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및 상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함할 수 있다. 이를 통해, 버퍼 메모리(1440)의 데이터 저장 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 버퍼 메모리(1440)는 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 버퍼 메모리(1440)는 전술한 실시예의 반도체 장치를 포함하지 않고 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
이상으로 해결하고자 하는 과제를 위한 다양한 실시예들이 기재되었으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자진 자라면 본 발명의 기술사상의 범위 내에서 다양한 변경 및 수정이 이루어질 수 있음은 명백하다.
110: 하부층 120: 자유층
130: 터널 베리어층 140: 고정층
150: 스페이서층 160: 자기 보정층
170: 캡핑층 180: 탄소계 화합물 패치

Claims (19)

  1. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    고정된 자화 방향을 갖는 고정층;
    변경 가능한 자화 방향을 갖는 자유층;
    상기 고정층과 상기 자유층 사이에 개재되고, 금속 산화물을 포함하는 터널 베리어층; 및
    상기 고정층과 상기 터널 베리어층 사이, 상기 자유층과 상기 터널 베리어층 사이, 및 상기 터널 베리어층 내부 중 적어도 하나에 위치하는 탄소계 화합물 패치(patch)를 포함하는
    전자 장치.
  2. 제1 항에 있어서,
    상기 터널 베리어층에 대한 상기 탄소계 화합물 패치의 접촉 면적에 따라, 상기 터널 베리어층의 밴드 갭이 조절되는
    전자 장치.
  3. 제1 항에 있어서,
    상기 탄소계 화합물 패치는,
    그래핀, 그라파이트 옥사이드 또는 플러렌을 포함하는
    전자 장치.
  4. 제1 항에 있어서,
    상기 터널 베리어층은, ZnO를 포함하고,
    상기 탄소계 화합물 패치는, 그래핀을 포함하는
    전자 장치.
  5. 제4 항에 있어서,
    상기 터널 베리어층에 대한 상기 탄소계 화합물 패치의 접촉 면적은 약 10%인
    전자 장치.
  6. 제1 항에 있어서,
    상기 터널 베리어층을 통한 전자의 터널링은, 상기 탄소계 화합물 패치가 존재하는 영역에서 발생하는
    전자 장치.
  7. 제1 항에 있어서,
    상기 고정층 또는 상기 자유층이 다중막 구조를 갖는 경우,
    상기 다중막 중 상기 터널 베리어층과 접촉하는 막은 강자성 물질을 포함하는
    전자 장치.
  8. 제1 항에 있어서,
    상기 터널 베리어층과 상기 자유층의 적어도 일부는 직접 접촉하고,
    상기 터널 베리어층과 상기 고정층의 적어도 일부는 직접 접촉하는
    전자 장치.
  9. 제1 항에 있어서,
    상기 반도체 메모리는,
    상기 MTJ 구조물의 아래에 배치되고 자신의 상부에 위치하는 막의 수직 자기 결정 이방성을 향상시키는 하부층을 더 포함하는
    전자 장치.
  10. 제1 항에 있어서,
    상기 반도체 메모리는,
    상기 고정층에 의해 생성되는 표류자계의 영향을 감소시키는 자기 보정층을 더 포함하는
    전자 장치.
  11. 제1 항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부인
    전자 장치.
  12. 제1 항에 있어서,
    상기 전자 장치는, 프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부인
    전자 장치.
  13. 제1 항에 있어서,
    상기 전자 장치는, 프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부인
    전자 장치.
  14. 제1 항에 있어서,
    상기 전자 장치는, 데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부인
    전자 장치.
  15. 제1 항에 있어서,
    상기 전자 장치는, 메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부인
    전자 장치.
  16. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    제1 자성층;
    제2 자성층; 및
    상기 제1 자성층과 상기 제2 자성층 사이에 개재되고, 금속-산소-탄소의 결합을 포함하는 물질층을 포함하는
    전자 장치.
  17. 제16 항에 있어서,
    상기 제1 및 제2 자성층의 양단에 인가되는 전압 또는 전류가 소정 임계값 이상인 경우, 상기 물질층을 통한 전자의 터널링이 발생하고,
    상기 제1 및 제2 자성층의 양단에 인가되는 전압 또는 전류가 소정 임계값 미만인 경우, 상기 물질층은, 절연 물질로 기능하는
    전자 장치.
  18. 제16 항에 있어서,
    상기 물질층 중 상기 탄소의 함량은, 상기 금속 및 상기 산소의 함량보다 작은
    전자 장치.
  19. 제16 항에 있어서,
    상기 물질층 중 상기 탄소는 상기 제1 자성층과의 계면 또는 상기 제2 자성층과의 계면에 위치하는
    전자 장치.
KR1020150189319A 2015-12-30 2015-12-30 전자 장치 KR20170080741A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020150189319A KR20170080741A (ko) 2015-12-30 2015-12-30 전자 장치
TW105130998A TWI694553B (zh) 2015-12-30 2016-09-26 電子設備
CN201610901688.XA CN106953004B (zh) 2015-12-30 2016-10-17 电子设备
US15/299,376 US9865799B2 (en) 2015-12-30 2016-10-20 Electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150189319A KR20170080741A (ko) 2015-12-30 2015-12-30 전자 장치

Publications (1)

Publication Number Publication Date
KR20170080741A true KR20170080741A (ko) 2017-07-11

Family

ID=59226927

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150189319A KR20170080741A (ko) 2015-12-30 2015-12-30 전자 장치

Country Status (4)

Country Link
US (1) US9865799B2 (ko)
KR (1) KR20170080741A (ko)
CN (1) CN106953004B (ko)
TW (1) TWI694553B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10871529B2 (en) * 2018-09-11 2020-12-22 Honeywell International Inc. Spintronic mechanical shock and vibration sensor device
KR102632986B1 (ko) * 2019-10-01 2024-02-05 에스케이하이닉스 주식회사 전자 장치
KR20210075405A (ko) * 2019-12-13 2021-06-23 에스케이하이닉스 주식회사 전자 장치
JP7434962B2 (ja) * 2020-02-05 2024-02-21 Tdk株式会社 磁気抵抗効果素子

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6937446B2 (en) * 2000-10-20 2005-08-30 Kabushiki Kaisha Toshiba Magnetoresistance effect element, magnetic head and magnetic recording and/or reproducing system
KR100943860B1 (ko) * 2007-12-21 2010-02-24 주식회사 하이닉스반도체 자기터널접합 셀 형성방법
JP4599425B2 (ja) * 2008-03-27 2010-12-15 株式会社東芝 磁気抵抗素子及び磁気メモリ
FR2972077B1 (fr) 2011-02-24 2013-08-30 Thales Sa Composant electronique, procede de fabrication et utilisation de graphene dans un composant electronique
US8836061B2 (en) * 2012-06-06 2014-09-16 Avalanche Technology, Inc. Magnetic tunnel junction with non-metallic layer adjacent to free layer
JP5987613B2 (ja) * 2012-09-28 2016-09-07 ソニー株式会社 記憶素子、記憶装置、磁気ヘッド
KR20140109032A (ko) * 2013-03-05 2014-09-15 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법, 상기 반도체 장치를 포함하는 마이크로프로세서, 프로세서, 시스템 데이터 저장 시스템 및 메모리 시스템
KR101470907B1 (ko) * 2013-05-20 2014-12-09 한국과학기술원 Mtj 접합층을 이용한 스핀토크오실레이터
CN103323796B (zh) * 2013-06-21 2015-07-29 中国人民解放军国防科学技术大学 一种以石墨烯作为势垒层的mtj磁场传感器
KR101456393B1 (ko) 2013-10-17 2014-10-31 연세대학교 산학협력단 수소 표면처리된 그래핀 및 이의 표면 처리방법

Also Published As

Publication number Publication date
US20170194554A1 (en) 2017-07-06
TW201729349A (zh) 2017-08-16
US9865799B2 (en) 2018-01-09
TWI694553B (zh) 2020-05-21
CN106953004A (zh) 2017-07-14
CN106953004B (zh) 2020-07-07

Similar Documents

Publication Publication Date Title
US9898426B2 (en) Electronic device
US10367137B2 (en) Electronic device including a semiconductor memory having a variable resistance element including two free layers
KR20160073782A (ko) 전자 장치 및 그 제조 방법
US10002903B2 (en) Electronic device and method for fabricating the same
KR20160073859A (ko) 전자 장치 및 그 제조 방법
KR20190066390A (ko) 전자 장치
KR20160122916A (ko) 전자 장치 및 그 제조 방법
KR20140108918A (ko) 반도체 장치 및 그 제조 방법, 이 반도체 장치를 포함하는 마이크로 프로세서, 프로세서, 시스템, 데이터 저장 시스템 및 메모리 시스템
KR20150141266A (ko) 전자 장치 및 그 제조 방법
KR20180086351A (ko) 전자 장치 및 그 제조 방법
US11195988B2 (en) Electronic device and method for fabricating the same
TWI694553B (zh) 電子設備
KR20170064021A (ko) 전자 장치
KR20170047683A (ko) 전자 장치 및 그 제조 방법
KR20170090346A (ko) 전자 장치 및 그 제조 방법
US9865320B2 (en) Electronic device
KR20180095147A (ko) 전자 장치 및 그 제조 방법
US10333060B2 (en) Electronic device and method for fabricating the same
KR20170064054A (ko) 전자 장치 및 그 제조 방법
KR20180122771A (ko) 전자 장치
US10042559B2 (en) Electronic devices having semiconductor memory with interface enhancement layer
US10199433B2 (en) Electronic device and method for fabricating the same
US9203019B2 (en) Memory device having a tunnel barrier layer in a memory cell, and electronic device including the same
KR20180027690A (ko) 전자 장치 및 그 제조 방법
KR20170062713A (ko) 전자 장치