KR20160043630A - 영상 표시장치의 이상화면 방지장치 및 방법 - Google Patents

영상 표시장치의 이상화면 방지장치 및 방법 Download PDF

Info

Publication number
KR20160043630A
KR20160043630A KR1020140137913A KR20140137913A KR20160043630A KR 20160043630 A KR20160043630 A KR 20160043630A KR 1020140137913 A KR1020140137913 A KR 1020140137913A KR 20140137913 A KR20140137913 A KR 20140137913A KR 20160043630 A KR20160043630 A KR 20160043630A
Authority
KR
South Korea
Prior art keywords
clock
signal
data
noise
lock
Prior art date
Application number
KR1020140137913A
Other languages
English (en)
Other versions
KR102117130B1 (ko
Inventor
고재홍
윤신
남병재
안창호
박상현
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020140137913A priority Critical patent/KR102117130B1/ko
Priority to US14/661,556 priority patent/US9711074B2/en
Publication of KR20160043630A publication Critical patent/KR20160043630A/ko
Application granted granted Critical
Publication of KR102117130B1 publication Critical patent/KR102117130B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Abstract

본 발명은 영상 표시장치의 구동 중 노이즈 및 정전기 유입으로 인해 발생할 수 있는 클럭 데이터의 정보 오류 상황을 빠르게 검출하면서 스트로브 신호가 출력되지 않도록 제어함으로써, 노이즈 및 정전기가 인가된 시점 이후부터 일정 시간 동안에는 이전에 출력한 데이터가 그대로 유지되도록 하여 화면의 불량 현상을 방지하는 것이다.

Description

영상 표시장치의 이상화면 방지장치 및 방법{Apparatus and method for preventing of abnormal screen in image display device}
본 발명은 영상 표시장치에 관한 것으로서, 더욱 상세하게는 클럭 임베디드 인터페이스(Clock Embedded Interface)를 채용한 영상 표시장치의 구동 중 외부 노이즈(noise) 발생시 스트로브 신호(Strobe signal)가 출력되지 않게 하여 화면 불량 현상을 제거하는 영상 표시장치의 이상화면 방지장치 및 방법에 관한 것이다.
최근 디지털 콘텐츠들을 다양하게 접하기 위한 수단으로 다양한 형태의 영상 표시장치들이 대두되고 있다. 가장 일반적으로 사용되는 영상 표시장치들은 평판형 표시장치들로 예를 들면, 액정 표시장치(Liquid Crystal Display Device : LCD), 유기 발광 표시장치(Organic Light Emitting Display Device : OLED) 등이 주로 이용되고 있다.
그리고 이러한 영상 표시장치들은 근래 데이터 전송 라인에 디스플레이 데이터와 함께 클럭 신호를 전송하는 클럭 임베디드(clock embedded) 기술을 채용한 인트라 패널 인터페이스(intra-panel interface) 방식을 적용하고 있다. 이는 기존에 사용된 다양한 인터페이스 방식의 문제점, 예컨대 제어 신호 및 데이터를 전송하기 위한 신호 라인들이 많이 필요했던 문제점을 해결할 수 있었다.
상기 영상 표시장치에는 디스플레이 구동 IC가 채용된다. 디스플레이 구동 IC는 일련의 정보를 화면에 표시하도록 제어하는 역할을 하는데, 이는 스트로브 신호(즉, Horizontal start signal)가 담당한다. 즉 디스플레이 구동 IC에서 상기 스트로브 신호가 발생하면 화면의 1 수평 라인마다 데이터를 래치(latch) 하게 된다.
이때 상기 스트로브 신호는 영상 표시장치의 해상도에 따라 다르게 제공된다. 만약 1920 × 1080의 해상도를 가지는 영상 표시장치인 경우, 스트로브 신호는 1080번 인에이블(enable) 되어 1 프레임(frame)의 화상을 만든다. 이러한 1 프레임 구동 방식에 대한 구동 타이밍도는 도 1에 도시하고 있다. 즉 도 1을 보면 1 프레임의 스캔 라인을 만들기 위해 스트로브 신호가 해당하는 횟수만큼 인에이블 되는 것이다.
여기서, 도 1에 도시한 바와 같이 스트로브 신호는 일정 시점이 되면 자동으로 발생하는 구조이다. 즉 영상 표시장치가 구동 중에 카운터는 계속 계수되는 상황이다. 그래서 하나의 라인의 스캔 라인을 생성하는 클럭 신호가 모두 완료되면 자동으로 스트로브 신호가 발생하는 것이다. 이는 현재 대부분의 디스플레이 구동 IC에 채용되는 구조이다.
도 1에서 A는 데이터 신호, B는 스트로브 신호, C는 패널 구동신호이다. 그리고 HBP는 수평 블랭킹 패킷(Horizontal Blanking Packet), 즉 블랭킹 구간을 말한다. 이를 통해 프레임의 레이아웃을 변경할 수 있다.
하지만, 상기 스트로브 신호가 자동 발생하는 경우 다음과 같은 문제점이 있다.
상술한 바와 같이 스트로브 신호는 한 프레임을 구성하는 스캔 라인을 생성할 때마다 무조건 발생한다. 즉 도 2와 같이 하나의 스캔 라인에 대한 데이터를 래치한 다음 a 시점에 외부로부터 노이즈(noise) 또는 정전기가 인가되더라도 b 시점에서 스트로브 신호가 생성되는 것이다.
그렇지만, 데이터를 래치하는 과정에서 노이즈가 발생하는 것은 클럭 신호와 데이터를 처리할 수 없는 비정상적인 상태를 말한다.
그래서 디스플레이 구동 IC는 클럭 신호와 데이터를 정상 복원할 때까지의 아이들(idle) 시간 동안 잘못된 데이터를 출력하는 화면 불량 현상을 초래하게 된다. 화면 불량 상태의 예는 도 3에 도시하였다. 도 3에서는 1 라인만 표기하고 있으나, 현재 대부분의 영상 표시장치에서는 통상 3 ~ 5 라인 정도의 스캔 라인이 불량 상태로 표시된다.
미국등록특허 US 6,806,859 (SIGNAL LINE DRIVING CIRCUTI FOR AN LCD DISPLAY, 2004. 10. 19 등록)
이에 본 발명의 목적은 상기한 문제점을 해결하기 위한 것으로, 디스플레이 구동 IC가 채용되는 영상 표시장치가 구동 중에 노이즈 등이 발생하는 환경 하에서는 스트로브 신호(ST Signal)가 생성되지 않도록 하는 영상 표시장치의 이상화면 방지장치 및 방법을 제공하는 것이다.
본 발명의 다른 목적은, 디스플레이 구동 IC가 채용되는 영상 표시장치가 구동 중 노이즈 발생을 검출하고 스트로브 신호를 마스킹(masking) 처리함으로써, 노이즈 발생 시점의 이전 데이터가 유지되게 하여 화면 불량을 제거하도록 하는 영상 표시장치의 이상화면 방지장치 및 방법을 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 특징에 따르면, 클럭 임베디드 신호(Clock Embedded Signal)의 클럭 신호와 데이터를 분리하는 분리부; 상기 데이터를 실시간 래치하는 제1 래치부; 상기 클럭 신호를 인가받으면서 N번째 클럭 신호와 N-1번째 클럭 신호를 비교한 후 일정 레벨 상태를 가지는 락(lock) 신호를 출력하는 락 검출부; 상기 락 신호의 레벨 상태에 따라 선택적으로 스트로브 신호(ST signal)를 출력하는 제어 로직부; 상기 스트로브 신호가 출력되면 상기 제1 래치부에 래치된 데이터를 래치하는 제2 래치부; 및 상기 제2 래치부에 래치된 데이터를 패널 구동신호에 의해 출력하는 출력부를 포함하는 이상화면 방지장치를 제공한다.
상기 락 신호는, 하이 레벨 및 로우 레벨 상태로 구분되며, 상기 제1 래치부에 래치되는 데이터에 노이즈가 포함되면 로우 레벨 상태를 가진다.
상기 락 검출부는, 상기 N번째 클럭과 상기 N-1번째 클럭의 위상이 일치하지 않으면 로우 레벨 상태의 락 신호를 출력한다.
상기 제어부는, 상기 로우 레벨 상태의 락 신호를 인가받으면 상기 스트로브 신호를 미출력한다.
상기 스트로브 신호가 미출력되는 스캔 라인들은 이전 스캔 라인의 데이터를 그대로 표시한다.
상기 락 검출부는, 상기 N 번째 클럭과 상기 N-1 번째 클럭의 -1UI 빠른 클럭을 인가받는 제1 소자; 상기 N 번째 클럭과 상기 N-1 번째 클럭의 +1UI 느린 클럭을 인가받는 제2 소자; 및 상기 제1 소자 및 제2 소자의 출력 값이 -1UI보다 크고 +1UI보다 작은 범위 내에 존재한 경우 하이 레벨 상태의 락 신호를 출력하는 논리소자를 포함한다.
상기 제1 소자 및 제2 소자는 DQ 플립플롭(flip-flop)이고, 상기 논리소자는 앤드 게이트(AND gate)이다.
본 발명의 다른 특징에 따르면, 영상 표시장치의 구동에 따라 데이터를 래치(latch)하는 도중, 노이즈 발생 여부를 검출하는 검출부; 및 상기 노이즈가 검출된 경우, 상기 노이즈가 검출된 스캔라인부터 상기 검출부가 초기화될 때까지의 스캔라인에 대해서 스트로브 신호를 미출력되게 하는 디스플레이 구동 IC를 포함하는 이상화면 방지장치를 제공한다.
상기 검출부는 현재 클럭과 이전 클럭 신호를 비교하여 노이즈 발생 여부를 검출한다.
상기 디스플레이 구동 IC가 상기 스트로브 신호를 미출력하는 동안에는 락 신호는 로우 레벨 상태를 유지한다.
본 발명의 또 다른 특징에 따르면, 영상 표시장치가 스트로브 신호를 통해 클럭 임베디드 신호에 포함된 데이터를 1 스캔 라인마다 래치하는 단계; 상기 데이터를 래치하면서 상기 클럭 임베디드 신호에 포함된 클럭 신호를 이용하여 노이즈 발생 여부를 검출하는 단계; 및 상기 노이즈가 검출되면, 상기 스트로브 신호를 미출력되게 제어하는 단계를 포함하는 영상 표시장치의 이상화면 방지방법을 제공한다.
상기 노이즈 검출은, 순차적으로 인가되는 N번째 클럭과, 한 클럭 이전의 N-1 번째 클럭을 비교하여 검출한다.
상기 N 번째 클럭과 상기 N-1 번째 클럭이 일정 범위를 벗어나면 상기 스트로브 신호는 미 출력된다.
상기 노이즈가 검출되면, 하이 레벨 상태의 락(lock) 신호는 로우 레벨 상태로 천이된다.
상기 로우 레벨 상태의 락(lock) 신호는, 상기 N 번째 클럭과 상기 N-1 번째 클럭이 일정 범위 내에 존재하는 시점에 하이 레벨 상태로 천이된다.
상기 락 신호가 로우 레벨 상태가 되는 시점부터 상기 스트로브 신호가 다시 발생하는 시점까지의 스캔 라인의 데이터는 상기 노이즈 발생 이전 상태의 데이터를 그대로 유지한다.
이와 같은 본 발명에 따른 영상 표시장치의 이상화면 방지장치 및 방법은 다음과 같은 효과가 있다.
본 발명은 클럭 임베디드 인터페이스를 채용한 영상표시장치가 데이터를 래치(latch)하는 도중에 노이즈나 정전기 등이 인가될 경우, 이를 빠르게 검출하고 그 검출 결과에 따라 스트로브 신호가 출력되지 않도록 제어한다.
따라서 노이즈나 정전기 등이 인가된 시점 이후부터 소정 시간 동안에는 이전에 출력된 스캔 라인의 데이터가 그대로 유지되기 때문에, 사용자가 인지할 수 있는 화면 불량 요소가 제거되는 효과가 있다.
그 결과 화면 불량 현상으로 인한 제품 리콜이나 수리 요구 등 사용자의 불만 요구를 상당부분 해소할 수 있는 기대도 있다.
도 1은 일반적인 영상 표시장치에서 1 프레임(frame)을 표시하는 구동 방식을 보인 타이밍도
도 2는 도 1의 영상 표시장치에서 노이즈 발생환경에서 ST 신호 발생시 화면 불량 상태를 설명하는 타이밍도
도 3은 도 2에 의해 나타나는 화면 불량 상태의 예시도
도 4는 본 발명의 바람직한 실시 예에 따른 영상 표시장치의 이상화면 방지장치를 보인 블록구성도
도 5는 도 4에 도시한 락 검출부(lock detector)의 블록 구성도
도 6은 본 발명의 바람직한 실시 예에 따른 영상 표시장치의 이상화면 방지방법을 설명하기 위한 흐름도
도 7은 도 6의 이상 화면 방지방법을 설명하는 타이밍도
도 8은 본 발명의 실시 예에 따라 표시되는 화면 상태 예시도
본 발명은 클럭 임베디드 인터페이스, 또는 DLL(Delay Lock Loop)이나 PLL(Phase Lock Loop)을 이용하여 클럭과 데이터를 추출하는 방법을 제공하는 디스플레이 구동 IC를 구비한 영상 표시장치가 구동 중에 노이즈 및 정전기 신호 등이 인가될 경우 이를 실시간 검출하면서 스트로브 신호가 출력되지 않게 함으로써, 이전 데이터가 유지되게 하여 화면의 스캔 라인에 노이즈가 표시되는 화면 불량 현상을 제거하도록 하는 것을 기본적인 기술적 특징으로 한다.
이하 본 발명에 의한 영상 표시장치의 이상화면 방지장치 및 방법의 바람직한 실시 예를 첨부된 도면을 참조하여 상세하게 설명한다.
도 4는 본 발명의 바람직한 실시 예에 따른 영상 표시장치의 이상화면 방지장치를 보인 블록구성도이다.
도 4에 도시한 바와 같이, 이상화면 방지장치(100)에는 클럭 임베디드 신호(Clock Embedded Signal)를 입력받고 클럭과 데이터를 분리하는 분리부(110)가 구성된다. 상기 클럭 임베디드 신호는 클럭 정보와 데이터 정보가 혼재된 신호를 말한다. 예컨대, 소정 비트(bit)의 코딩(coding)을 이용하여 클럭(clock) 정보를 데이터 스트림(data stream) 내에 임베디드 시켜 전송하는 신호 구조(signaling scheme)인 것이다.
분리부(110)는 클럭 신호와 데이터 신호를 출력하는 각각의 단자를 구비한다. 이하에서는 클럭 출력단자(112) 및 데이터 출력단자(114)로 칭하여 설명하기로 한다.
클럭 출력단자(112)에는 락 검출부(lock detector)(120) 및 제어 로직부(130)가 연결된다. 특히 락 검출부(120)는 제어 로직부(130)에 인가되는 클럭 신호의 위상 차이를 비교하여 서로 다른 레벨의 락 신호를 출력하는 역할을 한다. 상기 락 신호는 노이즈(noise) 유입이 검출된 경우 레벨 변경이 이루어진다. 이러한 락 검출부(120)의 구성 및 기능에 대해서는 도 5를 참조하여 아래에서 상세하게 설명하기로 한다.
그리고 제어 로직부(130)는 락 검출부(120)가 출력하는 락 신호에 따라 스트로브 신호를 출력하는 역할을 한다.
데이터 출력단자(114)에는 메모리 소자인 레지스터(140)가 연결된다. 레지스터(140)에는 화면 표시할 데이터가 저장된다. 도 4에서 레지스터(140)는 하나만 도시하고 있지만, 실제로는 해상도에 따라 복수 개가 연결된다. 예를 들어 1920 × 1080의 해상도를 가지는 영상 표시장치인 경우 레지스터(140)는 총 1920개가 마련되는 것이다.
레지스터(140)의 출력 측에는 그 레지스터(140)에 저장된 데이터를 래치하는 제1 래치(150)가 연결된다. 제1 래치(150) 역시 레지스터(140)의 개수와 대응되게 제공된다. 이러한 제1 래치(150)는 버스 라인을 공유하며 클럭 신호가 발생할 때마다 일 방향으로 이동하면서 데이터를 래치하게 된다.
여기서, 상기 레지스터(140) 및 제1 래치(150)는 실시간(real-time)으로 데이터를 제공받고 이를 저장/래치한다.
제1 래치(150)의 출력 측에 제2 래치(160)가 각각 연결된다. 제2 래치(160)는 제어 로직부(130)에서 스트로브 신호가 출력되는 경우에 제1 래치(150)들에 저장된 모든 데이터를 한번에 저장하는 역할을 한다. 제2 래치(160)에 저장된 데이터들이 실제 화면에 표시되는 데이터가 된다.
실시 예에 따르면, 제1 래치(150)에는 노이즈가(noise)가 포함된 비정상적인 데이터들이 저장될 수 있고, 제2 래치(160)에는 노이즈(noise)가 포함되지 않은 정상적인 데이터들이 저장된다. 만약 제2 래치(160)에도 비정상적인 데이터가 저장될 경우 화면 불량 상태를 초래한다. 그렇기 때문에 본 발명은 제2 래치(160)에 상기 비정상적인 데이터가 저장되지 않도록 하기 위하여 스트로브 신호의 출력을 제어하는 것이다.
제2 래치(160)에는 레벨 쉬프터(level shifter)(170)가 연결된다. 레벨 쉬프터(170)는, 제어 로직부(130)의 출력 레벨을 변화시키는 것으로서, 제어 로직부(130)의 출력 레벨을 고전압(high voltage) 레벨로 변화시킨다. 즉 제어 로직부(130)의 출력 레벨인 1.8V를 18V로 변화시킨다.
레벨 쉬프터(170)의 출력 측에는 디지털 아날로그 컨버터(DAC)(180) 및 출력 버퍼(output buffer)(190)가 순서대로 연결된다. 출력 버퍼(190)를 통해 최종적으로 패널 구동신호가 출력된다.
도 5는 도 4에 도시한 락 검출부(lock detector)의 블록 구성도이다.
락 검출부(120)는 2개의 플립플롭(flip-flop) 소자(122)(124)와 1개의 논리소자(126)를 포함하여 구성된다. 여기서, 플립플롭 소자는 DQ 플립플롭 소자가 사용되나, N-1 번째 클럭 신호를 이용하여 N번째 클럭 신호의 위상 차이를 모니터링 할 수 있는 구조를 가지는 다른 플립플롭 소자가 얼마든지 적용될 수 있다. 실시 예에서는 제1 소자와 제2 소자로 구분하여 설명하기로 한다.
제1 소자(122)는 N번째 클럭과 N-1 번째 클럭의 -U1 빠른 클럭[- UI_Internal Clock (N-1)th Clock']을 입력받고 결과를 출력한다.
제2 소자(124)는 N번째 클럭과 N-1 번째 클럭의 -U1 느린 클럭[+ UI_Internal Clock (N-1)th Clock']을 입력받고 결과를 출력한다.
논리소자(126)는 제1 소자(122)와 제2 소자(124)로부터 각 출력 값을 인가받고, 소정 조건을 만족하는 경우에만 락(lock) 신호를 출력하는 앤드 게이트(AND gate)이다. 즉 앤드 게이트(126)는 상기 출력 값이 "- UI 클럭 < 출력 값 < + UI 클럭"을 만족하는 경우에만 락 신호를 하이 레벨 상태로 출력하는 것이다. 다시 말해 이전 클럭 값을 이용하여 현재의 클럭 값을 모니터링하고, 그 결과 현재의 클럭 값이 이전 클럭 값 대비 ±1 UI 이상의 위상 차이가 존재하는 경우에는 데이터를 정상 처리할 수 없다고 판단하여 락 신호를 로우 레벨 상태가 되게 하는 것이다.
이와 같이 구성된 영상 표시장치의 화면 이상발생 방지장치는 화면에 데이터를 표시하기 위하여 데이터를 래치(latch)하는 도중에 외부 환경 등에 의해 발생하는 노이즈(noise)를 검출하고 상기 노이즈가 포함된 데이터가 화면에 표시되지 않도록 스트로브 신호가 미 출력되게 제어하는 것으로서, 이어서는 도 6 내지 도 8을 함께 참조하면서 설명하기로 한다.
도 6은 본 발명의 바람직한 실시 예에 따른 영상 표시장치의 이상화면 방지방법을 설명하기 위한 흐름도이다.
영상 표시장치가 구동한다(S100).
그러면, 영상 표시장치의 화면에 데이터를 표시하기 위하여 분리부(110)는 클럭과 데이터를 분리하고, 분리한 데이터를 레지스터(140)를 거쳐 제1 래치(150)에 래치한다(S102). 1920 × 1080의 해상도를 가지는 영상 표시장치인 경우, 제1 래치(150)에 래치하는 데이터는 제1 스캔 라인부터 1080 스캔 라인까지 순서대로 수행된다.
락 검출부(120)는 데이터가 제1 래치에 래치하는 도중, 이전 클럭 값과 현재의 클럭 값을 계속 모니터링 하면서 노이즈 발생 유무를 검출한다(S104).
검출 결과, 노이즈가 발생하지 않는 경우에는 제1 래치(150)에 래치된 데이터는 스트로브 신호에 따라 제2 래치(160)에 래치되고(S120), 일련의 과정을 통해 1 프레임을 생성하여 화면 표시된다(S122)(S124).
반면, 노이즈가 발생하게 되면, 이때는 데이터를 정상적으로 처리할 수 없다고 판단한다. 즉, 락 검출부(120)가 제1 소자(122) 및 제2 소자(124) 중 적어도 하나의 출력 값이 상기 "- UI 클럭 < 출력 값 < + UI 클럭"의 범위를 벗어난 경우가 해당된다.
이에 락 검출부(120)의 앤드 게이트(126)는 로부 레벨로 천이된 락 신호를 출력한다(S106).
락 신호가 로우 레벨 상태가 되면, 제어 로직부(130)는 스트로브 신호가 출력되지 않게 한다(S108). 이처럼 스트로브 신호가 출력되지 않으면 노이즈가 발생한 다음의 스캔 라인부터는 제1 래치(150)에 래치된 데이터가 제2 래치(160)에 래치될 수 없다. 대신 이전 데이터를 그대로 유지한다.
락 검출부(120)는 "- UI 클럭 < 출력 값 < + UI 클럭" 조건이 만족하는지를 계속 모니터링 하고 있다(S110). 그 결과, 상기 조건이 만족하면 이때는 정상적으로 데이터를 처리할 있다고 판단하고, 락 검출부(120)는 락 신호의 레벨을 다시 하이 레벨 상태로 천이시켜 출력한다(S122).
따라서 제어 로직부(130)는 다시 스트로브 신호를 출력하고, 소정 스캔 라인부터 데이터를 제2 래치(160)에 래치하는 동작을 수행하게 된다. 즉 노이즈가 검출되면, 그 노이즈가 검출된 스캔라인부터 락 검출부(120)가 상기 하이 레벨 상태로 천이될 때까지 해당하는 스캔라인에 대해서는 스트로브 신호가 미출력되는 제어하는 것이다.
이와 같이 하면, 노이즈가 유입된 스캔 라인은 이전 스캔 라인의 데이터가 그대로 전달되어 표시되기 때문에, 도 8과 같이 노이즈가 표시되지 않은 상태의 화면 상태를 제공하게 된다. 즉 도 8을 보면 도 3에서 확인할 수 있었던 화면 불량 상태가 제거된 것을 알 수 있다.
상술한 화면 이상발생 방지방법은 도 7의 타이밍도를 참조하여 다시 설명할 수 있다.
도 7은 도 6의 이상화면 방지방법을 설명하는 타이밍도로서, (A)는 데이터 신호, (B)는 종래 기술에 따른 ST 신호, (C)는 패널 구동신호, (D)는 락 신호, (E)는 본 발명에 따른 ST 신호를 말한다.
도 7을 보면, 1H 구간동안 정상적으로 데이터가 래치되면 데이터를 화면 표시하기 위해 (C)의 패널 구동신호는 a 시점에 하이 레벨 상태가 되고, (D)의 락 신호는 하이 레벨 상태를 유지한다.
이후 b 시점에 b'와 같이 노이즈가 인가된다고 가정한다.
그러면, 락 검출기(120)의 노이즈 검출에 따라 b 시점에 앤드 게이트(126)는 락 신호를 로우 레벨 상태로 천이시켜 출력시킨다.
이에 제어 로직부(130)는 스트로브 신호를 출력할 수 없게 된다. 즉 (B)을 보면 노이즈 발생 시점 이후에서 스트로브 신호가 발생하였지만, 본 발명에서는 (E)와 같이 노이즈가 발생한 후에는 스트로브 신호가 발생하지 않게 된다.
이후, 락 신호가 다시 하이 레벨 상태로 천이되는 c 시점 이후에, 제어 로직부(130)는 스트로브 신호('d'시점)를 출력한다.
그렇기 때문에, 종래 화면에 노이즈가 표시되었던 e 구간 동안에는 이전에 래치되었던 그대로 전달되기 때문에, 화면 불량 현상을 방지할 수 있다.
이와 같이 본 실시 예는 클럭 임베디드 인터페이스를 채용한 영상 표시장치, 또는 DLL(Delay Lock Loop)이나 PLL(Phase Lock Loop)을 이용하여 클럭과 데이터를 추출하는 방법을 제공하는 인터페이스를 채용한 디스플레이 구동 IC가 데이터를 화면 표시하는 도중에 노이즈 등이 발생하면 이를 검출함과 동시에 스트로브 신호가 출력되지 않게 제어함으로써, 화면에 노이즈를 표시하지 않도록 하는 것이다.
이상과 같이 본 발명의 도시된 실시 예를 참고하여 설명하고 있으나, 이는 예시적인 것들에 불과하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진자라면 본 발명의 요지 및 범위에 벗어나지 않으면서도 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 청구범위의 기술적인 사상에 의해 정해져야 할 것이다.
110 : 분리부 120 : 락 검출부
122, 124 : 플립 플롭 126 : 앤드 게이트
130 : 제어 로직부 140 : 레지스터
150 : 제1 래치 160 : 제2 래치
170 : 레벨 쉬프터 180 : DAC
190 : 출력 버퍼

Claims (16)

  1. 클럭 임베디드 신호(Clock Embedded Signal)의 클럭 신호와 데이터를 분리하는 분리부;
    상기 데이터를 실시간 래치하는 제1 래치부;
    상기 클럭 신호를 인가받으면서 N번째 클럭 신호와 N-1번째 클럭 신호를 비교한 후 일정 레벨 상태를 가지는 락(lock) 신호를 출력하는 락 검출부;
    상기 락 신호의 레벨 상태에 따라 선택적으로 스트로브 신호(ST signal)를 출력하는 제어 로직부;
    상기 스트로브 신호가 출력되면 상기 제1 래치부에 래치된 데이터를 래치하는 제2 래치부; 및
    상기 제2 래치부에 래치된 데이터를 패널 구동신호에 의해 출력하는 출력부를 포함하는 이상화면 방지장치.
  2. 제 1 항에 있어서,
    상기 락 신호는,
    하이 레벨 및 로우 레벨 상태로 구분되며,
    상기 제1 래치부에 래치되는 데이터에 노이즈가 포함되면 로우 레벨 상태를 가지는 이상화면 방지장치.
  3. 제 1 항에 있어서,
    상기 락 검출부는,
    상기 N번째 클럭과 상기 N-1번째 클럭의 위상이 일치하지 않으면 로우 레벨 상태의 락 신호를 출력하는 이상화면 방지장치.
  4. 제 1 항에 있어서,
    상기 제어부는,
    상기 로우 레벨 상태의 락 신호를 인가받으면 상기 스트로브 신호를 미출력하는 이상화면 방지장치.
  5. 제 4 항에 있어서,
    상기 스트로브 신호가 미출력되는 스캔 라인들은 이전 스캔 라인의 데이터를 그대로 표시하는 이상화면 방지장치.
  6. 제 1 항에 있어서,
    상기 락 검출부는,
    상기 N 번째 클럭과 상기 N-1 번째 클럭의 -1UI 빠른 클럭을 인가받는 제1 소자;
    상기 N 번째 클럭과 상기 N-1 번째 클럭의 +1UI 느린 클럭을 인가받는 제2 소자; 및
    상기 제1 소자 및 제2 소자의 출력 값이 -1UI보다 크고 +1UI보다 작은 범위 내에 존재한 경우 하이 레벨 상태의 락 신호를 출력하는 논리소자를 포함하는 이상화면 방지장치.
  7. 제 6 항에 있어서,
    상기 제1 소자 및 제2 소자는 DQ 플립플롭(flip-flop)이고,
    상기 논리소자는 앤드 게이트(AND gate)인 이상화면 방지장치.
  8. 영상 표시장치의 구동에 따라 데이터를 래치(latch)하는 도중, 노이즈 발생 여부를 검출하는 검출부; 및
    상기 노이즈가 검출된 경우, 상기 노이즈가 검출된 스캔라인부터 상기 검출부가 초기화될 때까지의 스캔라인에 대해서 스트로브 신호를 미출력되게 하는 디스플레이 구동 IC를 포함하는 이상화면 방지장치.
  9. 제 8 항에 있어서,
    상기 검출부는,
    현재 클럭과 이전 클럭 신호를 비교하여 노이즈 발생 여부를 검출하는 이상화면 방지장치.
  10. 제 8 항에 있어서,
    상기 디스플레이 구동 IC가 상기 스트로브 신호를 미출력하는 동안에는 락 신호는 로우 레벨 상태를 유지하는 이상화면 방지장치.
  11. 영상 표시장치가 스트로브 신호를 통해 클럭 임베디드 신호에 포함된 데이터를 1 스캔 라인마다 래치하는 단계;
    상기 데이터를 래치하면서 상기 클럭 임베디드 신호에 포함된 클럭 신호를 이용하여 노이즈 발생 여부를 검출하는 단계; 및
    상기 노이즈가 검출되면, 상기 스트로브 신호를 미출력되게 제어하는 단계를 포함하는 이상화면 방지방법.
  12. 제 11 항에 있어서,
    상기 노이즈 검출은,
    순차적으로 인가되는 N번째 클럭과, 한 클럭 이전의 N-1 번째 클럭을 비교하여 검출하는 이상화면 방지방법.
  13. 제 12 항에 있어서,
    상기 N 번째 클럭과 상기 N-1 번째 클럭이 일정 범위를 벗어나면 상기 스트로브 신호는 미 출력되는 이상화면 방지방법.
  14. 제 12 항에 있어서,
    상기 노이즈가 검출되면,
    하이 레벨 상태의 락(lock) 신호는 로우 레벨 상태로 천이되는 이상화면 방지방법.
  15. 제 14 항에 있어서,
    상기 로우 레벨 상태의 락(lock) 신호는,
    상기 N 번째 클럭과 상기 N-1 번째 클럭이 일정 범위 내에 존재하는 시점에 하이 레벨 상태로 천이되는 이상화면 방지방법.
  16. 제 14 항에 있어서,
    상기 락 신호가 로우 레벨 상태가 되는 시점부터 상기 스트로브 신호가 다시 발생하는 시점까지의 스캔 라인의 데이터는 상기 노이즈 발생 이전 상태의 데이터를 그대로 표시하는 이상화면 방지방법.
KR1020140137913A 2014-10-13 2014-10-13 영상 표시장치의 이상화면 방지장치 및 방법 KR102117130B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140137913A KR102117130B1 (ko) 2014-10-13 2014-10-13 영상 표시장치의 이상화면 방지장치 및 방법
US14/661,556 US9711074B2 (en) 2014-10-13 2015-03-18 Apparatus and method for preventing image display defects in a display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140137913A KR102117130B1 (ko) 2014-10-13 2014-10-13 영상 표시장치의 이상화면 방지장치 및 방법

Publications (2)

Publication Number Publication Date
KR20160043630A true KR20160043630A (ko) 2016-04-22
KR102117130B1 KR102117130B1 (ko) 2020-06-01

Family

ID=55655846

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140137913A KR102117130B1 (ko) 2014-10-13 2014-10-13 영상 표시장치의 이상화면 방지장치 및 방법

Country Status (2)

Country Link
US (1) US9711074B2 (ko)
KR (1) KR102117130B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200036566A (ko) * 2018-09-28 2020-04-07 엘지디스플레이 주식회사 데이터 구동부 및 이를 포함한 표시장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10614747B2 (en) * 2017-01-31 2020-04-07 Synaptics Incorporated Device and method for driving display panel in response to image data
KR102518935B1 (ko) * 2018-07-03 2023-04-17 주식회사 엘엑스세미콘 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버
JP7119948B2 (ja) * 2018-11-28 2022-08-17 セイコーエプソン株式会社 回路装置、電気光学装置、電子機器及び移動体
US11106282B2 (en) * 2019-04-19 2021-08-31 Htc Corporation Mobile device and control method thereof

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080048325A (ko) * 2006-11-28 2008-06-02 엘지디스플레이 주식회사 영상표시장치의 전원전압생성회로
KR20090105333A (ko) * 2008-04-02 2009-10-07 주식회사 동부하이텍 데이터 수신 장치
KR20090105334A (ko) * 2008-04-02 2009-10-07 주식회사 동부하이텍 디스플레이
KR20110017275A (ko) * 2009-08-13 2011-02-21 삼성전자주식회사 클록 복원 회로 및 이를 포함하는 샘플링 신호 생성기
KR20120135805A (ko) * 2011-06-07 2012-12-17 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20130022159A (ko) * 2011-08-25 2013-03-06 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR20130104932A (ko) * 2012-03-16 2013-09-25 주식회사 실리콘웍스 전원 잡음에 둔감한 표시장치용 소스 드라이버
KR20130122116A (ko) * 2012-04-30 2013-11-07 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3433337B2 (ja) 1995-07-11 2003-08-04 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイ用信号線駆動回路
JP5522375B2 (ja) * 2009-03-11 2014-06-18 Nltテクノロジー株式会社 液晶表示装置、該装置に用いられるタイミングコントローラ及び信号処理方法
US8878792B2 (en) * 2009-08-13 2014-11-04 Samsung Electronics Co., Ltd. Clock and data recovery circuit of a source driver and a display device
JP5592825B2 (ja) * 2011-03-29 2014-09-17 ルネサスエレクトロニクス株式会社 表示装置用データ伝送システム、表示装置用データ伝送方法及び表示装置
US9444614B2 (en) * 2014-03-27 2016-09-13 Synaptics Display Devices Gk Dynamic power control for CDR

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080048325A (ko) * 2006-11-28 2008-06-02 엘지디스플레이 주식회사 영상표시장치의 전원전압생성회로
KR20090105333A (ko) * 2008-04-02 2009-10-07 주식회사 동부하이텍 데이터 수신 장치
KR20090105334A (ko) * 2008-04-02 2009-10-07 주식회사 동부하이텍 디스플레이
KR20110017275A (ko) * 2009-08-13 2011-02-21 삼성전자주식회사 클록 복원 회로 및 이를 포함하는 샘플링 신호 생성기
KR20120135805A (ko) * 2011-06-07 2012-12-17 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR20130022159A (ko) * 2011-08-25 2013-03-06 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR20130104932A (ko) * 2012-03-16 2013-09-25 주식회사 실리콘웍스 전원 잡음에 둔감한 표시장치용 소스 드라이버
KR20130122116A (ko) * 2012-04-30 2013-11-07 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
미국등록특허 US 6,806,859 (SIGNAL LINE DRIVING CIRCUTI FOR AN LCD DISPLAY, 2004. 10. 19 등록)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200036566A (ko) * 2018-09-28 2020-04-07 엘지디스플레이 주식회사 데이터 구동부 및 이를 포함한 표시장치

Also Published As

Publication number Publication date
US9711074B2 (en) 2017-07-18
US20160104401A1 (en) 2016-04-14
KR102117130B1 (ko) 2020-06-01

Similar Documents

Publication Publication Date Title
KR102117130B1 (ko) 영상 표시장치의 이상화면 방지장치 및 방법
US8149204B2 (en) Gate driver with error blocking mechanism, method of operating the same, and display device having the same
KR101319088B1 (ko) 평판 패널용 화상 모드 제어기 및 그를 포함한 평판 표시장치
US8878792B2 (en) Clock and data recovery circuit of a source driver and a display device
US20070164969A1 (en) Timing controller for liquid crystal display
KR101325982B1 (ko) 액정표시장치 및 이의 구동방법
US9019259B2 (en) Transmission apparatus, reception apparatus, transmission-reception system, and image display system
KR101559334B1 (ko) 써지신호를 제거할 수 있는 타이밍 컨트롤러 및 상기 타이밍 컨트롤러를 포함하는 디스플레이 장치
JP2009163239A (ja) 平板表示装置のデータインターフェース装置及び方法
JP2003167545A (ja) 画像表示用信号の異常検出方法および画像表示装置
US20120242644A1 (en) Frame maintaining circuit and frame maintaining method
KR101471388B1 (ko) 디스플레이 장치용 타이밍 컨트롤러
US7992063B2 (en) Control circuit for releasing residual charges
JP6876398B2 (ja) 検知回路
US9602090B2 (en) Skew adjustment apparatus
US20060028422A1 (en) Source driver and its compression and transmission method
US20120280966A1 (en) Display driver and flicker suppression device thereof
US8994637B2 (en) Image display systems, shift registers and methods for controlling shift register
US10726755B2 (en) Driving circuit, control method thereof, display panel and display device
US20130253860A1 (en) Clock failure detection apparatus and method, and timing controller of liquid crystal display including the clock failure detection apparatus
US9142168B2 (en) Method and apparatus for driving a display device
US7616708B2 (en) Clock recovery circuit
JP4807222B2 (ja) Lvds受信方法および受信装置
US8547365B2 (en) Display apparatus and method for outputting parallel data signals at different application starting time points
KR100206583B1 (ko) 액정 표시 장치용 동기신호의 극성 감지회로

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant