KR20160035836A - 전자 장치 - Google Patents

전자 장치 Download PDF

Info

Publication number
KR20160035836A
KR20160035836A KR1020140127648A KR20140127648A KR20160035836A KR 20160035836 A KR20160035836 A KR 20160035836A KR 1020140127648 A KR1020140127648 A KR 1020140127648A KR 20140127648 A KR20140127648 A KR 20140127648A KR 20160035836 A KR20160035836 A KR 20160035836A
Authority
KR
South Korea
Prior art keywords
memory
memory cell
line
spare
connection
Prior art date
Application number
KR1020140127648A
Other languages
English (en)
Inventor
이형동
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020140127648A priority Critical patent/KR20160035836A/ko
Priority to US14/603,154 priority patent/US9741456B2/en
Publication of KR20160035836A publication Critical patent/KR20160035836A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

반도체 메모리를 포함하는 전자 장치에서, 상기 반도체 메모리는 제1 메모리 셀이 접속된 제1 접속 라인; 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인; 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록; 및 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록을 포함하는 전자 장치를 제공할 수 있다.

Description

전자 장치{ELECTRONIC DEVICE}
본 특허 문헌은 메모리 회로 또는 장치와, 전자 장치에서의 이들의 응용에 관한 것이다.
최근 전자기기의 소형화, 저전력화, 고성능화, 다양화 등에 따라, 컴퓨터, 휴대용 통신기기 등 다양한 전가기기에서 정보를 저장할 수 있는 반도체 메모리가 요구되고 있으며, 이에 대한 연구가 진행되고 있다. 이러한 반도체 메모리로는 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭하는 특성을 이용하여 데이터를 저장할 수 있는 반도체 메모리 예컨데, RRAM(Resistive Random Access Memory), PRAM(Phase-change Random Access Memory), FRAM(Ferroelectric Random Access Memory), MRAM(Magnetic Random Access Memory), 이-퓨즈(E-fuse) 등이 있다.
실시예들이 해결하려는 과제는, 리페어 기능을 갖는 전자 장치를 제공하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는 반도체 메모리를 포함하며, 상기 반도체 메모리는, 제1 메모리 셀이 접속된 제1 접속 라인; 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인; 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록; 및 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록을 포함할 수 있다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는 반도체 메모리를 포함하며, 상기 반도체 메모리는, 제1 메모리 영역에 포함된 제1 메모리 셀이 접속된 제1 접속 라인; 제2 메모리 영역에 포함된 제2 메모리 셀이 접속된 제2 접속 라인; 제1 스페어 영역에 포함된 제1 스페어 셀이 접속된 제1 스페어 라인; 제2 스페어 영역에 포함된 제2 스페어 셀이 접속된 제2 스페어 라인; 상기 제1 접속 라인 또는 제1 스페어 라인에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 접속 라인 또는 제1 스페어 라인을 제1 전압으로 구동하기 위한 제1 구동블록; 상기 제2 접속 라인 또는 제2 스페어 라인에 접속되며, 상기 제2 메모리 셀에 접근시 상기 제2 접속 라인 또는 제2 스페어 라인을 상기 제1 전압으로 구동하기 위한 제2 구동블록; 및 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제1 접속 라인과 상기 제1 스페어 라인을 접속하고, 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 불량인 경우 상기 제2 접속 라인과 상기 제2 스페어 라인을 접속하기 위한 제1 리페어 접속블록을 포함할 수 있다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는 반도체 메모리를 포함하며, 상기 반도체 메모리는, 제1 메모리 영역에 포함된 제1 메모리 셀이 접속된 제1 접속 라인; 상기 제1 메모리 영역에 포함된 제2 메모리 셀이 접속되며 상기 제1 접속 라인과 평행한 제2 접속 라인; 제2 메모리 영역에 포함된 제3 메모리 셀이 접속된 제3 접속 라인; 상기 제2 메모리 영역에 포함된 제4 메모리 셀이 접속되며 상기 제3 접속 라인과 평행한 제4 접속 라인; 제1 스페어 영역에 포함된 제1 스페어 셀이 접속된 제1 스페어 라인; 제2 스페어 영역에 포함된 제2 스페어 셀이 접속된 제2 스페어 라인; 상기 제1 및 제2 접속 라인에 접속되며, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀에 접근시 상기 제1 접속 라인 또는 제2 접속 라인을 제1 전압으로 구동하기 위한 제1 구동블록; 상기 제3 및 제4 접속 라인에 접속되며, 상기 제3 메모리 셀 또는 상기 제4 메모리 셀에 접근시 상기 제3 접속 라인 또는 제4 접속 라인을 상기 제1 전압으로 구동하기 위한 제2 구동블록; 제1 불량 셀 - 상기 제1 내지 제4 메모리 셀 중 불량이 발생한 어느 하나의 메모리 셀을 말함 - 에 접근시 상기 제1 및 제2 스페어 라인 중 어느 하나와 제1 불량 라인 - 상기 제1 내지 제4 접속 라인 중 상기 제1 불량 셀이 접속된 접속 라인을 말함 - 을 접속하고, 제2 불량 셀 - 상기 제1 내지 제4 메모리 셀 중 불량이 발생한 다른 하나의 메모리 셀을 말함 - 에 접근시 상기 제1 및 제2 스페어 라인 중 나머지 하나와 제2 불량 라인 - 상기 제1 내지 제4 접속 라인 중 상기 제2 불량 셀이 접속된 접속 라인을 말함 - 을 접속하기 위한 제1 리페어 접속블록을 포함할 수 있다.
전술한 실시예들에 의한 전자 장치에 의하면, 크로스 포인트 어레이(cross-point array) 구조에서 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있다. 따라서, 전자 장치의 수율을 개선할 수 있는 효과가 있다.
도 1은 본 발명의 제1 실시예에 따른 메모리 회로(장치)의 구성도이다.
도 2는 도 1에 도시된 일부 구성을 자세하게 도시한 구성도이다.
도 3은 본 발명의 제2 실시예에 따른 메모리 회로의 구성도이다.
도 4는 도 3에 도시된 일부 구성을 자세하게 도시한 구성도이다.
도 5는 본 발명의 제3 실시예에 따른 메모리 회로의 구성도이다.
도 6은 도 5에 도시된 일부 구성을 자세하게 도시한 구성도이다.
도 7은 본 발명의 일 실시예에 따른 메모리 회로를 구현하는 마이크로 프로세서의 일예를 보인 구성도이다.
도 8은 본 발명의 일 실시예에 메모리 회로를 구현하는 프로세서의 일예를 보인 구성도이다.
도 9는 본 발명의 일 실시예에 따른 메모리 회로를 구현하는 시스템의 일 예를 보인 구성도이다.
도 10은 본 발명의 일 실시예에 따른 메모리 회로를 구현하는 데이터 저장 시스템의 일예를 보인 구성도이다.
도 11은 본 발명의 일 실시예에 따른 메모리 회로를 구현하는 메모리 시스템의 일예를 보인 구성도이다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 실시예를 첨부 도면을 참조하여 설명하기로 한다. 본 발명을 설명함에 있어서, 본 발명의 요지와 무관한 공지의 구성은 생략될 수 있다. 각 도면의 구성요소들에 참조 번호를 부가함에 있어서, 동일한 구성 요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 번호를 가지도록 하고 있음에 유의하여야 한다.
본 발명의 실시예들에 따른 반도체 메모리는 가변 저항 소자를 포함할 수 있다. 이하에서 가변 저항 소자는 가변 저항 특성을 나타내며 단일막 또는 다중막을 포함할 수 있다. 예컨대, 가변 저항 소자는 RRAM, PRAM, MRAM, FRAM 등에 이용되는 물질, 예컨대, 칼코게나이드(chalcogenide)계 화합물, 전이금속 화합물, 강유전체, 강자성체 등을 포함할 수 있다. 그러나, 본 발명이 이에 한정되는 것은 아니며, 가변 저항 소자는 양단에 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭하는 가변 저항 특성이 있기만 하면 된다.
보다 자세히 살펴보면 가변 저항 소자는 금속 산화물을 포함할 수 있다. 금속 산화물은 예컨대, 니켈(Ni) 산화물, 티타늄(Ti) 산화물, 하프늄(Hf) 산화물, 지르코늄(Zq) 산화물, 텅스텐(W) 산화물, 코발트(Co) 산화물 등과 같은 전이 금속의 산화물, STO(SrTiO), PCMO(PrCaMnO) 등과 같은 페로브스카이트계 물질 등일 수 있다. 이러한 가변 저항 소자는 공공(vacancy)의 거동에 의한 전류 필라멘트의 생성/소멸로 서로 다른 저항 상태 사이에서 스위칭하는 특성을 나타낼 수 있다.
또한, 가변 저항 소자는 상변화 물질을 포함할 수 있다. 상변화 물질은 예컨데, GST(Ge-Sb-Te) 등과 같은 칼코게나이드계 물질 등일 수 있다. 이러한 가변 저항 소자는 열에 의해 결정 상태와 비정질 상태 중 어느 하나로 안정됨으로써 서로 다른 저항 상태 사이에서 스위칭하는 특성을 나타낼 수 있다.
또한, 가변 저항 소자는 두 개의 자성층 사이에 터널 베리어 층이 개재된 구조물을 포함할 수 있다. 자성층은 NiFeCo, CoFe 등의 물질로 형성될 수 있고, 터널 베리어층은, Al203 등의 물질로 형성될 수 있다. 이러한 가변 저항 소자는 자성층의 자화 방향에 따라 서로 다른 저항 상태 사이에서 스위칭하는 특성을 나타낼 수 있다. 예컨대, 가변 저항 소자는 두 개의 자성층의 자화 방향이 평행한 경우 저저항 상태일 수 있고, 두 개의 자성층의 자화 방향이 반평행한 경우 고저항 상태일 수 있다.
도 1에는 본 발명의 제1 실시예에 따른 메모리 회로(장치)의 구성도가 도시되어 있다.
도 1을 참조하면, 메모리 회로(100)는 복수의 노말 로우(row) 라인(WL0 ~ WLn)과 복수의 노말 컬럼(column) 라인(CL0 ~ CLk)의 교차점에 복수의 메모리 셀이 구비된 메모리 영역(MA)과, 복수의 스페어 로우 라인(RWL0 ~ RWLm)과 복수의 스페어 컬럼 라인(RCL0 ~ RCLk)의 교차점에 복수의 스페어 셀이 구비된 스페어 영역(SA)과, 로우 어드레스(X_ADD)에 따라 복수의 노말 로우 라인(WL0 ~ WLn)을 활성화하기 위한 로우 구동블록(110)과, 로우 어드레스(X_ADD)에 따라 복수의 노말 로우 라인(WL0 ~ WLn)과 복수의 스페어 로우 라인(RWL0 ~ RWLm)을 선택적으로 접속하기 위한 로우 접속블록(120)과, 컬럼 어드레스(Y_ADD)에 따라 복수의 스페어 컬럼 라인(RCL0 ~ RCLk)을 활성화하기 위한 컬럼 구동블록(130)과, 컬럼 어드레스(Y_ADD)에 따라 복수의 스페어 컬럼 라인(RCL0 ~ RCLk)과 복수의 노말 컬럼 라인(CL0 ~ CLk)을 선택적으로 접속하기 위한 컬럼 접속블록(140)을 포함할 수 있다.
메모리 영역(MA)은 앞서 설명한 복수의 메모리 셀을 포함할 수 있다. 상기 복수의 메모리 셀은 각각 대응하는 노말 로우 라인 및 노말 컬럼 라인이 활성화됨에 따라 예정된 데이터가 라이트되거나 또는 라이트된 데이터가 리드될 수 있다.
스페어 영역(SA)은 앞서 설명한 복수의 스페어 셀을 포함할 수 있다. 상기 복수의 스페어 셀은 상기 복수의 메모리 셀 중 불량이 발생한 적어도 하나의 메모리 셀을 대체하기 위한 여분의 메모리 셀일 수 있다.
로우 구동블록(110)은 임의의 메모리 셀에 접근시 임의의 메모리 셀이 접속된 노말 로우 라인(이하 "임의의 노말 로우 라인(WL#)"이라 칭함)을 예정된 제1 전압으로 구동할 수 있다. 예컨대, 로우 구동블록(110)은 제1 노말 로우 라인(WL0)과 제1 노말 컬럼 라인(CL0)의 교차점에 구비된 제1 노말 메모리 셀에 접근시 제1 노말 로우 라인(WL0)을 상기 제1 전압으로 구동할 수 있다. 여기서, 임의의 메모리 셀에 접근한다는 것은 임의의 메모리 셀에 데이터를 라이트하기 위한 라이트 동작이 실시되거나 또는 임의의 메모리 셀에 라이트된 데이터를 리드하기 위한 리드 동작이 실시됨을 의미할 수 있다. 로우 구동블록(110)은 로우 어드레스(X_ADD)에 대응하는 임의의 노말 로우 라인(WL#)을 각각 구동하기 위한 복수의 로우 구동부(XDRV0 ~ XDRVn)를 포함할 수 있다.
로우 접속블록(120)은 임의의 메모리 셀에 접근시 임의의 메모리 셀의 불량 여부에 따라 복수의 스페어 로우 라인(RWL0 ~ RWLm) 중 임의의 메모리 셀을 대체할 임의의 스페어 셀이 접속된 스페어 로우 라인(이하 "임의의 스페어 로우 라인(RWL#)"이라 칭함)과 임의의 노말 로우 라인(WL#)을 선택적으로 접속할 수 있다. 예컨대, 로우 접속블록(120)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우, 제1 스페어 로우 라인(RWL0)과 제1 스페어 컬럼 라인(RCL0)에 접속된 제1 스페어 셀이 상기 제1 메모리 셀을 대체할 수 있도록, 제1 노말 로우 라인(WL0)과 제1 스페어 로우 라인(RWL0)을 접속할 수 있다. 그리고, 로우 접속블록(120)은 상기 제1 노말 메모리 셀에 접근시 상기 제1 노말 메모리 셀이 우량인 경우, 제1 노말 로우 라인(WL0)과 제1 스페어 로우 라인(RWL0)을 접속하지 않을 수 있다. 한편, 로우 접속블록(120)은 복수의 노말 로우 라인(WL0 ~ WLn)과 복수의 스페어 로우 라인(RWL0 ~ RWLm)을 각각 접속하기 위한 복수의 로우 접속부(FS0 ~ FSm)를 포함할 수 있다. 참고로, 복수의 노말 로우 라인(WL0 ~ WLn)의 개수와 복수의 스페어 로우 라인(RWL0 ~ RWLm)의 개수는 동일하게 구성될 수도 있고(m = n), 또는 상이하게 구성될 수도 있다(m < n).
컬럼 구동블록(130)은 임의의 메모리 셀에 접근시 임의의 메모리 셀을 대체할 임의의 스페어 셀이 접속된 스페어 컬럼 라인(이하 "임의의 스페어 컬럼 라인(RCL#)"이라 칭함)을 예정된 제2 전압으로 구동할 수 있다. 예컨대, 컬럼 구동블록(130)은 상기 제1 노말 메모리 셀에 접근시 상기 제1 스페어 셀이 접속된 제1 스페어 컬럼 라인(RCL0)을 상기 제2 전압으로 구동할 수 있다.
컬럼 접속블록(140)은 임의의 메모리 셀에 접근시 임의의 메모리 셀의 불량 여부에 따라 임의의 스페어 컬럼 라인(RCL#)과 복수의 노말 컬럼 라인(CL0 ~ CLk) 중 임의의 메모리 셀이 접속된 노말 컬럼 라인(이하 "임의의 노말 컬럼 라인(CL#)"이라 칭함)을 선택적으로 접속할 수 있다. 예컨대, 컬럼 접속블록(140)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우, 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 접속하지 않을 수 있다. 이는 상기 제1 스페어 셀이 상기 제1 메모리 셀을 대체하기 위하여 제1 스페어 컬럼 라인(RCL0)에만 상기 제2 전압이 인가되도록 하기 위함이다. 반면, 컬럼 접속블록(140)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우, 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 접속할 수 있다. 이는 제1 스페어 컬럼 라인(RCL0)에 인가된 제2 전압이 제1 노말 컬럼 라인(CL0)에도 전달되도록 하기 위함이다. 한편, 컬럼 접속블록(140)은 복수의 노말 컬럼 라인(CL0 ~ CLk)과 복수의 스페어 로우 라인(RCL0 ~ RCLk)을 각각 접속하기 위한 복수의 컬럼 접속부(RS0 ~ RSk)를 포함할 수 있다.
도 2에는 도 1에 도시된 메모리 회로(100)를 더욱 자세하게 설명하기 위한 구성도가 도시되어 있다.
이때, 도 2에는 설명의 편의를 위하여 각 구성(MA, SA, 110, 120, 130, 140)의 일부(MC0, SC0, XDRV0, FS0, YDRV0, RS0)만이 도시되어 있음에 유의한다.
도 2를 참조하면, 메모리 회로(100)는 제1 노말 로우 라인(WL0)과 제1 노말 컬럼 라인(CL0)의 교차점에 구비된 제1 메모리 셀(MC0)과, 제1 스페어 로우 라인(RWL0)과 제1 스페어 컬럼 라인(RCL0)의 교차점에 구비된 제1 스페어 셀(SC0)과, 제1 메모리 셀(MC0)에 접근시 제1 노말 로우 라인(WL0)을 상기 제1 전압으로 구동하기 위한 제1 로우 구동부(XDRV0)와, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 노말 워드 라인(WL0)과 제1 스페어 워드 라인(RWL0)을 선택적으로 접속하기 위한 제1 로우 접속부(FS0)와, 제1 메모리 셀(MC0)에 접근시 제1 스페어 컬럼 라인(RCL0)을 상기 제2 전압으로 구동하기 위한 제1 컬럼 구동부(YDRV0)와, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 선택적으로 접속하기 위한 제1 컬럼 접속부(RS0)를 포함할 수 있다.
특히, 제1 로우 접속부(FS0)는 제1 노말 로우 라인(WL0)과 접속 노드(CN) 사이에 접속된 퓨즈부(F0)와, 제1 스페어 로우 라인(RWL0)과 접속 노드(CN) 사이에 접속되며 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 스위칭되는 제1 스위칭부(SW0)와, 제1 스페어 로우 라인(RWL0)과 접지전압(VSS)단 사이에 구비되며 퓨즈부(F0)의 프로그램 여부에 따라 스위칭되는 제2 스위칭부(SW1)를 포함할 수 있다.
퓨즈부(F0)는 전기적 퓨즈(e-fuse), 안티퓨즈(anti-fuse) 등을 포함할 수 있다. 예컨대, 퓨즈부(F0)는 제1 노말 로우 라인(WL0)에 게이트단이 접속되고 소오스단과 드레인단 중 어느 하나는 접속 노드(CN)에 접속되고 상기 소오스단과 상기 드레인단 중 나머지 하나는 플로팅(floating)된 MOS 트랜지스터를 포함할 수 있다. 이와 같이 구성되는 경우, 퓨즈부(F0)는 제1 노말 로우 라인(WL0)에 고전압이 인가되고 접속 노드(CN)에 저전압이 인가됨에 따라 프로그램될 수 있다.
제1 스위칭부(SW0)는 제1 로우 선택신호(XSEL<0>)에 따라 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)를 선택적으로 접속할 수 있다. 예컨대, 제1 스위칭부(SW0)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 접속할 수 있고, 반면 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 접속하지 않을 수 있다. 또한, 제1 스위칭부(SW0)는 퓨즈부(F0)를 프로그램하는 경우 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 접속할 수 있다. 한편, 제1 로우 선택신호(XSEL<0>)는 도면에 도시되지 않았지만, 로우 어드레스(X_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 로우 선택신호(XSEL<0>)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우에 활성화될 수 있고, 테스트 모드시 퓨즈부(F0)를 프로그램하는 경우에 활성화될 수 있다.
제2 스위칭부(SW1)는 제1 프로그램 인에이블신호(EN_REPAIR<0>)에 따라 제1 스페어 로우 라인(RWL0)과 접지전압(VSS)단을 선택적으로 접속할 수 있다. 예컨대, 제2 스위칭부(SW1)는 퓨즈부(F0)를 프로그램하는 경우 제1 스페어 로우 라인(RWL0)과 접지전압(VSS)단을 접속할 수 있고, 반면 퓨즈부(F0)를 프로그램하지 않는 경우 제1 스페어 로우 라인(RWL0)과 접지전압(VSS)단을 접속하지 않을 수 있다. 한편, 제1 프로그램 인에이블신호(EN_REPAIR<0>)는 도면에 도시되지 않았지만, 예정된 모드시 외부에서 입력되거나 또는 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 프로그램 인에이블신호(EN_REPAIR<0>)는 테스트 모드시 퓨즈부(F0)를 프로그램하는 경우에 활성화될 수 있다.
한편, 제1 컬럼 접속부(RS0)는 제1 컬럼 선택신호(YSEL<0>)에 따라 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 선택적으로 접속하기 위한 MOS 트랜지스터를 포함할 수 있다. 예컨대, 제1 컬럼 접속부(RS0)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 전기적으로 분리할 수 있고, 반면 제1 컬럼 접속부(RS0)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 전기적으로 접속할 수 있다. 한편, 제1 컬럼 선택신호(YSEL<0>)는 도면에 도시되지 않았지만, 컬럼 어드레스(Y_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 컬럼 선택신호(YSEL<0>)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우에 활성화될 수 있다.
이하, 전술한 내용을 바탕으로 메모리 회로(100)의 동작을 설명한다. 이때, 설명의 편의를 위하여 도 2에 기초하여 설명하기로 한다.
먼저, 메모리 회로(100)는 제1 테스트 모드시 제1 메모리 셀(MC0)의 불량 여부를 테스트할 수 있다. 예컨대, 메모리 회로(100)는 상기 제1 테스트 모드시 제1 메모리 셀(MC0)에 예정된 데이터를 라이트한 다음, 라이트된 데이터를 리드함으로써 불량 여부를 테스트할 수 있다.
다음, 상기 제1 테스트 모드시 제1 메모리 셀(MC0)이 불량이라고 판별되면, 메모리 회로(100)는 제2 테스트 모드시 프로그램 동작을 수행할 수 있다. 예컨대, 상기 제2 테스트 모드에 진입하면, 제1 로우 구동부(XDRV0)는 프로그램에 필요한 제3 전압으로 제1 노말 로우 라인(WL0)을 구동할 수 있고, 제1 스위칭부(SW0)는 제1 로우 선택신호(XSEL<0>)에 따라 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 접속할 수 있으며, 제2 스위칭부(SW1)는 제1 프로그램 인에이블신호(EN_REPAIR<0>)에 따라 제1 스페어 로우 라인(RWL0)과 접지전압(VSS)단을 접속할 수 있다. 그러면, 퓨즈부(F0)는 저저항 상태가 되면서, 결국 제1 노말 로우 라인(WL0)과 접속 노드(CN)는 퓨즈부(F0)를 매개하여 전기적으로 접속될 수 있다.
이후, 노말 모드에 진입하면, 메모리 회로(100)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 메모리 셀(MC0)을 선택하거나 또는 제1 스페어 셀(SC0)을 선택할 수 있다.
만약 제1 메모리 셀(MC0)이 불량인 경우라면, 제1 메모리 셀(MC0)을 대신하여 제1 스페어 셀(SC0)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제1 로우 구동부(XDRV0)가 제1 노말 로우 라인(WL0)을 제1 전압으로 구동할 때, 제1 스위칭부(SW0)는 제1 로우 선택신호(XSEL<0>)에 응답하여 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 전기적으로 접속할 수 있다. 여기서, 제1 로우 선택신호(XSEL<0>)는 제1 로우 구동부(XDRV0)가 인에이블될 때 활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제1 노말 로우 라인(WL0)과 제1 로우 접속부(FS0)를 통해 제1 스페어 로우 라인(RWL0)으로 전달될 수 있다. 그리고, 제1 컬럼 구동부(YDRV0)가 제1 스페어 컬럼 라인(RCL0)을 제2 전압으로 구동할 때, 제1 컬럼 접속부(RS0)는 제1 컬럼 선택신호(YSEL<0>)에 응답하여 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 전기적으로 분리할 수 있다. 여기서, 제1 컬럼 선택신호(YSEL<0>)는 제1 컬럼 구동부(YDRV0)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제2 전압은 제1 스페어 컬럼 라인(RCL0)에만 인가될 수 있고, 제1 컬럼 접속부(RS0)에 의해 제1 노말 컬럼 라인(CL0)으로 전달되지 않을 수 있다. 따라서, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우에는, 상기 제1 전압이 인가된 제1 스페어 로우 라인(RWL0)과 상기 제2 전압이 인가된 제1 스페어 컬럼 라인(RCL0)의 교차점에 구비된 제1 스페어 셀(SC0)이 제1 메모리 셀(MC0)을 대신하여 선택될 수 있다.
한편, 만약 제1 메모리 셀(MC0)이 우량인 경우라면, 제1 메모리 셀(MC0)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제1 로우 구동부(XDRV0)가 제1 노말 로우 라인(WL0)을 상기 제1 전압으로 구동할 때, 제1 스위칭부(SW0)는 제1 로우 선택신호(XSEL<0>)에 응답하여 접속 노드(CN)와 제1 스페어 로우 라인(RWL0)을 전기적으로 분리할 수 있다. 여기서, 제1 로우 선택신호(XSEL<0>)는 제1 로우 구동부(XDRV0)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제1 노말 로우 라인(WL0)에만 인가될 수 있고, 제1 로우 접속부(FS0)에 의해 제1 스페어 로우 라인(RWL0)으로 전달되지 않을 수 있다. 그리고, 제1 컬럼 구동부(YDRV0)가 제1 스페어 컬럼 라인(RCL0)을 상기 제2 전압으로 구동할 때, 제1 컬럼 접속부(RS0)는 제1 컬럼 선택신호(YSEL<0>)에 응답하여 제1 스페어 컬럼 라인(RCL0)과 제1 노말 컬럼 라인(CL0)을 전기적으로 접속할 수 있다. 여기서, 제1 컬럼 선택신호(YSEL<0>)는 제1 컬럼 구동부(YDRV0)가 인에이블될 때 활성화되도록 설계될 수 있다. 따라서, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우에는, 상기 제1 전압이 인가된 제1 노말 로우 라인(RWL0)과 상기 제2 전압이 인가된 제1 노말 컬럼 라인(RCL0)의 교차점에 구비된 제1 메모리 셀(MC0)이 선택될 수 있다.
도 3에는 본 발명의 제2 실시예에 따른 메모리 회로의 구성도가 도시되어 있다.
도 3을 참조하면, 메모리 회로(200)는 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 노말 컬럼 라인(CL00 ~ CL0k)의 교차점에 제1 그룹의 메모리 셀이 구비된 제1 메모리 영역(MA0)과, 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)과 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k)의 교차점에 제1 그룹의 스페어 셀이 구비된 제1 스페어 영역(SA0)과, 제1 로우 어드레스(X0_ADD)에 따라 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)을 선택적으로 활성화하기 위한 제1 로우 구동블록(210)과, 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 노말 컬럼 라인(CL10 ~ CL1k)의 교차점에 제2 그룹의 메모리 셀이 구비된 제2 메모리 영역(MA1)과, 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)과 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k)의 교차점에 제2 그룹의 스페어 셀이 구비된 제2 스페어 영역(SA1)과, 제2 로우 어드레스(X1_ADD)에 따라 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)을 선택적으로 활성화하기 위한 제2 로우 구동블록(220)과, 제1 로우 어드레스(X0_ADD)에 따라 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)을 선택적으로 접속하고 제2 로우 어드레스(X1_ADD)에 따라 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)을 선택적으로 접속하기 위한 로우 접속블록(230)과, 제1 컬럼 어드레스(Y0_ADD)에 따라 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k)을 선택적으로 활성화하기 위한 제1 컬럼 구동블록(240)과, 제1 컬럼 어드레스(Y0_ADD)에 따라 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k)과 제1 그룹의 노말 컬럼 라인(CL00 ~ CL0k)을 선택적으로 접속하기 위한 제1 컬럼 접속블록(250)과, 제2 컬럼 어드레스(Y1_ADD)에 따라 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k)을 선택적으로 활성화하기 위한 제2 컬럼 구동블록(260)과, 제2 컬럼 어드레스(Y1_ADD)에 따라 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k)과 제2 그룹의 노말 컬럼 라인(CL10 ~ CL1k)을 선택적으로 접속하기 위한 제2 컬럼 접속블록(270)을 포함할 수 있다.
제1 메모리 영역(MA0)은 앞서 설명한 상기 제1 그룹의 메모리 셀을 포함할 수 있다. 상기 제1 그룹의 메모리 셀은 각각 대응하는 노말 로우 라인 및 노말 컬럼 라인이 활성화됨에 따라 예정된 데이터가 라이트되거나 또는 라이트된 데이터가 리드될 수 있다. 그리고, 제1 메모리 영역(MA0)은 크로스 포인트 어레이(cross-point array) 구조를 가질 수 있다.
제1 스페어 영역(SA0)은 앞서 설명한 상기 제1 그룹의 스페어 셀을 포함할 수 있다. 상기 제1 그룹의 스페어 셀은 상기 제1 그룹의 메모리 셀 중 불량이 발생한 적어도 하나의 제1 메모리 셀을 대체하기 위한 여분의 메모리 셀일 수 있다. 제1 스페어 영역(SA0)은 상기 제1 메모리 영역(MA0)과 동일하게 상기 크로스 포인트 어레이 구조를 가질 수 있다.
제1 로우 구동블록(210)은 상기 제1 그룹의 메모리 셀에 접근시 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)을 예정된 제1 전압으로 구동할 수 있다. 예컨대, 제1 로우 구동블록(210)은 제1 그룹의 노말 로우 라인(WL00 ~ WL0n) 중 첫 번째 노말 로우 라인(이하 "제1 노말 로우 라인"이라 칭함)(WL00)과 제1 그룹의 노말 컬럼 라인(CL00 ~ CL0k) 중 첫 번째 노말 컬럼 라인(이하 "제1 노말 컬럼 라인"이라 칭함)(CL00)의 교차점에 구비된 제1 메모리 셀에 접근시 제1 노말 로우 라인(WL00)을 상기 제1 전압으로 구동할 수 있다. 여기서, 제1 메모리 셀에 접근한다는 것은 제1 메모리 셀에 데이터를 라이트하기 위한 라이트 동작이 실시되거나 또는 제1 메모리 셀에 라이트된 데이터를 리드하기 위한 리드 동작이 실시됨을 의미할 수 있다. 제1 로우 구동블록(210)은 제1 그룹의 노말 로우 라인(WL00 ~ WL0n) 중 제1 로우 어드레스(X0_ADD)에 대응하는 어느 하나의 노말 로우 라인을 각각 구동하기 위한 제1 그룹의 로우 구동부(XDRV00 ~ XDRV0n)를 포함할 수 있다.
제2 메모리 영역(MA1)은 앞서 설명한 상기 제2 그룹의 메모리 셀을 포함할 수 있다. 상기 제2 그룹의 메모리 셀은 각각 대응하는 노말 로우 라인 및 노말 컬럼 라인이 활성화됨에 따라 예정된 데이터가 라이트되거나 또는 라이트된 데이터가 리드될 수 있다. 그리고, 제2 메모리 영역(MA0)은 상기 크로스 포인트 어레이 구조를 가질 수 있다.
제2 스페어 영역(SA1)은 앞서 설명한 상기 제2 그룹의 스페어 셀을 포함할 수 있다. 상기 제2 그룹의 스페어 셀은 상기 제2 그룹의 메모리 셀 중 불량이 발생한 적어도 하나의 메모리 셀을 대체하기 위한 여분의 메모리 셀일 수 있다. 그리고, 제2 스페어 영역(SA0)은 제2 메모리 영역(MA0)과 동일하게 상기 크로스 포인트 어레이 구조를 가질 수 있다.
제2 로우 구동블록(220)은 상기 제2 그룹의 메모리 셀에 접근시 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)을 상기 제1 전압으로 구동할 수 있다. 예컨대, 제2 로우 구동블록(220)은 제2 그룹의 노말 로우 라인(WL10 ~ WL1n) 중 첫 번째 노말 로우 라인(이하 "제2 노말 로우 라인"이라 칭함)(WL10)과 제2 그룹의 노말 컬럼 라인(CL10 ~ CL1k) 중 첫 번째 노말 컬럼 라인(이하 "제2 노말 컬럼 라인"이라 칭함)(CL10)의 교차점에 구비된 제2 메모리 셀에 접근시 제2 노말 로우 라인(WL10)을 상기 제1 전압으로 구동할 수 있다. 여기서, 제2 메모리 셀에 접근한다는 것은 제2 메모리 셀에 데이터를 라이트하기 위한 라이트 동작이 실시되거나 또는 제2 메모리 셀에 라이트된 데이터를 리드하기 위한 리드 동작이 실시됨을 의미할 수 있다. 제2 로우 구동블록(220)은 제2 그룹의 노말 로우 라인(WL10 ~ WL1n) 중 제2 로우 어드레스(X1_ADD)에 대응하는 어느 하나의 노말 로우 라인을 각각 구동하기 위한 제2 그룹의 로우 구동부(XDRV10 ~ XDRV1n)를 포함할 수 있다.
로우 접속블록(230)은 상기 제1 그룹의 메모리 셀에 접근시 제1 그룹의 메모리 셀의 불량 여부에 따라 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)을 선택적으로 접속할 수 있다. 예컨대, 로우 접속블록(230)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우, 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m) 중 첫 번째 스페어 로우 라인(이하 "제1 스페어 로우 라인"이라 칭함)(RWL00)과 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k) 중 첫 번째 스페어 컬럼 라인(이하 "제1 스페어 컬럼 라인"이라 칭함)(RCL00)에 접속된 제1 스페어 셀이 상기 제1 메모리 셀을 대체할 수 있도록, 제1 노말 로우 라인(WL00)과 제1 스페어 로우 라인(RWL00)을 접속할 수 있다. 반면, 로우 접속블록(230)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우, 제1 노말 로우 라인(WL00)과 제1 스페어 로우 라인(RWL00)을 접속하지 않을 수 있다.
그리고, 로우 접속블록(230)은 상기 제2 그룹의 메모리 셀에 접근시 상기 제2 그룹의 메모리 셀의 불량 여부에 따라 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)을 선택적으로 접속할 수 있다. 예컨대, 로우 접속블록(230)은 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 불량인 경우, 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m) 중 첫 번째 스페어 로우 라인(이하 "제2 스페어 로우 라인"이라 칭함)(RWL10)과 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k) 중 첫 번째 스페어 컬럼 라인(이하 "제2 스페어 컬럼 라인"이라 칭함)(RCL10)에 접속된 제2 스페어 셀이 상기 제2 메모리 셀을 대체할 수 있도록, 제2 노말 로우 라인(WL10)과 제2 스페어 로우 라인(RWL10)을 접속할 수 있다. 반면, 로우 접속블록(230)은 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 우량인 경우, 제2 노말 로우 라인(WL10)과 제2 스페어 로우 라인(RWL10)을 접속하지 않을 수 있다.
한편, 로우 접속블록(230)은 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)을 각각 접속하고 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)을 각각 접속하기 위한 공통 그룹의 로우 접속부(FS0 ~ FSm)를 포함할 수 있다. 참고로, 제1 및 제2 그룹의 노말 로우 라인(WL00 ~ WL0n, WL10 ~ WL1n)과 제1 및 제2 그룹의 스페어 로우 라인(RWL00 ~ RWL0m, RWL10 ~ RWL1m)은 동일한 개수의 라인을 포함하여 구성될 수도 있고(m = n), 또는 서로 다른 개수의 라인을 포함하여 구성될 수도 있다(m < n).
제1 컬럼 구동블록(240)은 제1 그룹의 메모리 셀에 접근시 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k)을 예정된 제2 전압으로 구동할 수 있다. 예컨대, 제1 컬럼 구동블록(240)은 상기 제1 메모리 셀에 접근시 상기 제1 스페어 컬럼 라인(RCL00)을 상기 제2 전압으로 구동할 수 있다.
제1 컬럼 접속블록(250)은 제1 그룹의 메모리 셀에 접근시 제1 그룹의 메모리 셀의 불량 여부에 따라 제1 그룹의 스페어 컬럼 라인(RCL00 ~ RCL0k)과 제1 그룹의 노말 컬럼 라인(CL00 ~ CL0k)을 선택적으로 접속할 수 있다. 예컨대, 제1 컬럼 접속블록(250)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우, 제1 스페어 컬럼 라인(RCL00)과 제1 노말 컬럼 라인(CL00)을 접속하지 않을 수 있다. 이는 상기 제1 스페어 셀이 상기 제1 메모리 셀을 대체하기 위하여 제1 스페어 컬럼 라인(RCL00)에만 상기 제2 전압이 인가되도록 하기 위함이다. 반면, 제1 컬럼 접속블록(250)은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우, 제1 스페어 컬럼 라인(RCL00)과 제1 노말 컬럼 라인(CL00)을 접속할 수 있다. 이는 첫 번째 제1 스페어 컬럼 라인(RCL00)에 인가된 상기 제2 전압이 제1 노말 컬럼 라인(CL00)에도 전달되도록 하기 위함이다. 한편, 제1 컬럼 접속블록(250)은 제1 그룹의 노말 컬럼 라인(CL00 ~ CL0k)과 제1 그룹의 스페어 로우 라인(RCL00 ~ RCL0k)을 각각 접속하기 위한 제1 그룹의 컬럼 접속부(RS00 ~ RS0k)를 포함할 수 있다.
제2 컬럼 구동블록(260)은 제2 그룹의 메모리 셀에 접근시 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k)을 상기 제2 전압으로 구동할 수 있다. 예컨대, 제2 컬럼 구동블록(260)은 상기 제2 메모리 셀에 접근시 상기 제2 스페어 컬럼 라인(RCL10)을 상기 제2 전압으로 구동할 수 있다.
제2 컬럼 접속블록(270)은 제2 그룹의 메모리 셀에 접근시 제2 그룹의 메모리 셀의 불량 여부에 따라 제2 그룹의 스페어 컬럼 라인(RCL10 ~ RCL1k)과 제2 그룹의 노말 컬럼 라인(CL10 ~ CL1k)을 선택적으로 접속할 수 있다. 예컨대, 제2 컬럼 접속블록(270)은 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 불량인 경우, 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 접속하지 않을 수 있다. 이는 상기 제2 스페어 셀이 상기 제2 메모리 셀을 대체하기 위하여 제2 스페어 컬럼 라인(RCL10)에만 상기 제2 전압이 인가되도록 하기 위함이다. 반면, 제2 컬럼 접속블록(270)은 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 우량인 경우, 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 접속할 수 있다. 이는 첫 번째 제2 스페어 컬럼 라인(RCL10)에 인가된 상기 제2 전압이 제2 노말 컬럼 라인(CL10)에도 전달되도록 하기 위함이다. 한편, 제2 컬럼 접속블록(270)은 제2 그룹의 노말 컬럼 라인(CL10 ~ CL1k)과 제2 그룹의 스페어 로우 라인(RCL10 ~ RCL1k)을 각각 접속하기 위한 제2 그룹의 컬럼 접속부(RS10 ~ RS1k)를 포함할 수 있다.
도 4에는 도 3에 도시된 메모리 회로(200)를 더욱 자세하게 설명하기 위한 구성도가 도시되어 있다.
이때, 도 4에는 설명의 편의를 위하여 각 구성(MA0, SA0, 210, MA1, SA1, 220, 230, 240, 250, 260, 270)의 일부(MC0, SC0, XDRV00, MC1, SC1, XDRV10, FS0, YDRV00, RS00, YDRV10, RS10)만이 도시되어 있음에 유의한다. 그리고, 도 4에는 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)이 1대 1로 구성되고 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)이 1대 1로 구성된 것을 예로 들어 설명한다(m = n).
도 4를 참조하면, 메모리 회로(200)는 제1 노말 로우 라인(WL00)과 제1 노말 컬럼 라인(CL00)의 교차점에 구비된 제1 메모리 셀(MC0)과, 제1 스페어 로우 라인(RWL00)과 제1 스페어 컬럼 라인(RCL00)의 교차점에 구비된 제1 스페어 셀(SC0)과, 제1 메모리 셀(MC0)에 접근시 제1 노말 로우 라인(WL00)을 상기 제1 전압으로 구동하기 위한 제1 로우 구동부(XDRV00)와, 제2 노말 로우 라인(WL10)과 제2 노말 컬럼 라인(CL10)의 교차점에 구비된 제2 메모리 셀(MC1)과, 제2 스페어 로우 라인(RWL10)과 제2 스페어 컬럼 라인(RCL10)의 교차점에 구비된 제2 스페어 셀(SC1)과, 제2 메모리 셀(MC1)에 접근시 제2 노말 로우 라인(WL10)을 상기 제1 전압으로 구동하기 위한 제2 로우 구동부(XDRV10)와, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 노말 워드 라인(WL00)과 제1 스페어 워드 라인(RWL00)을 선택적으로 접속하고 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)의 불량 여부에 따라 제2 노말 워드 라인(WL10)과 제2 스페어 워드 라인(RWL10)을 선택적으로 접속하기 위한 제1 공통 로우 접속부(FS0)와, 제1 메모리 셀(MC0)에 접근시 제1 스페어 컬럼 라인(RCL00)을 상기 제2 전압으로 구동하기 위한 제1 컬럼 구동부(YDRV00)와, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 스페어 컬럼 라인(RCL00)과 제1 노말 컬럼 라인(CL00)을 선택적으로 접속하기 위한 제1 컬럼 접속부(RS00)와, 제2 메모리 셀(MC1)에 접근시 제2 스페어 컬럼 라인(RCL00)을 상기 제2 전압으로 구동하기 위한 제2 컬럼 구동부(YDRV10)와, 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)의 불량 여부에 따라 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 선택적으로 접속하기 위한 제2 컬럼 접속부(RS10)를 포함할 수 있다.
특히, 제1 공통 로우 접속부(FS0)는 제1 노말 로우 라인(WL00)과 제1 접속 노드(CN0) 사이 접속되고 제2 노말 로우 라인(WL10)과 제2 접속 노드(CN1) 사이에 접속된 퓨즈부(F0)와, 제1 스페어 로우 라인(RWL00)과 제1 접속 노드(CN0) 사이에 접속되며 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 스위칭되는 제1 스위칭부(SW00)와, 제2 스페어 로우 라인(RWL10)과 제2 접속 노드(CN1) 사이에 접속되며 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)의 불량 여부에 따라 스위칭되는 제2 스위칭부(SW01)와, 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단 사이에 구비되며 퓨즈부(F0)의 제1 프로그램 여부에 따라 스위칭되는 제3 스위칭부(SW02)와, 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단 사이에 구비되며 퓨즈부(F0)의 제2 프로그램 여부에 따라 스위칭되는 제4 스위칭부(SW03)를 포함할 수 있다.
퓨즈부(F0)는 전기적 퓨즈(e-fuse), 안티퓨즈(anti-fuse) 등을 포함할 수 있다. 예컨대, 퓨즈부(F0)는 제1 노말 로우 라인(WL00) 및 제2 노말 로우 라인(WL10)에 게이트단이 접속되고 제1 접합 단 - 드레인단과 소오스단 중 어느 하나를 말함 - 이 제1 접속 노드(CN0)에 접속되고 제2 접합 단 - 상기 드레인단과 상기 소오스단 중 나머지 하나를 말함 - 이 제2 접속 노드(CN1)에 접속된 MOS 트랜지스터를 포함할 수 있다. 이와 같이 구성되는 경우, 퓨즈부(F0)는 제1 노말 로우 라인(WL00)과 제1 접속 노드(CN0)의 전압 상태에 따라 상기 제1 프로그램 여부가 결정될 수 있다. 예컨대, 퓨즈부(F0)는 제1 노말 로우 라인(WL00)에 예정된 제3 전압이 인가되고 제1 접속 노드(CN0)에 접지전압(VSS)이 인가됨에 따라 상기 게이트 단과 상기 제1 접합 단 사이에 구비된 절연막이 파괴되면서 상기 제1 프로그램이 수행될 수 있다. 상기 제1 프로그램이 수행되면, 제1 노말 로우 라인(WL00)과 제1 접속 노드(CN0)는 전기적으로 접속될 수 있다. 그리고, 퓨즈부(F0)는 제2 노말 로우 라인(WL10)과 제2 접속 노드(CN1)에 전압 상태에 따라 상기 제2 프로그램 여부가 결정될 수 있다. 예컨대, 퓨즈부(F0)는 제2 노말 로우 라인(WL10)에 상기 제3 전압이 인가되고 제2 접속 노드(CN1)에 접지전압(VSS)이 인가됨에 따라 상기 게이트 단과 상기 제2 접합 단 사이에 구비된 절연막이 파괴되면서 상기 제2 프로그램이 수행될 수 있다. 상기 제2 프로그램이 수행되면, 제2 노말 로우 라인(WL10)과 제2 접속 노드(CN1)는 전기적으로 접속될 수 있다.
제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 따라 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 선택적으로 접속할 수 있다. 예컨대, 제1 스위칭부(SW00)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있고, 반면 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속하지 않을 수 있다. 또한, 제1 스위칭부(SW00)는 상기 제1 프로그램이 수행될 때 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있다. 한편, 제1 로우 선택신호(XSEL<00>)는 도면에 도시되지 않았지만, 제1 로우 어드레스(X0_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 로우 선택신호(XSEL<00>)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우에 활성화될 수 있고, 예정된 테스트 모드에서 상기 제1 프로그램을 수행하는 경우에 활성화될 수 있다.
제2 스위칭부(SW01)는 제2 로우 선택신호(XSEL<01>)에 따라 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 선택적으로 접속할 수 있다. 예컨대, 제2 스위칭부(SW01)는 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)이 불량인 경우 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있고, 반면 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)이 우량인 경우 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속하지 않을 수 있다. 또한, 제2 스위칭부(SW10)는 상기 제2 프로그램이 수행될 때 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있다. 한편, 제2 로우 선택신호(XSEL<01>)는 도면에 도시되지 않았지만, 제2 로우 어드레스(X1_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제2 로우 선택신호(XSEL<01>)는 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)이 불량인 경우에 활성화될 수 있고, 예정된 테스트 모드에서 상기 제2 프로그램을 수행하는 경우에 활성화될 수 있다.
제3 스위칭부(SW02)는 제1 프로그램 인에이블신호(EN_REPAIR<00>)에 따라 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 선택적으로 접속할 수 있다. 예컨대, 제3 스위칭부(SW02)는 퓨즈부(F0)를 상기 제1 프로그램하는 경우 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속할 수 있고, 반면 퓨즈부(F0)를 상기 제1 프로그램하지 않는 경우 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속하지 않을 수 있다. 한편, 제1 프로그램 인에이블신호(EN_REPAIR<00>)는 도면에 도시되지 않았지만, 예정된 모드시 외부에서 입력되거나 또는 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 프로그램 인에이블신호(EN_REPAIR<00>)는 예정된 테스트 모드에서 퓨즈부(F0)를 상기 제1 프로그램하는 경우에 활성화될 수 있다.
제4 스위칭부(SW03)는 제2 프로그램 인에이블신호(EN_REPAIR<01>)에 따라 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 선택적으로 접속할 수 있다. 예컨대, 제4 스위칭부(SW03)는 퓨즈부(F0)를 상기 제2 프로그램하는 경우 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속할 수 있고, 반면 퓨즈부(F0)를 상기 제2 프로그램하지 않는 경우 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속하지 않을 수 있다. 한편, 제2 프로그램 인에이블신호(EN_REPAIR<01>)는 도면에 도시되지 않았지만, 예정된 모드시 외부에서 입력되거나 또는 내부적으로 생성된 신호일 수 있다. 예컨대, 제2 프로그램 인에이블신호(EN_REPAIR<01>)는 예정된 테스트 모드에서 퓨즈부(F0)를 상기 제2 프로그램하는 경우에 활성화될 수 있다.
이하, 전술한 내용을 바탕으로 메모리 회로(200)의 동작을 설명한다.
이때, 설명의 편의를 위하여 도 4에 기초하여 설명하기로 한다.
먼저, 메모리 회로(200)는 제1 테스트 모드시 제1 및 제2 메모리 셀(MC0, MC2)의 불량 여부를 테스트할 수 있다. 예컨대, 메모리 회로(200)는 상기 제1 테스트 모드시 제1 및 제2 메모리 셀(MC0, MC1)에 예정된 데이터를 라이트한 다음, 라이트된 데이터를 리드함으로써 불량 여부를 테스트할 수 있다.
다음, 상기 제1 테스트 모드시 제1 메모리 셀(MC0)이 불량이라고 판별되면, 메모리 회로(200)는 제2 테스트 모드시 제1 프로그램 동작을 수행할 수 있다. 예컨대, 상기 제2 테스트 모드에 진입하면, 제1 로우 구동부(XDRV00)는 프로그램에 필요한 제3 전압으로 제1 노말 로우 라인(WL00)을 구동할 수 있고, 제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 따라 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있으며, 제3 스위칭부(SW02)는 제1 프로그램 인에이블신호(EN_REPAIR<00>)에 따라 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속할 수 있다. 그러면, 퓨즈부(F0)의 일측은 저저항 상태가 되면서, 결국 제1 노말 로우 라인(WL00)과 제1 접속 노드(CN0)는 퓨즈부(F0)를 매개하여 전기적으로 접속될 수 있다.
그리고, 상기 제1 테스트 모드시 제2 메모리 셀(MC1)이 불량이라고 판별되면, 메모리 회로(200)는 상기 제2 테스트 모드시 제2 프로그램 동작을 수행할 수 있다. 예컨대, 상기 제2 테스트 모드에 진입하면, 제1 로우 구동부(XDRV10)는 상기 제3 전압으로 제2 노말 로우 라인(WL10)을 구동할 수 있고, 제2 스위칭부(SW10)는 제2 로우 선택신호(XSEL<01>)에 따라 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있으며, 제4 스위칭부(SW03)는 제2 프로그램 인에이블신호(EN_REPAIR<01>)에 따라 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속할 수 있다. 그러면, 퓨즈부(F0)의 타측은 저저항 상태가 되면서, 결국 제2 노말 로우 라인(WL10)과 제2 접속 노드(CN1)는 퓨즈부(F0)를 매개하여 전기적으로 접속될 수 있다.
이후, 노말 모드에 진입하면, 메모리 회로(200)는 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)의 불량 여부에 따라 제1 메모리 셀(MC0)을 선택하거나 또는 제1 스페어 셀(SC0)을 선택할 수 있다.
만약 제1 메모리 셀(MC0)이 불량인 경우라면, 제1 메모리 셀(MC0)을 대신하여 제1 스페어 셀(SC0)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제1 로우 구동부(XDRV00)가 제1 노말 로우 라인(WL00)을 제1 전압으로 구동할 때, 제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 응답하여 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 전기적으로 접속할 수 있다. 여기서, 제1 로우 선택신호(XSEL<00>)는 제1 로우 구동부(XDRV00)가 인에이블될 때 활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제1 노말 로우 라인(WL00)과 제1 공통 로우 접속부(FS0)를 통해 제1 스페어 로우 라인(RWL00)으로 전달될 수 있다. 그리고, 제1 컬럼 구동부(YDRV00)가 제1 스페어 컬럼 라인(RCL00)을 제2 전압으로 구동할 때, 제1 컬럼 접속부(RS0)는 제1 컬럼 선택신호(YSEL<00>)에 응답하여 제1 스페어 컬럼 라인(RCL00)와 제1 노말 컬럼 라인(CL00)을 전기적으로 분리할 수 있다. 여기서, 제1 컬럼 선택신호(YSEL<00>)는 제1 컬럼 구동부(YDRV00)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제2 전압은 제1 스페어 컬럼 라인(RCL00)에만 인가될 수 있고, 제1 컬럼 접속부(RS00)에 의해 제1 노말 컬럼 라인(CL00)으로 전달되지 않을 수 있다. 따라서, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 불량인 경우에는, 상기 제1 전압이 인가된 제1 스페어 로우 라인(RWL00)과 상기 제2 전압이 인가된 제1 스페어 컬럼 라인(RCL00)의 교차점에 구비된 제1 스페어 셀(SC0)이 제1 메모리 셀(MC0)을 대신하여 선택될 수 있다.
만약 제1 메모리 셀(MC0)이 우량인 경우라면, 제1 메모리 셀(MC0)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제1 로우 구동부(XDRV00)가 제1 노말 로우 라인(WL00)을 상기 제1 전압으로 구동할 때, 제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 응답하여 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 전기적으로 분리할 수 있다. 여기서, 제1 로우 선택신호(XSEL<00>)는 제1 로우 구동부(XDRV00)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제1 노말 로우 라인(WL00)에만 인가될 수 있고, 제1 로우 접속부(FS0)에 의해 제1 스페어 로우 라인(RWL00)으로 전달되지 않을 수 있다. 그리고, 제1 컬럼 구동부(YDRV00)가 제1 스페어 컬럼 라인(RCL00)을 상기 제2 전압으로 구동할 때, 제1 컬럼 접속부(RS0)는 제1 컬럼 선택신호(YSEL<00>)에 응답하여 제1 스페어 컬럼 라인(RCL00)과 제1 노말 컬럼 라인(CL00)을 전기적으로 접속할 수 있다. 여기서, 제1 컬럼 선택신호(YSEL<00>)는 제1 컬럼 구동부(YDRV00)가 인에이블될 때 활성화되도록 설계될 수 있다. 따라서, 제1 메모리 셀(MC0)에 접근시 제1 메모리 셀(MC0)이 우량인 경우에는, 상기 제1 전압이 인가된 제1 노말 로우 라인(WL00)과 상기 제2 전압이 인가된 제1 노말 컬럼 라인(CL00)의 교차점에 구비된 제1 메모리 셀(MC0)이 선택될 수 있다.
또는, 상기 노말 모드에 진입하면, 메모리 회로(200)는 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)의 불량 여부에 따라 제2 메모리 셀(MC1)을 선택하거나 또는 제2 스페어 셀(SC1)을 선택할 수 있다.
만약 제2 메모리 셀(MC1)이 불량인 경우라면, 제2 메모리 셀(MC1)을 대신하여 제2 스페어 셀(SC1)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제1 로우 구동부(XDRV10)가 제2 노말 로우 라인(WL10)을 상기 제1 전압으로 구동할 때, 제2 스위칭부(SW01)는 제2 로우 선택신호(XSEL<01>)에 응답하여 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 전기적으로 접속할 수 있다. 여기서, 제2 로우 선택신호(XSEL<01>)는 제2 로우 구동부(XDRV10)가 인에이블될 때 활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제2 노말 로우 라인(WL10)과 제1 공통 로우 접속부(FS0)를 통해 제2 스페어 로우 라인(RWL10)으로 전달될 수 있다. 그리고, 제2 컬럼 구동부(YDRV10)가 제2 스페어 컬럼 라인(RCL10)을 상기 제2 전압으로 구동할 때, 제2 컬럼 접속부(RS10)는 제2 컬럼 선택신호(YSEL<10>)에 응답하여 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 전기적으로 분리할 수 있다. 여기서, 제2 컬럼 선택신호(YSEL<10>)는 제1 컬럼 구동부(YDRV10)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제2 전압은 제2 스페어 컬럼 라인(RCL10)에만 인가될 수 있고, 제2 컬럼 접속부(RS10)에 의해 제2 노말 컬럼 라인(CL10)으로 전달되지 않을 수 있다. 따라서, 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)이 불량인 경우에는, 상기 제1 전압이 인가된 제2 스페어 로우 라인(RWL10)과 상기 제2 전압이 인가된 제2 스페어 컬럼 라인(RCL10)의 교차점에 구비된 제2 스페어 셀(SC1)이 제2 메모리 셀(MC1)을 대신하여 선택될 수 있다.
만약 제2 메모리 셀(MC1)이 우량인 경우라면, 제2 메모리 셀(MC1)이 선택될 수 있다. 이를 더욱 자세하게 설명하면, 제2 로우 구동부(XDRV10)가 제2 노말 로우 라인(WL10)을 상기 제1 전압으로 구동할 때, 제2 스위칭부(SW01)는 제2 로우 선택신호(XSEL<01>)에 응답하여 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 전기적으로 분리할 수 있다. 여기서, 제2 로우 선택신호(XSEL<01>)는 제2 로우 구동부(XDRV10)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제2 노말 로우 라인(WL10)에만 인가될 수 있고, 제1 공통 로우 접속부(FS0)에 의해 제2 스페어 로우 라인(RWL10)으로 전달되지 않을 수 있다. 그리고, 제2 컬럼 구동부(YDRV10)가 제2 스페어 컬럼 라인(RCL10)을 상기 제2 전압으로 구동할 때, 제2 컬럼 접속부(RS10)는 제2 컬럼 선택신호(YSEL<10>)에 응답하여 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 전기적으로 접속할 수 있다. 여기서, 제2 컬럼 선택신호(YSEL<10>)는 제2 컬럼 구동부(YDRV10)가 인에이블될 때 활성화되도록 설계될 수 있다. 따라서, 제2 메모리 셀(MC1)에 접근시 제2 메모리 셀(MC1)이 우량인 경우에는, 상기 제1 전압이 인가된 제2 노말 로우 라인(RWL10)과 상기 제2 전압이 인가된 제2 노말 컬럼 라인(RCL10)의 교차점에 구비된 제2 메모리 셀(MC1)이 선택될 수 있다.
도 5에는 본 발명의 제3 실시예에 따른 메모리 회로의 구성도가 도시되어 있다.
도 5를 참조하면, 메모리 회로(300)는 제1 메모리 영역(MA0), 제1 스페어 영역(SA0), 제1 로우 구동블록(310), 제2 메모리 영역(MA1), 제2 스페어 영역(SA1), 제2 로우 구동블록(320)과, 로우 접속블록(330), 제1 컬럼 구동블록(340), 제1 컬럼 접속블록(350), 제2 컬럼 구동블록(360) 및 제2 컬럼 접속블록(370)를 포함할 수 있다.
여기서, 제1 메모리 영역(MA0), 제1 스페어 영역(SA0), 제1 로우 구동블록(310), 제2 메모리 영역(MA1), 제2 스페어 영역(SA1), 제2 로우 구동블록(320)과, 로우 접속블록(330), 제1 컬럼 구동블록(340), 제1 컬럼 접속블록(350), 제2 컬럼 구동블록(360) 및 제2 컬럼 접속블록(370)은 본 발명의 제2 실시예에서 설명한 제1 메모리 영역(MA0), 제1 스페어 영역(SA0), 제1 로우 구동블록(210), 제2 메모리 영역(MA1), 제2 스페어 영역(SA1), 제2 로우 구동블록(220)과, 로우 접속블록(230), 제1 컬럼 구동블록(240), 제1 컬럼 접속블록(250), 제2 컬럼 구동블록(260) 및 제2 컬럼 접속블록(270)과 각각 동일하므로, 그에 대한 자세한 설명은 생략하도록 한다.
다만, 본 발명의 제3 실시예에서는 제2 실시예에 비하여 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)과 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)이 1대 다수의 관계로 구성되고, 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)과 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)이 1대 다수의 관계로 구성됨에 유의한다(m < n).
이하에서는 설명의 편의를 위하여 제1 그룹의 스페어 로우 라인(RWL00 ~ RWL0m)과 제1 그룹의 노말 로우 라인(WL00 ~ WL0n)이 1대 2의 관계로 구성되고, 제2 그룹의 스페어 로우 라인(RWL10 ~ RWL1m)과 제2 그룹의 노말 로우 라인(WL10 ~ WL1n)이 1대 2의 관계로 구성됨을 예로 들어 설명한다.
도 6에는 도 5에 도시된 반도체 장치(300)를 더욱 자세하게 설명하기 위한 구성도가 도시되어 있다.
이때, 도 6에는 설명의 편의를 위하여 각 구성(MA0, SA0, 310, MA1, SA1, 320, 330, 340, 350, 360, 370)의 일부(MC0, MC2, SC0, XDRV00, XDRV01, MC1, MC3 SC1, XDRV10, XDRV11, FS0, YDRV00, RS00, YDRV10, RS10)만이 도시되어 있음에 유의한다.
도 6을 참조하면, 반도체 장치(300)는 제2 실시예에 비하여, 제3 노말 로우 라인(WL01)과 제1 노말 컬럼 라인(CL00)의 교차점에 구비된 제3 메모리 셀(MC2)과, 제3 메모리 셀(MC2)에 접근시 제3 노말 로우 라인(WL01)을 상기 제1 전압으로 구동하기 위한 제3 로우 구동부(XDRV01)와, 제4 노말 로우 라인(WL11)과 제2 노말 컬럼 라인(CL10)의 교차점에 구비된 제4 메모리 셀(MC3)과, 제4 메모리 셀(MC3)에 접근시 제4 노말 로우 라인(WL11)을 상기 제1 전압으로 구동하기 위한 제4 로우 구동부(XDRV11)를 더 포함할 수 있다.
이러한 경우, 제1 공통 로우 접속부(FS0)는 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3) 중 불량이 발생한 2 개의 불량 셀을 제1 및 제2 스페어 셀(SC0, SC1)로 대체할 수 있다. 다시 말해, 제1 로우 접속부(FS0)는 제1 불량 셀 - 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3) 중 불량이 발생한 어느 하나의 메모리 셀을 말함 - 에 접근시 제1 스페어 로우 라인(RWL00)과 제2 스페어 로우 라인(RWL10) 중 어느 하나와 제1 불량 로우 라인 - 제1 내지 제4 노말 로우 라인(WL00, WL10, WL01, WL11) 중 상기 제1 불량 셀이 접속된 노말 로우 라인을 말함 - 을 접속할 수 있다. 그리고, 제1 공통 로우 접속부(FS0)는 제2 불량 셀 - 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3) 중 불량이 발생한 다른 하나의 메모리 셀을 말함 - 에 접근시 제1 스페어 로우 라인(RWL00)과 제2 스페어 로우 라인(RWL10) 중 나머지 하나와 제2 불량 로우 라인 - 제1 내지 제4 노말 로우 라인(WL00, WL10, WL01, WL11) 중 상기 제2 불량 셀이 접속된 노말 로우 라인을 말함 - 을 접속할 수 있다.
예컨대, 제1 로우 접속부(FS0)는 제1 내지 제4 노말 로우 라인(WL00, WL10, WL01, WL11)이 접속된 공통 노드(CCN)와 제1 접속 노드(CN0) 사이에 접속되고 공통 노드(CCN)와 제2 접속 노드(CN1) 사이에 접속된 퓨즈부(F0)와, 제1 스페어 로우 라인(RWL00)과 제1 접속 노드(CN0) 사이에 접속되며 상기 제1 불량 셀의 접근 여부에 따라 스위칭되는 제1 스위칭부(SW00)와, 제2 스페어 로우 라인(RWL10)과 제2 접속 노드(CN1) 사이에 접속되며 상기 제2 불량 셀의 접근 여부에 따라 스위칭되는 제2 스위칭부(SW01)와, 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단 사이에 구비되며 퓨즈부(F0)의 제1 프로그램 여부에 따라 스위칭되는 제3 스위칭부(SW02)와, 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단 사이에 구비되며 퓨즈부(F0)의 제2 프로그램 여부에 따라 스위칭되는 제4 스위칭부(SW03)를 포함할 수 있다.
퓨즈부(F0)는 전기적 퓨즈(e-fuse), 안티퓨즈(anti-fuse) 등을 포함할 수 있다. 예컨대, 퓨즈부(F0)는 공통 노드(CCN)에 게이트단이 접속되고 제1 접속 노드(CN0)에 제1 접합 단 - 드레인단과 소오스단 중 어느 하나를 말함 - 이 접속되며 제2 접속 노드(CN1)에 제2 접합 단 - 상기 드레인단과 상기 소오스단 중 나머지 하나를 말함 - 이 접속된 MOS 트랜지스터를 포함할 수 있다. 이와 같이 구성되는 경우, 퓨즈부(F0)는 공통 노드(CCN)과 제1 접속 노드(CN0)의 전압 상태에 따라 상기 제1 프로그램 여부가 결정될 수 있다. 예컨대, 제1 및 제3 노말 로우 라인(WL00, WL01) 중 적어도 하나에 제3 전압이 인가되고 제1 접속 노드(CN0)에 접지전압(VSS)이 인가되면, 퓨즈부(F0)의 상기 게이트 단과 상기 제1 접합 단 사이에 구비된 절연막이 파괴되면서 제1 프로그램이 수행될 수 있다. 상기 제1 프로그램이 수행되면, 제1 및 제3 노말 로우 라인(WL00, WL01) 중 적어도 하나와 제1 접속 노드(CN0)는 전기적으로 접속될 수 있다. 그리고, 퓨즈부(F0)는 공통 노드(CCN)와 제2 접속 노드(CN1)의 전압 상태에 따라 상기 제2 프로그램 여부가 결정될 수 있다. 예컨대, 제2 및 제4 노말 로우 라인(WL10, WL11) 중 적어도 하나에 상기 제3 전압이 인가되고 제2 접속 노드(CN1)에 접지전압(VSS)이 인가되면, 퓨즈부(F0)의 상기 게이트 단과 상기 제2 접합 단 사이에 구비된 절연막이 파괴되면서 제2 프로그램이 수행될 수 있다. 상기 제2 프로그램이 수행되면, 제2 및 제4 노말 로우 라인(WL10, WL11) 중 적어도 하나와 제2 접속 노드(CN1)는 전기적으로 접속될 수 있다.
제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 따라 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 선택적으로 접속할 수 있다. 예컨대, 제1 스위칭부(SW00)는 상기 제1 불량 셀에 접근시 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있고, 반면 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)에 접근시 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)이 우량인 경우 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속하지 않을 수 있다. 또한, 제1 스위칭부(SW00)는 상기 제1 프로그램이 수행될 때 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있다. 한편, 제1 로우 선택신호(XSEL<00>)는 도면에 도시되지 않았지만, 제1 및 제2 로우 어드레스(X0_ADD, X1_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 로우 선택신호(XSEL<00>)는 상기 제1 불량 셀에 접근시 활성화될 수 있고, 예정된 테스트 모드시 상기 제1 프로그램을 수행하는 경우에 활성화될 수 있다.
제2 스위칭부(SW01)는 제2 로우 선택신호(XSEL<01>)에 따라 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 선택적으로 접속할 수 있다. 예컨대, 제2 스위칭부(SW01)는 상기 제2 불량 셀에 접근시 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있고, 반면 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)에 접근시 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)이 우량인 경우 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속하지 않을 수 있다. 또한, 제2 스위칭부(SW10)는 상기 제2 프로그램이 수행될 때 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있다. 한편, 제2 로우 선택신호(XSEL<01>)는 도면에 도시되지 않았지만, 제1 및 제2 로우 어드레스(X0_ADD, X1_ADD)에 대응하여 내부적으로 생성된 신호일 수 있다. 예컨대, 제2 로우 선택신호(XSEL<01>)는 상기 제2 불량 셀에 접근시 활성화될 수 있고, 예정된 테스트 모드시 상기 제2 프로그램을 수행하는 경우에 활성화될 수 있다.
제3 스위칭부(SW02)는 제1 프로그램 인에이블신호(EN_REPAIR<00>)에 따라 첫 번째 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 선택적으로 접속할 수 있다. 예컨대, 제3 스위칭부(SW02)는 퓨즈부(F0)를 상기 제1 프로그램하는 경우 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속할 수 있고, 반면 퓨즈부(F0)를 상기 제1 프로그램하지 않는 경우 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속하지 않을 수 있다. 한편, 제1 프로그램 인에이블신호(EN_REPAIR<00>)는 도면에 도시되지 않았지만, 예정된 모드시 외부에서 입력되거나 또는 내부적으로 생성된 신호일 수 있다. 예컨대, 제1 프로그램 인에이블신호(EN_REPAIR<00>)는 예정된 테스트 모드에서 퓨즈부(F0)를 상기 제1 프로그램하는 경우에 활성화될 수 있다.
제4 스위칭부(SW03)는 제2 프로그램 인에이블신호(EN_REPAIR<01>)에 따라 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 선택적으로 접속할 수 있다. 예컨대, 제4 스위칭부(SW03)는 퓨즈부(F0)를 상기 제2 프로그램하는 경우 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속할 수 있고, 반면 퓨즈부(F0)를 상기 제2 프로그램하지 않는 경우 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속하지 않을 수 있다. 한편, 제2 프로그램 인에이블신호(EN_REPAIR<01>)는 도면에 도시되지 않았지만, 예정된 모드시 외부에서 입력되거나 또는 내부적으로 생성된 신호일 수 있다. 예컨대, 제2 프로그램 인에이블신호(EN_REPAIR<01>)는 예정된 테스트 모드에서 퓨즈부(F0)를 상기 제2 프로그램하는 경우에 활성화될 수 있다.
이하, 전술한 내용을 바탕으로 메모리 회로(300)의 동작을 설명하며, 설명의 편의를 위하여 도 6에 기초하여 설명하기로 한다.
먼저, 메모리 회로(300)는 제1 테스트 모드시 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)의 불량 여부를 테스트할 수 있다. 예컨대, 메모리 회로(300)는 상기 제1 테스트 모드시 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)에 예정된 데이터를 라이트한 다음, 라이트된 데이터를 리드함으로써 불량 여부를 테스트할 수 있다.
다음, 상기 제1 테스트 모드에 따른 테스트 결과, 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3) 중 제1 불량 셀이 존재하면, 메모리 회로(200)는 제2 테스트 모드시 제1 프로그램 동작을 수행할 수 있다. 예컨대, 상기 제2 테스트 모드에 진입하면, 제1 및 제3 로우 구동부(XDRV00, XDRV01) 중 적어도 하나는 프로그램에 필요한 제3 전압으로 제1 및 제3 노말 로우 라인(WL00, WL01) 중 적어도 하나를 구동할 수 있고, 제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 따라 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 접속할 수 있으며, 제3 스위칭부(SW02)는 제1 프로그램 인에이블신호(EN_REPAIR<00>)에 따라 제1 스페어 로우 라인(RWL00)과 접지전압(VSS)단을 접속할 수 있다. 그러면, 퓨즈부(F0)의 일측은 저저항 상태가 되면서, 결국 공통 노드(CNN)와 제1 접속 노드(CN0)는 퓨즈부(F0)를 매개하여 전기적으로 접속될 수 있다.
그리고, 상기 제1 테스트 모드에 따른 테스트 결과, 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3) 중 제1 불량 셀이 존재하면, 메모리 회로(200)는 상기 제2 테스트 모드시 제2 프로그램 동작을 수행할 수 있다. 예컨대, 상기 제2 테스트 모드에 진입하면, 제2 및 제4 로우 구동부(XDRV10, XDRV11) 중 적어도 하나는 상기 제3 전압으로 제2 및 제4 노말 로우 라인(WL10, WL11) 중 적어도 하나를 구동할 수 있고, 제2 스위칭부(SW10)는 제2 로우 선택신호(XSEL<01>)에 따라 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 접속할 수 있으며, 제4 스위칭부(SW03)는 제2 프로그램 인에이블신호(EN_REPAIR<01>)에 따라 제2 스페어 로우 라인(RWL10)과 접지전압(VSS)단을 접속할 수 있다. 그러면, 퓨즈부(F0)의 타측은 저저항 상태가 되면서, 결국 공통 노드(CNN)와 제2 접속 노드(CN1)는 퓨즈부(F0)를 매개하여 전기적으로 접속될 수 있다.
이후, 노말 모드에 진입하면, 메모리 회로(200)는 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)에 접근시 상기 제1 및 제2 불량 셀 중 적어도 하나의 불량 여부에 따라 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)을 선택하거나 또는 제1 및 제2 스페어 셀(SC0, SC1)을 선택할 수 있다.
만약 상기 제1 불량 셀이 존재한다면, 상기 제1 불량 셀을 대신하여 제1 스페어 셀(SC0)이 선택될 수 있다. 이하에서는 제1 메모리 셀(MC0)이 상기 제1 불량 셀인 것을 예로 들어 더욱 자세하게 설명한다. 제1 로우 구동부(XDRV00)가 제1 노말 로우 라인(WL00)을 제1 전압으로 구동할 때, 제1 스위칭부(SW00)는 제1 로우 선택신호(XSEL<00>)에 응답하여 제1 접속 노드(CN0)와 제1 스페어 로우 라인(RWL00)을 전기적으로 접속할 수 있다. 여기서, 제1 로우 선택신호(XSEL<00>)는 제1 로우 구동부(XDRV00)가 인에이블될 때 활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제1 노말 로우 라인(WL00)과 제1 공통 로우 접속부(FS0)를 통해 제1 스페어 로우 라인(RWL00)으로 전달될 수 있다. 그리고, 제1 컬럼 구동부(YDRV00)가 제1 스페어 컬럼 라인(RCL00)을 제2 전압으로 구동할 때, 제1 컬럼 접속부(RS00)는 제1 컬럼 선택신호(YSEL<00>)에 응답하여 제1 스페어 컬럼 라인(RCL00)과 제1 노말 컬럼 라인(CL00)을 전기적으로 분리할 수 있다. 여기서, 제1 컬럼 선택신호(YSEL<00>)는 제1 컬럼 구동부(YDRV00)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제2 전압은 제1 스페어 컬럼 라인(RCL00)에만 인가될 수 있고, 제1 컬럼 접속부(RS00)에 의해 제1 노말 컬럼 라인(CL00)으로 전달되지 않을 수 있다. 따라서, 제1 메모리 셀(MC0)에 접근시 상기 제1 전압이 인가된 제1 스페어 로우 라인(RWL00)과 상기 제2 전압이 인가된 제1 스페어 컬럼 라인(RCL00)의 교차점에 구비된 제1 스페어 셀(SC0)이 제1 메모리 셀(MC0)을 대신하여 선택될 수 있다.
그리고, 만약 상기 제2 불량 셀이 존재한다면, 상기 제2 불량 셀을 대신하여 제2 스페어 셀(SC1)이 선택될 수 있다. 이하에서는 제3 메모리 셀(MC2)이 상기 제2 불량 셀인 것을 예로 들어 더욱 자세하게 설명한다. 제3 로우 구동부(XDRV01)가 제3 노말 로우 라인(WL01)을 상기 제1 전압으로 구동할 때, 제2 스위칭부(SW01)는 제2 로우 선택신호(XSEL<01>)에 응답하여 제2 접속 노드(CN1)와 제2 스페어 로우 라인(RWL10)을 전기적으로 접속할 수 있다. 여기서, 제2 로우 선택신호(XSEL<01>)는 제3 로우 구동부(XDRV01)가 인에이블될 때 활성화되도록 설계될 수 있다. 이에 따라, 상기 제1 전압은 제3 노말 로우 라인(WL01)과 제1 공통 로우 접속부(FS0)를 통해 제2 스페어 로우 라인(RWL10)으로 전달될 수 있다. 그리고, 제2 컬럼 구동부(YDRV10)가 제2 스페어 컬럼 라인(RCL10)을 상기 제2 전압으로 구동할 때, 제2 컬럼 접속부(RS10)는 제2 컬럼 선택신호(YSEL<10>)에 응답하여 제2 스페어 컬럼 라인(RCL10)과 제2 노말 컬럼 라인(CL10)을 전기적으로 분리할 수 있다. 여기서, 제2 컬럼 선택신호(YSEL<10>)는 제2 컬럼 구동부(YDRV10)가 인에이블될 때 비활성화되도록 설계될 수 있다. 이에 따라, 상기 제2 전압은 제2 스페어 컬럼 라인(RCL10)에만 인가될 수 있고, 제2 컬럼 접속부(RS10)에 의해 제2 노말 컬럼 라인(CL10)으로 전달되지 않을 수 있다. 따라서, 제3 메모리 셀(MC0)에 접근시 상기 제1 전압이 인가된 제2 스페어 로우 라인(RWL10)과 상기 제2 전압이 인가된 제2 스페어 컬럼 라인(RCL10)의 교차점에 구비된 제2 스페어 셀(SC1)이 제3 메모리 셀(MC2)을 대신하여 선택될 수 있다.
한편, 제1 내지 제4 메모리 셀(MC0, MC1, MC2, MC3)이 우량인 경우는 앞서 설명한 본 발명의 제2 실시예에 의해 예상 가능하므로, 그에 대한 자세한 설명은 생략하기로 한다.
이와 같은 본 발명의 실시예에 따르면, 크로스 포인트 어레이(cross-point array) 구조를 가지는 메모리 회로에서 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있는 이점이 있다.
전술한 실시예들의 메모리 회로 또는 반도체 메모리는 다양한 장치 또는 시스템에 이용될 수 있다. 도 5 내지 도 9는 전술한 실시예들의 메모리 회로 또는 반도체 메모리를 구현할 수 있는 장치 또는 시스템의 몇몇 예시들을 나타낸다.
도 7은 본 발명의 일 실시예에 따른 메모리 회로 또는 반도체 메모리를 구현하는 마이크로 프로세서의 구성도의 일 예이다.
도 7을 참조하면, 마이크로프로세서(1000)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행할 수 있으며, 기억부(1010), 연산부(1020), 제어부(1030) 등을 포함할 수 있다. 마이크로프로세서(1000)는 중앙 처리 장치(Central Processing Unit; CPU), 그래픽 처리 장치(Graphic Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 어플리케이션 프로세서(Application Processor; AP) 등 각종 데이터 처리 장치 일 수 있다.
기억부(1010)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 마이크로프로세서(1000) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등을 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1010)는 연산부(1020)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다.
기억부(1010)는 전술한 메모리 회로의 실시예를 포함할 수 있다. 예컨대, 기억부(1010)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록을 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 마이크로 프로세서(1000)의 성능을 향상시킬 수 있다.
연산부(1020)는 제어부(1030)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산 또는 논리 연산을 수행할 수 있다. 연산부(1020)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다.
제어부(1030)는 기억부(1010), 연산부(1020), 마이크로프로세서(1000)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 마이크로프로세서(1000)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
본 실시예에 따른 마이크로프로세서(1000)는 기억부(1010) 이외에 외부 장치로부터 입력되거나 외부 장치로 출력할 데이터를 임시 저장할 수 있는 캐시 메모리부(1040)를 추가로 포함할 수 있다. 이 경우 캐시 메모리부(1040)는 버스 인터페이스(1050)를 통해 기억부(1010), 연산부(1020) 및 제어부(1030)와 데이터를 주고 받을 수 있다.
도 8은 본 발명의 일 실시예에 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 8을 참조하면, 프로세서(1100)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행하는 마이크로프로세서의 기능 이외에 다양한 기능을 포함하여 성능 향상 및 다기능을 구현할 수 있다. 프로세서(1100)는 마이크로프로세서의 역할을 하는 코어부(1110), 데이터를 임시 저장하는 역할을 하는 캐시 메모리부(1120) 및 내부와 외부 장치 사이의 데이터 전달을 위한 버스 인터페이스(1130)를 포함할 수 있다. 프로세서(1100)는 멀티 코어 프로세서(Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP) 등과 같은 각종 시스템 온 칩(System on Chip; SoC)을 포함할 수 있다.
본 실시예의 코어부(1110)는 외부 장치로부터 입력된 데이터를 산술 논리 연산하는 부분으로, 기억부(1111), 연산부(1112) 및 제어부(1113)를 포함할 수 있다.
기억부(1111)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 프로세서(1100) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등를 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1111)는 연산부(1112)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다. 연산부(1112)는 프로세서(1100)의 내부에서 연산을 수행하는 부분으로, 제어부(1113)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산, 논리 연산 등을 수행할 수 있다. 연산부(1112)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다. 제어부(1113)는 기억부(1111), 연산부(1112), 프로세서(1100)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 프로세서(1100)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
캐시 메모리부(1120)는 고속으로 동작하는 코어부(1110)와 저속으로 동작하는 외부 장치 사이의 데이터 처리 속도 차이를 보완하기 위해 임시로 데이터를 저장하는 부분으로, 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123)를 포함할 수 있다. 일반적으로 캐시 메모리부(1120)는 1차, 2차 저장부(1121, 1122)를 포함하며 고용량이 필요할 경우 3차 저장부(1123)를 포함할 수 있으며, 필요시 더 많은 저장부를 포함할 수 있다. 즉 캐시 메모리부(1120)가 포함하는 저장부의 개수는 설계에 따라 달라질 수 있다. 여기서, 1차, 2차, 3차 저장부(1121, 1122, 1123)의 데이터 저장 및 판별하는 처리 속도는 같을 수도 있고 다를 수도 있다. 각 저장부의 처리 속도가 다른 경우, 1차 저장부의 속도가 제일 빠를 수 있다. 캐시 메모리부(1120)의 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123) 중 하나 이상의 저장부는 전술한 메모리 장치의 실시예를 포함할 수 있다. 예를 들어, 캐시 메모리부(1120)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 프로세서(1100)의 성능을 향상시킬 수 있다.
도 8에는 1차, 2차, 3차 저장부(1121, 1122, 1123)가 모두 캐시 메모리부(1120)의 내부에 구성된 경우를 도시하였으나, 캐시 메모리부(1120)의 1차, 2차, 3차 저장부(1121, 1122, 1123)는 모두 코어부(1110)의 외부에 구성되어 코어부(1110)와 외부 장치간의 처리 속도 차이를 보완할 수 있다. 또는, 캐시 메모리부(1120)의 1차 저장부(1121)는 코어부(1110)의 내부에 위치할 수 있고, 2차 저장부(1122) 및 3차 저장부(1123)는 코어부(1110)의 외부에 구성되어 처리 속도 차이의 보완 기능이 보다 강화될 수 있다. 또는, 1차, 2차 저장부(1121, 1122)는 코어부(1110)의 내부에 위치할 수 있고, 3차 저장부(1123)는 코어부(1110)의 외부에 위치할 수 있다.
버스 인터페이스(1130)는 코어부(1110), 캐시 메모리부(1120) 및 외부 장치를 연결하여 데이터를 효율적으로 전송할 수 있게 해주는 부분이다.
본 실시예에 따른 프로세서(1100)는 다수의 코어부(1110)를 포함할 수 있으며 다수의 코어부(1110)가 캐시 메모리부(1120)를 공유할 수 있다. 다수의 코어부(1110)와 캐시 메모리부(1120)는 직접 연결되거나, 버스 인터페이스(1430)를 통해 연결될 수 있다. 다수의 코어부(1110)는 모두 상술한 코어부의 구성과 동일하게 구성될 수 있다. 프로세서(1100)가 다수의 코어부(1110)를 포함할 경우, 캐시 메모리부(1120)의 1차 저장부(1121)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고 2차 저장부(1122)와 3차 저장부(1123)는 다수의 코어부(1110)의 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다. 여기서, 1차 저장부(1121)의 처리 속도가 2차, 3차 저장부(1122, 1123)의 처리 속도보다 빠를 수 있다. 다른 실시예에서, 1차 저장부(1121)와 2차 저장부(1122)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고, 3차 저장부(1123)는 다수의 코어부(1110) 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다.
본 실시예에 따른 프로세서(1100)는 데이터를 저장하는 임베디드(Embedded) 메모리부(1140), 외부 장치와 유선 또는 무선으로 데이터를 송수신할 수 있는 통신모듈부(1150), 외부 기억 장치를 구동하는 메모리 컨트롤부(1160), 외부 인터페이스 장치에 프로세서(1100)에서 처리된 데이터나 외부 입력장치에서 입력된 데이터를 가공하고 출력하는 미디어처리부(1170) 등을 추가로 포함할 수 있으며, 이 이외에도 다수의 모듈과 장치를 포함할 수 있다. 이 경우 추가된 다수의 모듈들은 버스 인터페이스(1130)를 통해 코어부(1110), 캐시 메모리부(1120) 및 상호간 데이터를 주고 받을 수 있다.
여기서 임베디드 메모리부(1140)는 휘발성 메모리뿐만 아니라 비휘발성 메모리를 포함할 수 있다. 휘발성 메모리는 DRAM(Dynamic Random Access Memory), Moblie DRAM, SRAM(Static Random Access Memory), 및 이와 유사한 기능을 하는 메모리 등을 포함할 수 있으며, 비휘발성 메모리는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory), 및 이와 유사한 기능을 수행하는 메모리 등을 포함할 수 있다.
통신모듈부(1150)는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있다. 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
메모리 컨트롤부(1160)는 프로세서(1100)와 서로 다른 통신 규격에 따라 동작하는 외부 저장 장치 사이에 전송되는 데이터를 처리하고 관리하기 위한 것으로 각종 메모리 컨트롤러, 예를 들어, IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), RAID(Redundant Array of Independent Disks), SSD(Solid State Disk), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등을 제어하는 컨트롤러를 포함할 수 있다.
미디어처리부(1170)는 프로세서(1100)에서 처리된 데이터나 외부 입력장치로부터 영상, 음성 및 기타 형태로 입력된 데이터를 가공하고, 이 데이터를 외부 인터페이스 장치로 출력할 수 있다. 미디어처리부(1170)는 그래픽 처리 장치(Graphics Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 고선명 오디오(High Definition Audio; HD Audio), 고선명 멀티미디어 인터페이스(High Definition Multimedia Interface; HDMI) 컨트롤러 등을 포함할 수 있다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 9를 참조하면, 시스템(1200)은 데이터를 처리하는 장치로, 데이터에 대하여 일련의 조작을 행하기 위해 입력, 처리, 출력, 통신, 저장 등을 수행할 수 있다. 시스템(1200)은 프로세서(1210), 주기억장치(1220), 보조기억장치(1230), 인터페이스 장치(1240) 등을 포함할 수 있다. 본 실시예의 시스템(1200)은 컴퓨터(Computer), 서버(Server), PDA(Personal Digital Assistant), 휴대용 컴퓨터(Portable Computer), 웹 타블렛(Web Tablet), 무선 폰(Wireless Phone), 모바일 폰(Mobile Phone), 스마트 폰(Smart Phone), 디지털 뮤직 플레이어(Digital Music Player), PMP(Portable Multimedia Player), 카메라(Camera), 위성항법장치(Global Positioning System; GPS), 비디오 카메라(Video Camera), 음성 녹음기(Voice Recorder), 텔레매틱스(Telematics), AV시스템(Audio Visual System), 스마트 텔레비전(Smart Television) 등 프로세스를 사용하여 동작하는 각종 전자 시스템일 수 있다.
프로세서(1210)는 입력된 명령어의 해석과 시스템(1200)에 저장된 자료의 연산, 비교 등의 처리를 제어할 수 있고, 마이크로프로세서(Micro Processor Unit; MPU), 중앙 처리 장치(Central Processing Unit; CPU), 싱글/멀티 코어 프로세서(Single/Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP), 디지털 신호 처리 장치(Digital Signal Processor; DSP) 등을 포함할 수 있다.
주기억장치(1220)는 프로그램이 실행될 때 보조기억장치(1230)로부터 프로그램 코드나 자료를 이동시켜 저장, 실행시킬 수 있는 기억장소로, 전원이 끊어져도 기억된 내용이 보존될 수 있다. 주기억장치(1220)는 전술한 메모리 회로의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 주기억장치(1220)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 시스템(1200)의 성능을 향상시킬 수 있다.
또한, 주기억장치(1220)는 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 주기억장치(1220)는 전술한 실시예의 반도체 메모리를 포함하지 않고, 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 포함할 수 있다.
보조기억장치(1230)는 프로그램 코드나 데이터를 보관하기 위한 기억장치를 말한다. 주기억장치(1220)보다 속도는 느리지만 많은 자료를 보관할 수 있다. 보조기억장치(1230)는 전술한 메모리 회로의 실시예를 포함할 수 있다. 예를 들어, 보조기억장치(1230)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 시스템(1200)의 성능을 향상시킬 수 있다.
또한, 보조기억장치(1230)는 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 데이터 저장 시스템(도 10의 1300 참조)을 더 포함할 수 있다. 이와는 다르게, 보조기억장치(1230)는 전술한 실시예의 반도체 메모리를 포함하지 않고 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 데이터 저장 시스템(도 10의 1300 참조)들을 포함할 수 있다.
인터페이스 장치(1240)는 본 실시예의 시스템(1200)과 외부 장치 사이에서 명령, 데이터 등을 교환하기 위한 것일 수 있으며, 키패드(keypad), 키보드(keyboard), 마우스(Mouse), 스피커(Speaker), 마이크(Mike), 표시장치(Display), 각종 휴먼 인터페이스 장치(Human Interface Device; HID), 통신장치 등일 수 있다. 통신장치는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있으며, 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 10을 참조하면, 데이터 저장 시스템(1300)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 저장 장치(1310), 이를 제어하는 컨트롤러(1320), 외부 장치와의 연결을 위한 인터페이스(1330), 및 데이터를 임시 저장하기 위한 임시 저장 장치(1340)를 포함할 수 있다. 데이터 저장 시스템(1300)은 하드 디스크(Hard Disk Drive; HDD), 광학 드라이브(Compact Disc Read Only Memory; CDROM), DVD(Digital Versatile Disc), 고상 디스크(Solid State Disk; SSD) 등의 디스크 형태와 USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
저장 장치(1310)는 데이터를 반 영구적으로 저장하는 비휘발성 메모리를 포함할 수 있다. 여기서, 비휘발성 메모리는, ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
컨트롤러(1320)는 저장 장치(1310)와 인터페이스(1330) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 컨트롤러(1320)는 데이터 저장 시스템(1300) 외부에서 인터페이스(1330)를 통해 입력된 명령어들을 처리하기 위한 연산 등을 수행하는 프로세서(1321)를 포함할 수 있다.
인터페이스(1330)는 데이터 저장 시스템(1300)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것이다. 데이터 저장 시스템(1300)이 카드인 경우, 인터페이스(1330)는, USB(Universal Serial Bus Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스들과 호환될 수 있거나, 또는, 이들 장치와 유사한 장치에서 사용되는 인터페이스들과 호환될 수 있다. 데이터 저장 시스템(1300)이 디스크 형태일 경우, 인터페이스(1330)는 IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus) 등과 같은 인터페이스와 호환될 수 있거나, 또는, 이들 인터페이스와 유사한 인터페이스와 호환될 수 있다. 인터페이스(1330)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
임시 저장 장치(1340)는 외부 장치와의 인터페이스, 컨트롤러, 및 시스템의 다양화, 고성능화에 따라 인터페이스(1330)와 저장 장치(1310)간의 데이터의 전달을 효율적으로 하기 위하여 데이터를 임시로 저장할 수 있다. 임시 저장 장치(1340)는 전술한 메모리 회로의 실시예를 포함할 수 있다. 예를 들어, 임시 저장 장치(1340)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 데이터 저장 시스템(1300)의 성능을 향상시킬 수 있다.
도 11은 본 발명의 일 실시예에 따른 메모리 회로를 구현하는 메모리 시스템의 구성도의 일 예이다.
도 11을 참조하면, 메모리 시스템(1400)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 메모리(1410), 이를 제어하는 메모리 컨트롤러(1420), 외부 장치와의 연결을 위한 인터페이스(1430) 등을 포함할 수 있다. 메모리 시스템(1400)은 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
데이터를 저장하는 메모리(1410)는 전술한 메모리 회로의 실시예를 포함할 수 있다. 예를 들어, 메모리(1410)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 메모리 시스템(1400)의 성능을 향상시킬 수 있다.
더불어, 본 실시예의 메모리는 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
메모리 컨트롤러(1420)는 메모리(1410)와 인터페이스(1430) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 메모리 컨트롤러(1420)는 메모리 시스템(1400) 외부에서 인터페이스(1430)를 통해 입력된 명령어들을 처리 연산하기 위한 프로세서(1421)를 포함할 수 있다.
인터페이스(1430)는 메모리 시스템(1400)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것으로, USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스와 호환될 수 있거나, 또는, 이들 장치들과 유사한 장치들에서 사용되는 인터페이스와 호환될 수 있다. 인터페이스(1430)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
본 실시예의 메모리 시스템(1400)은 외부 장치와의 인터페이스, 메모리 컨트롤러, 및 메모리 시스템의 다양화, 고성능화에 따라 인터페이스(1430)와 메모리(1410)간의 데이터의 입출력을 효율적으로 전달하기 위한 버퍼 메모리(1440)를 더 포함할 수 있다. 데이터를 임시로 저장하는 버퍼 메모리(1440)는 전술한 메모리 회로의 실시예를 포함할 수 있다. 예를 들어, 버퍼 메모리(1440)는 제1 메모리 셀이 접속된 제1 접속 라인과, 상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인과, 상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록과, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록를 포함할 수 있다. 이를 통해 불량이 발생한 메모리 셀을 용이하게 리페어할 수 있으므로, 메모리 시스템(1400)의 성능을 향상시킬 수 있다.
더불어, 본 실시예의 버퍼 메모리(1440)는 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 버퍼 메모리(1440)는 전술한 실시예의 반도체 메모리를 포함하지 않고 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
이상으로 해결하고자 하는 과제를 위한 다양한 실시예들이 기재되었으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자진 자라면 본 발명의 기술사상의 범위 내에서 다양한 변경 및 수정이 이루어질 수 있음은 명백하다.
예컨대, 본 발명의 실시예는 로우 라인을 기준으로 리페어되는 구성을 설명하고 있지만, 반드시 이에 한정되는 것은 아니며, 컬럼 라인을 기준으로 리페어되는 구성에도 본 발명이 적용 가능할 것이다.

Claims (43)

  1. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    제1 메모리 셀이 접속된 제1 접속 라인;
    상기 제1 메모리 셀이 불량일 때 상기 제1 메모리 셀을 대체하기 위한 제2 메모리 셀이 접속된 제2 접속 라인;
    상기 제1 및 제2 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 및 제2 접속 라인 중 어느 하나를 제1 전압으로 구동하기 위한 제1 구동블록; 및
    상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제1 및 제2 접속 라인을 선택적으로 접속하기 위한 제1 리페어 접속블록
    을 포함하는 전자 장치.
  2. 제1항에 있어서,
    상기 제1 리페어 접속블록은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제1 및 제2 접속 라인을 접속하는 전자 장치.
  3. 제1항에 있어서,
    상기 제1 및 제2 접속 라인은 제1 방향으로 평행하게 배치되는 전자 장치.
  4. 제3항에 있어서,
    상기 제1 메모리 셀에 접속되며, 상기 제1 방향과 수직인 제2 방향으로 배치된 제3 접속 라인;
    상기 제2 메모리 셀에 접속되며, 상기 제2 방향으로 배치된 제4 접속 라인;
    상기 제3 및 제4 접속 라인 중 어느 하나에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제3 및 제4 중 어느 하나를 제2 전압으로 구동하기 위한 제2 구동블록; 및
    상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제3 및 제4 접속 라인을 선택적으로 접속하기 위한 제2 리페어 접속블록을 더 포함하는 전자 장치.
  5. 제4항에 있어서,
    상기 제1 구동블록은 상기 제1 접속 라인에 접속되며,
    상기 제2 구동블록은 상기 제4 접속 라인에 접속되는 전자 장치.
  6. 제5항에 있어서,
    상기 제1 리페어 접속블록은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제1 및 제2 접속 라인을 접속하고, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우 상기 제1 및 제2 접속 라인을 미접속하며,
    상기 제2 리페어 접속블록은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제3 및 제4 접속 라인을 미접속하고, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우 상기 제3 및 제4 접속 라인을 접속하는 전자 장치.
  7. 제1항에 있어서,
    상기 리페어 접속블록은,
    상기 제1 및 제2 접속 라인 중 어느 하나 - 상기 제1 구동블록이 접속된 접속 라인임 - 와 접속 노드 사이에 접속된 퓨즈부; 및
    상기 제1 및 제2 접속 라인 중 나머지 하나 - 상기 제1 구동블록이 미접속된 접속 라인임 - 와 상기 접속 노드 사이에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 스위칭되는 제1 스위칭부를 포함하는 전자 장치.
  8. 제7항에 있어서,
    상기 리페어 접속블록은,
    상기 제1 및 제2 접속 라인 중 나머지 하나와 접지전압단 사이에 구비되며, 상기 퓨즈부의 프로그램 여부에 따라 스위칭되는 제2 스위칭부를 더 포함하는 전자 장치.
  9. 제8항에 있어서,
    상기 제2 스위칭부는 상기 퓨즈부를 프로그램하는 경우 상기 제1 및 제2 접속 라인 중 나머지 하나와 접지전압단을 접속하고,
    상기 제1 스위칭부는 상기 퓨즈부를 프로그램하는 경우 상기 제1 및 제2 접속 라인 중 나머지 하나와 상기 접속 노드를 접속하며,
    상기 제1 구동블록은 상기 퓨즈부를 프로그램하는 경우 상기 제1 및 제2 접속 라인 중 어느 하나를 제3 전압으로 구동하는 전자 장치.
  10. 제1항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 제어부, 상기 연산부 및 상기 기억부 중 적어도 하나의 일부인
    전자 장치.
  11. 제1항에 있어서,
    상기 전자 장치는, 프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 코어부, 상기 캐시 메모리부 및 상기 버스 인터페이스 중 적어도 하나의 일부인
    전자 장치.
  12. 제1항에 있어서,
    상기 전자 장치는, 프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치, 상기 주기억장치 및 상기 인터페이스 장치 중 적어도 하나의 일부인
    전자 장치.
  13. 제1항에 있어서,
    상기 전자 장치는, 데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치, 상기 컨트롤러, 상기 임시 저장 장치 및 상기 인터페이스 중 적어도 하나의 일부인
    전자 장치.
  14. 제1항에 있어서,
    상기 전자 장치는, 메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리, 상기 메모리 컨트롤러, 상기 버퍼 메모리 및 상기 인터페이스 중 적어도 하나의 일부인
    전자 장치.
  15. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    제1 메모리 영역에 포함된 제1 메모리 셀이 접속된 제1 접속 라인;
    제2 메모리 영역에 포함된 제2 메모리 셀이 접속된 제2 접속 라인;
    제1 스페어 영역에 포함된 제1 스페어 셀이 접속된 제1 스페어 라인;
    제2 스페어 영역에 포함된 제2 스페어 셀이 접속된 제2 스페어 라인;
    상기 제1 접속 라인 또는 제1 스페어 라인에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 접속 라인 또는 제1 스페어 라인을 제1 전압으로 구동하기 위한 제1 구동블록;
    상기 제2 접속 라인 또는 제2 스페어 라인에 접속되며, 상기 제2 메모리 셀에 접근시 상기 제2 접속 라인 또는 제2 스페어 라인을 상기 제1 전압으로 구동하기 위한 제2 구동블록; 및
    상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제1 접속 라인과 상기 제1 스페어 라인을 접속하고, 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 불량인 경우 상기 제2 접속 라인과 상기 제2 스페어 라인을 접속하기 위한 제1 리페어 접속블록
    을 포함하는 전자 장치.
  16. 제15항에 있어서,
    상기 제1 및 제2 접속 라인과 상기 제1 및 제2 스페어 라인은 제1 방향으로 평행하게 배치되는 전자 장치.
  17. 제16항에 있어서,
    상기 제1 메모리 셀에 접속되며, 상기 제1 방향과 수직인 제2 방향으로 배치된 제3 접속 라인;
    상기 제1 스페어 셀에 접속되며, 상기 제2 방향으로 배치된 제3 스페어 라인;
    상기 제3 접속 라인 또는 상기 제3 스페어 라인에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제3 접속 라인 또는 상기 제3 스페어 라인을 제2 전압으로 구동하기 위한 제3 구동블록;
    상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 상기 제3 접속 라인과 상기 제3 스페어 라인을 선택적으로 접속하기 위한 제2 리페어 접속블록;
    상기 제2 메모리 셀에 접속되며, 상기 제2 방향으로 배치된 제4 접속 라인;
    상기 제2 스페어 셀에 접속되며, 상기 제2 방향으로 배치된 제4 스페어 라인;
    상기 제4 접속 라인 또는 상기 제4 스페어 라인에 접속되며, 상기 제2 메모리 셀에 접근시 상기 제4 접속 라인 또는 상기 제4 스페어 라인을 상기 제2 전압으로 구동하기 위한 제4 구동블록; 및
    상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀의 불량 여부에 따라 상기 제4 접속 라인과 상기 제4 스페어 라인을 선택적으로 접속하기 위한 제3 리페어 접속블록
    을 더 포함하는 전자 장치.
  18. 제17항에 있어서,
    상기 제1 구동블록은 상기 제1 접속 라인에 접속되고,
    상기 제2 구동블록은 상기 제2 접속 라인에 접속되고,
    상기 제3 구동블록은 상기 제3 스페어 라인에 접속되며,
    상기 제4 구동블록은 상기 제4 스페어 라인에 접속되는 전자 장치.
  19. 제18항에 있어서,
    상기 제2 리페어 접속블록은 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 불량인 경우 상기 제3 접속 라인과 상기 제3 스페어 라인을 미접속하고, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀이 우량인 경우 상기 제3 접속 라인과 상기 제3 스페어 라인을 접속하며,
    상기 제3 리페어 접속블록은 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 불량인 경우 상기 제4 접속 라인과 상기 제4 스페어 라인을 미접속하고, 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀이 우량인 경우 상기 제4 접속 라인과 상기 제4 스페어 라인을 접속하는 전자 장치.
  20. 제15항에 있어서,
    상기 제1 리페어 접속블록은,
    상기 제1 접속 라인과 상기 제1 스페어 라인 중 어느 하나 - 상기 제1 구동블록이 접속된 라인임 - 와 제1 접속 노드 사이에 접속되고, 상기 제2 접속 라인과 상기 제2 스페어 라인 중 어느 하나 - 상기 제2 구동블록이 접속된 라인임 - 와 제2 접속 노드 사이에 접속된 퓨즈부;
    상기 제1 접속 라인과 상기 제1 스페어 라인 중 나머지 하나 - 상기 제1 구동블록이 미접속된 접속 라인임 - 와 상기 제1 접속 노드 사이에 접속되며, 상기 제1 메모리 셀에 접근시 상기 제1 메모리 셀의 불량 여부에 따라 스위칭되는 제1 스위칭부; 및
    상기 제2 접속 라인과 상기 제2 스페어 라인 중 나머지 하나 - 상기 제2 구동블록이 미접속된 접속 라인임 - 와 상기 제2 접속 노드 사이에 접속되며, 상기 제2 메모리 셀에 접근시 상기 제2 메모리 셀의 불량 여부에 따라 스위칭되는 제2 스위칭부를 포함하는 전자 장치.
  21. 제20항에 있어서,
    상기 퓨즈부는, 상기 제1 및 제2 접속 라인에 게이트 단이 접속되고 상기 제1 접속 노드에 제1 접합 단이 접속되며 상기 제2 접속 노드에 제2 접합 단이 접속되는 트랜지스터를 포함하는 전자 장치.
  22. 제20항에 있어서,
    상기 제1 리페어 접속블록은,
    상기 제1 접속 라인과 상기 제1 스페어 라인 중 나머지 하나와 접지전압단 사이에 구비되며, 상기 퓨즈부의 제1 프로그램 여부 - 상기 게이트 단과 상기 제1 접합 단 사이에 구비된 절연막을 파괴할지 여부를 말함 - 에 따라 스위칭되는 제3 스위칭부; 및
    상기 제2 접속 라인과 상기 제2 스페어 라인 중 나머지 하나와 상기 접지전압단 사이에 구비되며, 상기 퓨즈부의 제2 프로그램 여부 - 상기 게이트 단과 상기 제2 접합 단 사이에 구비된 절연막을 파괴할지 여부를 말함 - 에 따라 스위칭되는 제4 스위칭부를 더 포함하는 전자 장치.
  23. 제22항에 있어서,
    상기 제3 스위칭부는 상기 제1 프로그램을 실시하는 경우 상기 제1 접속 라인과 상기 제1 스페어 라인 중 나머지 하나와 상기 접지전압단을 접속하고,
    상기 제1 스위칭부는 상기 제1 프로그램을 실시하는 경우 상기 제1 접속 라인과 상기 제1 스페어 라인 중 나머지 하나와 상기 제1 접속 노드를 접속하며,
    상기 제1 구동블록은 상기 제1 프로그램을 실시하는 경우 상기 제1 접속 라인과 상기 제1 스페어 라인 중 어느 하나를 제3 전압으로 구동하는 전자 장치.
  24. 제22항에 있어서,
    상기 제4 스위칭부는 상기 제2 프로그램을 실시하는 경우 상기 제2 접속 라인과 상기 제2 스페어 라인 중 나머지 하나와 상기 접지전압단을 접속하고,
    상기 제2 스위칭부는 상기 제2 프로그램을 실시하는 경우 상기 제2 접속 라인과 상기 제2 스페어 라인 중 나머지 하나와 상기 제2 접속 노드를 접속하며,
    상기 제2 구동블록은 상기 제2 프로그램을 실시하는 경우 상기 제2 접속 라인과 상기 제2 스페어 라인 중 어느 하나를 제3 전압으로 구동하는 전자 장치.
  25. 제15항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부인
    전자 장치.
  26. 제15항에 있어서,
    프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부인
    전자 장치.
  27. 제15항에 있어서,
    프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부인
    전자 장치.
  28. 제15항에 있어서,
    데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부인
    전자 장치.
  29. 제15항에 있어서,
    메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부인
    전자 장치.
  30. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    제1 메모리 영역에 포함된 제1 메모리 셀이 접속된 제1 접속 라인;
    상기 제1 메모리 영역에 포함된 제2 메모리 셀이 접속되며 상기 제1 접속 라인과 평행한 제2 접속 라인;
    제2 메모리 영역에 포함된 제3 메모리 셀이 접속된 제3 접속 라인;
    상기 제2 메모리 영역에 포함된 제4 메모리 셀이 접속되며 상기 제3 접속 라인과 평행한 제4 접속 라인;
    제1 스페어 영역에 포함된 제1 스페어 셀이 접속된 제1 스페어 라인;
    제2 스페어 영역에 포함된 제2 스페어 셀이 접속된 제2 스페어 라인;
    상기 제1 및 제2 접속 라인에 접속되며, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀에 접근시 상기 제1 접속 라인 또는 제2 접속 라인을 제1 전압으로 구동하기 위한 제1 구동블록;
    상기 제3 및 제4 접속 라인에 접속되며, 상기 제3 메모리 셀 또는 상기 제4 메모리 셀에 접근시 상기 제3 접속 라인 또는 제4 접속 라인을 상기 제1 전압으로 구동하기 위한 제2 구동블록;
    제1 불량 셀 - 상기 제1 내지 제4 메모리 셀 중 불량이 발생한 어느 하나의 메모리 셀을 말함 - 에 접근시 상기 제1 및 제2 스페어 라인 중 어느 하나와 제1 불량 라인 - 상기 제1 내지 제4 접속 라인 중 상기 제1 불량 셀이 접속된 접속 라인을 말함 - 을 접속하고, 제2 불량 셀 - 상기 제1 내지 제4 메모리 셀 중 불량이 발생한 다른 하나의 메모리 셀을 말함 - 에 접근시 상기 제1 및 제2 스페어 라인 중 나머지 하나와 제2 불량 라인 - 상기 제1 내지 제4 접속 라인 중 상기 제2 불량 셀이 접속된 접속 라인을 말함 - 을 접속하기 위한 제1 리페어 접속블록
    을 포함하는 전자 장치.
  31. 제30항에 있어서,
    상기 제1 및 제2 접속 라인과 상기 제1 및 제2 스페어 라인은 제1 방향으로 평행하게 배치되는 전자 장치.
  32. 제31항에 있어서,
    상기 제1 메모리 셀과 상기 제2 메모리 셀에 접속되며, 상기 제1 방향과 수직인 제2 방향으로 배치된 제3 접속 라인;
    상기 제1 스페어 셀에 접속되며, 상기 제2 방향으로 배치된 제3 스페어 라인;
    상기 제3 스페어 라인에 접속되며, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제1 불량 셀에 접근시 상기 제3 스페어 라인을 제2 전압으로 구동하기 위한 제3 구동블록;
    상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제1 불량 셀에 접근시 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제1 불량 셀의 불량 여부에 따라 상기 제3 접속 라인과 상기 제3 스페어 라인을 선택적으로 접속하기 위한 제2 리페어 접속블록;
    상기 제3 메모리 셀과 상기 제4 메모리 셀에 접속되며, 상기 제2 방향으로 배치된 제4 접속 라인;
    상기 제2 스페어 셀에 접속되며, 상기 제2 방향으로 배치된 제4 스페어 라인;
    상기 제4 스페어 라인에 접속되며, 상기 제3 메모리 셀 또는 상기 제4 메모리 셀 또는 상기 제2 불량 셀에 접근시 상기 제4 스페어 라인을 상기 제2 전압으로 구동하기 위한 제4 구동블록; 및
    상기 제3 메모리 셀 또는 상기 제4 메모리 셀 또는 상기 제2 불량 셀에 접근시 상기 제3 메모리 셀 또는 상기 제4 메모리 셀 또는 상기 제2 불량 셀의 불량 여부에 따라 상기 제4 접속 라인과 상기 제4 스페어 라인을 선택적으로 접속하기 위한 제3 리페어 접속블록
    을 더 포함하는 전자 장치.
  33. 제32항에 있어서,
    상기 제2 리페어 접속블록은 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제3 메모리 셀 또는 상기 제4 메모리 셀에 접근시, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제3 메모리 셀 또는 상기 제4 메모리 셀이 상기 제1 불량 셀인 경우 상기 제3 접속 라인과 상기 제3 스페어 라인을 미접속하고, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀이 상기 제1 불량 셀이 아닌 경우 상기 제3 접속 라인과 상기 제3 스페어 라인을 접속하고, 상기 제3 메모리 셀 또는 상기 제4 메모리 셀이 상기 제1 불량 셀이 아닌 경우 상기 제3 접속 라인과 상기 제3 스페어 라인을 미접속하며,
    상기 제3 리페어 접속블록은 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제3 메모리 셀 또는 상기 제4 메모리 셀에 접근시, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀 또는 상기 제3 메모리 셀 또는 상기 제4 메모리 셀이 상기 제2 불량 셀인 경우 상기 제4 접속 라인과 상기 제4 스페어 라인을 미접속하고, 상기 제1 메모리 셀 또는 상기 제2 메모리 셀이 상기 제2 불량 셀이 아닌 경우 상기 제4 접속 라인과 상기 제4 스페어 라인을 미접속하고, 상기 제3 메모리 셀 또는 상기 제4 메모리 셀이 상기 제1 불량 셀이 아닌 경우 상기 제4 접속 라인과 상기 제4 스페어 라인을 접속하는 전자 장치.
  34. 제30항에 있어서,
    상기 제1 리페어 접속블록은,
    제1 내지 제4 접속 라인이 접속된 공통 접속 노드와 제1 및 제2 접속 노드 사이에 접속된 퓨즈부;
    상기 제1 스페어 라인과 상기 제1 접속 노드 사이에 접속되며, 상기 제1 불량 셀 또는 상기 제2 불량 셀에 접근시 스위칭되는 제1 스위칭부; 및
    상기 제2 스페어 라인과 상기 제2 접속 노드 사이에 접속되며, 상기 제1 불량 셀 또는 상기 제2 불량 셀에 접근시 스위칭되는 제2 스위칭부를 포함하는 전자 장치.
  35. 제34항에 있어서,
    상기 퓨즈부는, 상기 공통 접속 라인에 게이트 단이 접속되고 상기 제1 접속 노드에 제1 접합 단이 접속되며 상기 제2 접속 노드에 제2 접합 단이 접속되는 트랜지스터를 포함하는 전자 장치.
  36. 제34항에 있어서,
    상기 제1 리페어 접속블록은,
    상기 제1 스페어 라인과 접지전압단 사이에 구비되며, 상기 퓨즈부의 제1 프로그램 여부 - 상기 게이트 단과 상기 제1 접합 단 사이에 구비된 절연막을 파괴할지 여부를 말함 - 에 따라 스위칭되는 제3 스위칭부; 및
    상기 제2 스페어 라인과 상기 접지전압단 사이에 구비되며, 상기 퓨즈부의 제2 프로그램 여부 - 상기 게이트 단과 상기 제2 접합 단 사이에 구비된 절연막을 파괴할지 여부를 말함 - 에 따라 스위칭되는 제4 스위칭부를 더 포함하는 전자 장치.
  37. 제36항에 있어서,
    상기 제3 스위칭부는 상기 제1 프로그램을 실시하는 경우 상기 제1 스페어 라인과 상기 접지전압단을 접속하고,
    상기 제1 스위칭부는 상기 제1 프로그램을 실시하는 경우 상기 제1 스페어 라인과 상기 제1 접속 노드를 접속하며,
    상기 제1 및 제2 구동블록은 상기 제1 프로그램을 실시하는 경우 상기 제1 내지 제4 접속 라인 중 적어도 하나를 제3 전압으로 구동하는 전자 장치.
  38. 제37항에 있어서,
    상기 제4 스위칭부는 상기 제2 프로그램을 실시하는 경우 상기 제2 스페어 라인과 상기 접지전압단을 접속하고,
    상기 제2 스위칭부는 상기 제2 프로그램을 실시하는 경우 상기 제2 스페어 라인과 상기 제2 접속 노드를 접속하며,
    상기 제1 및 제2 구동블록은 상기 제2 프로그램을 실시하는 경우 상기 제1 내지 제4 접속 라인 중 어느 하나를 상기 제3 전압으로 구동하는 전자 장치.
  39. 제30항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 제어부, 상기 연산부 및 상기 기억부 중 적어도 하나의 일부인
    전자 장치.
  40. 제30항에 있어서,
    상기 전자 장치는, 프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 코어부, 상기 캐시 메모리부 및 상기 버스 인터페이스 중 적어도 하나의 일부인
    전자 장치.
  41. 제30항에 있어서,
    상기 전자 장치는, 프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치, 상기 주기억장치 및 상기 인터페이스 장치 중 적어도 하나의 일부인
    전자 장치.
  42. 제30항에 있어서,
    상기 전자 장치는, 데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치, 상기 컨트롤러, 상기 임시 저장 장치 및 상기 인터페이스 중 적어도 하나의 일부인
    전자 장치.
  43. 제30항에 있어서,
    상기 전자 장치는, 메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리, 상기 메모리 컨트롤러, 상기 버퍼 메모리 및 상기 인터페이스 중 적어도 하나의 일부인
    전자 장치.
KR1020140127648A 2014-09-24 2014-09-24 전자 장치 KR20160035836A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140127648A KR20160035836A (ko) 2014-09-24 2014-09-24 전자 장치
US14/603,154 US9741456B2 (en) 2014-09-24 2015-01-22 Electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140127648A KR20160035836A (ko) 2014-09-24 2014-09-24 전자 장치

Publications (1)

Publication Number Publication Date
KR20160035836A true KR20160035836A (ko) 2016-04-01

Family

ID=55526357

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140127648A KR20160035836A (ko) 2014-09-24 2014-09-24 전자 장치

Country Status (2)

Country Link
US (1) US9741456B2 (ko)
KR (1) KR20160035836A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9899099B2 (en) 2014-12-18 2018-02-20 SK Hynix Inc. Electronic device including fuse element having three or more junctions for reduced area and improved degree of integration

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102572357B1 (ko) * 2016-02-03 2023-08-29 삼성전자주식회사 Raid-6 데이터 저장 장치와 이를 포함하는 데이터 처리 시스템
US10650621B1 (en) 2016-09-13 2020-05-12 Iocurrents, Inc. Interfacing with a vehicular controller area network

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2600018B2 (ja) * 1990-09-29 1997-04-16 三菱電機株式会社 半導体記憶装置
JP3964491B2 (ja) * 1997-03-25 2007-08-22 株式会社ルネサステクノロジ 半導体記憶装置及び半導体記憶装置の欠陥救済方法
US6072735A (en) * 1998-06-22 2000-06-06 Lucent Technologies, Inc. Built-in redundancy architecture for computer memories
JP4179687B2 (ja) * 1998-12-24 2008-11-12 株式会社ルネサステクノロジ 半導体記憶装置
KR100481175B1 (ko) * 2002-08-08 2005-04-07 삼성전자주식회사 시프트 리던던시 회로들을 가지는 반도체 메모리 장치
EP2444972A4 (en) 2009-06-15 2014-03-19 Sony Corp SEMICONDUCTOR COMPONENT
KR101046276B1 (ko) 2010-07-05 2011-07-04 주식회사 하이닉스반도체 컬럼 리던던시 퓨즈 블록을 구비한 반도체 집적 회로 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9899099B2 (en) 2014-12-18 2018-02-20 SK Hynix Inc. Electronic device including fuse element having three or more junctions for reduced area and improved degree of integration

Also Published As

Publication number Publication date
US20160086679A1 (en) 2016-03-24
US9741456B2 (en) 2017-08-22

Similar Documents

Publication Publication Date Title
CN108154894B (zh) 电子设备
CN106981312B (zh) 电子设备及其驱动方法
US9349487B2 (en) Electronic device
US10210932B2 (en) Electronic device with semiconductor memory having variable resistance elements for storing data and associated driving circuitry
KR102465169B1 (ko) 전자 장치
KR102016543B1 (ko) 반도체 장치, 프로세서, 시스템 및 반도체 장치의 동작 방법
KR20140107952A (ko) 반도체 장치, 프로세서 및 시스템
KR20150133319A (ko) 전자 장치
KR20150116072A (ko) 전자 장치
KR20150021376A (ko) 전자 장치
KR20160074198A (ko) 퓨즈 소자, 이 퓨즈 소자를 포함하는 반도체 메모리 및 이 반도체 메모리를 포함하는 전자 장치
US10283197B1 (en) Electronic device and method for reading data of memory cell
US10121538B2 (en) Electronic device having semiconductor storage cells
KR20160035836A (ko) 전자 장치
KR20150117759A (ko) 전자 장치
US10541011B1 (en) Electronic device
US9847115B2 (en) Electronic device
KR102431206B1 (ko) 전자 장치
KR102634840B1 (ko) 전자 장치
US11342043B2 (en) Electronic device for changing short-type defective memory cell to open-type defective memory cell by applying stress pulse
US10706927B1 (en) Electronic device and operating method thereof

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination