KR20150059157A - 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 - Google Patents
고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 Download PDFInfo
- Publication number
- KR20150059157A KR20150059157A KR1020150063023A KR20150063023A KR20150059157A KR 20150059157 A KR20150059157 A KR 20150059157A KR 1020150063023 A KR1020150063023 A KR 1020150063023A KR 20150063023 A KR20150063023 A KR 20150063023A KR 20150059157 A KR20150059157 A KR 20150059157A
- Authority
- KR
- South Korea
- Prior art keywords
- metal
- dielectric
- gate structure
- metal gate
- gate
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 title claims abstract description 77
- 239000002184 metal Substances 0.000 title claims abstract description 77
- 238000000034 method Methods 0.000 claims abstract description 43
- 239000000758 substrate Substances 0.000 claims abstract description 35
- 239000004065 semiconductor Substances 0.000 claims abstract description 28
- 238000004519 manufacturing process Methods 0.000 claims abstract description 15
- 239000011229 interlayer Substances 0.000 claims abstract description 5
- 239000010410 layer Substances 0.000 claims description 53
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 31
- 229920005591 polysilicon Polymers 0.000 claims description 30
- 239000010949 copper Substances 0.000 claims description 9
- 239000007769 metal material Substances 0.000 claims description 9
- 229910052802 copper Inorganic materials 0.000 claims description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 5
- 229910052719 titanium Inorganic materials 0.000 claims description 5
- 239000010936 titanium Substances 0.000 claims description 5
- 229910052782 aluminium Inorganic materials 0.000 claims description 4
- 150000004767 nitrides Chemical class 0.000 claims description 4
- 229910052715 tantalum Inorganic materials 0.000 claims description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 2
- 229910052760 oxygen Inorganic materials 0.000 claims description 2
- 239000001301 oxygen Substances 0.000 claims description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 2
- 239000010408 film Substances 0.000 claims 8
- 239000010409 thin film Substances 0.000 claims 1
- 229920002120 photoresistant polymer Polymers 0.000 description 9
- 238000000231 atomic layer deposition Methods 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 239000005360 phosphosilicate glass Substances 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000005224 laser annealing Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- -1 metal oxide nitride Chemical class 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910010038 TiAl Inorganic materials 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 125000005843 halogen group Chemical group 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 1
- PEUPIGGLJVUNEU-UHFFFAOYSA-N nickel silicon Chemical group [Si].[Ni] PEUPIGGLJVUNEU-UHFFFAOYSA-N 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 238000005389 semiconductor device fabrication Methods 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28158—Making the insulator
- H01L21/28229—Making the insulator by deposition of a layer, e.g. metal, metal compound or poysilicon, followed by transformation thereof into an insulating layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823807—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823828—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
- H01L21/823842—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823857—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823864—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/495—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a simple metal, e.g. W, Mo
- H01L29/4958—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a simple metal, e.g. W, Mo with a multiple layer structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/51—Insulating materials associated therewith
- H01L29/517—Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/51—Insulating materials associated therewith
- H01L29/518—Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66545—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28079—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a single metal, e.g. Ta, W, Mo, Al
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28088—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a composite, e.g. TiN
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
집적 회로를 제조하는 방법은 반도체 기판을 제공하는 단계 및 상기 기판 위에 고-k 유전체와 같은 게이트 유전체를 형성하는 단계를 포함한다. 금속 게이트 구조는 반도체 기판 및 게이트 유전체 위에 형성되고 유전체 박막이 그 위에 형성된다. 유전체 박막은 금속 게이트로부터의 금속과 조합된 산화질화물을 포함한다. 방법은 금속 게이트 구조의 양 측 상에 층간 유전체(ILD)를 제공하는 단계를 더 포함한다.
Description
본 특허는 2011년 9월 2일 출원되고 그 전체가 참조로서 본원에 포함되는 가출원 번호 제61/530,845호의 이익을 청구한다.
반도체 디바이스 제조는 다수의 상이한 프로세스들을 포함하는데, 각각의 프로세스는 사이클-시간 및 비용 요건들과 연관된다. 디바이스 제조에 있어서 비용 및 사이클-시간을 감소시키기 위한 지속되는 요구가 존재한다. 또한, 반도체 제조에 있어서 결함들의 수를 감소시키고 수율을 개선하기 위한 지속되는 요구가 존재한다. 개선을 위한 하나의 영역은 고 유전 상수(고-k) 금속 게이트를 갖는 금속-산화물 반도체 전계-효과 트랜지스터(MOSFET) 디바이스들의 제조이다.
본 개시는 이러한 디바이스들의 제조에 관한 개선들을 제공한다.
본 개시는 집적 회로 디바이스들을 제조하는 방법들의 다수의 상이한 실시예들을 제공한다. 일 실시예에서, 집적 회로를 제조하는 방법은 반도체 기판을 제공하는 단계 및 기판 위에 고-k 유전체와 같은 게이트 유전체를 형성하는 단계를 포함한다. 금속 게이트 구조는 반도체 기판 및 게이트 유전체 위에 형성되고 유전체 박막이 그 위에 형성된다. 유전체 박막은 금속 게이트로부터의 금속과 조합된 산화질화물을 포함한다. 방법은 금속 게이트 구조의 양측 상에 층간 유전체(ILD)를 제공하는 단계를 더 포함한다.
다른 실시예에서, 집적 회로를 제조하는 방법은 고-k 유전체를 기판에 제공하는 단계 및 고-k 유전체 위에 폴리실리콘 게이트 구조를 제공하는 단계를 포함한다. 폴리실리콘 게이트 구조의 상위 표면상에 하드마스크(hardmask) 및 폴리실리콘 게이트 구조의 측면들 상에 측벽 구조들이 형성된다. 하드마스크를 형성한 이후, 폴리실리콘 게이트 구조에 인접한 기판상에서 도핑 프로세스(doping process)가 수행된다. 도핑 프로세스 이후에, 트랜치를 형성하기 위해 측벽 구조들의 적어도 일부를 유지하면서 하드마스크 및 폴리실리콘 게이트 구조가 제거된다. 금속 게이트를 형성하기 위해 구리, 알루미늄, 티타늄 및/또는 탄탈륨과 같은 적어도 하나의 금속 재료로 트랜치가 충진된다. 금속 게이트의 상위 표면상에서 자가정렬(self align)되며 금속 재료를 포함하는 유전체 박층이 형성된다.
본 개시는 집적 회로 디바이스들의 다수의 상이한 실시예들을 또한 제공한다. 일 실시예에서, 집적 회로는 반도체 기판, 기판 위에 고-k 유전체와 같은 게이트 유전체를 포함한다. 금속 게이트 구조가 반도체 기판 및 게이트 유전체 위에 있고, 유전체막이 금속 게이트 구조상에 있다. 유전체 막은 금속 게이트로부터의 금속과 조합되는 산화질화물을 포함한다. 층간 유전체(ILD)가 금속 게이트 구조의 양측 상에 있다.
본 개시의 양상들은 첨부 도면과 함께 판독될 때 이하의 상세한 설명으로부터 가장 잘 이해된다. 업계에서 표준 관행에 따라, 다양한 피처들이 제 크기대로 그려진 것은 아니란 점에 주목한다. 사실상, 다양한 피처들의 치수들은 설명의 명확성을 위해 임의로 증가하거나 감소될 수 있다. 또한, 몇 개의 엘리먼트들 및 피처들이 도면에서 도시되는데, 명확성을 위해 이들 모두가 번호가 지정되는 것은 아니다. 그러나 대칭적인 피처들 및 아이템들은 유사하게 배치될 수 있다는 것을 이해한다.
본 발명은 반도체 제조에 있어서 결함들의 수를 감소시키고 수율을 개선하는 효과를 제공한다.
도 1은 본 발명의 일 실시예에 따른 금속 게이트 스택을 갖는 반도체 디바이스를 제조하는 방법의 흐름도.
도 2 내지 15는 도 1의 방법들에 따라 구성된 다양한 제조 단계들에서, 금속 게이트 스택들과 함께 n-형 및 p-형 MOSFET(NFET 및 PFET)을 갖는 반도체 디바이스의 일 실시예의 단면도들.
도 2 내지 15는 도 1의 방법들에 따라 구성된 다양한 제조 단계들에서, 금속 게이트 스택들과 함께 n-형 및 p-형 MOSFET(NFET 및 PFET)을 갖는 반도체 디바이스의 일 실시예의 단면도들.
이하의 개시는 다양한 실시예들의 상이한 특징들을 구현하기 위해 다수의 상이한 실시예들 또는 예들을 제공한다는 것을 이해한다. 컴포넌트들 및 배열들의 특정 예들은 본 개시를 단순하게 하기 위해 이하에 기술된다. 물론, 이들은 단순한 예이며 제한하게 되도록 의도되지 않는다. 또한, 본 개시는 다양한 예들에서 참조 번호들 및/또는 문자들을 반복할 수 있다. 이 반복은 단순함을 위한 것이며 설명되는 다양한 실시예들 및/또는 구성들 간의 관계를 본질적으로 기술하는 것은 아니다. 또한, 이어지는 설명에서 제 2 특징상의 또는 그 위의 제 1 특징은 제 1 및 제 2 특징들이 직접 접하여 형성되는 실시예들을 포함할 수 있고, 제 1 및 제 2 특징들이 직접 접하지 않을 수 있도록 부가적인 특징들이 제 1 및 제 2 특징들 사이에 개재되어 형성될 수 있는 실시예들을 또한 포함할 수 있다.
도 1은 일 실시예에 따라 반도체 디바이스를 제조하기 위한 방법(100)의 흐름도이다. 반도체 디바이스는 n-형 전계-효과 트랜지스터(NFET) 및 p-형 전계-효과 트랜지스터(PFET)를 포함할 수 있으며, n-형 전계-효과 트랜지스터(NFET) 및 p-형 전계-효과 트랜지스터(PFET) 둘 다는 본 개시의 다양한 양상들에 따라 구성된 금속 게이트 스택 레지스터를 갖는다. 도 2 내지 15는 하나 이상의 실시예들에 따라 구성된, 다양한 제조 단계들에서의 반도체 구조(20)의 단면도들이다. 반도체 구조(200) 및 그 제조 방법(100)은 도 1 내지 16을 참조하여 집합적으로 기술된다.
도 1 및 2를 참조하여, 방법(100)은 그 위에 폴리실리콘 게이트가 형성되는 반도체 기판(201)을 제공함으로써 단계(102)에서 시작된다. 반도체 기판(201)은 실리콘을 포함할 수 있다. 대안으로, 기판은 게르마늄, 실리콘 게르마늄 또는 다른 적절한 반도체 재료들을 포함한다. 반도체 기판은 n-웰(well) 및 p-웰들과 같은 다양한 도핑 영역들을 또한 포함한다. 반도체 기판(201)은 NFET 트랜지스터 및 PFET 트랜지스터를 분리하도록 기판에 형성된 STI(shallow trench isolation; 202)와 같은 절연 피처(isolation feature)를 포함한다. STI 피처의 형성은 기판에 트랜치를 에칭하고, 실리콘 산화물, 실리콘 질화물, 실리콘 산화질화물과 같은 하나 이상의 절연체 재료들로 트랜치를 충진하는 것을 포함한다. 충진된 트랜치는 트랜치를 충진하는 실리콘 질화물을 구비한 열적 산화물 라이너층(thermal oxide liner layer)과 같은 다중-층 구조를 가질 수 있다. 일 실시예에서, STI 피처(202)는 패드 산화물(pad oxide)을 성장시키는 단계, 저압 화학 기상 침착(LPCVD) 질화물층을 형성하는 단계, 포토레지스트 및 마스킹을 이용하여 STI 개구를 패터닝하는 단계, 기판에 트랜치를 형성하는 단계, 트랜치 계면을 개선하도록 열적 산화물 트랜치 라이너를 선택적으로 성장시키는 단계, 트랜치를 CVD 산화물로 충진하는 단계, 에칭을 위해 화학 기계적 평탄화(CMP)를 이용하는 단계 및 STI 구조를 남기도록 질화물 스트립핑을 이용하는 단계와 같은 프로세스 시퀀스를 이용하여 생성된다. 반도체 기판(201)은 다양한 활성 영역들에 형성된 다양한 n-웰들 및 p-웰들을 또한 포함한다.
2개의 유사한 폴리실리콘 게이트 스택들(204, 206)은 STI 구조(202)의 양측 상에서 기판(201) 상에 형성된다. 본 실시예에서, 각각의 폴리실리콘 게이트 스택(204, 206)은 개괄적으로 참조 번호(214)로 지정되는 (도면에서 기판(201)으로부터 위로 관측하면) 실리콘 산화물 계면층(IL), 고-k 유전체층(HK) 및 캡 층을 포함한다. 다양한 실시예들에서, 계면층은 화학적 산화물 기법, 열적 산화물 프로시저, 원자층 침착(ALD), 또는 화학 기상 침착(CVD)에 의해 형성될 수 있다. 고 k 유전체 재료층은 CVD, ALD, 플라즈마 개선된 CVD(PE CVD), 또는 플라즈마 개선된 ALD(PEALD)에 의해 형성될 수 있다. 캡 층은 프리커서 실란(SiH4) 또는 다른 실리콘계 프리서커를 통한 CVD를 이용하여 형성될 수 있다.
본 실시예를 지속하면, 폴리크리스탈린(polycrystalline) 실리콘(폴리실리콘)층(216)이 IL/HK/캡 층(214) 위에 형성된다. 본 실시예에서, 폴리실리콘층(216)은 도핑되지 않는다. 실리콘층(216)은 대안적으로 또는 부가적으로 비정질 실리콘을 포함할 수 있다. 산화물(218)은 폴리실리콘층(216) 위에 형성되고, 실리콘 질화물층(SiN)(218)은 폴리실리콘층(216) 위에 형성되어 하드마스크(HM)를 형성한다. 패터닝을 포함하는 이러한 층들의 형성은 당 분야에 잘 알려져 있다는 것이 이해하고, 단순성 및 명확성을 위해 추가로 설명되지 않을 것이다.
도 1 및 3을 참조하여, 방법(100)은 SiN 실(seal)(230)이 게이트 스택들(204, 206) 주위에 형성되는 단계(103)로 진행한다. 본 실시예에서, SiN 실(230)은 대략 50 A의 두께의 층을 형성하도록 원자층 침착을 이용하여 형성된다. 또한, 기판(201)은 소스 및 드레인(S/D) 피처들을 위한 할로겐 영역 및 경하게 도핑된 드레인(light doped drain: LDD) 영역을 형성하도록 도핑된다. NFET 및 PFET에 대한 소스 및 드레인 영역들은 적절한 도핑 종들(species)을 이용하여 형성된다.
도 1 및 4를 참조하여, 방법(100)은 메인 측벽(main side wall; MSW)이 형성되는 단계(104)로 진행한다. MSW는 SiN 층(230)의 외부 표면과 기판(201)의 상위 표면에 인접한 산화물(OX)층(232)을 포함한다. 본 실시예에서, OX 층(232)은 약 30A의 두께로 ALD에 의해 형성된다. MSW는 OX 층(232)의 외부 표면상에 형성된 SiN 측벽들(234)을 포함한다. SiN층은 최대 약 250A의 두께로 형성된다. 도 4에서 도시된 바와 같이, MSW는 폴리실리콘 게이트 스택(204, 206)의 측벽에 인접하고 전체 기판을 덮지는 않는다.
도 1 및 5를 참조하여, 방법(100)은 S/D 및 정전기 방전 영역(240)이 완전히 주입되고 활성화되는 단계(105)로 진행한다. 단계(103)에 대해 상술한 바와 같이, LDD 영역들은 MSW가 단계(104)에서 형성되기 이전에 기판(201)에 앞서 제공되었다. 단계(105)에서, 디퍼(deeper) 주입 프로세스가 수행된다. NFET의 도핑된 영역들은 붕소 또는 BF2와 같은 P-형 도펀트들로 도핑되고, PFET의 도핑된 영역들은 인 또는 비소와 같은 N-형 도펀트들로 도핑된다. 도핑된 영역들(240)은 P-웰 구조에서, N-웰 구조에서, 이중-웰 구조에서, 또는 상승된 구조(raised structure)를 이용하여 기판(201) 상에 직접 형성될 수 있다. 본 실시예는 S/D 활성화는 약 1010 C 스파이크(spike)를 갖는 고속 열적 어닐(rapid thermal anneal; RTA)와 함께 약 1150C의 레이저 어닐(LSA)에 의해 수행된다.
도 1 및 6을 참조하여, 방법(100)은 니켈 실리사이드(NiSi) 영역들(242)이 S/D 영역(240)에 대한 미래의 접촉을 위해 형성되는 단계(106)로 진행한다. 본 실시예에서 Ni는 단계(105)에서 형성된 MSW에 의해 안내되며 기판(201)에서 약 400A의 두께로 침착된다.
도 1 및 7을 참조하여, 방법(100)은 MSW들의 SiN 층(234)이 2개의 게이트 스택들로부터 제거되는 단계(107)로 진행한다. 도 7에 도시된 바와 같이, 이제 244로 라벨링된 SiN층의 일부와 OX층(232)이 MSW들 상에 잔존한다. 본 실시예에서, 이 제거 프로세스는 약 120C에서 H3PO4를 이용한 습식 에칭에 의해 수행된다. 또한, HM(218, 220)이 폴리실리콘 게이트(216)의 상위 부분으로부터 제거된다. 본 실시예에서, SiN 및 OX HM은 건식 에칭 프로세스에 의해 제거된다.
도 1 및 8을 참조하여, 방법(100)은 층간 유전체(ILD)층(250)이 2개의 게이트 스택들(204, 206) 위에 형성되는 단계(108)로 진행한다. 본 실시예에서, 신장성 SiN 접촉 에치 정지층(252) 약 200A의 두께로 먼저 침착된다. 그 후, ILD 층(250), 본 실시예에서 인산염 규산염 유리(PSG)가 이온 플라즈마(IPM)를 이용하여 약 2000A의 두께로 침착된다.
도 1 및 9를 참조하여, 방법(100)은 디바이스의 상부 표면이 폴리실리콘 게이트들(216)을 노출하도록 평탄화되는 단계(109)로 진행한다. 본 실시예에서, 화학 기계적 연마 프로세스가 수행된다.
도 1 및 10을 참조하여, 방법(100)은 2개의 폴리실리콘 게이트 스택들(204, 206) 중 하나가 마스킹되는 단계(110)로 진행한다. 본 실시예에서, NFET 게이트 스택(204)에 대한 폴리실리콘 마스크(216)는 패터닝된 포토레지스트(PR) 층(260)으로 마스킹된다. 구체적으로, 20A의 TiN 하드마스크(262)가 디바이스의 상위 표면위에 침착되고, 그 후 PR 층(260)이 그 위에 침착된다. PR 층(260)은 NFET 게이트 스택(204)을 마스킹하도록 패터닝된다.
도 1 및 11을 참조하여, 방법(100)은 PFET 게이트 스택(206)의 폴리실리콘(216)이 제거되는 단계(111)로 진행한다. 본 실시예에서, 폴리실리콘(216)은 에칭을 통해 PFET 게이트 스택(이제 보다 정확하게 게이트 스택보단 트랜치로서 기술됨)으로부터 제거되고, 반면에, NFET 게이트 스택의 폴리실리콘은 도 10의 패터닝된 PR(260)에 의해 차폐되기 때문에 온전하게 잔존하게 된다. 그 후, 금속 게이트(266)가 PFET 게이트 스택(206)의 제거된 폴리실리콘(216)으로부터 잔존하는 트랜치에 형성된다. 금속 게이트는 하나 이상의 층들로 형성될 수 있으며, 본 실시예에서 TaN, TiN, TaN, TiN 및 Al(아주 적은량의 Cu와 함께)의 순서로 침착된 금속들을 포함한다. 침착된 금속층들은 디바이스(200)의 전체 표면을 덮고, 그 후 PR(260)을 포함해서 CMP 프로세스에 의해 제거된다.
도 1 및 12를 참조하여, 방법(100)은 유사한 프로세스가 NFET 게이트 스택(204) 상에서 반복되는 단계(112)로 진행한다. 본 실시예에서, PFET 게이트 스택(206) 상에서 폴리실리콘이 이미 제거되고 대체되었기 때문에, PFET 게이트 스택을 덮는 패터닝된 PR 층은 이용되지 않는다. 폴리실리콘(216)은 예를 들어, 에칭 프로세스에 의해 NFET 게이트 스택(204)으로부터 제거된다. 그 후, 금속 게이트(268)가 NFET 게이트 스택(204)의 제거된 폴리실리콘(216)으로부터 잔존하는 트랜치에 형성된다. 금속 게이트(268)는 하나 이상의 층들로 형성될 수 있으며, 본 실시예에서, TaN, TiAl, TiN 및 Al(아주 적은량의 Cu와 함께)의 순서로 침착된 금속들을 포함한다. 침착된 금속층들은 디바이스(200)의 전체 표면을 덮고, 그 후 PR(260)을 포함해서 CMP 프로세스에 의해 제거된다. 그 결과, 폴리실리콘 게이트 스택들 둘 다는 이제 금속 게이트 스택들(204, 206)이다.
도 1, 13a 및 13b를 참조하여, 방법(100)은 초-박(ultra-thin) 금속 산화질화물 막들(288, 286)이 금속 게이트 스택들(204, 206)의 상위 표면 각각에 형성된다. 일 구현에서, 02를 이용하여 60초 동안 20C, 900W의 산소 플라즈마가 표면에 충돌(bombard)한다. 그 후 NH3/N2를 이용하여 60초 동안 400C, 75W의 암모니아 플라즈마가 표면상에 충돌한다. 대안적인 실시예에서, 질소 플라즈마(NH3 없음)가 이용될 수 있다. 그 결과 약 1nm 내지 10nm의 두께를 갖는 초-박 금속 산화질화물 막이 발생된다. 산화질화물 막들은 게이트 스택들(204, 206)의 금속 재료들(예를 들어, Ti, Ta, Cu, Al, TiAL)과 반응하고, 그럼으로써 프로세스가 자가-정렬된다.
도 1 및 14를 참조하여, 방법(100)은 ILD(290)가 초-박 금속 산화질화물 막들(288, 286)을 포함하는 금속 게이트 스택들(204, 206) 위에 형성되는 단계(114)로 진행한다. 본 실시예에서, ILD(290)은 약 1450A의 두께의 비-도핑된 규산염 유리(USG)이다. USG(290)는 SiH4/N20/He를 이용하여 400C에서 침착 프로세스에 의해 형성된다. USG(290)는 PSG(250)의 상위 상에서 형성될 수 있거나 PSG(250)이 제거될 수 있고, 및/또는 유전체 재료들의 부가적인 조합들이 형성될 수 있다.
도 1 및 15를 참조하여, 방법(100)은 접촉이 NFET 및 PFET 트랜지스터들의 S/D 영역들로의 전기적 연결을 위해 형성되는 단계(115)로 진행한다. 본 실시예에서, 접촉 개구는 ILD(290)에서 패터닝 및 에칭되고, 그 후 W 플러그들(292)로 충진된다. 디바이스의 상부 표면은 CMP에 의해 평탄화되고, 그 결과 도면에 도시된 디바이스를 발생시킨다. 거기에는 라인 처리의 백 엔드(back end)가 존재한다.
상술한 본 실시예들은 다수의 이점들을 제공하며, 다른 실시예들이 동일한 이점들을 가질 수 없다는 것을 이해한다. 상술한 실시예들의 이점들은 이러한 층을 형성하기 위한 대안의 방법들과 대조적으로 플라즈마-야기된 초-박 절연체층으로 인한 개선된 신뢰도를 포함한다. 또한, 칩-레벨 셀 스트레스가 개선된다. 또한, 수율 개선 및 개선된 쇼트들(shorts)은 임의의 금속 잔유물(예를 들어, Al, Cu, Ti 또는 Ta)을 금속 산화질화물로 변형함으로써 제공된다.
본 개시는 반도체 구조가 FET(예를 들어, MOS 트랜지스터)를 포함하는 응용들로 국한되지 않고, 금속 게이트 스택을 갖는 다른 집적 회로로 확장될 수 있다. 예를 들어, 반도체 구조들은 동적 랜덤 액세스 메모리(DRAM) 셀, 이미징 센서, 커패시터들 및/또는 다른 마이크로전자 디바이스들(집합적으로 여기서 마이크로전자 디바이스로서 칭함)을 포함할 수 있다. 다른 실시예에서, 반도체 구조는 FinFET 트랜지스터들을 포함한다. 물론, 본 개시의 양상들은 단일-게이트 트랜지스터들, 이중-게이트 트랜지스터들 및 다른 다중-게이트 트랜지스터들을 포함하는 다른 형태의 트랜지스터로 또한 응용 가능하고 및/또는 쉽게 적응 가능하고, 센서 셀들, 메모리 셀들, 로직 셀들 및 기타들을 포함하는 다수의 상이한 응용들에서 이용될 수 있다.
위에서 몇 개의 실시예들의 특징들이 약술되었다. 당업자는 여기서 도입된 실시예들의 동일한 이점을 달성하고 및/또는 동일한 목적들을 수행하기 위한 다른 프로세스들 및 구조들을 설계 또는 변형하기 위한 근간으로서 본 개시를 쉽게 이용할 수 있다는 것을 이해해야 한다. 당업자는 또한 이러한 등가 구성물들이 본 개시의 사상 및 범위로부터 벗어나지 않으며, 이들은 본 개시의 사상 및 범위로부터 벗어남 없이 여기서 다양한 변경들, 대체물들 및 대안들을 제조할 수 있는 것을 또한 인식해야 한다.
Claims (10)
- 집적 회로를 제조하는 방법으로서,
반도체 기판을 제공하는 단계;
상기 기판 위에 게이트 유전체를 형성하는 단계;
상기 반도체 기판 및 상기 게이트 유전체 위에 복수 개의 인접한 금속층들을 포함하는 금속 게이트 구조를 형성하는 단계로서, 상기 복수 개의 인접한 금속층들 모두는 상기 금속 게이트 구조의 상면을 통해 노출되는 것인, 상기 금속 게이트 구조 형성 단계;
상기 금속 게이트 구조상에 유전체 박막(thin dielectric film)을 형성하는 단계로서, 상기 유전체 박막은, 상기 금속 게이트 구조의 상단부를 통해 상기 금속 게이트 구조의 복수 개의 모든 금속층들과 접촉하고, 상기 금속 게이트 구조의 복수 개의 모든 금속층들 각각의 금속층으로부터의 금속과 산화질화물이 반응하도록 함으로써 상기 금속 게이트 구조의 복수 개의 모든 금속층들 각각으로부터의 금속과 결합되는 상기 산화질화물을 포함하여 상기 금속 게이트 구조 상에 자가 정렬(self-aligned)되는 것인, 상기 유전체 박막을 형성하는 단계;
상기 금속 게이트 구조의 양 측(side) 상에 층간 유전체(ILD)를 제공하는 단계를 포함하는, 집적 회로 제조 방법. - 제1항에 있어서,
상기 게이트 유전체는 고-k 유전체인, 집적 회로 제조 방법. - 제1항에 있어서,
상기 복수의 금속층들은 구리 및 티타늄을 포함하는 것인, 집적 회로 제조 방법. - 제 1 항에 있어서,
상기 유전체 박막을 형성하는 단계는 산소 플라즈마(oxygen plasma)를 이용하는 단계를 포함하는, 집적 회로 제조 방법. - 집적 회로로서,
반도체 기판;
상기 기판 위의 게이트 유전체;
상기 반도체 기판 및 상기 게이트 유전체 위의 금속 게이트 구조로서, 복수 개의 인접한 금속층들을 포함하는 상기 금속 게이트 구조 - 상기 복수 개의 인접한 금속층들 모두는 상기 금속 게이트 구조의 상면을 통해 노출됨 -;
상기 금속 게이트 구조상의 유전체막으로서, 상기 유전체 막은, 상기 금속 게이트 구조의 상단부를 통해 상기 금속 게이트 구조의 복수 개의 모든 금속층들과 접촉하고, 상기 금속 게이트 구조의 복수 개의 모든 금속층들 각각의 금속층으로부터의 금속과 산화질화물이 반응하도록 함으로써 상기 금속 게이트 구조의 복수 개의 모든 금속층들 각각으로부터의 금속과 결합되는 상기 산화질화물을 포함하여 상기 금속 게이트 구조상에 자가 정렬되는 것인, 상기 유전체막; 및
상기 금속 게이트 구조의 양 측 상에 층간 유전체(ILD)를 포함하는, 집적 회로. - 제5항에 있어서,
상기 게이트 유전체는 고-k 유전체인, 집적 회로. - 제5항에 있어서,
상기 유전체막은 10nm 미만의 두께를 갖는, 집적 회로. - 제5항에 있어서,
상기 금속은 구리를 포함하고, 상기 유전체막은 구리 산화질화물을 포함하는, 집적 회로. - 제5항에 있어서,
상기 금속은 구리, 티타늄, 탄탈륨, 및 알루미늄으로 구성된 그룹으로부터 적어도 2개를 포함하는, 집적 회로. - 집적 회로를 제조하는 방법으로서,
고-k 유전체를 기판에 제공하는 단계;
상기 고-k 유전체 위에 폴리실리콘 게이트 구조를 제공하는 단계;
상기 폴리실리콘 게이트 구조의 측면들에 인접하게 측벽 구조들을 형성하는 단계;
상기 폴리실리콘 게이트 구조의 상위 표면상에 하드마스크(hardmask)를 형성하는 단계;
상기 하드마스크를 형성한 이후, 상기 폴리실리콘 게이트 구조에 인접한 상기 기판상에 도핑 프로세스(doping process)를 수행하는 단계;
상기 도핑 프로세스 이후에, 트랜치를 형성하도록 상기 측벽 구조들의 적어도 일부를 유지하면서 상기 하드마스크 및 상기 폴리실리콘 게이트 구조를 제거하는 단계;
금속 게이트를 형성하도록 복수 개의 인접한 금속 재료들로 상기 트랜치를 충진하는 단계 - 상기 복수 개의 인접한 금속 재료들 모두는 상기 금속 게이트의 상면을 통해 노출됨 - ; 및
상기 금속 게이트의 상위 표면상에서 이 금속 게이트의 상위 표면과 자가 정렬되는 유전체 박층을 형성하는 단계를 포함하고,
상기 유전체 박층은, 상기 금속 게이트의 상단부를 통해 상기 복수 개의 모든 금속 재료들과 접촉하고, 상기 금속 게이트의 복수 개의 모든 금속 재료들 각각의 금속 재료로부터의 금속과 산화질화물이 반응하도록 함으로써 상기 금속 게이트의 복수 개의 모든 금속 재료들 각각으로부터의 금속과 결합되는 상기 산화질화물을 포함하는, 집적 회로 제조 방법.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161530845P | 2011-09-02 | 2011-09-02 | |
US61/530,845 | 2011-09-02 | ||
US13/244,365 US8822283B2 (en) | 2011-09-02 | 2011-09-24 | Self-aligned insulated film for high-k metal gate device |
US13/244,365 | 2011-09-24 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140052213A Division KR20140063552A (ko) | 2011-09-02 | 2014-04-30 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150059157A true KR20150059157A (ko) | 2015-05-29 |
KR101618511B1 KR101618511B1 (ko) | 2016-05-04 |
Family
ID=47752473
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120014946A KR20130025795A (ko) | 2011-09-02 | 2012-02-14 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
KR1020140052213A KR20140063552A (ko) | 2011-09-02 | 2014-04-30 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
KR1020150063023A KR101618511B1 (ko) | 2011-09-02 | 2015-05-06 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120014946A KR20130025795A (ko) | 2011-09-02 | 2012-02-14 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
KR1020140052213A KR20140063552A (ko) | 2011-09-02 | 2014-04-30 | 고-k 금속 게이트 디바이스를 위한 자가-정렬된 절연막 |
Country Status (4)
Country | Link |
---|---|
US (5) | US8822283B2 (ko) |
KR (3) | KR20130025795A (ko) |
CN (1) | CN102983105B (ko) |
TW (1) | TWI495013B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8822283B2 (en) | 2011-09-02 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned insulated film for high-k metal gate device |
US8470714B1 (en) * | 2012-05-22 | 2013-06-25 | United Microelectronics Corp. | Method of forming fin structures in integrated circuits |
KR101927443B1 (ko) * | 2012-08-22 | 2018-12-10 | 에스케이하이닉스 주식회사 | 반도체 소자 및 그 제조 방법 |
US9076766B2 (en) * | 2013-06-13 | 2015-07-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Mechanism for forming metal gate structure |
KR102103960B1 (ko) | 2013-08-16 | 2020-04-24 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판, 이를 포함하는 표시 장치, 및 박막 트랜지스터 어레이 기판의 제조 방법 |
US9190488B1 (en) * | 2014-08-13 | 2015-11-17 | Globalfoundries Inc. | Methods of forming gate structure of semiconductor devices and the resulting devices |
US9660106B2 (en) * | 2014-08-18 | 2017-05-23 | United Microelectronics Corp. | Flash memory and method of manufacturing the same |
TWI633669B (zh) | 2014-12-26 | 2018-08-21 | 聯華電子股份有限公司 | 半導體元件及其製程 |
CN105826174B (zh) * | 2015-01-05 | 2021-06-15 | 联华电子股份有限公司 | 半导体装置及其制作方法 |
US9779959B2 (en) * | 2015-09-17 | 2017-10-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and formation method of semiconductor device structure |
US9911821B2 (en) * | 2015-11-13 | 2018-03-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device structure and method for forming the same |
US9865703B2 (en) * | 2015-12-31 | 2018-01-09 | International Business Machines Corporation | High-K layer chamfering to prevent oxygen ingress in replacement metal gate (RMG) process |
KR102551349B1 (ko) | 2016-01-22 | 2023-07-04 | 삼성전자 주식회사 | 반도체 소자 및 그 제조 방법 |
US9806018B1 (en) * | 2016-06-20 | 2017-10-31 | International Business Machines Corporation | Copper interconnect structures |
US9972695B2 (en) | 2016-08-04 | 2018-05-15 | International Business Machines Corporation | Binary metal oxide based interlayer for high mobility channels |
US20220359287A1 (en) * | 2021-05-05 | 2022-11-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Recessed contacts at line end and methods forming same |
TWI792414B (zh) * | 2021-07-13 | 2023-02-11 | 張宏森 | 渦流熱交換裝置 |
Family Cites Families (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63316476A (ja) * | 1987-06-18 | 1988-12-23 | Seiko Instr & Electronics Ltd | 半導体装置およびその製造方法 |
US6465309B1 (en) * | 2000-12-12 | 2002-10-15 | Advanced Micro Devices, Inc. | Silicide gate transistors |
US6509282B1 (en) * | 2001-11-26 | 2003-01-21 | Advanced Micro Devices, Inc. | Silicon-starved PECVD method for metal gate electrode dielectric spacer |
US7078306B1 (en) * | 2003-03-24 | 2006-07-18 | Integrated Device Technology, Inc. | Method for forming a thin film resistor structure |
US7015534B2 (en) * | 2003-10-14 | 2006-03-21 | Texas Instruments Incorporated | Encapsulated MOS transistor gate structures and methods for making the same |
CN100463143C (zh) * | 2005-07-07 | 2009-02-18 | 中芯国际集成电路制造(上海)有限公司 | 具有氧化物间隔层的应变源漏cmos的集成方法 |
US7229873B2 (en) * | 2005-08-10 | 2007-06-12 | Texas Instruments Incorporated | Process for manufacturing dual work function metal gates in a microelectronics device |
US20070152276A1 (en) * | 2005-12-30 | 2007-07-05 | International Business Machines Corporation | High performance CMOS circuits, and methods for fabricating the same |
JP4327820B2 (ja) * | 2006-06-05 | 2009-09-09 | 株式会社東芝 | 半導体装置およびその製造方法 |
US7776765B2 (en) * | 2006-08-31 | 2010-08-17 | Micron Technology, Inc. | Tantalum silicon oxynitride high-k dielectrics and metal gates |
US20080076216A1 (en) * | 2006-09-25 | 2008-03-27 | Sangwoo Pae | Method to fabricate high-k/metal gate transistors using a double capping layer process |
US8120114B2 (en) | 2006-12-27 | 2012-02-21 | Intel Corporation | Transistor having an etch stop layer including a metal compound that is selectively formed over a metal gate |
US20080242012A1 (en) * | 2007-03-28 | 2008-10-02 | Sangwoo Pae | High quality silicon oxynitride transition layer for high-k/metal gate transistors |
US8115251B2 (en) * | 2007-04-30 | 2012-02-14 | International Business Machines Corporation | Recessed gate channel with low Vt corner |
JP2009054951A (ja) * | 2007-08-29 | 2009-03-12 | Toshiba Corp | 不揮発性半導体記憶素子及びその製造方法 |
US20090174002A1 (en) * | 2008-01-09 | 2009-07-09 | International Business Machines Corporation | Mosfet having a high stress in the channel region |
US7888195B2 (en) * | 2008-08-26 | 2011-02-15 | United Microelectronics Corp. | Metal gate transistor and method for fabricating the same |
US8258587B2 (en) * | 2008-10-06 | 2012-09-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Transistor performance with metal gate |
US8294202B2 (en) | 2009-07-08 | 2012-10-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate structure of a semiconductor device |
CA2767668C (en) * | 2009-07-15 | 2017-03-07 | Fresenius Medical Care Holdings, Inc. | Medical fluid cassettes and related systems and methods |
US8617946B2 (en) * | 2009-11-11 | 2013-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuits including metal gates and fabrication methods thereof |
US8436404B2 (en) * | 2009-12-30 | 2013-05-07 | Intel Corporation | Self-aligned contacts |
US8946828B2 (en) * | 2010-02-09 | 2015-02-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device having elevated structure and method of manufacturing the same |
CN102194693B (zh) * | 2010-03-16 | 2013-05-22 | 中国科学院微电子研究所 | 一种半导体器件及其制造方法 |
US8685847B2 (en) * | 2010-10-27 | 2014-04-01 | International Business Machines Corporation | Semiconductor device having localized extremely thin silicon on insulator channel region |
US8232607B2 (en) * | 2010-11-23 | 2012-07-31 | International Business Machines Corporation | Borderless contact for replacement gate employing selective deposition |
CN102487015A (zh) * | 2010-12-03 | 2012-06-06 | 中国科学院微电子研究所 | 一种半导体结构及其制造方法 |
US8765603B2 (en) * | 2011-08-01 | 2014-07-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming a buffer layer |
US8524564B2 (en) * | 2011-08-05 | 2013-09-03 | Globalfoundries Inc. | Full silicidation prevention via dual nickel deposition approach |
US8728908B2 (en) * | 2011-08-08 | 2014-05-20 | Globalfoundries Inc. | Methods of forming a dielectric cap layer on a metal gate structure |
US8822283B2 (en) * | 2011-09-02 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned insulated film for high-k metal gate device |
US8772168B2 (en) * | 2012-01-19 | 2014-07-08 | Globalfoundries Singapore Pte. Ltd. | Formation of the dielectric cap layer for a replacement gate structure |
US8765590B2 (en) * | 2012-10-31 | 2014-07-01 | International Business Machines Corporation | Insulative cap for borderless self-aligning contact in semiconductor device |
-
2011
- 2011-09-24 US US13/244,365 patent/US8822283B2/en active Active
-
2012
- 2012-02-14 KR KR1020120014946A patent/KR20130025795A/ko active Application Filing
- 2012-03-06 CN CN201210057487.8A patent/CN102983105B/zh active Active
- 2012-04-06 TW TW101112186A patent/TWI495013B/zh active
-
2014
- 2014-04-30 KR KR1020140052213A patent/KR20140063552A/ko active Application Filing
- 2014-08-28 US US14/471,293 patent/US9252224B2/en active Active
-
2015
- 2015-05-06 KR KR1020150063023A patent/KR101618511B1/ko active IP Right Grant
-
2016
- 2016-01-06 US US14/989,351 patent/US9779947B2/en active Active
-
2017
- 2017-09-27 US US15/717,520 patent/US10388531B2/en active Active
-
2019
- 2019-07-16 US US16/513,483 patent/US11094545B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8822283B2 (en) | 2014-09-02 |
US20140367802A1 (en) | 2014-12-18 |
TW201312655A (zh) | 2013-03-16 |
TWI495013B (zh) | 2015-08-01 |
KR20140063552A (ko) | 2014-05-27 |
CN102983105A (zh) | 2013-03-20 |
US20190341263A1 (en) | 2019-11-07 |
KR20130025795A (ko) | 2013-03-12 |
US9779947B2 (en) | 2017-10-03 |
US11094545B2 (en) | 2021-08-17 |
CN102983105B (zh) | 2015-11-25 |
US10388531B2 (en) | 2019-08-20 |
US9252224B2 (en) | 2016-02-02 |
KR101618511B1 (ko) | 2016-05-04 |
US20130056837A1 (en) | 2013-03-07 |
US20160196979A1 (en) | 2016-07-07 |
US20180019133A1 (en) | 2018-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11094545B2 (en) | Self-aligned insulated film for high-K metal gate device | |
US8853753B2 (en) | Contact for high-k metal gate device | |
US7939392B2 (en) | Method for gate height control in a gate last process | |
US8361848B2 (en) | Precise resistor on a semiconductor device | |
US9704970B2 (en) | Semiconductor device and fabricating method thereof | |
US8119473B2 (en) | High temperature anneal for aluminum surface protection | |
US8278196B2 (en) | High surface dopant concentration semiconductor device and method of fabricating | |
CN101677088B (zh) | 半导体装置的制造方法 | |
US8058125B1 (en) | Poly resistor on a semiconductor device | |
US20130270647A1 (en) | Structure and method for nfet with high k metal gate | |
US10998414B2 (en) | Metal gate structure with multi-layer composition | |
US8674451B2 (en) | N/P metal crystal orientation for high-K metal gate Vt modulation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |