KR20150055449A - 디스플레이장치 및 그의 제조방법 - Google Patents

디스플레이장치 및 그의 제조방법 Download PDF

Info

Publication number
KR20150055449A
KR20150055449A KR1020130137837A KR20130137837A KR20150055449A KR 20150055449 A KR20150055449 A KR 20150055449A KR 1020130137837 A KR1020130137837 A KR 1020130137837A KR 20130137837 A KR20130137837 A KR 20130137837A KR 20150055449 A KR20150055449 A KR 20150055449A
Authority
KR
South Korea
Prior art keywords
log
region
integrated circuits
gate
panel
Prior art date
Application number
KR1020130137837A
Other languages
English (en)
Other versions
KR102118460B1 (ko
Inventor
권재욱
김홍석
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130137837A priority Critical patent/KR102118460B1/ko
Publication of KR20150055449A publication Critical patent/KR20150055449A/ko
Application granted granted Critical
Publication of KR102118460B1 publication Critical patent/KR102118460B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections

Abstract

본 발명은, 스위칭소자를 포함하는 다수의 화소영역이 정의되는 표시영역과 상기 표시영역의 가장자리를 따라 형성되는 비표시영역을 포함하는 기판과; 상기 비표시영역의 상기 기판의 종 방향을 따라 형성되는 다수의 데이터 집적회로와; 상기 비표시영역의 상기 종 방향에 수직하게 상기 기판의 양측 횡 방향을 따라 형성되는 다수의 게이트 집적회로와; 상기 다수의 데이터 집적회로 중 상기 기판의 종 방향을 따라 각각 최외각에 위치하는 데이터 집적회로와 상기 다수의 게이트 집적회로를 연결하는 LOG배선과; 상기 기판 상에 제1 및 제2 전극과, 상기 제1 및 제2 전극 사이에 위치하는 유기발광층을 포함하는 발광다이오드를 포함하며, 상기 다수의 화소영역을 정의하는 상기 표시영역은 각각 양측의 제1 및 제2 LOG부와 상기 제1 및 제2 LOG 부 사이에 위치하는 패널부로 정의되는 제1 내지 제3 영역으로 나뉘어 정의되고, 상기 제1 내지 제3 영역 중 서로 이웃하는 LOG 부에 대응하여 위치하는 상기 데이터 집적회로는 서로 LOG 배선 패턴을 통해 서로 연결되는 유기발광 디스플레이 장치를 제공한다.

Description

디스플레이장치 및 그의 제조방법{display device and Method for manufacturing the same}
본 발명은 디스플레이장치 및 그의 제조방법에 관한 것으로, 특히 캐소드 전극과 기저배선의 접촉을 포함하는 디스플레이장치 및 그의 제조방법에 관한 것이다.
평판 디스플레이(FPD ; Flat Panel Display)중 하나인 유기발광 디스플레이장치는 높은 휘도와 낮은 동작 전압 특성을 갖는다. 또한 스스로 빛을 내는 자체발광형이기 때문에 명암대비(contrast ratio)가 크고, 초박형 디스플레이의 구현이 가능하며, 응답시간이 수 마이크로초(㎲) 정도로 동화상 구현이 쉽고, 시야각의 제한이 없으며 저온에서 도 안정적이고, 직류 5 내지 15V의 낮은 전압으로 구동하므로 구동회로의 제작 및 설계가 용이하다.
이러한 특성을 갖는 유기발광 디스플레이장치는 크게 패시브 매트릭스 타입과 액티브 매트릭스 타입으로 나뉘어진다.
그 중 액티브 매트릭스 방식은, 픽셀(pixel)을 온/오프(on/off)하는 스위칭 소자인 박막트랜지스터(Thin Film Transistor)가 서브픽셀(sub pixel)별로 위치하고, 픽셀에 인가된 전압이 스토리지 캐패시터(storage capacitance)에 충전되어 있어, 그 다음 프레임(frame) 신호가 인가될 때까지 전원을 인가해 주도록 함으로써, 주사선 수에 관계없이 한 화면 동안 계속해서 구동한다.
따라서, 낮은 전류를 인가하더라도 동일한 휘도를 나타내므로 저소비전력, 고정세, 대형화가 가능한 장점을 가지므로 최근에는 액티브 매트릭스 타입의 유기발광 디스플레이장치가 주로 이용되고 있다.
이와 같은 일반적인 유기발광 디스플레이장치의 표시패널은 영상이 표시되는 표시영역과, 표시영역을 둘러싸는 비표시영역을 포함한다.
표시영역은 다수의 게이트 배선 및 데이터 배선이 매트릭스 형태로 교차하며 다수의 화소영역을 정의하며, 각 화소영역은 스위칭 및 구동 박막트랜지스터, 스토리지 캐패시터 그리고 유기발광 다이오드를 구비한다.
그리고, 비표시영역 일면에 다수의 게이트 집적회로가 본딩되어 부착되고, 게이트 집적회로와 수직방향으로 비표시영역의 다른 일면에 데이터 집적회로가 본딩되어 부착된다. 한편, 각 화소영역 별로 구동 박막트랜지스터의 드레인 전극과 연결되는 제1 전극과, 비표시영역 일부 및 표시영역 전면에 형성되는 제2 전극과, 제1 및 제2 전극의 사이에 형성되는 유기발광층을 더 포함한다
이때, 제1 및 제2 전극과, 유기발광층은 유기발광 다이오드를 이룬다.
그리고, 다수의 데이터 집적회로 중 패널 외각 모서리에 위치한 데이터 집적회로와, 게이트 집적회로 중 데이터 집적회로와 가장 근접한 게이트 집적회로가 서로 전기적으로 연결된다.
이때, 데이터 집적회로와 게이트 집적회로를 패널 모서리에서 전기적으로 연결하는 배선을 LOG배선(line on glass)이라 한다.
LOG배선은 외부시스템으로부터 데이터 드라이브로 인가되는 제어신호 및 데이터 신호 중 제어신호를 게이트 드라이브로 공급하기 위한 배선으로, 패널의 비표시영역을 축소하여 유기발광 디스플레이장치의 베젤영역을 축소하기 위해 형성한다.
한편, 다수의 게이트 및 데이터 집적회로는, 각각 비표시영역 상부의 게이트 및 데이터 링크배선을 통해 표시영역 상부의 게이트 배선 및 데이터 배선과 전기적으로 접촉하게 된다.
이와 같은 구성을 갖는 일반적인 유기발광 디스플레이장치는, 패널을 다수 개로 분할하여 마스크를 통해 반복 노광 함으로써, 스위칭 및 구동 박막트랜지스터, 스토리지 캐패시터 그리고 유기발광 다이오드 등의 소자와, 게이트 및 데이터 배선과, 게이트 및 데이터 링크배선과, LOG배선을 형성한다.
이를 도면을 참조하여 설명한다.
도 1은 일반적인 유기발광 디스플레이장치를 마스크로 노광 하기 위해 다수 개로 분할한 것을 개략적으로 도시한 평면도이고, 도 2는 일반적인 디스플레이 패널을 다수 개로 분할하여 노광 하기 위한 마스크를 도시한 도면이다.
도시한 바와 같이, 패널(10)은 제1 및 제2 게이트부(12, 14)와, 스위칭 및 구동 박막트랜지스터(미도시), 스토리지 캐패시터(미도시) 그리고 유기발광 다이오드(미도시) 등의 소자와, 게이트 및 데이터 배선(미도시)과, 게이트 및 데이터 링크배선(미도시)이 형성되는 다수의 패널부(16)을 포함하는 표시부(26)와, LOG배선(미도시)를 형성하기 위한 제1 및 제2 LOG부(15a, 15b)를 포함한다.
이때, 패널(10) 외각에는 다수의 게이트 집적회로가 제1 및 제2 게이트부(12, 14)에 형성되고, 다수의 데이터 집적회로가 패널(10) 외각에 다수의 게이트 집적회로와 수직한 방향으로 표시부(26)와 제1 및 제2 LOG부(15a, 15b)에 형성된다.
이때, 표시부(17)은 대면적 유기발광 디스플레이장치를 형성하기 위해 다수 개로 분할 되는 다수의 패널부(16)을 가진다.
예를들어 표시부(17)는 5개의 패널부(16)로 분할될 수 있다.
이와 같은 패널(10)을 노광하기 위해 도 2에 도시한 바와 같이 5개의 마스크를 사용한다.
5개의 마스크는 제1 및 제2 게이트부(12, 14)에 대응하는 제1 및 제2 게이트마스크(22, 24), 제1 및 제2 LOG부(15a, 15b)에 대응하는 제1 및 제2 LOG마스크(25a, 25b)와, 패널부(16)에 대응하는 패널마스크(26)로 구성된다.
예를들어 24개의 데이터집적회로를 실장하는 패널(10)은 제1 및 제2 LOG마스크(25a, 25b)로 제1 LOG부(15a)에 2개의 데이터 집적회로와 LOG 배선을 형성하고, 제2 LOG부(15b)에 2개의 데이터 집적회로와 LOG 배선을 형성하여 제1 및 제2 LOG부(15a, 15b)에 4개가 형성될 수 있다.
이때, 제1 LOG부(15a)와 제2 LOG부(15b)는 서로 반대방향으로 대칭되어 형성된다.
이와 같은 5개의 마스크는 각각의 마스크와 혼합 노광하지 않기 위해 일정한 공차를 가지며, 하나의 마스크를 선택하여 노광한다.
그리고, 패널마스크(26)로 패널부(16)에 한번에 4개의 데이터 집적회로가 반복 형성되어 표시부(17)에 20개의 데이터 집적회로가 형성될 수 있다.
따라서, 24개의 데이터드라이버를 형성하기 위해서는 총 9번의 노광단계가 필요하며, 24개 이상의 데이터 집적회로를 형성하려면 더 많은 수의 노광단계가 필요하다.
즉, LOG배선을 형성하기 위한 마스크 공정단계가 추가되어 공정시간이 길어져 생산성이 감소하는 문제와 마스크 개수가 증가하여 제조비용이 상승하는 문제가 발생한다.
그리고, 패널(10)을 다수 개로 분할하여 마스크를 통해 반복 노광하는 수가 많아질수록 다수 개로 분할된 패널(10)의 경계에 발생하는 얼룩이나 번짐 등의 문제발생률이 증가하는 문제가 발생한다.
본 발명에서는 위와 같이 패널에서의 반복 노광단계가 증가하여 생산성이 감소하는 문제와, 반복 노광하는 단계가 증가하여 발생하는 얼룩이나 번짐 등의 문제발생률이 증가하는 문제를 해결하고자 한다.
위와 같은 과제의 해결을 위해, 본 발명은, 스위칭소자를 포함하는 다수의 화소영역이 정의되는 표시영역과 상기 표시영역의 가장자리를 따라 형성되는 비표시영역을 포함하는 기판과; 상기 비표시영역의 상기 기판의 종 방향을 따라 형성되는 다수의 데이터 집적회로와; 상기 비표시영역의 상기 종 방향에 수직하게 상기 기판의 양측 횡 방향을 따라 형성되는 다수의 게이트 집적회로와; 상기 다수의 데이터 집적회로 중 상기 기판의 종 방향을 따라 각각 최외각에 위치하는 데이터 집적회로와 상기 다수의 게이트 집적회로를 연결하는 LOG배선과; 상기 기판 상에 제1 및 제2 전극과, 상기 제1 및 제2 전극 사이에 위치하는 유기발광층을 포함하는 발광다이오드를 포함하며, 상기 다수의 화소영역을 정의하는 상기 표시영역은 각각 양측의 제1 및 제2 LOG부와 상기 제1 및 제2 LOG 부 사이에 위치하는 패널부로 정의되는 제1 내지 제3 영역으로 나뉘어 정의되고, 상기 제1 내지 제3 영역 중 서로 이웃하는 LOG 부에 대응하여 위치하는 상기 데이터 집적회로는 서로 LOG 배선 패턴을 통해 서로 연결되는 유기발광 디스플레이 장치를 제공한다.
이때, 상기 LOG 배선 패턴은 LOG 배선 패턴 콘택홀을 통해 상기 제2 전극과 전기적으로 연결되는 것을 더 포함한다.
그리고, 상기 제1 영역은 순차적으로 제1 게이트부와 인접하는 제1-1 LOG부와, 제1 패널부 및 제1-2 LOG부를 포함하고, 상기 제2 영역은 순차적으로 상기 제1 영역의 상기 제1-2 LOG부와 이웃하는 제2-1 LOG부와, 제2 패널부 및 제2-2 LOG부를 포함하고, 상기 제3 영역은 순차적으로 상기 제2 영역의 상기 제2-2 LOG부와 이웃하는 제3-1 LOG부와, 제3 패널부와, 상기 제2 게이트부와 이웃하는 제3-2 LOG부를 더 포함한다.
이때, 상기 제1 내지 제3 영역 중 최외각에 위치한 제1-1 LOG부와 제3-2 LOG부는 상기 다수의 게이트 집적회로와 상기 다수의 데이터 집적회로 중 가장 근접한 상기 게이트 집적회로와 상기 데이터 집적회로를 전기적으로 접촉하는 LOG배선이 형성되는 것을 특징으로 한다.
그리고, 상기 제1 내지 제3 영역에 형성되는 상기 다수의 데이터 집적회로는, 상기 제1-1 및 제1-2 LOG부와, 상기 제2-1 및 제2-2 LOG부와, 상기 제3-1 및 제3-2 LOG부에 각각 2개씩 형성되고, 상기 제1 내지 제3 패널부에 각각 4개씩 형성되는 것을 특징으로 한다.
그리고, 상기 제2 및 제3 영역은 상기 제1 영역과 크기 및 구성이 대응되고, 상기 제1 영역과 동일한 물질로 형성된다.
한편, 본 발명은 스위칭소자를 포함하는 다수의 화소영역이 정의되는 표시영역과 상기 표시영역의 가장자리를 따라 형성되는 비표시영역을 포함하는 기판 상부에 상기 비표시영역의 상기 기판의 종 방향을 따라 형성되는 다수의 데이터 집적회로와, 상기 비표시영역의 상기 종 방향에 수직하게 상기 기판의 양측으로 횡 방향을 따라 형성되는 다수의 게이트 집적회로를 포함하는 유기발광 디스플레이장치의 제조방법에 있어서, 상기 기판의 종 방향을 따라 최외각 영역 상부에 제1 게이트 마스크를 위치시키고 노광하여 상기 다수의 게이트 집적회로 갖는 제1 게이트부를 형성하는 단계와; 상기 기판의 종 방향을 따라 상기 제1 게이트부와 인접하는 영역 상부에 제1 및 제2 LOG 마스크와, 패널마스크로 구성된 표시 마스크를 위치시키고 노광하여 상기 제1 게이트부와 연결되는 LOG 배선과 상기 다수의 데이터 집적회로를 갖는 제1 영역을 형성하는 단계와; 상기 기판의 종 방향을 따라 상기 제1 영역과 인접하는 영역 상부에 상기 표시 마스크로 중복 노광하여 상기 제1 영역과 연결되는 LOG 배선 패턴과 상기 다수의 데이터 집적회로를 갖는 제2 영역을 형성하는 단계와; 상기 기판의 종 방향을 따라 상기 제2 영역과 인접하는 영역 상부에 상기 표시 마스크로 중복 노광하여 상기 제2 영역과 연결되는 LOG 배선과 상기 다수의 데이터 집적회로를 갖는 제3 영역을 형성하는 단계와; 상기 기판의 종 방향을 따라 상기 제3 영역과 연결되는 LOG 배선과 상기 다수의 게이트 집적회로를 갖는 제1 게이트부를 상기 기판 최외각에 형성하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법을 제공한다.
이때, 상기 제1 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제1-1 및 제1-2 LOG부와 상기 제1-1 및 제1-2 LOG부 사이에 제1 패널부를 형성하는 단계와; 상기 제1-1 및 제1-2 LOG부와 상기 제1 패널부에 다수의 데이터 집적회로를 형성하는 단계를 포함한다.
그리고, 상기 제1-1 및 제1-2 LOG부를 형성하는 단계는, 상기 제1-1 LOG부의 상기 데이터 집적회로와 상기 게이트 집적회로를 상기 LOG 배선으로 연결하는 단계를 포함한다.
그리고, 상기 제2 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제2-1 및 제2-2 LOG부와 상기 제2-1 및 제2-2 LOG부 사이에 제2 패널부를 형성하는 단계와; 상기 제2-1 및 제2-2 LOG부와 상기 제2 패널부에 데이터 집적회로를 형성하는 단계를 포함한다.
그리고, 상기 제3 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제3-1 및 제3-2 LOG부와 상기 제3-1 및 제3-2 LOG부 사이에 제3 패널부를 형성하는 단계와; 상기 제3-1 및 제3-2 LOG부와 상기 제3 패널부에 데이터 집적회로를 형성하는 단계를 포함한다.
이때, 상기 제3-1 및 제3-2 LOG부를 형성하는 단계는, 상기 제3-2 LOG부의 상기 데이터 집적회로와 상기 게이트 집적회로를 상기 LOG 배선으로 연결하는 단계를 포함한다.
그리고, 상기 제1 내지 제3 영역을 중복 노광하는 단계는, 상기 제1 내지 제3 영역이 서로 이웃하는 영역에 LOG 배선 패턴을 형성하는 단계와; 상기 LOG 배선 패턴에 LOG 배선 콘택홀을 형성하는 단계와; 상기 LOG 배선 콘택홀에 접촉하는 제2 전극을 형성하는 단계를 더 포함한다.
본 발명은 유기발광 디스플레이장치 제작 시, 패널 상부에 제1 및 제2 LOG부와 패널부를 형성하기 위한 세 개의 마스크를 동시에 노광하여 노광단계를 감소시키는 효과가 있다.
또한, 반복 노광 하는 수를 감소하여 생산성을 향상시키는 효과와, 패널부에 형성되는 LOG배선패턴을 이용하여 제2 전극에 기저전압(VSS)을 인가함으로써 패널에서 표시되는 영상의 균일성을 향상시키는 효과가 있다.
도 1은 일반적인 유기발광 디스플레이장치를 마스크로 노광 하기 위해 다수 개로 분할한 것을 개략적으로 도시한 평면도이다.
도 2는 일반적인 디스플레이 패널을 다수 개로 분할하여 노광 하기 위한 마스크를 도시한 도면이다.
도 3은 본 발명의 일 실시예에 따른 유기발광 디스플레이장치의 평면도이다.
도 4는 본 발명의 일 실시예에 따른 유기발광 디스플레이장치의 패널을 다수 개로 분할하여 노광 하기 위한 마스크를 도시한 도면이다.
도 5는 본 발명의 일 실시예에 따른 유기발광 디스플레이장치를 마스크로 노광 하기 위해 다수 개로 분할한 것을 개략적으로 도시한 평면도이다.
도 6은 도4의 Ⅵ-Ⅵ를 따라 도시한 평면도이다.
도 7은 도 6의 Ⅶ-Ⅶ를 따라 도시한 단면도이다.
이하, 도면을 참조하여 본 발명의 유기발광 디스플레이장치에 대해 자세히 설명한다.
본 발명의 구체적인 내용에서는 유기발광 디스플레이 장치를 예로 들어 설명하지만, 액정표시장치(Liquid Crystal Display), 플라즈마 디스플레이장치(Plasma Display Panel) 등 여러 가지 디스플레이 장치에 적용될 수 있다.
도 3은 본 발명의 일 실시예에 따른 유기발광 디스플레이장치의 평면도이다.
도시한 바와 같이, 본 발명의 일 실시예에 다른 유기발광 디스플레이장치의 표시패널(110)은 영상이 표시되는 표시영역(AA)과, 표시영역(AA)를 둘러싸는 비표시영역(NAA)을 포함한다.
이때, 표시영역(AA)은 다수의 게이트 배선(GL) 및 데이터 배선(DL)이 매트릭스 형태로 교차하는 지점에 스위칭 및 구동 박막트랜지스터(Ts, Td), 스토리지 캐패시터(C) 그리고 유기발광 다이오드(E)를 구비하고, 이는 화소영역으로 정의된다.
그리고, 비표시영역(NAA)에는 제1 내지 제n 게이트 집적회로(112a 내지 112n)와 제1 내지 제n 데이터 드라이버(113a 내지 113b)가 본딩 되어 부착된다.
좀 더 상세하게는, 대면적화된 유기발광 디스플레이장치는 제어신호가 패널(110)에 균일하게 인가되도록 제1 내지 제n 게이트 집적회로(112a 내지 112n)가 패널(110) 양측에 부착된다.
그리고, 제1 내지 제n 게이트 집적회로(112a 내지 112n)에 제어신호를 인가하기 위한 제1 내지 제n 데이터 집적회로(113a 내지 113n)가 제1 내지 제n 게이트 집적회로(112a 내지 112n)와 수직한 방향으로 패널(110)에 부착된다.
한편, 유기발광 다이오드(E)는 각 화소영역 별로 구동 박막트랜지스터(Td)의 드레인 전극과 연결되는 제1 전극(미도시)과, 패널(110) 전면에 형성되는 제2 전극(114)과 제1 전극 및 제2 전극(114) 사이에 형성되는 유기발광층(미도시)으로 구성된다.
이때, 제1 내지 제n 게이트 집적회로(112a 내지 112n)와 제1 내지 제n 데이터 집적회로(113a 내지 113n)로 구성되며, 각 집적회로의 출력단 간의 간격은 표시영역(AA)상의 게이트 배선 및 데이터 배선(GL, DL)간의 간격보다 좁다.
그리고, 제1 내지 제n 데이터 집적회로(113a 내지 113d) 중, 제1 게이트 집적회로(112a)와 가장 근접한 제1 데이터 집적회로(113a)와 제n 데이터 집적회로(113n)가 각각 LOG배선(line on glass)(LL)을 통해 패널(110) 모서리에서 게이트 집적회로(112a)와 전기적으로 연결된다.
이때, LOG배선(LL)은 외부시스템(미도시)으로부터 데이터 드라이브(113)으로 인가되는 제어신호 및 데이터 신호 중 제어신호를 게이트 드라이브(112)로 공급하기 위한 배선으로, 패널(110)의 비표시영역(NAA)을 축소하기 위해 형성한다.
한편, 게이트 및 데이터 드라이버(112, 113)는, 각각 비표시영역(NAA) 상부의 게이트 및 데이터 링크배선(GLL, DLL)을 통해 표시영역(AA) 상부의 게이트 배선 및 데이터 배선(GL, DL)과 전기적으로 접촉하게 된다.
이와 같은 구성을 갖는 일반적인 유기발광 디스플레이장치는, 패널(110)을 다수 개의 영역으로 분할하여 각 영역을 마스크를 통해 반복 노광 함으로써, 스위칭 및 구동 박막트랜지스터(Ts, Td), 스토리지 캐패시터(C) 그리고 유기발광 다이오드(E)등의 소자와, 게이트 및 데이터 배선(GL, DL)과, 게이트 및 데이터 링크배선(GLL, DLL)과, LOG배선(LL)을 형성한다.
이를 도면을 참조하여 설명한다.
도 4는 본 발명의 일 실시예에 따른 유기발광 디스플레이장치를 마스크로 노광 하기 위해 다수 개의 영역으로 분할한 것을 개략적으로 도시한 평면도이고, 도 5은 본 발명의 일 실시예에 따른 유기발광 다이오드 패널을 다수 개로 분할하여 노광 하기 위한 마스크를 도시한 도면이다.
도시한 바와 같이, 패널(110)은 제1 및 제2 게이트부(112, 114)와, 스위칭 및 구동 박막트랜지스터(도 3의 Ts, Td), 스토리지 캐패시터(도 3의 C) 그리고 유기발광 다이오드(도 3의 E)등의 소자와, 게이트 및 데이터 배선(도 3의 GL, DL)과, 게이트 및 데이터 링크배선(도 3의 GLL, DLL)을 형성하기 위한 표시부(117)와, LOG배선(미도시)를 형성하기 위한 제1-1 및 제3-2 LOG부(1-115a, 3-115b)를 포함한다.
이때, 패널(110) 외각에는 제1 내지 제n 게이트 집적회로(도 3의 112a 내지 112n)가 제1 및 제2 게이트부(112, 114)에 형성되고, 제1 내지 제n 데이터 집적회로(도 3의 113a 내지 113n)가 패널(110) 외각에 다수의 게이트 집적회로와 수직한 방향으로 표시부(117)와 제1-1 및 제3-2 LOG부(1-115a, 3-115b)에 형성된다.
이때, 예를 들어 24개의 데이터집적회로를 포함하는 표시부(117)와 제1-1 및 제3-2 LOG부(1-115a, 3-115b)는, 3개의 영역으로 구분될 수 있다. 제1 영역(118a)은 제1-1 및 제1-2 LOG부(1-115a, 1-115b)와 제1 패널부(1-116)로 구성되고, 제2 영역(118b)은 제2-1 및 제2-2 LOG부(2-115a, 2-115b)와 제2 패널부(2-116)로 구성되며, 제3 영역(118c)는 제3-1 및 제3-2 LOG부(3-115a, 3-115b)와 제3 패널부(3-116)로 구성된다.
이와 같은 영역은 제1 내지 제n 데이터 집적회로(113a 내지 113n)의 개수에 따라 달라질 수 있다.
한편, 제2 및 제 3 영역(118b, 118c)은 제1 영역(118a)과 대응되며, 제1 영역(118a)과 동일한 구성을 가진다.
이와 같은 패널(110)을 형성하기 위해 도 5에 도시한 바와 같이 5개의 마스크를 사용한다.
이때, 제1 및 제2 게이트부(112, 114)에 대응하는 제1 및 제2 게이트마스크(122, 124)와, 표시부(117)와 제1-1 및 제3-2 LOG부(1-115a, 3-115b)에 대응하는 표시마스크(127)로 구성된다.
표시마스크(127)는 내부에 패널부(126)에 대응하는 패널마스크(126)와, 제1-1 및 제1-2 LOG부(1-115a, 1-115b)에 대응하는 제1 및 제2 LOG마스크(125a, 125b)을 포함한다.
그리고, 제1 및 제2 LOG 마스크(125a, 125b)는 패널마스크(126)의 양측에 위치하며, 공차 없이 패널마스크(126)에 밀착한다.
따라서 표시마스크(127)을 패널(110) 상부에 위치시키고 노광하여 패널(110) 상부에 스위칭 및 구동 박막트랜지스터(도 3의 Ts, Td), 스토리지 캐패시터(도 3의 C) 그리고 유기발광 다이오드(도 3의 E)등의 소자와, 게이트 및 데이터 배선(도 3의 GL, DL)과, 게이트 및 데이터 링크배선(도 3의 GLL, DLL)과, 제1 내지 제n 데이터 집적회로(도 3의 113a 내지 113n)과, LOG배선(도 3의 LL)을 포함하는 제1 내지 제3 영역(도 4의 118a 내지 118b)을 형성할 수 있다.
이때, 예를들어 24개의 데이터 집적회로를 실장하는 패널(110)은, 패널(110) 상부에 표시마스크(127)을 위치시키고 노광하여 표시마스크(127)의 패널마스크(126)로 한번에 4개의 데이터 집적회로 제1 패널부(1-116)에 형성하고, 제1 및 제2 LOG마스크(125a, 125b)로 제1-1 LOG부(1-115a)와 제1-2 LOG부(1-115b)에 각각 2개씩, 4개의 데이터 집적회로를 형성할 수 있다.
즉, 제1 내지 제n 데이터집적회로(도 3의 113a 내지 113n)는 표시마스크(127)로 패널(110) 상부에 한번에 8개씩 제1 내지 제3 영역(118a 내지 118c)에 반복 노광되어 24개가 형성될 수 있다.
따라서, 24개의 데이터 집적회로(도 3의 113a 내지 113n)를 형성하기 위해서는 총 5번의 노광단계가 필요하다.
이와 같이, 표시마스크(127)가 제1 및 제2 LOG마스크(125a, 125b)를 공차없이 패널마스크(126)과 밀착하도록 구성하면, 제1-1 및 제1-2 LOG부(1-115a, 1-115b)와 제1 패널부(1-116)를 동시에 형성 가능하여 노광하는 공정단계가 종래의 9번에서 5번으로 축소되고, 반복 노광 수가 종래의 5번에서 3번으로 감소한다.
이에 따라, 24개의 데이터 집적회로(도3의 112a 내지 112n)를 형성할 때 패널(110)을 다수 개로 분할하여 마스크를 통해 반복 노광하는 수를 감소시킬 수 있어, 다수 개로 분할하여 노광하는 패널(110)의 경계에 발생하는 얼룩이나 번짐 등의 문제발생률이 감소한다.
그리고, 노광 공정단계가 줄어들어 생산성이 향상된다.
한편, 패널(110) 전면에 형성된 제2 전극(114)과, 제2 전극(114)과 전기적으로 연결되는 유기발광 다이오드(도3의 E)에는 기저전압(VSS)이 인가된다.
좀 더 상세하게 설명하면, 제2 전극(114)의 일부가 기저배선과 접촉하며 외부의 전원부(미도시)에서 기저전압(VSS)이 제2 전극(114)으로 인가된다.
이때, 제1 영역 내지 제3 영역(118a 내지 118c)의 경계부에서는 LOG배선(도 3의 LL)이 패널 외각의 비표시영역에 형성되어 제2 전극(114)과 기저배선의 접촉이 불가능하다. 이로 인해 패널(110)에서 표시되는 영상의 균일성이 저하되는 문제가 발생한다.
이를 방지하기 위해, 본 발명의 일 실시예에서는 제1 내지 제3 영역(118a 내지 118c)이 서로 이웃하는 경계부에 위치한 LOG배선(도 3의 LL)과 제2 전극(114)을 전기적으로 접촉시킨다.
그리고, 제1 내지 제3 영역(118a 내지 118c)이 서로 이웃하는 경계부에 위치한 LOG배선(도 3의 LL)에 선택적으로 기저전압(VSS)을 인가하여, 제2 전극(114) 에 기저전압(VSS)을 공급하여 패널(110)에서 표시되는 영상의 균일성을 향상시킨다.
이하 도면을 참조하여 제1 내지 제3 영역(118a 내지 118c)의 경계부의 LOG 배선(도 3의 LL)을 설명한다.
도 6은 도4의 Ⅵ-Ⅵ를 따라 도시한 평면도이다.
도시한 바와 같이, 본 발명의 일 실시예에 따른 유기발광 디스플레이장치의 제1 내지 제3 영역(118a 내지 118c)이 서로 이웃하는 경계부에서 인접한 LOG 배선(LL)은 접촉한다.
좀 더 상세하게는, LOG배선(LL)은 비표시영역에서 제1-2 LOG부(1-115b)와 제2-1 LOG부(2-115a)의 LOG 배선(도 3의 LL)이 서로 접촉하여 LOG 배선 패턴(LLP)을 형성한다.
이와 같은 LOG 배선 패턴(LLP)은 제1 내지 제n 데이터 집적회로(113a 내지 113n) 중 인접한 데이터 집적회로를 연결할 수 있다.
그리고, LOG 배선 패턴(LLP) 상부에 컨택홀을 형성하여 제2 전극(도 3의 114)과 전기적으로 접촉하도록 형성하고, LOG 배선 패턴(LLP)에 기저전압(VSS)을 공급하면, 제2 전극(도 3의 114)과 기저전압(VSS)이 접촉하는 면적이 늘어나 기저전압(VSS)의 변동이 줄어들어 패널(도 4의 110)에서 표시되는 영상의 균일성을 향상시킬 수 있다.
도시하지 않았지만, 게이트 배선(GL)과 데이터 배선(DL)이 서로 교차하여 정의하는 화소영역은 스위칭 및 구동 박막트랜지스터, 스토리지 캐패시터 그리고 유기발광 다이오드 등의 소자를 포함한다.
이하 도면을 참조하여 LOG 배선 패턴(LLP)와 제2 전극(도 3의 114)의 접촉을 설명한다.
도7은 도 6의 Ⅶ-Ⅶ을 도시한 단면도이다.
도 7을 참조하면, 본 발명의 일 실시예에 따른 유기발광 디스플레이장치는 제 1 기판(200) 상부에 스위칭 및 구동 박막트랜지스터(도 3의 Ts 및 Td)와 유기전계 발광 다이오드(도 3의 E)가 형성된다.
그리고, 각 스위칭 및 구동 박막트랜지스터(도 3의 Ts 및 Td)의 내부에는 게이트 전극(217)이 형성되고 패널 상부에 게이트 배선(도 3의 GL)이 형성된다.
그리고, 게이트 전극(217) 및 게이트 배선(도 3의 GL)을 덮으며 기판(200) 전면에 게이트 절연막(213)이 형성된다.
이때, 제1-2 LOG부(1-115b)와 제2-1 LOG부(2-115a)에는 게이트 전극(217) 및 게이트 배선(도 3의 GL)과 동일 층에 동일한 물질로 LOG 배선(210)이 형성되며, 게이트 절연막(213)은 LOG 배선(210)을 노출하는 LOG 배선 콘택홀(213a)을 갖는다.
이와 같은, LOG 배선(210)에는 외부 시스템(미도시)에서 기저전압(VSS)이 인가될 수 있다.
한편, 게이트 절연막(213) 상부에는 게이트 배선(도 3의 GL)과 교차하여 화소영역을 정의하는 데이터 배선(도 3의 DL)이 형성되며, 상기 스위칭 및 구동 박막트랜지스터(도 3의 Ts 및 Td)에는 게이트 전극(217)에 대응하여 순수 비정질 실리콘의 액티브층과 그 상부로 서로 이격하며 불순물 비정질 실리콘의 오믹콘택층(미도시)으로 구성된 반도체층(218a)과, 반도체층(218a) 상부로 서로 이격하는 소스 및 드레인 전극(219a, 219b)이 형성된다.
이때, LOG 배선(210) 상부에는 LOG 배선(210)에 대응하여 순수 비정질 실리콘의 액티브층과 그 상부로 서로 이격하며 불순물 비정질 실리콘의 오믹콘택층(미도시)으로 구성된 더미 반도체층(218b)과, 소스 및 드레인 전극(219a, 219b)에 대응되는 금속층(219c)이 형성된다.
본 발명의 일 실시예에 따른 유기발광 디스플레이장치는 더미 반도체층(218b)가 형성되어있지만 본 발명의 다른 실시예에서는 더미 반도체층(218b)은 생략될 수 있다.
한편, 스위칭 박막트랜지스터(도 3의 Ts)의 게이트 전극은 게이트 배선(도3의 GL)과 연결되며, 스위칭 박막트랜지스터(도 3의 Ts)의 소스 전극은 데이터 배선(도 3의 DL)과 연결되고, 스위칭 박막트랜지스터(도 3의 Ts)의 드레인 전극은 구동 박막트랜지스터(도 3의 Td)의 게이트 전극(217)과 연결된다.
이때, 스위칭 및 구동 박막트랜지스터(도 3의 Ts 및 Td) 상부에 상기 구동 박막트랜지스터(도 3의 Td)의 소스 및 드레인 전극(219a, 219b)을 각각 노출시키는 소스 콘택홀(미도시) 및 드레인 콘택홀(222)과, 금속층(219)를 노출하는 제1 및 제2 LOG 콘택홀(224, 226)을 갖는 보호층(220)이 형성된다.
이때, 제1 및 제2 LOG 콘택홀(224, 226)은 예를 들어 반투과 마스크를 이용한 공정을 통해 형성될 수 있으며, 비표시영역(도 3의 NAA) 전 면적에 형성되거나, 비표시영역(도 3의 NAA)의 일부 면적에 형성될 수 있다.
그리고, 보호층(220) 상부에는 구동 박막트랜지스터(Td)의 드레인 전극(219a)과 드레인 콘택홀(222)을 통해 접촉하는 제 1 전극(223)이 각 화소영역 별로 형성된다.
한편, 보호층(220)의 제1 및 제2 LOG 콘택홀(224, 226) 상부에는 더미 전극(214)이 형성된다.
이때, 더미 전극(214)은 제1 전극(223)과 동일층에 동일 물질로 이루어질 수 있으며, 제1 전극(223)과 동일한 공정으로 형성될 수 있다.
이때, 제1 전극(223)은 애노드 전극의 역할을 하도록 일함수 값이 상대적으로 높고 가시광에 대하여 반사특성을 갖는 금속물질 예를 들면 알루미늄(Al), 알루미늄 합금, 은(Ag), 마그네슘(Mg), 금(Au) 중 어느 하나의 물질로 이루어진다.
따라서, 제1 전극(223) 은 상대적으로 낮은 저항을 갖도록 형성될 수 있다.
그리고, 제1 전극(223) 상부에는 뱅크층(240)이 형성된다.
이때, 뱅크층(240)은 각 화소영역을 둘러싸는 형태로 제1 전극(223)의 테두리와 중첩하도록 형성되어 제1 전극(223)의 중앙부를 노출한다.
또한, 뱅크층(240)은 더미 전극(214)의 가장자리를 덮으며 형성되고 더미 전극(214)의 중앙부를 노출한다.
한편, 뱅크층(240) 및 제1 전극(223)을 포함하는 제1기판(200) 전면에는 유기 발광층(224)이 형성된다.
이때, 유기발광층(224) 상부에는 제 2 전극(215)이 형성되는데, 제2 전극(215)은 표시영역(도 3의 AA) 전면에 형성되고, 비표시영역(도 3의 NAA)의 일부에 형성된다.
따라서, 제2 전극(215)은 더미 전극(214)과 접촉하며 기판(200) 상부의 LOG 배선(210)과 전기적으로 연결된다.
이때 제2전극(215)은 캐소드 전극의 역할을 하도록 일함수 값이 상대적으로 낮은 금속물질로 이루어질 수 있으며, 가시광에 대하여 투과특성을 갖도록 상대적으로 얇은 두께로 형성된다.
따라서, 제1 내지 제3 영역(118a, 118c)의 경계부의 LOG 배선 패턴(도 6의 LLP)에 LOG 배선 콘택홀(213a)과 제1 및 제2 LOG 콘택홀(224, 226)을 형성하여 제2 전극(215)과 접촉시킴으로써, 기저전압(VSS)과 제2 전극(215)의 접촉의 면적을 늘릴 수 있다.
즉, 기저전압(VSS)과 제2 전극(215)의 접촉면적을 늘림으로써 기저전압(VSS)의 변동이 최소화되어 패널(도 3의 110)에서 표시되는 영상의 균일성 저하를 방지할 수 있다.
이와 같은 구성의 본 발명의 일 실시예에 따른 유기발광 디스플레이장치는, 제1 내지 제n 게이트 집적회로(112a 내지 112n)가 패널(110)의 양측에 위치하여 대면적 디스플레이에 적용 가능한 장점을 가지고 있다.
그리고, 표시부(117)을 다수 개로 분할하여 노광하는 대면적 유기발광 디스플레이장치에서 제1-1 및 제1-2 LOG부(1-115a, 1-115b)와 제1 패널부(1-116)을 동시에 노광하여 제1 내지 제n 데이터 집적회로(113a 내지 113n)를 형성함으로 표시부(117)는 종래의 표시부(17)을 분할 하는 개수보다 적게 분할하여 노광단계를 축소함으로써 유기발광 디스플레이장치의 생산성을 향상시키는 효과가 있다.
그리고, 분할하는 개수가 줄어들어 표시부(117)의 노광 경계부에서 발생하는 얼룩이나 번짐 등의 문제발생률이 감소하는 효과가 있다.
이와 같은 본 발명 일 실시예에 따른 유기발광 디스플레이장치는, 다른 실시예에서 액정표시장치(Liquid Crystal Display device : LCD), 플라즈마표시장치(Plasma Display Panel device : PDP) 중 어느 하나를 포함하는 평판 디스플레이장치로 변경될 수 있으며, 동일한 효과를 가질 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 통상의 기술자는 하기의 특허청구범위에 기재된 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
115a : 제1 LOG 부 115b : 제2 LOG 부
DLL : 데이터 링크배선 LL : LOG 배선
DL : 데이터 배선 GL : 게이트 배선

Claims (13)

  1. 스위칭소자를 포함하는 다수의 화소영역이 정의되는 표시영역과 상기 표시영역의 가장자리를 따라 형성되는 비표시영역을 포함하는 기판과;
    상기 비표시영역의 상기 기판의 종 방향을 따라 형성되는 다수의 데이터 집적회로와;
    상기 비표시영역의 상기 종 방향에 수직하게 상기 기판의 양측 횡 방향을 따라 형성되는 다수의 게이트 집적회로와;
    상기 다수의 데이터 집적회로 중 상기 기판의 종 방향을 따라 각각 최외각에 위치하는 데이터 집적회로와 상기 다수의 게이트 집적회로를 연결하는 LOG배선과;
    상기 기판 상에 제1 및 제2 전극과, 상기 제1 및 제2 전극 사이에 위치하는 유기발광층을 포함하는 발광다이오드
    를 포함하며,
    상기 다수의 화소영역을 정의하는 상기 표시영역은 각각 양측의 제1 및 제2 LOG부와 상기 제1 및 제2 LOG 부 사이에 위치하는 패널부로 정의되는 제1 내지 제3 영역으로 나뉘어 정의되고, 상기 제1 내지 제3 영역 중 서로 이웃하는 LOG 부에 대응하여 위치하는 상기 데이터 집적회로는 서로 LOG 배선 패턴을 통해 서로 연결되는 유기발광 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 LOG 배선 패턴은 LOG 배선 패턴 콘택홀을 통해 상기 제2 전극과 전기적으로 연결되는 것을 더 포함하는 유기발광 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 제1 영역은 순차적으로 제1 게이트부와 인접하는 제1-1 LOG부와, 제1 패널부 및 제1-2 LOG부를 포함하고, 상기 제2 영역은 순차적으로 상기 제1 영역의 상기 제1-2 LOG부와 이웃하는 제2-1 LOG부와, 제2 패널부 및 제2-2 LOG부를 포함하고, 상기 제3 영역은 순차적으로 상기 제2 영역의 상기 제2-2 LOG부와 이웃하는 제3-1 LOG부와, 제3 패널부와, 상기 제2 게이트부와 이웃하는 제3-2 LOG부를 더 포함하는 유기발광 디스플레이 장치.
  4. 제 3 항에 있어서,
    상기 제1 내지 제3 영역 중 최외각에 위치한 제1-1 LOG부와 제3-2 LOG부는 상기 다수의 게이트 집적회로와 상기 다수의 데이터 집적회로 중 가장 근접한 상기 게이트 집적회로와 상기 데이터 집적회로를 전기적으로 접촉하는 LOG배선이 형성되는 것을 특징으로 하는 유기발광 디스플레이장치.
  5. 제 3 항에 있어서,
    상기 제1 내지 제3 영역에 형성되는 상기 다수의 데이터 집적회로는, 상기 제1-1 및 제1-2 LOG부와, 상기 제2-1 및 제2-2 LOG부와, 상기 제3-1 및 제3-2 LOG부에 각각 2개씩 형성되고, 상기 제1 내지 제3 패널부에 각각 4개씩 형성되는 것을 특징으로 하는 유기발광 디스플레이장치.
  6. 제 1 항에 있어서,
    상기 제2 및 제3 영역은 상기 제1 영역과 크기 및 구성이 대응되고, 상기 제1 영역과 동일한 물질로 형성되는 유기발광 디스플레이장치.
  7. 스위칭소자를 포함하는 다수의 화소영역이 정의되는 표시영역과 상기 표시영역의 가장자리를 따라 형성되는 비표시영역을 포함하는 기판 상부에 상기 비표시영역의 상기 기판의 종 방향을 따라 형성되는 다수의 데이터 집적회로와, 상기 비표시영역의 상기 종 방향에 수직하게 상기 기판의 양측으로 횡 방향을 따라 형성되는 다수의 게이트 집적회로를 포함하는 유기발광 디스플레이장치의 제조방법에 있어서,
    상기 기판의 종 방향을 따라 최외각 영역 상부에 제1 게이트 마스크를 위치시키고 노광하여 상기 다수의 게이트 집적회로 갖는 제1 게이트부를 형성하는 단계와;
    상기 기판의 종 방향을 따라 상기 제1 게이트부와 인접하는 영역 상부에 제1 및 제2 LOG 마스크와, 패널마스크로 구성된 표시 마스크를 위치시키고 노광하여 상기 제1 게이트부와 연결되는 LOG 배선과 상기 다수의 데이터 집적회로를 갖는 제1 영역을 형성하는 단계와;
    상기 기판의 종 방향을 따라 상기 제1 영역과 인접하는 영역 상부에 상기 표시 마스크로 중복 노광하여 상기 제1 영역과 연결되는 LOG 배선 패턴과 상기 다수의 데이터 집적회로를 갖는 제2 영역을 형성하는 단계와;
    상기 기판의 종 방향을 따라 상기 제2 영역과 인접하는 영역 상부에 상기 표시 마스크로 중복 노광하여 상기 제2 영역과 연결되는 LOG 배선과 상기 다수의 데이터 집적회로를 갖는 제3 영역을 형성하는 단계와;
    상기 기판의 종 방향을 따라 상기 제3 영역과 연결되는 LOG 배선과 상기 다수의 게이트 집적회로를 갖는 제1 게이트부를 상기 기판 최외각에 형성하는 단계
    를 포함하는 유기발광 디스플레이장치의 제조방법.
  8. 제 7 항에 있어서,
    상기 제1 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제1-1 및 제1-2 LOG부와 상기 제1-1 및 제1-2 LOG부 사이에 제1 패널부를 형성하는 단계와;
    상기 제1-1 및 제1-2 LOG부와 상기 제1 패널부에 다수의 데이터 집적회로를 형성하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법.
  9. 제 8 항에 있어서,
    상기 제1-1 및 제1-2 LOG부를 형성하는 단계는,
    상기 제1-1 LOG부의 상기 데이터 집적회로와 상기 게이트 집적회로를 상기 LOG 배선으로 연결하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법.
  10. 제 7 항에 있어서,
    상기 제2 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제2-1 및 제2-2 LOG부와 상기 제2-1 및 제2-2 LOG부 사이에 제2 패널부를 형성하는 단계와;
    상기 제2-1 및 제2-2 LOG부와 상기 제2 패널부에 데이터 집적회로를 형성하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법.
  11. 제 7 항에 있어서,
    상기 제3 영역을 노광하는 단계는, 상기 패널 상부에 LOG 배선이 형성되는 제3-1 및 제3-2 LOG부와 상기 제3-1 및 제3-2 LOG부 사이에 제3 패널부를 형성하는 단계와;
    상기 제3-1 및 제3-2 LOG부와 상기 제3 패널부에 데이터 집적회로를 형성하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법.
  12. 제 11 항에 있어서,
    상기 제3-1 및 제3-2 LOG부를 형성하는 단계는,
    상기 제3-2 LOG부의 상기 데이터 집적회로와 상기 게이트 집적회로를 상기 LOG 배선으로 연결하는 단계를 포함하는 유기발광 디스플레이장치의 제조방법.
  13. 제 7 항에 있어서,
    상기 제1 내지 제3 영역을 중복 노광하는 단계는,
    상기 제1 내지 제3 영역이 서로 이웃하는 영역에 LOG 배선 패턴을 형성하는 단계와;
    상기 LOG 배선 패턴에 LOG 배선 콘택홀을 형성하는 단계와;
    상기 LOG 배선 콘택홀에 접촉하는 제2 전극을 형성하는 단계를 더 포함하는 유기발광 디스플레이 장치의 제조방법.
KR1020130137837A 2013-11-13 2013-11-13 디스플레이장치 및 그의 제조방법 KR102118460B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130137837A KR102118460B1 (ko) 2013-11-13 2013-11-13 디스플레이장치 및 그의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130137837A KR102118460B1 (ko) 2013-11-13 2013-11-13 디스플레이장치 및 그의 제조방법

Publications (2)

Publication Number Publication Date
KR20150055449A true KR20150055449A (ko) 2015-05-21
KR102118460B1 KR102118460B1 (ko) 2020-06-03

Family

ID=53391042

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130137837A KR102118460B1 (ko) 2013-11-13 2013-11-13 디스플레이장치 및 그의 제조방법

Country Status (1)

Country Link
KR (1) KR102118460B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019142582A1 (ja) * 2018-01-18 2019-07-25 ソニーセミコンダクタソリューションズ株式会社 表示装置及び電子機器

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06301197A (ja) * 1992-12-16 1994-10-28 Texas Instr Inc <Ti> 大規模な型を写真食刻するためのレティクル並びに方法
KR20050122606A (ko) * 2004-06-25 2005-12-29 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시소자
KR20060001655A (ko) * 2004-06-30 2006-01-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR100644849B1 (ko) * 1999-11-04 2006-11-13 삼성전자주식회사 액정표시장치
KR100734232B1 (ko) * 1999-12-31 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
KR20070117110A (ko) * 2006-06-07 2007-12-12 엘지.필립스 엘시디 주식회사 테이프 캐리어 패키지 및 이를 포함하는 액정표시장치
KR100806970B1 (ko) * 2001-12-20 2008-02-25 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100919202B1 (ko) * 2002-12-31 2009-09-28 엘지디스플레이 주식회사 액정 표시장치
KR100978255B1 (ko) * 2003-10-29 2010-08-26 엘지디스플레이 주식회사 액정 표시장치 및 그 구동방법
KR100983753B1 (ko) * 2004-05-18 2010-09-24 엘지디스플레이 주식회사 액정표시장치
KR100990315B1 (ko) * 2003-06-27 2010-10-26 엘지디스플레이 주식회사 액정표시장치
KR101108409B1 (ko) * 2004-12-23 2012-01-30 엘지디스플레이 주식회사 액정표시소자
KR101307260B1 (ko) * 2012-03-29 2013-09-10 엘지디스플레이 주식회사 라인 온 글라스형 액정표시장치 및 그 제조방법

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06301197A (ja) * 1992-12-16 1994-10-28 Texas Instr Inc <Ti> 大規模な型を写真食刻するためのレティクル並びに方法
KR100644849B1 (ko) * 1999-11-04 2006-11-13 삼성전자주식회사 액정표시장치
KR100734232B1 (ko) * 1999-12-31 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
KR100806970B1 (ko) * 2001-12-20 2008-02-25 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100919202B1 (ko) * 2002-12-31 2009-09-28 엘지디스플레이 주식회사 액정 표시장치
KR100990315B1 (ko) * 2003-06-27 2010-10-26 엘지디스플레이 주식회사 액정표시장치
KR100978255B1 (ko) * 2003-10-29 2010-08-26 엘지디스플레이 주식회사 액정 표시장치 및 그 구동방법
KR100983753B1 (ko) * 2004-05-18 2010-09-24 엘지디스플레이 주식회사 액정표시장치
KR20050122606A (ko) * 2004-06-25 2005-12-29 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시소자
KR20060001655A (ko) * 2004-06-30 2006-01-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR101108409B1 (ko) * 2004-12-23 2012-01-30 엘지디스플레이 주식회사 액정표시소자
KR20070117110A (ko) * 2006-06-07 2007-12-12 엘지.필립스 엘시디 주식회사 테이프 캐리어 패키지 및 이를 포함하는 액정표시장치
KR101307260B1 (ko) * 2012-03-29 2013-09-10 엘지디스플레이 주식회사 라인 온 글라스형 액정표시장치 및 그 제조방법
US20130257841A1 (en) * 2012-03-29 2013-10-03 Lg Display Co., Ltd. Line on glass type liquid crystal display device and method of fabricating the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019142582A1 (ja) * 2018-01-18 2019-07-25 ソニーセミコンダクタソリューションズ株式会社 表示装置及び電子機器
JPWO2019142582A1 (ja) * 2018-01-18 2021-03-11 ソニーセミコンダクタソリューションズ株式会社 表示装置及び電子機器
US11903285B2 (en) 2018-01-18 2024-02-13 Sony Semiconductor Solutions Corporation Display device and electronic device with peripheral connection to cathode electrode

Also Published As

Publication number Publication date
KR102118460B1 (ko) 2020-06-03

Similar Documents

Publication Publication Date Title
US6633134B1 (en) Active-matrix-driven organic EL display device
KR102067966B1 (ko) 유기발광 다이오드 디스플레이 장치 및 그 제조방법
US20210233899A1 (en) Display panel, manufacturing method of same, and tiled display panel
KR101188999B1 (ko) 유기 전계 발광 표시 장치 및 그 제조 방법
US11437439B2 (en) Display device
EP1895593B1 (en) Organic light emitting display
US11227878B2 (en) Display panel, manufacturing method for the display panel, and display device
KR20150055377A (ko) 유기발광다이오드 표시장치의 제조방법
KR102315889B1 (ko) 표시 패널
JP2020529097A (ja) 配線構造及びその製造方法、oledアレイ基板及び表示装置
CN111403454A (zh) 显示面板
CN105096753A (zh) 一种阵列基板、其制作方法及显示装置
CN114730538A (zh) 显示基板及其制备方法、显示装置
US8941804B2 (en) Liquid crystal display device
EP4123715A1 (en) Display substrate, preparation method therefor, and display apparatus
CN110783345A (zh) 显示设备
KR102043852B1 (ko) 유기전계발광 표시장치
KR20150136732A (ko) 유기발광 표시패널 및 그 제조방법
KR20150033790A (ko) 박막트랜지스터 어레이 기판
KR101212700B1 (ko) 유기전계발광소자 및 그 제조방법
KR102118460B1 (ko) 디스플레이장치 및 그의 제조방법
KR20100070729A (ko) 유기전계 발광소자용 어레이 기판
EP4203053A1 (en) Display substrate and preparation method therefor, and display apparatus
KR20160082738A (ko) 유기발광 표시장치
KR102196179B1 (ko) 디스플레이 장치 및 그의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant