KR20140138440A - 평판 표시 장치 및 그의 구동 방법 - Google Patents

평판 표시 장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR20140138440A
KR20140138440A KR20130058647A KR20130058647A KR20140138440A KR 20140138440 A KR20140138440 A KR 20140138440A KR 20130058647 A KR20130058647 A KR 20130058647A KR 20130058647 A KR20130058647 A KR 20130058647A KR 20140138440 A KR20140138440 A KR 20140138440A
Authority
KR
South Korea
Prior art keywords
gate
aspect ratio
data
driver
image data
Prior art date
Application number
KR20130058647A
Other languages
English (en)
Other versions
KR102034057B1 (ko
Inventor
류성빈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130058647A priority Critical patent/KR102034057B1/ko
Publication of KR20140138440A publication Critical patent/KR20140138440A/ko
Application granted granted Critical
Publication of KR102034057B1 publication Critical patent/KR102034057B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 소비 전력을 절감할 수 있는 평판 표시 장치 및 그의 구동 방법에 관한 것으로, 다수의 게이트 라인과 다수의 데이터 라인의 교차로 다수의 화소를 정의하는 표시 패널과; 상기 표시 패널의 비표시 영역에 내장되어 상기 다수의 게이트 라인을 구동하는 게이트 드라이버와; 상기 다수의 데이터 라인을 구동하는 데이터 드라이버와; 상기 게이트 드라이버 및 상기 데이터 드라이버를 제어하고, 입력되는 영상 데이터의 종횡비에 기초하여 상기 다수의 게이트 라인을 선택적으로 구동하도록 상기 게이트 드라이버를 제어하는 타이밍 컨트롤러를 구비하는 것을 특징으로 한다.

Description

평판 표시 장치 및 그의 구동 방법{FLAT PANEL DISPLAY AND DRIVING METHOD THE SAME}
본 발명은 소비 전력을 절감할 수 있는 평판 표시 장치 및 그의 구동 방법에 관한 것이다.
최근, 디스플레이 소자 중, 우수한 화질과 경량, 박형, 저전력의 특징으로 인하여 디스플레이 장치로 평판 표시 장치(Flat Panel Display)들이 많이 사용되고 있다. 평판 표시 장치로는 액정 표시 장치(Liquid Crystal Display), OLED 표시 장치(Organic Light Emitting Diode Display) 등이 있으며, 이들 대부분이 TV, 노트북, MP3 플레이어, 휴대폰 등에서 상용화되어 시판되고 있다.
한편, 평판 표시 장치에 입력되는 영상 데이터의 해상도는 VGA(640×480)나, SVGA(800×600)과 같이 4:3의 종횡비를 갖거나, Full HD(1920×1080)나, UD(Ultra Definition)(3840×2160)와 같이 16:9의 종횡비를 갖는게 일반적이다. 그런데, 도 1과 같이, 표시 패널의 해상도가 갖는 종횡비와 입력되는 영상 데이터의 해상도가 갖는 종횡비가 상이할 경우, 표시 패널의 상하단에 미표시 영역이 발생된다. 이 경우, 종래의 게이트 드라이버는 표시 패널의 상하단 영역이 미표시됨에도 불구하고, 표시 패널의 모든 게이트 라인을 구동하고 있다.
이와 같이, 종래 기술에 따른 평판 표시 장치는 입력되는 표시 패널의 종횡비와 입력되는 영상 데이터의 종횡비가 상이한 경우에도, 게이트 드라이버가 표시 패널의 모든 게이트 라인을 구동하여 소비 전력 측면에서 낭비인 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 입력되는 영상 데이터의 종횡비를 감지하여 다수의 게이트 라인을 선택적으로 구동하는 평판 표시 장치 및 그의 구동 방법을 제공하는데 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 평판 표시 장치는 다수의 게이트 라인과 다수의 데이터 라인의 교차로 다수의 화소를 정의하는 표시 패널과; 상기 표시 패널의 비표시 영역에 내장되어 상기 다수의 게이트 라인을 구동하는 게이트 드라이버와; 상기 다수의 데이터 라인을 구동하는 데이터 드라이버와; 상기 게이트 드라이버 및 상기 데이터 드라이버를 제어하고, 입력되는 영상 데이터의 종횡비에 기초하여 상기 다수의 게이트 라인을 선택적으로 구동하도록 상기 게이트 드라이버를 제어하는 타이밍 컨트롤러를 구비하는 것을 특징으로 한다.
상기 타이밍 컨트롤러는 상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 동일할 경우, 상기 게이트 드라이버가 모든 게이트 라인을 순차 구동하도록 제어하고, 그렇지 않을 경우, 상기 게이트 드라이버가 상기 입력되는 영상 데이터의 종횡비에 대응하여 미리 설정된 게이트 라인부터 마지막 번째 게이트 라인까지 순차 구동하도록 제어하는 것을 특징으로 한다.
상기 미리 설정된 게이트 라인은 상기 입력되는 영상 데이터의 종횡비에 따라, 상기 다수의 화소 중에서 처음으로 영상 신호가 기입되는 화소와 접속된 게이트 라인인 것을 특징으로 한다.
상기 타이밍 컨트롤러는 상기 입력되는 영상 데이터를 정렬해서 상기 데이터 드라이버에 공급하는 영상 정렬부와; 다수의 데이터 제어 신호를 상기 데이터 드라이버에 공급하는 데이터 제어부와; 상기 입력되는 영상 데이터의 종횡비에 따라 그에 대응하는 선택 신호를 출력하는 해상도 감지부와; 상기 다수의 선택 신호에 응답하여 다수의 게이트 스타트 펄스 중 어느 하나를 상기 게이트 드라이버에 공급하는 게이트 제어부를 구비하는 것을 특징으로 한다.
상기 게이트 드라이버는 상기 다수의 게이트 라인에 스캔 펄스를 공급하기 위한 다수의 스테이지를 구비하고; 상기 다수의 스테이지는 중에서 첫 번째 스테이지를 포함한 일부 스테이지들은 서로 독립적인 연결 라인들을 통해 상기 다수의 게이트 스타트 펄스가 하나씩 입력되며, 상기 게이트 스타트 펄스가 입력된 스테이지부터 마지막 번째 스테이지까지 상기 스캔 펄스를 순차적으로 출력하는 것을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 평판 표시 장치의 구동 방법은 다수의 게이트 라인과 다수의 데이터 라인의 교차로 다수의 화소를 정의하는 표시 패널과, 상기 표시 패널의 비표시 영역에 내장되어 상기 다수의 게이트 라인을 구동하는 게이트 드라이버와, 상기 다수의 데이터 라인을 구동하는 데이터 드라이버를 구비한 평판 표시 장치의 구동 방법에 있어서, 입력되는 영상 데이터의 종횡비에 기초하여 상기 다수의 게이트 라인을 선택적으로 구동하도록 상기 게이트 드라이버를 제어하는 단계를 포함하는 것을 특징으로 한다.
상기 게이트 드라이버를 제어하는 단계는 상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 동일할 경우, 상기 게이트 드라이버가 모든 게이트 라인을 순차 구동하도록 제어하는 단계와; 상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 상이할 경우, 상기 게이트 드라이버가 상기 입력되는 영상 데이터의 종횡비에 대응하여 미리 설정된 게이트 라인부터 마지막 번째 게이트 라인까지 순차 구동하도록 제어하는 단계를 포함하는 것을 특징으로 한다.
상기 미리 설정된 게이트 라인은 상기 입력되는 영상 데이터의 종횡비에 따라, 상기 다수의 화소 중에서 처음으로 영상 신호가 기입되는 화소와 접속된 게이트 라인인 것을 특징으로 한다.
상기 게이트 드라이버를 제어하는 단계는 상기 입력되는 영상 데이터의 종횡비에 따라 그에 대응하는 선택 신호를 출력하는 단계와; 상기 다수의 선택 신호에 응답하여 다수의 게이트 스타트 펄스 중 어느 하나를 상기 게이트 드라이버에 공급하는 단계를 포함하는 것을 특징으로 한다.
본 발명은 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이하여 표시 패널(2)의 상하단에 미표시 영역이 발생될 경우, 미표시 영역의 게이트 라인(GL)을 구동하지 않음으로써 소비 전력을 절감할 수 있다.
도 1은 표시 패널의 해상도가 갖는 종횡비와 입력되는 영상 데이터의 종횡비가 상이하여 표시 패널의 상하단에 미표시 영역이 발생된 경우를 나타낸 예시이다.
도 2는 본 발명의 실시 예에 따른 평판 표시 장치의 구성도이다.
도 3은 도 2에 도시된 타이밍 컨트롤러(8)의 구성도이다.
도 4는 도 2에 도시된 게이트 드라이버(4)의 구성도이다.
도 5는 도 4에 도시된 j 번째 스테이지(STj)의 구성도이다.
도 6a 및 도 6b는 도 4에 도시된 게이트 드라이버(4)의 구동 파형도이다.
도 7은 표시 패널의 해상도가 갖는 종횡비와 입력되는 영상 데이터의 종횡비가 상이하여 표시 패널의 상하단에 미표시 영역이 발생된 경우를 나타낸 예시이다.
이하, 본 발명의 실시 예에 따른 평판 표시 장치 및 그의 구동 방법을 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 본 발명의 실시 예에 따른 평판 표시 장치의 구성도이다.
도 2에 도시된 평판 표시 장치는 표시 패널(2)과, 게이트 드라이버(4)와, 데이터 드라이버(6)와, 타이밍 컨트롤러(8)를 구비한다.
표시 패널(2)은 서로 교차하는 다수의 게이트 라인(GL1~GLn)과 다수의 데이터 라인(DL1~DLm)을 구비하고, 이들(GL, DL)의 교차 영역에는 다수의 화소(P)들이 구비된다. 각 화소(P)들은 게이트 라인(GL)으로부터 공급되는 스캔 펄스(Vout)에 응답하여 데이터 라인(DL)으로부터 공급되는 영상 신호(데이터 전압)에 따른 영상을 표시한다.
게이트 드라이버(4)는 GIP(gate in panel)형 게이트 드라이버로서, 표시 패널(2)의 비표시 영역에 형성된다. 게이트 드라이버(4)는 타이밍 컨트롤러(8)로부터 제공된 다수의 게이트 제어 신호에 따라 다수의 게이트 라인(GL)에 스캔 펄스(Vout)를 공급한다.
본 발명의 게이트 드라이버(4)는 입력되는 영상 데이터(RGB)의 종횡비에 기초하여 다수의 게이트 라인(GL1~GLn)을 선택적으로 구동한다. 이에 따라, 본 발명은 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이하여 표시 패널(2)의 상하단에 미표시 영역이 발생될 경우, 미표시 영역의 게이트 라인(GL)을 구동하지 않음으로써 소비 전력을 절감할 수 있다. 이러한 게이트 드라이버(4)에 대해서는 도 4 내지 도 6을 참조하여 구체적으로 후술한다.
데이터 드라이버(6)는 타이밍 컨트롤러(8)로부터 제공된 다수의 데이터 제어 신호(DCS)에 따라 타이밍 컨트롤러(8)로부터 입력되는 디지털 영상 데이터(RGB)를 기준 감마 전압을 이용하여 데이터 전압으로 변환한다. 그리고 데이터 드라이버(6)는 변환된 데이터 전압을 다수의 데이터 라인(DL1~DLm)에 공급한다.
타이밍 컨트롤러(8)는 외부로부터 입력되는 영상 데이터(RGB)를 표시 패널(2)의 크기 및 해상도에 알맞게 정렬하여 데이터 드라이버(6)에 공급한다. 그리고 타이밍 컨트롤러(8)는 게이트 드라이버(4) 및 데이터 드라이버(6)를 제어하기 위해 다수의 게이트 제어 신호와 다수의 데이터 제어 신호(DCS)를 생성한다. 구체적으로, 타이밍 컨트롤러(8)는 외부로부터 입력되는 동기 신호들, 예를 들어 도트클럭(DCLK), 데이터 인에이블 신호(DE), 수평 동기신호(Hsync), 수직 동기신호(Vsync)를 이용해 다수의 게이트 제어 신호 및 다수의 데이터 제어신호(DCS)를 생성하여 게이트 드라이버(4) 및 데이터 드라이버(6)에 공급한다.
다수의 게이트 제어신호는 서로 다른 위상을 갖는 다수의 클럭 펄스(CLKs)와, 게이트 드라이버(4)의 구동 시작을 지시하는 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)를 포함한다. 다수의 클럭 펄스(CLKs)는 서로 다른 위상을 갖는 2개 이상의 클럭 펄스(CLKs)를 포함한다. 예를 들어, 본 발명의 클럭 펄스(CLKs)는 2상, 4상, 6상, 8상 등의 클럭 펄스(CLKs)일 수 있다. 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)는 매 프레임 시작시 단 한번의 인에이블 상태(예를 들어, 게이트 하이 전압 상태)를 갖고 출력된다. 단, 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)는 입력되는 영상 데이터(RGB)의 종횡비별로 복수개 설정되며, 각 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)는 위상이 서로 다르게 출력된다.
다수의 데이터 제어신호(DCS)는 데이터 드라이버(6)의 출력 기간을 제어하는 소스 출력 인에이블(Source Output Enable) 신호, 데이터 샘플링의 시작을 지시하는 소스 스타트 펄스(Source Start Pulse), 데이터의 샘플링 타이밍을 제어하는 소스 쉬프트 클럭(Source Shift Clock) 을 포함한다.
본 발명의 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 동일할 경우, 게이트 드라이버(4)가 모든 게이트 라인(GL1~GLn)을 순차 구동하도록 제어한다. 그리고 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이할 경우, 게이트 드라이버(4)가 입력되는 영상 데이터(RGB)의 종횡비에 대응하여 미리 설정된 게이트 라인(GLk; 도 6b, 도 7 참조)부터 마지막 번째 게이트 라인(GLn)까지 순차 구동하도록 제어한다.
도 3은 도 2에 도시된 타이밍 컨트롤러(8)의 구성도이다.
도 3에 도시된 타이밍 컨트롤러(8)는 영상 정렬부(10)와, 해상도 감지부(12)와, 게이트 제어부(14)와, 데이터 제어부(16)를 구비한다.
영상 정렬부(10)는 입력되는 영상 데이터(RGB)를 표시 패널(2)의 크기 및 해상도에 알맞게 정렬하여 데이터 드라이버(6)에 공급한다.
해상도 감지부(12)는 입력되는 영상 데이터(RGB)의 해상도를 분석하고, 분석된 영상 데이터(RGB)의 종횡비에 따라 그에 대응하는 다수의 선택 신호(CS)를 출력한다. 이를 위해, 해상도 감지부(12)는 영상 데이터(RGB)의 해상도별로 선택 신호(CS)가 지정된 메모리(미도시)를 참조할 수 있다.
게이트 제어부(14)는 동기 신호를 이용하여 게이트 제어 신호를 생성하고, 생성된 게이트 제어 신호를 게이트 드라이버(4)에 공급한다. 특히, 게이트 제어부(14)는 해상도 감지부(12)로부터 제공된 선택 신호(CS)에 응답하여 다수의 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …) 중에서 어느 하나를 게이트 드라이버(4)에 공급한다. 여기서, 다수의 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)는 입력되는 영상 데이터(RGB)의 종횡비별로 미리 설정된 것이며, 각기 서로 다른 위상을 갖고 출력된다.
데이터 제어부(16)는 동기 신호를 이용하여 다수의 데이터 제어 신호(DCS)를 생성하고, 이를 데이터 드라이버(6)에 공급한다.
도 4는 도 2에 도시된 게이트 드라이버(4)의 구성도이다.
도 4를 참조하면, 게이트 드라이버(4)는 게이트 쉬프트 레지스터로 구성된다. 게이트 쉬프트 레지스터는 다수의 스테이지(ST1~STn)를 구비하여 다수의 게이트 라인(GL1~GLn)에 스캔 펄스(Vout)를 순차적으로 공급한다.
각 스테이지(ST1~STn)는 클럭 펄스(CLKs) 중에서 어느 하나와, 고전위 전압(VDD)과, 저전위 전압(VSS)이 입력된다. 고전위 전압(VDD)은 저전위 전압(VSS)보다 높은 전압으로 설정되는데, 고전위 전압(VDD)은 게이트 하이 전압(VGH)이고, 저전위 전압(VSS)은 게이트 로우 전압(VGL)일 수 있다.
또한, 각 스테이지(ST1~STn) 중에서 제1 스테이지(ST1)를 포함한 일부 스테이지들은 서로 독립적인 연결 라인을 통해 다수의 게이트 스타트 펄스(Vst1 or Vst2 or Vst3 or …)가 하나씩 입력된다. 상기 일부 스테이지들은 입력되는 영상 데이터(RGB)의 종횡비에 따라 미리 설정되는 것이며, 해당된 스테이지들은 입력된 영상 데이터(RGB)의 종횡비에 따라 처음으로 영상 신호가 기입되는 화소(P)와 접속된 게이트 라인(GL)부터 스캔 펄스(Vout)를 인가하기 위한 것이다. 게이트 스타트 펄스(Vst)가 특정 스테이지에 입력되면, 해당 스테이지로부터 마지막 번째 스테이지(STn)까지 스캔 펄스(Vout)를 순차적으로 출력한다.
구체적으로, 각 스테이지(ST1~STn)는 2개의 입력 단자와 1개의 출력 단자를 구비하고, 출력 단자를 통해 스캔 펄스(Vout 1~ Vout n)를 출력한다. 스캔 펄스(Vout 1~ Vout n)는 표시 패널(2)의 게이트 라인(GL)에 인가됨과 동시에, 전단 스테이지와 후단 스테이지로 전달되는 캐리 신호(Carry1, Carry2)로서 역할을 한다. "전단 스테이지"는 기준이 되는 스테이지(ST)의 상부에 위치하는 것으로, 예컨대 제 k(1<k<n) 스테이지(STk)에 기준한 전단 스테이지는 "제1 스테이지(ST1)~제k-1 스테이지(STk-1)" 중 어느 하나를 지시한다. 그리고 "후단 스테이지"는 기준이 되는 스테이지의 하부에 위치하는 것으로, 예컨대 제k 스테이지(STk)에 기준한 후단 스테이지는 "제k+1 스테이지(STk+1)~제n 스테이지(STn)" 중 어느 하나를 지시한다.
각 스테이지(ST1~STn)는 전단 스테이지의 제1 캐리 신호(Carry1)와, 후단 스테이지의 제2 캐리 신호(Carry2)에 응답하여 동작한다. 단, 제1 스테이지(ST1)는 제1 캐리 신호(Carry1) 대신 제1 게이트 스타트 펄스(Vst1)가 입력된다. 그리고 제n 스테이지(STn)는 제2 캐리 신호(Carry2) 대신 더미 스테이지(미도시)로부터의 캐리 신호가 입력된다. 이러한, 각 스테이지(ST1~STn)는 회로 구성과 동작 방법이 모두 동일하며, 이하에서는 j 번째 스테이지(STj)를 대표하여 설명한다.
도 5는 도 4에 도시된 j 번째 스테이지(STj)의 구성도이다.
도 5를 참조하면, 제j 스테이지(STj)는 노드 제어부(18)와, 출력 버퍼부(20)를 구비한다.
노드 제어부(18)는 제1 및 제2 캐리 신호(Carry1, Carry2)에 응답하여 제1 및 제2 노드(Q, QB)의 전압을 제어하는 다수의 TFT(미도시)와 적어도 1개의 커패시터(미도시)를 구비한다. 이러한 노드 제어부(10)는 제1 캐리 신호(Carry1)에 응답하여 제1 노드(Q)를 고전위 전압(VDD)으로 충전시킴과 동시에 제2 노드(QB)의 전압을 저전위 전압(VSS)으로 방전시킨다. 그리고 노드 제어부(10)는 제2 캐리 신호(Carry2)에 응답하여 제2 노드(QB)의 전압을 고전위 전압(VDD)으로 충전시킴과 동시에 제1 노드(Q)의 전압을 저전위 전압(VSS)으로 방전시킨다.
출력 버퍼부(12)는 타이밍 컨트롤러(8)로부터 제공된 다수의 클럭 펄스(CLKs) 중 어느 하나(예를 들어, 제1 클럭 펄스(CLK1))가 입력된다. 출력 버퍼부(20)는 제1 노드(Q)의 전압이 고전위 전압(VDD)으로 충전되면 제1 클럭 펄스(CLK1)를 출력 단자에 인가한다. 그리고 출력 버퍼부(12)는 제2 노드(QB)의 전압이 고전위 전압(VDD)으로 충전되면 출력 단자의 전압을 저전위 전압(VSS)으로 방전시킨다.
이하, 본 발명에 따른 평판 표시 장치의 구동 방법을 설명한다.
도 6a 및 도 6b는 도 4에 도시된 게이트 드라이버(4)의 구동 파형도이다.
도 6a를 참조하면, 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 동일할 경우, 게이트 드라이버(4)가 모든 게이트 라인(GL1~GLn)을 순차 구동하도록 제어한다.
구체적으로, 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 동일할 경우, 제1 게이트 스타트 펄스(Vst1)를 출력한다. 그러면, 게이트 드라이버(4)의 제1 스테이지(ST1)에는 타이밍 컨트롤러(8)로부터 제공된 제1 게이트 스타트 펄스(Vst1)가 직접적으로 인가되며, 이에 응답하여 제1 스테이지(ST1)로부터 제n 스테이지(STn)까지 순차적으로 스캔 펄스(Vout 1~Vout n)를 출력한다.
반면, 도 6b에 도시한 바와 같이, 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이할 경우, 게이트 드라이버(4)가 입력되는 영상 데이터(RGB)의 종횡비에 대응하여 미리 설정된 게이트 라인부터 마지막 번째 게이트 라인(GLn)까지 순차 구동하도록 제어한다.
구체적으로, 타이밍 컨트롤러(8)는 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이할 경우, 입력된 영상 데이터(RGB)의 종횡비에 대응하여 미리 설정된 게이트 스타트 펄스, 예를 들어 제2 게이트 스타트 펄스(Vst2)를 출력한다. 그러면, 게이트 드라이버(4)의 제k 스테이지(STk)에는 타이밍 컨트롤러(8)로부터 제공된 제2 게이트 스타트 펄스(Vst2)가 직접적으로 인가되며, 이에 응답하여 제k 스테이지(STk)로부터 제n 스테이지(STn)까지 순차적으로 스캔 펄스(Vout k~Vout n)를 출력한다. 이에 따라, 표시 패널(7)은 도 7에 도시한 바와 같이, 입력되는 영상 데이터(RGB)의 종횡비에 따라 처음으로 영상 신호가 기입되는 제k 게이트 라인(GLk)부터 순차적으로 구동되며, 제1 게이트 라인(GL1) 내지 제k-1 게이트 라인(GLk-1)은 구동하지 않아 소비 전력을 절감할 수 있다.
한편, 타이밍 컨트롤러(8)는 입력된 영상 데이터(RGB)의 종횡비에 따라, 제2 게이트 스타트 펄스(Vst2) 이외에도 제3 게이트 스타트 펄스(Vst3) 또는 제4 게이트 스타트 펄스(Vst4) 등을 출력할 수 있다. 이 경우, 제3 및 제4 게이트 스타트 펄스(Vst3, Vst4) 등은 게이트 드라이버(4)의 특정 스테이지들에 하나씩 독립적으로 공급된다.
본 발명은 이러한 구성에 의해, 표시 패널(2)의 해상도가 갖는 종횡비와 입력되는 영상 데이터(RGB)의 종횡비가 상이하여 표시 패널(2)의 상하단에 미표시 영역이 발생될 경우, 미표시 영역의 게이트 라인(GL)을 구동하지 않음으로써 소비 전력을 절감할 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
CLKs: 다수의 클럭 펄스
Vst1 or Vst2 or Vst3 or …: 다수의 게이트 스타트 펄스

Claims (9)

  1. 다수의 게이트 라인과 다수의 데이터 라인의 교차로 다수의 화소를 정의하는 표시 패널과;
    상기 표시 패널의 비표시 영역에 내장되어 상기 다수의 게이트 라인을 구동하는 게이트 드라이버와;
    상기 다수의 데이터 라인을 구동하는 데이터 드라이버와;
    상기 게이트 드라이버 및 상기 데이터 드라이버를 제어하고, 입력되는 영상 데이터의 종횡비에 기초하여 상기 다수의 게이트 라인을 선택적으로 구동하도록 상기 게이트 드라이버를 제어하는 타이밍 컨트롤러를 구비하는 것을 특징으로 하는 평판 표시 장치.
  2. 청구항 1에 있어서,
    상기 타이밍 컨트롤러는
    상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 동일할 경우, 상기 게이트 드라이버가 모든 게이트 라인을 순차 구동하도록 제어하고, 그렇지 않을 경우, 상기 게이트 드라이버가 상기 입력되는 영상 데이터의 종횡비에 대응하여 미리 설정된 게이트 라인부터 마지막 번째 게이트 라인까지 순차 구동하도록 제어하는 것을 특징으로 하는 평판 표시 장치.
  3. 청구항 1에 있어서,
    상기 미리 설정된 게이트 라인은 상기 입력되는 영상 데이터의 종횡비에 따라, 상기 다수의 화소 중에서 처음으로 데이터가 기입되는 화소와 접속된 게이트 라인인 것을 특징으로 하는 평판 표시 장치.
  4. 청구항 1에 있어서,
    상기 타이밍 컨트롤러는
    상기 입력되는 영상 데이터를 정렬해서 상기 데이터 드라이버에 공급하는 영상 정렬부와;
    다수의 데이터 제어 신호를 상기 데이터 드라이버에 공급하는 데이터 제어부와;
    상기 입력되는 영상 데이터의 종횡비에 따라 그에 대응하는 선택 신호를 출력하는 해상도 감지부와;
    상기 다수의 선택 신호에 응답하여 다수의 게이트 스타트 펄스 중 어느 하나를 상기 게이트 드라이버에 공급하는 게이트 제어부를 구비하는 것을 특징으로 하는 평판 표시 장치.
  5. 청구항 4에 있어서,
    상기 게이트 드라이버는 상기 다수의 게이트 라인에 스캔 펄스를 공급하기 위한 다수의 스테이지를 구비하고;
    상기 다수의 스테이지는 중에서 첫 번째 스테이지를 포함한 일부 스테이지들은 서로 독립적인 연결 라인들을 통해 상기 다수의 게이트 스타트 펄스가 하나씩 입력되며,
    상기 게이트 스타트 펄스가 입력된 스테이지부터 마지막 번째 스테이지까지 상기 스캔 펄스를 순차적으로 출력하는 것을 특징으로 하는 평판 표시 장치.
  6. 다수의 게이트 라인과 다수의 데이터 라인의 교차로 다수의 화소를 정의하는 표시 패널과, 상기 표시 패널의 비표시 영역에 내장되어 상기 다수의 게이트 라인을 구동하는 게이트 드라이버와, 상기 다수의 데이터 라인을 구동하는 데이터 드라이버를 구비한 평판 표시 장치의 구동 방법에 있어서,
    입력되는 영상 데이터의 종횡비에 기초하여 상기 다수의 게이트 라인을 선택적으로 구동하도록 상기 게이트 드라이버를 제어하는 단계를 포함하는 것을 특징으로 하는 평판 표시 장치의 구동 방법.
  7. 청구항 6에 있어서,
    상기 게이트 드라이버를 제어하는 단계는
    상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 동일할 경우, 상기 게이트 드라이버가 모든 게이트 라인을 순차 구동하도록 제어하는 단계와;
    상기 표시 패널의 종횡비와 상기 입력되는 영상 데이터의 종횡비가 상이할 경우, 상기 게이트 드라이버가 상기 입력되는 영상 데이터의 종횡비에 대응하여 미리 설정된 게이트 라인부터 마지막 번째 게이트 라인까지 순차 구동하도록 제어하는 단계를 포함하는 것을 특징으로 하는 평판 표시 장치의 구동 방법.
  8. 청구항 6에 있어서,
    상기 미리 설정된 게이트 라인은 상기 입력되는 영상 데이터의 종횡비에 따라, 상기 다수의 화소 중에서 처음으로 데이터가 기입되는 화소와 접속된 게이트 라인인 것을 특징으로 하는 평판 표시 장치의 구동 방법.
  9. 청구항 6에 있어서,
    상기 게이트 드라이버를 제어하는 단계는
    상기 입력되는 영상 데이터의 종횡비에 따라 그에 대응하는 선택 신호를 출력하는 단계와;
    상기 다수의 선택 신호에 응답하여 다수의 게이트 스타트 펄스 중 어느 하나를 상기 게이트 드라이버에 공급하는 단계를 포함하는 것을 특징으로 하는 평판 표시 장치의 구동 방법.
KR1020130058647A 2013-05-23 2013-05-23 평판 표시 장치 KR102034057B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130058647A KR102034057B1 (ko) 2013-05-23 2013-05-23 평판 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130058647A KR102034057B1 (ko) 2013-05-23 2013-05-23 평판 표시 장치

Publications (2)

Publication Number Publication Date
KR20140138440A true KR20140138440A (ko) 2014-12-04
KR102034057B1 KR102034057B1 (ko) 2019-10-21

Family

ID=52459127

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130058647A KR102034057B1 (ko) 2013-05-23 2013-05-23 평판 표시 장치

Country Status (1)

Country Link
KR (1) KR102034057B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160074270A (ko) * 2014-12-18 2016-06-28 주식회사 실리콘웍스 레벨 쉬프터 및 이를 포함하는 디스플레이 장치
KR20170005942A (ko) * 2015-07-06 2017-01-17 삼성디스플레이 주식회사 액정 표시장치 및 그의 구동 방법
KR20180104790A (ko) * 2017-03-13 2018-09-27 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
US11462171B2 (en) 2019-12-31 2022-10-04 Lg Display Co., Ltd. Gate driving circuit and flexible display using the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10333650A (ja) * 1997-05-28 1998-12-18 Semiconductor Energy Lab Co Ltd 表示装置
KR20020063034A (ko) * 2001-01-26 2002-08-01 삼성전자 주식회사 입력 영상의 어스펙트 모드에 적응하는 액정 표시 장치
KR20130015121A (ko) * 2011-08-02 2013-02-13 엘지디스플레이 주식회사 평판 표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10333650A (ja) * 1997-05-28 1998-12-18 Semiconductor Energy Lab Co Ltd 表示装置
KR20020063034A (ko) * 2001-01-26 2002-08-01 삼성전자 주식회사 입력 영상의 어스펙트 모드에 적응하는 액정 표시 장치
KR20130015121A (ko) * 2011-08-02 2013-02-13 엘지디스플레이 주식회사 평판 표시장치

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160074270A (ko) * 2014-12-18 2016-06-28 주식회사 실리콘웍스 레벨 쉬프터 및 이를 포함하는 디스플레이 장치
KR20170005942A (ko) * 2015-07-06 2017-01-17 삼성디스플레이 주식회사 액정 표시장치 및 그의 구동 방법
KR20180104790A (ko) * 2017-03-13 2018-09-27 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
US11043169B2 (en) 2017-03-13 2021-06-22 Samsung Display Co., Ltd. Organic light emitting display device and driving method thereof
US11462171B2 (en) 2019-12-31 2022-10-04 Lg Display Co., Ltd. Gate driving circuit and flexible display using the same

Also Published As

Publication number Publication date
KR102034057B1 (ko) 2019-10-21

Similar Documents

Publication Publication Date Title
KR102536784B1 (ko) 게이트 드라이버 및 이를 포함하는 디스플레이 장치
US10546520B2 (en) Gate driver and flat panel display device including the same
KR102001890B1 (ko) 액정표시장치
KR101686102B1 (ko) 액정 표시장치 및 그 구동방법
KR101473843B1 (ko) 액정표시장치
KR20190037860A (ko) 게이트 구동 회로 및 이를 구비한 평판 표시 장치
US20140078187A1 (en) Liquid crystal display device including inspection circuit and inspection method thereof
KR101901248B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시장치
KR20160068081A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
KR102268520B1 (ko) 표시 장치 및 표시 장치의 구동 방법
KR102298337B1 (ko) 분할 구동용 표시장치
KR20160070444A (ko) 두얼 출력 gip 구조
KR20140043203A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
US20140078128A1 (en) Gate shift register and flat panel display using the same
KR102034057B1 (ko) 평판 표시 장치
KR20160086436A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
KR20120131463A (ko) 평판 표시장치
US11837173B2 (en) Gate driving circuit having a node controller and display device thereof
KR101408260B1 (ko) 액정표시장치의 게이트 구동 회로
KR101989931B1 (ko) 액정표시장치
KR101878176B1 (ko) 영상 표시장치의 구동장치와 그 구동방법
KR20230101617A (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
KR102000055B1 (ko) 쉬프트 레지스터 및 그의 구동 방법
KR102534740B1 (ko) 게이트 구동회로와 이를 포함하는 표시장치
KR20150030831A (ko) 액정 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant