KR20130015121A - 평판 표시장치 - Google Patents

평판 표시장치 Download PDF

Info

Publication number
KR20130015121A
KR20130015121A KR1020110076957A KR20110076957A KR20130015121A KR 20130015121 A KR20130015121 A KR 20130015121A KR 1020110076957 A KR1020110076957 A KR 1020110076957A KR 20110076957 A KR20110076957 A KR 20110076957A KR 20130015121 A KR20130015121 A KR 20130015121A
Authority
KR
South Korea
Prior art keywords
data
source
aspect ratio
source drive
output enable
Prior art date
Application number
KR1020110076957A
Other languages
English (en)
Other versions
KR101878171B1 (ko
Inventor
류성빈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110076957A priority Critical patent/KR101878171B1/ko
Publication of KR20130015121A publication Critical patent/KR20130015121A/ko
Application granted granted Critical
Publication of KR101878171B1 publication Critical patent/KR101878171B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio

Abstract

본 발명은 소비전력을 절감할 수 있는 평판 표시장치에 관한 것으로, 다수의 게이트 라인과 다수의 데이터 라인의 교차로 각 화소를 정의하는 표시패널; 상기 다수의 게이트 라인을 구동하기 위한 게이트 구동부; 상기 다수의 데이터 라인을 구동하기 위한 다수의 소스 드라이브 IC를 포함하는 데이터 구동부; 상기 게이트 및 데이터 구동부를 제어하며, 입력되는 영상 데이터의 종횡비를 감지하여 상기 표시패널을 영상이 표시되는 표시영역과 그렇지 않은 미표시영역으로 구분짓고, 상기 미표시영역을 구동하는 소스 드라이브 IC가 데이터 전압을 소정기간 동안 미출력하도록 제어하는 타이밍 제어부를 포함하는 것을 특징으로 한다.

Description

평판 표시장치{FLAT PANEL DISPLAY}
본 발명은 소비전력을 절감할 수 있는 평판 표시장치에 관한 것이다.
최근, 디스플레이 소자 중, 우수한 화질과 경량, 박형, 저전력의 특징으로 인하여 디스플레이 장치로 평판 표시장치(Flat Panel Display)들이 많이 사용되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 유기발광다이오드 표시장치(Organic Light Emitting Diode Display) 등이 있으며, 이들 대부분이 TV, 노트북, MP3 플레이어, 휴대폰 등에서 상용화되어 시판되고 있다.
특히, TV로 제작된 평판 표시장치는 Full HD(High Definition)급 해상도를 지원하여 HDTV라 불리는데, 소비자들의 안목이 높아지고 가격이 많이 저렴해져서 HDTV의 보급이 확대되고 있다. 한편, TV 방송사들은 HDTV의 보급에 따라 기존의 아날로그 TV와 HDTV를 모두 고려해서 영상을 송출하고 있다.
참고로, HDTV는 16:9 종횡비의 화면을 갖고, 아날로그 TV는 4:3 종횡비의 화면을 갖는다. 이에 따라, TV 방송사는 도 1a와 같이 16:9의 종횡비로 영상을 송출하기도 하고, 도 1b와 같이 4:3 종횡비로 영상을 송출하게도 한다. 그런데, 도 1b를 참조하면 4:3 종횡비로 송출된 영상은 양쪽 영역이 미표시 되는 것을 알 수 있는데, 그 이유는 다음과 같다.
TV 방송사는 일부 16:9 종횡비의 영상을 4:3 종횡비의 영상으로 변환하여 송출한다. 이를 위해, TV 방송사는 16:9 종횡비의 영상을 4:3 종횡비의 영상으로 변환하고, 변환된 영상에서 양쪽 에지(dege) 영역을 잘라낸 후 영상을 송출한다. 그러면, 해당 영상을 수신한 HDTV는 도 1b와 같이 양쪽 영역이 미표시 된다.
이와 같이, 종래기술에 따른 평판 표시장치는 방송국으로부터 4:3 종횡비의 영상이 수신될 때, 양쪽 영역이 미표시됨에도 불구하고 해당된 화소영역에 블랙 계조의 데이터 전압을 지속적으로 공급하여 불필요한 전력이 소모되는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 소비전력을 절감할 수 있는 평판 표시장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 평판 표시장치는 다수의 게이트 라인과 다수의 데이터 라인의 교차로 각 화소를 정의하는 표시패널; 상기 다수의 게이트 라인을 구동하기 위한 게이트 구동부; 상기 다수의 데이터 라인을 구동하기 위한 다수의 소스 드라이브 IC를 포함하는 데이터 구동부; 상기 게이트 및 데이터 구동부를 제어하며, 입력되는 영상 데이터의 종횡비를 감지하여 상기 표시패널을 영상이 표시되는 표시영역과 그렇지 않은 미표시영역으로 구분짓고, 상기 미표시영역을 구동하는 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 타이밍 제어부를 포함하는 것을 특징으로 한다.
상기 타이밍 제어부는 상기 입력되는 영상 데이터를 정렬해서 상기 데이터 구동부에 공급하는 영상 정렬부; 상기 입력되는 영상 데이터의 종횡비를 감지하는 종횡비 감지부; 상기 종횡비 감지부의 출력신호에 따라 상기 표시영역과 상기 미표시영역을 정의하는 판단부; 다수의 게이트 제어신호를 생성해서 상기 게이트 구동부에 공급하는 게이트 제어부; 제 1 및 제 2 소스 출력 인에이블 신호를 포함하는 다수의 데이터 제어신호를 생성해서 상기 데이터 구동부에 공급하는 데이터 제어부를 포함하는 것을 특징으로 한다.
상기 데이터 제어부는 상기 표시영역을 구동하는 소스 드라이브 IC에는 상기 제 1 소스 출력 인에이블 신호를 공급하고, 상기 미표시영역을 구동하는 소스 드라이브 IC에는 상기 제 2 소스 출력 인이에블 신호를 공급하는 것을 특징으로 한다.
상기 다수의 소스 드라이브 IC는 상기 제 1 및 제 2 소스 출력 인에이블 신호의 제 1 논리 상태에 응답하여 상기 데이터 전압을 출력하고, 상기 제 1 및 제 2 소스 출력 인에이블 신호의 제 2 논리 상태에 응답하여 상기 데이터 전압을 미출력하는 것을 특징으로 한다.
상기 제 1 소스 출력 인에이블 신호는 1 프레임 기간 동안 상기 제 1 및 제 2 논리 상태가 교번적으로 반복되며, 상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 상기 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에 상기 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 한다.
상기 데이터 구동부는 720 개의 출력 채널을 구비한 8 개의 소스 드라이브 IC를 포함하며, 상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면, 상기 8개의 소스 드라이브 IC 중에서 양쪽 끝에 위치한 2개의 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 것을 특징으로 한다.
상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면 상기 양쪽 끝에 위치한 2개의 소스 드라이브 IC에 제 2 소스 출력 인에이블 신호를 공급하며, 상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에는 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 한다.
상기 데이터 구동부는 720 개의 출력 채널을 구비한 16 개의 소스 드라이브 IC를 포함하며, 상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면, 상기 16 개의 소스 드라이브 IC 중에서 양쪽 끝에 위치한 4개의 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 것을 특징으로 한다.
상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면 상기 양쪽 끝에 위치한 4개의 소스 드라이브 IC에 제 2 소스 출력 인에이블 신호를 공급하며, 상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에는 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 한다.
상술한 바와 같이, 실시 예는 이를 방지하기 위해 외부에서 4:3 종횡비로 컨버팅된 영상 데이터가 입력되면 이를 감지하여 양쪽 끝에 위치한 소스 드라이브 IC들의 데이터 전압 출력을 차단함으로써 소비전력을 절감한다.
도 1a 및 도 1b는 종래기술에 따라 16:9 종횡비의 화면과 4:3 종횡비의 화면을 표시할 때 문제점을 설명하기 위한 도면이다.
도 2는 본 발명의 실시 예에 따른 평판 표시장치의 구성도이다.
도 3a 및 도 3b는 실시 예에 따라 16:9 종횡비의 화면과 4:3 종횡비의 화면을 표시할 때를 비교한 도면이다.
도 4는 도 1에 도시된 타이밍 제어부(6)의 구성도이다.
도 5a 및 도 5b는 실시 예에 따른 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 구동 파형도이다.
도 6은 도 1에 도시된 각 소스 드라이브 IC(D#1~D#8)의 구성도이다.
이하, 본 발명의 실시 예에 따른 평판 표시장치를 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 2는 본 발명의 실시 예에 따른 평판 표시장치의 구성도이다. 그리고 도 3a 및 도 3b는 실시 예에 따라 16:9 종횡비의 화면과 4:3 종횡비의 화면을 표시할 때를 비교한 도면이다.
도 2에 도시된 평판 표시장치는 다수의 게이트 라인(GL)과 다수의 데이터 라인(DL)의 교차로 각 화소를 정의하는 표시패널(2)과, 다수의 게이트 라인(GL)을 구동하기 위한 게이트 구동부(4)와, 다수의 데이터 라인(DL)을 구동하기 위한 다수의 소스 드라이브 IC(D#1~D#8)를 포함하는 데이터 구동부와; 게이트 구동부(4) 및 데이터 구동부를 제어하며 입력되는 영상 데이터(RGB)의 종횡비를 감지하여 표시패널(2)을 영상이 표시되는 표시영역과 그렇지 않은 미표시영역으로 구분짓고, 미표시영역을 구동하는 소스 드라이브IC(D#1, D#8)가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 타이밍 제어부(6)를 포함한다.
참고로, 타이밍 제어부(6)는 PCB(Printed Circuit Board)(16)에 실장되고, 다수의 소스 드라이브 IC(D#1~D#8)는 COF (Chip On Film)(12) 각각에 실장된다. 여기서, COF(12)는 일측이 소스 PCB(8, 10)에 접속되고 타측이 표시패널(2)과 접속된다. 소스 PCB(8, 10)는 제 1 내지 제 4 소스 드라이브 IC(D#1~D#4)와 연결된 제 1 소스 PCB(8)와 제 5 내지 제 8 소스 드라이브 IC(D#5~D#8)와 연결된 제 2 소스 PCB(10)를 포함한다. 이러한 제 1 및 제 2 소스 PCB(8, 10)는 FFC(Flexible Flat Cable)(14)를 통해 컨트롤 PCB(16)와 접속된다.
그리고 실시 예에서 각 소스 드라이브 IC(D#1~D#8)의 출력 채널 수는 한정되는 것은 아니나, 설명의 편의를 위해 이하에서는 720개인 것으로 설명한다.
한편, 도 2에서 게이트 구동부는 표시패널(2)의 일측에 내장되는 것으로 나타내었으나, 이에 국한되는 것은 아니며 드라이브 IC로 집적화 되어 COF에 실장될 수 있다.
본 발명의 실시 예는 입력되는 영상 데이터(RGB)의 종횡비를 미리 감지하여 표시패널(2)을 영상이 표시되는 표시영역과 영상이 표시되지 않는 미표시영역으로 구분짓는다. 그리고 미표시영역을 구동하는 소스 드라이브 IC(D#1, D#8)가 데이터 전압을 출력하지 않도록 한다. 이에 따라, 실시 예는 특정 종횡비의 영상에서 표시패널(2)의 양쪽 영역이 블랙 계조로 표시되면 이에 해당된 소스 드라이브 IC(D#1, D#8)가 데이터 전압을 미출력하도록 하여 소비전력을 절감한다.
예를 들어, 외부에서 입력되는 영상 데이터(RGB)가 Full HD급 해상도를 지원하는 영상이면 표시패널(2)에 표시되는 영상은 도 3a에 도시된 바와 같이 16:9 종횡비를 갖고 1920×1080의 해상도로 표시되며, 미표시영역은 없다.
하지만, 외부에서 입력되는 영상 데이터(RGB)가 4:3 종횡비로 컨버팅된 영상 데이터(RGB)라면 표시패널(2)에 표시되는 영상은 도 3b에 도시된 바와 같이 1440×1080의 해상도로 표시되며, 표시패널(2)의 양측에서 영상이 미표시된다.
이때, 표시패널(2) 양측에서 나타나는 미표시영역은 각각 240×1080의 해상도를 가지며, 이들을 합치면 480×1080의 화소가 미표시된다. 이러한, 미표시영역은 8개의 소스 드라이브 IC(D#1~D#8) 중에서 양쪽 끝에 위치한 2개의 소스 드라이브 IC(D#1, D#8)가 구동하는 영역이며 그 이유는 다음과 같다.
미표시되는 종방향으로 480개의 화소는 RGB 별로 환산하면 1440(480×3)개의 출력 채널에 해당된다. 이때, 각 소스 드라이브 IC(D#1~D#8)의 출력 채널수는 720개이므로 1440개의 출력 채널은 소스 드라이브 IC(D#1~D#8) 2개가 구동하는 채널 수이다. 따라서, 미표시영역은 8개의 소스 드라이브 IC(D#1~D#8) 중에서 양쪽 끝에 위치한 2개의 소스 드라이브 IC(D#1, D#8)가 구동하는 영역인 것이다.
종래기술에 따른 평판 표시장치는 외부에서 4:3 종횡비로 컨버팅된 영상 데이터(RGB)가 입력되면, 상기한 바와 같이 표시패널의 양측에서 영상이 미표시되며, 미표시영역을 구동하는 양쪽 끝에 위치한 소스 드라이브 IC가 블랙 계조에 해당된 데이터 전압을 지속적으로 출력하였다.
이는 전술한 바와 같이 소비전력 측면에서 낭비이며, 실시 예는 이를 방지하기 위해 외부에서 4:3 종횡비로 컨버팅된 영상 데이터(RGB)가 입력되면 이를 감지하여 양쪽 끝에 위치한 소스 드라이브 IC(D#1, D#8)의 데이터 전압 출력을 차단함으로써 소비전력을 절감한다.
이하, 실시 예에 따른 평판 표시장치를 보다 구체적으로 설명하기로 한다.
도 4는 도 1에 도시된 타이밍 제어부(6)의 구성도이다.
도 4에 도시된 타이밍 제어부(6)는 영상 정렬부(18)와, 종횡비 감지부(20)와, 판단부(22)와, 데이터 제어부(24)와, 게이트 제어부(26)를 포함한다.
영상 정렬부(18)는 외부로부터 입력되는 영상 데이터(RGB)를 정렬하여 데이터 구동부에 공급한다.
종횡비 감지부(20)는 외부로부터 입력되는 영상 데이터(RGB)의 종횡비를 감지한다. 예를 들어, 종횡비 감지부(20)는 입력된 영상 데이터(RGB)가 16:9 종횡비를 갖는지, 4:3 종횡비를 갖는지를 판단하여 종횡비 감지신호를 출력한다.
판단부(22)는 종횡비 감지부(20)로부터 제공된 종횡비 감지신호에 따라 표시패널(2)의 표시영역과 미표시영역을 정의한다. 예를 들어, 판단부(22)는 16:9 종횡비의 영상을 표시할 때는 도 3a와 같이 미표시영역이 없다고 판단할 것이고, 4:3 종횡비의 영상을 표시할 때는 도 3b와 같이 미표시영역이 표시패널(2)의 양쪽에 있다고 판단할 것이다. 이러한 판단부(22)는 표시영역과 미표시영역을 정의한 후, 이를 판단신호로서 출력한다.
게이트 제어부(26)는 외부로부터 입력된 동기신호들 예를 들어, 도트클럭(DCLK), 데이터 인에이블 신호(DE), 수평 동기신호(Hsync), 수직 동기신호(Vsync) 등을 이용하여 다수의 게이트 제어신호(GCS)를 생성하고, 이를 게이트 구동부(4)에 공급한다. 여기서, 다수의 게이트 제어신호(GCS)는 서로 다른 위상차를 갖는 다수의 클럭펄스와 게이트 구동부(4)의 구동 시작을 지시하는 게이트 스타트 펄스(GSP; Gate Start Pulse) 등을 포함한다.
데이터 제어부(24)는 외부로부터 입력된 동기신호들을 이용하여 다수의 데이터 제어신호(DCS)를 생성하고, 이를 데이터 구동부에 공급한다. 여기서, 다수의 데이터 제어신호(DCS)는 데이터 구동부의 출력기간을 제어하는 소스 출력 인에이블(Source Output Enable) 신호, 데이터 샘플링의 시작을 지시하는 소스 스타트 펄스(Source Start Pulse), 데이터의 샘플링 타이밍을 제어하는 소스 쉬프트 클럭(Source Shift Clock) 등을 포함한다. 특히, 소스 출력 인에이블 신호는 제 1 소스 출력 인에이블 신호(SOE1) 및 제 2 소스 출력 인에이블 신호(SOE2)를 포함한다.
데이터 제어부(24)는 판단부(22)로부터 제공된 판단신호에 응답하여 표시영역을 구동하는 소스 드라이브 IC(D#1~D#8)에는 제 1 소스 출력 인에이블 신호(SOE1)를 공급하고, 미표시영역을 구동하는 소스 드라이브 IC(D#1~D#8)에는 제 2 소스 출력 인에이블 신호(SOE2)를 공급한다. 예를 들어, 데이터 제어부(24)는 도 3a와 같이, 16:9 종횡비의 영상을 표시할 때는 미표시영역이 없으므로 제 1 소스 출력 인에이블 신호(SOE1)를 제 1 내지 제 8 소스 드라이브 IC(D#1~D#8) 각각에 공급한다. 그리고 데이터 제어부(24)는 도 3b와 같이 4:3 종횡비의 영상을 표시할 때는 표시패널(2) 양측의 미표시영역을 구동하는 제 1 및 제 8 소스 드라이브 IC(D#1, D#8)에는 제 2 소스 출력 인에이블 신호(SOE2)를 공급하고, 표시영역을 구동하는 제 2 내지 제 7 소스 드라이브 IC(D#2~D#7)에는 제 1 소스 출력 인에이블 신호(SOE1)를 공급한다.
여기서, 제 1 소스 출력 인에이블 신호(SOE1)는 영상을 표시하기 위해 데이터 전압의 출력을 제어하는 신호이고, 제 2 소스 출력 인에이블 신호(SOE2)는 소정기간 동안 데이터 전압을 미출력하도록 하는 신호이다. 이러한 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)에 대해 구체적으로 살펴보면 다음과 같다.
도 5a 및 도 5b는 실시 예에 따른 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 구동 파형도이다.
도 5a를 참조하면, 제 1 소스 출력 인에이블 신호(SOE1)는 1 프레임 기간 동안 제 1 논리 상태(예를 들어, 로우 상태)(Low) 및 제 2 논리 상태(예를 들어, 하이 상태)(High)가 교번적으로 반복된다. 그리고 제 2 소스 출력 인에이블 신호(SOE2)는 제 2 논리 상태(High)만 지속된다. 이때, 각 소스 드라이브 IC(D#1~D#8)는 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 제 1 논리 상태(Low)에 응답하여 데이터 전압을 출력하고, 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 제 2 논리 상태(High)에 응답하여 데이터 전압을 미출력한다.
한편, 제 2 소스 출력 인에이블 신호(SOE2)는 제 2 논리 상태(High)만 지속되는 것은 아니다. 즉, 제 2 소스 출력 인에이블 신호(SOE2)는 도 5b에 도시된 바와 같이, n(n은 자연수) 프레임 기간 동안 제 2 논리 상태(High)를 유지하되, n+1번째 프레임에는 제 1 및 제 2 논리 상태(Low, High)를 교번적으로 반복한다. 이는, 미표시 영역에서 블랙 계조가 지속됨에 따라 발생될 수 있는 화질 불량을 방지하기 위함이다.
게이트 구동부(4)는 스캔 신호를 발생하여 다수의 게이트 라인(GL)에 순차적으로 공급한다. 이를 위해, 게이트 구동부(4)는 타이밍 제어부(6)로부터 제공된 게이트 제어신호(GCS)에 응답하여 스캔 신호를 순차적으로 발생하는 쉬프트 레지스터를 포함한다. 이러한 게이트 구동부(4)는 표시패널(2)의 적어도 하나의 측면에 내장될 수 있고, 드라이브 IC로 집적화되어 COF 상에 실장될 수도 있다.
도 6은 도 1에 도시된 각 소스 드라이브 IC(D#1~D#8)의 구성도이다.
도 6을 참조하면, 소스 드라이브 IC(D#1~D#8)는 쉬프트레지스터(28)와, 래치부(30)와, DAC(32)와, 출력버퍼부(34)를 포함한다.
쉬프트레지스터(28)는 소스 샘플링 클럭(SSC)에 따라 샘플링 신호를 쉬프트시킨다. 이러한 쉬프트레지스터(28)는 소스 스타트 펄스(SSP)에 응답하여 샘플링을 시작한다.
래치부(30)는 샘플링 신호에 응답하여 타이밍 제어부(6)로부터 제공된 영상 데이터(RGB)를 샘플링하고, 1 수평라인분의 데이터를 래치한다. 그리고 래치부(30)는 제 1 소스 출력 인에이블 신호(SOE1) 또는 제 2 소스 출력 인에이블(SOE2) 신호의 제 1 논리 기간(Low)에 래치된 영상 데이터를 동시에 출력한다. 그리고 래치부(30)는 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 제 2 논리 기간(High)에 영상 데이터를 미출력한다.
만약, 실시 예에 따른 타이밍 제어부(6)가 특정 소스 드라이브 IC(D#1~D#8)의 출력을 소정기간 차단하려 한다면, 타이밍 제어부(6)는 해당된 소스 드라이브 IC(D#1~D#8)의 래치부(30)에 제 2 논리 기간(High)이 소정 프레임 기간 동안 지속되는 제 2 소스 출력 인에이블 신호(SOE2)을 공급한다.
DAC(32)는 래치부(30)로부터 제공된 영상 데이터에 해당된 감마전압을 스위칭 하여, 스위칭된 감마전압을 데이터 전압으로서 출력한다.
출력버퍼부(34)는 버퍼회로를 포함하여 각 데이터 라인(DL)으로 공급되는 데이터 전압의 신호감쇠를 최소화한다. 이러한 출력버퍼부(34)는 제 1 소스 출력 인에이블 신호(SOE1) 또는 제 2 소스 출력 인에이블(SOE2) 신호의 제 1 논리 기간(Low)에 데이터 전압을 해당 채널로 출력하고, 제 1 및 제 2 소스 출력 인에이블 신호(SOE1, SOE2)의 제 2 논리 기간(High)에 데이터 전압을 미출력한다.
만약, 실시 예에 따른 타이밍 제어부(6)가 특정 소스 드라이브 IC(D#1~D#8)의 출력을 소정기간 차단하려 한다면, 타이밍 제어부(6)는 해당된 소스 드라이브 IC(D#1~D#8)의 출력버퍼부(34)에 제 2 논리 기간(High)이 소정 프레임 기간 동안 지속되는 제 2 소스 출력 인에이블 신호(SOE2)을 공급한다.
상술한 바와 같이, 실시 예는 이를 방지하기 위해 외부에서 4:3 종횡비로 컨버팅된 영상 데이터(RGB)가 입력되면 이를 감지하여 양쪽 끝에 위치한 소스 드라이브 IC(D#1, D#8)의 데이터 전압 출력을 차단함으로써 소비전력을 절감한다.
한편, 실시 예에 따른 평판 표시장치가 UD(Ultra Definition)급(3840×2160) 해상도를 지원한다면, 데이터 구동부는 720개의 출력 채널을 구비한 16개의 소스 드라이브 IC를 포함하게 된다. 이러한 UD급 평판 표시장치에서 4:3 종횡비의 영상을 표시할 경우, 실시 예는 16개의 소스 드라이브 IC 중에서 양쪽 끝에 2개씩 위치한 4개의 소스 드라이브 IC가 데이터 전압을 미출력하도록 제어할 수 있을 것이다.
상기 실시 예에서 평판 표시장치의 지원 해상도는 Full HD(1920×1080)와 UD(Ultra Definition)(3840×2160)를 예를 들었으나, 본 발명은 이에 국한되지 않고, 디지털 시네마(4096×2160), 수퍼 하이비전(7680×4320)급 해상도를 지원하는 평판 표시장치에서도 적용될 수 있을 것이다.
따라서, 이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
4: 게이트 구동부 6: 타이밍 제어부
D#1~D#8: 소스 드라이브 IC SOE1: 제 1 소스 출력 인에이블 신호
SOE2: 제 2 소스 출력 인에이블 신호

Claims (9)

  1. 다수의 게이트 라인과 다수의 데이터 라인의 교차로 각 화소를 정의하는 표시패널;
    상기 다수의 게이트 라인을 구동하기 위한 게이트 구동부;
    상기 다수의 데이터 라인을 구동하기 위한 다수의 소스 드라이브 IC를 포함하는 데이터 구동부;
    상기 게이트 및 데이터 구동부를 제어하며, 입력되는 영상 데이터의 종횡비를 감지하여 상기 표시패널을 영상이 표시되는 표시영역과 그렇지 않은 미표시영역으로 구분짓고, 상기 미표시영역을 구동하는 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 타이밍 제어부를 포함하는 것을 특징으로 하는 평판 표시장치.
  2. 제 1 항에 있어서,
    상기 타이밍 제어부는
    상기 입력되는 영상 데이터를 정렬해서 상기 데이터 구동부에 공급하는 영상 정렬부;
    상기 입력되는 영상 데이터의 종횡비를 감지하는 종횡비 감지부;
    상기 종횡비 감지부의 출력신호에 따라 상기 표시영역과 상기 미표시영역을 정의하는 판단부;
    다수의 게이트 제어신호를 생성해서 상기 게이트 구동부에 공급하는 게이트 제어부;
    제 1 및 제 2 소스 출력 인에이블 신호를 포함하는 다수의 데이터 제어신호를 생성해서 상기 데이터 구동부에 공급하는 데이터 제어부를 포함하는 것을 특징으로 하는 평판 표시장치.
  3. 제 2 항에 있어서,
    상기 데이터 제어부는
    상기 표시영역을 구동하는 소스 드라이브 IC에는 상기 제 1 소스 출력 인에이블 신호를 공급하고,
    상기 미표시영역을 구동하는 소스 드라이브 IC에는 상기 제 2 소스 출력 인이에블 신호를 공급하는 것을 특징으로 하는 평판 표시장치.
  4. 제 3 항에 있어서,
    상기 다수의 소스 드라이브 IC는
    상기 제 1 및 제 2 소스 출력 인에이블 신호의 제 1 논리 상태에 응답하여 상기 데이터 전압을 출력하고,
    상기 제 1 및 제 2 소스 출력 인에이블 신호의 제 2 논리 상태에 응답하여 상기 데이터 전압을 미출력하는 것을 특징으로 하는 평판 표시장치.
  5. 제 4 항에 있어서,
    상기 제 1 소스 출력 인에이블 신호는 1 프레임 기간 동안 상기 제 1 및 제 2 논리 상태가 교번적으로 반복되며,
    상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 상기 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에 상기 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 하는 평판 표시장치.
  6. 제 1 항에 있어서,
    상기 데이터 구동부는 720 개의 출력 채널을 구비한 8 개의 소스 드라이브 IC를 포함하며,
    상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면, 상기 8개의 소스 드라이브 IC 중에서 양쪽 끝에 위치한 2개의 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 것을 특징으로 하는 평판 표시장치.
  7. 제 6 항에 있어서,
    상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면 상기 양쪽 끝에 위치한 2개의 소스 드라이브 IC에 제 2 소스 출력 인에이블 신호를 공급하며,
    상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에는 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 하는 평판 표시장치.
  8. 제 1 항에 있어서,
    상기 데이터 구동부는 720 개의 출력 채널을 구비한 16 개의 소스 드라이브 IC를 포함하며,
    상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면, 상기 16 개의 소스 드라이브 IC 중에서 양쪽 끝에 2개씩 위치한 4개의 소스 드라이브 IC가 데이터 전압을 다수의 프레임마다 출력하도록 제어하는 것을 특징으로 하는 평판 표시장치.
  9. 제 8 항에 있어서,
    상기 타이밍 제어부는 4:3 종횡비의 영상 데이터가 입력되면 상기 양쪽 끝에 위치한 4개의 소스 드라이브 IC에 제 2 소스 출력 인에이블 신호를 공급하며,
    상기 제 2 소스 출력 인에이블 신호는 n(n은 자연수)프레임 기간 동안 제 2 논리 상태를 유지하고, n+1 번째 프레임 기간에는 제 1 및 제 2 논리 상태가 교번적으로 반복되는 것을 특징으로 하는 평판 표시장치.
KR1020110076957A 2011-08-02 2011-08-02 평판 표시장치 KR101878171B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110076957A KR101878171B1 (ko) 2011-08-02 2011-08-02 평판 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110076957A KR101878171B1 (ko) 2011-08-02 2011-08-02 평판 표시장치

Publications (2)

Publication Number Publication Date
KR20130015121A true KR20130015121A (ko) 2013-02-13
KR101878171B1 KR101878171B1 (ko) 2018-07-13

Family

ID=47895003

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110076957A KR101878171B1 (ko) 2011-08-02 2011-08-02 평판 표시장치

Country Status (1)

Country Link
KR (1) KR101878171B1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140138440A (ko) * 2013-05-23 2014-12-04 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
KR20150141261A (ko) * 2014-06-09 2015-12-18 삼성디스플레이 주식회사 유기전계발광 표시장치
KR20170140576A (ko) 2016-06-13 2017-12-21 주식회사 케스트 전기로 냉각시스템의 냉각방법
US9922614B2 (en) 2014-11-07 2018-03-20 Samsung Electronics Co., Ltd. Source driver circuit and display device for reducing power consumed by non-display area of display panel
CN113539137A (zh) * 2020-04-09 2021-10-22 咸阳彩虹光电科技有限公司 新型显示装置、显示系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100947773B1 (ko) * 2003-06-12 2010-03-15 엘지디스플레이 주식회사 액정표시장치
KR101310379B1 (ko) * 2008-12-03 2013-09-23 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101322119B1 (ko) * 2008-12-15 2013-10-25 엘지디스플레이 주식회사 액정표시장치

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140138440A (ko) * 2013-05-23 2014-12-04 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
KR20150141261A (ko) * 2014-06-09 2015-12-18 삼성디스플레이 주식회사 유기전계발광 표시장치
US9922614B2 (en) 2014-11-07 2018-03-20 Samsung Electronics Co., Ltd. Source driver circuit and display device for reducing power consumed by non-display area of display panel
US10255872B2 (en) 2014-11-07 2019-04-09 Samsung Electronics Co., Ltd. Source driver circuit, method of operating same, and display device for reducing power consumed by non-display area of display panel
US10553175B2 (en) 2014-11-07 2020-02-04 Samsung Electronics Co., Ltd. Source driver circuit and display device for reducing power consumed by non-display area of display panel
KR20170140576A (ko) 2016-06-13 2017-12-21 주식회사 케스트 전기로 냉각시스템의 냉각방법
CN113539137A (zh) * 2020-04-09 2021-10-22 咸阳彩虹光电科技有限公司 新型显示装置、显示系统

Also Published As

Publication number Publication date
KR101878171B1 (ko) 2018-07-13

Similar Documents

Publication Publication Date Title
US20200279523A1 (en) Power control circuit for display device
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
KR102005872B1 (ko) 표시 장치 및 그 구동 방법
KR102058856B1 (ko) 액정표시장치
KR102325816B1 (ko) 저속 구동이 가능한 표시장치와 그 구동방법
KR101354269B1 (ko) 액정 표시 장치
KR20040072053A (ko) 표시 장치
US20090085858A1 (en) Driving circuit and related driving method of display panel
KR101878171B1 (ko) 평판 표시장치
KR20100076626A (ko) 표시 장치 및 이의 구동 방법
KR20150078714A (ko) 평판 표시 장치 및 그의 구동 방법
KR101399237B1 (ko) 액정표시장치 및 그의 구동방법
KR20150077742A (ko) 입력 비디오 정보를 이용한 충전 시간 제어 장치 및 제어 방법
US20020113762A1 (en) Data driving circuit of liquid crystal display device
US7965267B2 (en) Liquid crystal display and driving method thereof
KR101973405B1 (ko) 액정표시장치
KR101409540B1 (ko) 액정표시장치 및 그의 구동방법
KR100977217B1 (ko) 액정표시장치의 구동장치 및 방법
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100927012B1 (ko) 액정표시장치 및 그 구동방법
KR20160113855A (ko) 디스플레이 장치 및 구동 보드
KR100481213B1 (ko) 액정표시장치 및 그의 구동방법
JP2014228575A (ja) 液晶表示装置
KR20070061978A (ko) 액정 표시 장치의 데이터 구동 방법 및 장치
KR101325069B1 (ko) 영상 디스플레이 장치와 영상 디스플레이 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant