KR20140106279A - 반도체 패키지의 제조 방법 - Google Patents
반도체 패키지의 제조 방법 Download PDFInfo
- Publication number
- KR20140106279A KR20140106279A KR1020130020632A KR20130020632A KR20140106279A KR 20140106279 A KR20140106279 A KR 20140106279A KR 1020130020632 A KR1020130020632 A KR 1020130020632A KR 20130020632 A KR20130020632 A KR 20130020632A KR 20140106279 A KR20140106279 A KR 20140106279A
- Authority
- KR
- South Korea
- Prior art keywords
- wafer
- semiconductor chip
- tsv
- present
- protective film
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 112
- 238000000034 method Methods 0.000 title claims abstract description 23
- 230000001681 protective effect Effects 0.000 claims abstract description 34
- 235000012431 wafers Nutrition 0.000 claims description 91
- 241000724291 Tobacco streak virus Species 0.000 claims description 12
- 238000009826 distribution Methods 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 abstract description 28
- 239000010410 layer Substances 0.000 description 38
- 239000000463 material Substances 0.000 description 13
- ARXHIJMGSIYYRZ-UHFFFAOYSA-N 1,2,4-trichloro-3-(3,4-dichlorophenyl)benzene Chemical compound C1=C(Cl)C(Cl)=CC=C1C1=C(Cl)C=CC(Cl)=C1Cl ARXHIJMGSIYYRZ-UHFFFAOYSA-N 0.000 description 11
- 229910000679 solder Inorganic materials 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000002161 passivation Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000005498 polishing Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 239000011241 protective layer Substances 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 229910052726 zirconium Inorganic materials 0.000 description 2
- 101000934888 Homo sapiens Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Proteins 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 102100025393 Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Human genes 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- 239000011133 lead Substances 0.000 description 1
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 1
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 150000003071 polychlorinated biphenyls Chemical class 0.000 description 1
- 229910052702 rhenium Inorganic materials 0.000 description 1
- WUAPFZMCVAUBPE-UHFFFAOYSA-N rhenium atom Chemical compound [Re] WUAPFZMCVAUBPE-UHFFFAOYSA-N 0.000 description 1
- 229910052703 rhodium Inorganic materials 0.000 description 1
- 239000010948 rhodium Substances 0.000 description 1
- MHOVAHRLVXNVSD-UHFFFAOYSA-N rhodium atom Chemical compound [Rh] MHOVAHRLVXNVSD-UHFFFAOYSA-N 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000002791 soaking Methods 0.000 description 1
- 238000009331 sowing Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/118—Post-treatment of the bump connector
- H01L2224/1182—Applying permanent coating, e.g. in-situ coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13024—Disposition the bump connector being disposed on a redistribution layer on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16235—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
반도체 패키지의 제조 방법이 제공된다. 반도체 패키지의 제조 방법은, TSV를 포함하는 상부 영역과 TSV를 미포함하는 하부 영역을 포함하는 웨이퍼를 제공하고, 웨이퍼의 상부 영역 상에 반도체 칩을 실장하고, 반도체 칩을 덮는 보호막을 미리 정한 두께로 형성하고, 웨이퍼에 지지체(supporter)를 부착하지 않은 상태에서 웨이퍼의 하부 영역을 제거하여 TSV를 노출시킨 후, 보호막의 일부를 제거하여 반도체 칩의 상면을 노출시키는 것을 포함한다.
Description
본 발명은 반도체 패키지의 제조 방법에 관한 것이다.
반도체 산업의 화두 중 하나는 소형화, 다기능화 및 고용량화되고 높은 신뢰성을 갖는 반도체 제품을 저렴하게 제조하는 것이다. 이와 같은 복합적인 목표를 달성 가능하게 하는 중요한 기술중의 하나가 반도체 패키지 기술이다. 패키지 기술 중에서 앞서 설명한 같은 복합적인 목표를 달성하는 위한 방법으로, 칩들을 복수개 적층하는 칩 적층 반도체 패키지가 제안되고 있다.
본 발명이 해결하고자 하는 기술적 과제는 제조 원가를 절감시킬 수 있고, 공정 속도가 개선된 반도체 패키지의 제조 방법을 제공하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법은, TSV를 포함하는 상부 영역과 TSV를 미포함하는 하부 영역을 포함하는 웨이퍼를 제공하고, 웨이퍼의 상부 영역 상에 반도체 칩을 실장하고, 반도체 칩을 덮는 보호막을 미리 정한 두께로 형성하고, 웨이퍼에 지지체(supporter)를 부착하지 않은 상태에서 웨이퍼의 하부 영역을 제거하여 TSV를 노출시킨 후, 보호막의 일부를 제거하여 반도체 칩의 상면을 노출시키는 것을 포함한다.
본 발명의 몇몇 실시예에서, 상기 반도체 패키지의 제조 방법은, 상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시키기 전에, 상기 웨이퍼의 하면에 상기 노출된 TSV와 전기적으로 접속되는 연결단자를 형성하는 것을 더 포함할 수 있다. 이 때, 상기 연결단자는 하부 패드와 범프 볼을 포함할 수 있다. 또한, 본 발명의 몇몇 실시예에서, 상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시킬 시, 상기 연결단자는 보호 테이프에 의해 보호될 수 있다.
본 발명의 몇몇 실시예에서, 상기 반도체 패키지의 제조 방법은 상기 반도체 칩의 상면을 노출시킨 후, 상기 웨이퍼를 단위 웨이퍼로 소잉(sawing)하여 서브 패키지를 형성하고, 상기 서브 패키지를 PCB에 실장하는 것을 더 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 반도체 패키지의 제조 방법은 상기 패키지 칩을 상기 PCB에 실장한 후, 상기 PCB를 소잉하여 반도체 패키지를 형성하는 것을 더 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 반도체 칩을 실장하는 것은, 상기 반도체 칩을 플립 칩(flip chip) 형태로 실장하는 것을 포함할 수 있다. 이 때, 상기 웨이퍼는, 상기 반도체 칩과 전기적으로 접속되는 상부 패드와, 그 내부에 포함된 재배선(re-distribution line)을 통해 상기 TSV와 상기 상부 패드를 전기적으로 접속시키는 재배선층을 더 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 웨이퍼는 복수의 단위 웨이퍼를 포함하고, 상기 단위 웨이퍼의 폭은 상기 반도체 칩의 폭보다 클 수 있다.
본 발명의 몇몇 실시예에서, 상기 웨이퍼는 복수의 단위 웨이퍼를 포함하고, 상기 단위 웨이퍼의 폭은 상기 반도체 칩의 폭보다 작을 수 있다.
본 발명의 몇몇 실시예에서, 상기 반도체 패키지의 제조 방법은, 상기 보호막을 관통하며 상기 반도체 칩에 전기적으로 접속되는 관통 비아를 형성하는 것을 더 포함할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 반도체 패키지의 제조 방법은, TSV를 포함하는 상부 영역과 TSV를 미포함하는 하부 영역을 포함하는 웨이퍼를 제공하고, 웨이퍼의 상부 영역 상에 반도체 칩을 실장하고, 반도체 칩을 덮는 보호막을 미리 정한 두께로 형성하고, 웨이퍼의 하부 영역을 제거하여 TSV를 노출시키고, 웨이퍼의 하면에 노출된 TSV와 전기적으로 연결되는 하부 패드 및 범프 볼을 형성한 후, 보호막의 일부를 제거하여 반도체 칩의 상면을 노출시키는 것을 포함한다.
본 발명의 몇몇 실시예에서, 상기 웨이퍼의 하부 영역을 제거하여 상기 TSV를 노출시키는 것은, 상기 웨이퍼에 지지체(supporter)를 부착하지 않은 상태에서 상기 웨이퍼의 하부 영역을 제거하여 상기 TSV를 노출시키는 것을 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 웨이퍼는, 상기 제1 간격으로 배치된 상부 패드와, 그 내부에 포함된 재배선(re-distribution line)을 통해 상기 TSV와 상기 상부 패드를 전기적으로 접속시키는 재배선층을 더 포함하고, 상기 TSV는 상기 제1 간격과 다른 제2 간격으로 배치될 수 있다. 이 때, 본 발명의 다른 몇몇 실시예에서, 상기 제1 간격은 상기 제2 간격보다 작을 수 있다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 순서도이다.
도 2 내지 도 13은 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 14 내지 도 17은 본 발명의 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 18 및 도 19는 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 20은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 메모리 카드를 보여주는 개략도이다.
도 21은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 전자 시스템을 보여주는 블록도이다.
도 22는 도 21의 전자 시스템이 스마트 폰에 적용되는 예를 도시한 도면이다.
도 2 내지 도 13은 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 14 내지 도 17은 본 발명의 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 18 및 도 19는 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다.
도 20은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 메모리 카드를 보여주는 개략도이다.
도 21은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 전자 시스템을 보여주는 블록도이다.
도 22는 도 21의 전자 시스템이 스마트 폰에 적용되는 예를 도시한 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 도면에서 표시된 구성요소의 크기 및 상대적인 크기는 설명의 명료성을 위해 과장된 것일 수 있다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭하며, "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)" 또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소 외에 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다.
비록 제1, 제2 등이 다양한 소자나 구성요소들을 서술하기 위해서 사용되나, 이들 소자나 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자나 구성요소를 다른 소자나 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 소자나 구성요소는 본 발명의 기술적 사상 내에서 제2 소자나 구성요소 일 수도 있음은 물론이다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
도 1은 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 순서도이다. 도 2 내지 도 13은 본 발명의 일 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다. 도 3은 도 2의 Ⅲ-Ⅲ′선을 따라 절단한 단면도이고, 도 5는 도 4의 Ⅴ-Ⅴ′선을 따라 절단한 단면도이고, 도 12는 도 11의 ⅩⅡ -ⅩⅡ′선을 따라 절단한 단면도이다.
먼저 도 1을 참조하면, 웨이퍼를 제공한다(S100). 구체적으로, 도 2를 참조하면, 복수의 단위 웨이퍼(UW)를 포함하는 웨이퍼(10)을 제공한다. 이 때, 복수의 단위 웨이퍼(UW)는 스크라이빙 라인(12)에 의해 서로 구분되어 웨이퍼(10) 상에 배치될 수 있다.
도 3을 참조하면, 웨이퍼(10)(또는 복수의 단위 웨이퍼(UW))는 하부 영역(30)과, 하부 영역(30) 상에 배치되는 상부 영역(40)과, 상부 영역(40) 상에 배치되는 재배선층(50)을 포함할 수 있다.
본 실시예에서, 웨이퍼(10)의 상부 영역(40)은 TSV(Through Silicon Via)(42)을 포함하고, 하부 영역(30)은 도시된 것과 같이 TSV(42)를 미포함할 수 있다.
TSV(42)는 절연층, 시드층, 및 도전층이 순차적으로 형성된 구조일 수 있다. 절연층은 도전층을 전기적으로 절연할 수 있다. 절연층은 산화물, 질화물, 또는 산질화물을 포함할 수 있다. 구체적으로, 절연층은 예를 들어 실리콘 산화물, 실리콘 질화물, 또는 실리콘 산질화물을 포함할 수 있다. 도전층은 도전 물질을 포함할 수 있고, 예를 들어 금속을 포함할 수 있다. 이렇게 TSV(42)를 구성하는 금속의 예로는, 알루미늄(Al), 금(Au), 베릴륨(Be), 비스무트(Bi), 코발트(Co), 구리(Cu), 하프늄(Hf), 인듐(In), 망간(Mn), 몰리브덴(Mo), 니켈(Ni), 납(Pb), 팔라듐(Pd), 백금(Pt), 로듐(Rh), 레늄(Re), 루테늄(Ru), 탄탈륨(Ta), 텔륨(Te), 티타늄(Ti), 텅스텐(W), 아연(Zn), 지르코늄(Zr) 등을 들 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
TSV(42)를 구성하는 절연층, 시드층, 및 도전층은 화학기상 증착법(CVD), 플라즈마 강화 CVD(PECVD), 고밀도 플라즈마 CVD(HDP-CVD), 스퍼터링, 유기금속 화학기상 증착법(metal organic CVD, MOCVD), 또는 원자층 증착법(ALD) 등을 이용하여 형성할 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
웨이퍼(10)의 하부 영역(30) 및 상부 영역(40)은 반도체 물질 또는 절연 물질로 구성될 수 있다. 즉 본 발명의 몇몇 실시예에서, 하부 영역(30) 및 상부 영역(40)은 예를 들어 실리콘, 게르마늄, 실리콘-게르마늄, 갈륨-비소(GaAs), 유리, 세라믹 등을 포함할 수 있다.
재배선층(50)은 상부 패드(56)를 포함할 수 있다. 이러한 상부 패드(56)는 재배선층(50) 내부에 포함된 재배선(re-distribution line)을 통해 TSV(42)와 전기적으로 접속될 수 있다. 본 발명의 몇몇 실시예에서, 상부 패드(56) 간의 간격인 제1 간격(P1)과 TSV(42) 간의 간격인 제2 간격(P2)은 서로 다를 수 있다. 구체적으로, 제1 간격(P1)은 도시된 것과 같이 제2 간격(P2) 보다 작을 수 있다. 이처럼 서로 다른 간격을 갖는 상부 패드(56)와 TSV(42)는 재배선층(50)에 포함된 재배선을 통해 서로 독립적으로 전기적으로 접속될 수 있다.
재배선층(50)은 그 내부에 포함된 재배선들 간의 절연을 위해 절연층을 더 포함할 수 있다. 이러한 절연층은 산화물, 질화물, 또는 산질화물을 포함할 수 있고, 예를 들어 실리콘 산화물, 실리콘 질화물, 또는 실리콘 산질화물을 포함할 수 있다.
한편, 재배선은 예를 들어, 금속을 포함할 수 있다. 본 발명의 몇몇 실시에에서, 재배선은 TSV(42)를 형성하는 물질과 동일한 물질로 형성될 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
다시 도 1을 참조하면, 웨이퍼 상에 반도체 칩을 실장한다(S110). 구체적으로, 도 4 및 도 5를 참조하면, 웨이퍼(10)의 상부 영역(40) 상에 반도체 칩(130)을 실장한다. 이 때, 반도체 칩(130)은 도 4에 도시된 것과 같이 단위 웨이퍼(UW) 각각 상에 실장될 수 있다.
본 발명의 몇몇 실시예에서, 반도체 칩(130)은 도 5에 도시된 것과 같이 플립 칩(flip chip) 형태로 웨이퍼(10) 상에 실장될 수 있다. 이 때, 재배선층(50)에 배치된 상부 패드(56)는 반도체 칩(130)에 형성된 볼 등을 통해 전기적으로 접속될 수 있다.
본 발명의 몇몇 실시예에서, 이러한 반도체 칩(130)은 예를 들어, 로직 반도체 칩, 또는 메모리 반도체 칩일 수 있다. 여기서, 로직 반도체 칩은 마이크로 프로세서(micro-processor)일 수 있고, 예를 들어 중앙처리장치(central processing unit, CPU), 컨트롤러(controller), 또는 주문형 반도체(application specific integrated circuit, ASIC) 등일 수 있다. 한편, 메모리 반도체 칩은 DRAM, SRAM 등과 같은 휘발성 메모리, 또는 플래시 메모리 등과 같은 비휘발성 메모리일 수 있다. 또한, 본 발명의 다른 몇몇 실시예에서, 이러한 반도체 칩(130)은 앞서 설명한 로직 반도체 칩, 또는 메모리 반도체 칩이 조합되어 패키징된 반도체 칩일 수도 있다. 즉, 앞서 설명한 예시들로 본 실시예에 따른 반도체 칩(130)의 종류가 제한되는 것은 아니다.
반도체 칩(130)과 웨이퍼(10) 사이에는 도시된 것과 같은 언더필 물질(132)이 형성될 수 있다. 이러한 언더필 물질(132)은 반도체 칩(130)의 하부에 형성된 볼과 재배선층(50)의 상부 패드(56)를 외부로부터 보호함으로써, 반도체 칩(130)의 하부에 형성된 볼과 재배선층(50)의 상부 패드(56)간의 전기적 연결의 신뢰성을 높이는 역할을 할 수 있다.
한편, 본 실시예에서, 반도체 칩(130)의 크기는 단위 웨이퍼(UW)의 크기보다 작을 수 있다. 즉, 반도체 칩(130)의 폭(W2)은 단위 웨이퍼(UW)의 폭(W1)보다 작을 수 있다.
다시 도 1을 참조하면, 제1 보호막을 미리 정한 두께로 형성한다(S120). 구체적으로 도 6을 참조하면, 웨이퍼(10) 상에 제1 보호막(150)을 미리 정한 제1 두께(T1)으로 형성한다. 이 때, 제1 두께(T1)는, 반도체 칩(130)을 완전히(entirely) 덮으며 후속 공정에서 별도의 지지체(supporter)를 부착하지 않은 상태에서 웨이퍼(10)의 하부 영역(30)을 제거할 수 있기에 충분한 두께로 결정될 수 있다.
이러한 제1 보호막(150)에 의해 반도체 칩(130)은 완전히 밀봉될 수 있으며, 본 발명의 몇몇 실시예에서, 제1 보호막(150)은 앞서 설명한 언더필 물질(132)과 다른 물질을 포함할 수 있다. 하지만, 본 발명이 이에 제한되는 것은 아니며, 본 발명의 다른 몇몇 실시예에서, 제1 보호막(150)은 앞서 설명한 언더필 물질(132)과 서로 동일한 물질을 포함하는 것으로 변형될 수도 있다.
다시 도 1을 참조하면, 웨이퍼의 상부 영역에 배치된 TSV를 노출시킨다(S130). 구체적으로, 도 7을 참조하면, 웨이퍼(10)의 하부 영역(30)을 제거함으로써 웨이퍼(10)의 상부 영역(40)에 배치된 TSV(42)를 노출시킨다. 이 때, 본 실시예에서는, 웨이퍼(10)에 별도의 지지체를 부착하지 않은 상태에서 웨이퍼(10)의 하부 영역(30)을 제거한다. 이렇게 웨이퍼(10)에 별도의 지지체를 부착하지 않은 상태에서 웨이퍼(10)의 하부 영역(30)을 제거할 수 있는 것은, 앞서 공정에서, 제1 보호막(150)을 별도 지지체가 필요 없을 정도의 충분한 제1 두께(도 6의 T1)로 형성하였기 때문이다.
이렇게, 웨이퍼(10)의 하부 영역(30)을 제거하여 TSV(42)를 노출시키는 공정에서, 별도의 지지체가 필요 없을 경우, 지지체와 웨이퍼(10)를 접착시키는데 필요한 글루 등도 필요하지 않게된다. 따라서, 반도체 패키지(도 13의 1)를 제조하는 공정에서 원가가 절감되고, 공정 속도가 개선될 수 있다.
한편, 이러한 웨이퍼(10)의 하부 영역(30) 제거에는, 예를 들어 기계적 연마, 화학적 기계적 연마(CMP; Chemical Mechanical Polishing), 또는 웨이퍼(10) 내에 연약층을 형성하여 분리하는 분리법인 예를 들어 스마트 컷(Smart Cut) 등의 방법 등이 수행될 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
다시 도 1을 참조하면, 웨이퍼의 하면에 하부 패드와 범프를 포함하는 연결단자를 형성한다(S140). 구체적으로, 도 8을 참조하면, 먼저, 웨이퍼(10) 하면의 TSV(42)가 노출된 영역에 TSV(42)와 전기적으로 접속되는 하부 패드(123)를 형성한다. 이어서 형성된 하부 패드(123)와 전기적으로 접속되는 범프(128)를 형성한다. 여기서, 범프(128)는 예를 들어, 솔더 볼(solder ball)일 수 있고, 열 압착 공정 및/또는 리플로우 공정을 이용하여 하부 패드(123)에 부착될 수 있다.
다시 도 1을 참조하면, 제1 보호막을 제거하여 반도체 칩의 상면을 노출시킨다(S150). 구체적으로, 도 9를 참조하면, 반도체 칩(130)의 상면에 위치한 제1 보호막(150)을 제거함으로써, 반도체 칩(130)의 상면을 노출시킬 수 있다.
이러한 제1 보호막(150) 제거 공정으로는, 예를 들어 화학적 기계적 연마(CMP; Chemical Mechanical Polishing)가 사용될 수 있다. 이 때, 웨이퍼(10)의 하면에 형성된 하부 패드(123)와 범프(128)는 보호 테이프에 의해 보호될 수 있다. 즉, 웨이퍼(10)의 하면에 형성된 하부 패드(123)와 범프(128)에 보호 테이프를 부착함으로써, 하부 패드(123)와 범프(128)를 보호한 상태에서, 예를 들어 화학적 기계적 연마(CMP; Chemical Mechanical Polishing)를 이용하여 제1 보호막(150)을 제거할 수 있다.
이러한 제1 보호막(150) 제거에 의해, 제1 보호막(150)의 두께는 앞서 제1 두께(도 6의 T1)보다 작은 제2 두께(T2)가 될 수 있다.
본 발명의 몇몇 실시예에서, 이렇게 제1 보호막(150)이 제거되는 과정에서, 반도체 칩(130)의 상부 영역이 일부 제거됨으로써 반도체 칩(130)이 박형화될 수도 있다. 또한 본 발명의 다른 몇몇 실시예에서, 이러한 제1 보호막(150)의 제거에 의해, 반도체 칩(130)의 최상면은 제1 보호막(150)의 최상면과 동일 평면이 될 수도 있고 아닐 수 있다.
다시 도 1을 참조하면, 웨이퍼를 소잉(sawing)한다(S160). 구체적으로, 도 10을 참조하면, 웨이퍼(10)를 스크라이빙 라인(12)을 따라 소잉(sawing)함으로써, 단위 웨이퍼(UW)를 서로 분리시킬 수 있다. 이렇게 서로 분리된 단위 웨이퍼(UW) 각각은 그 상부에 반도체 칩(130)이 각각 실장된 하나의 서브 패키지가 될 수 있다. 이러한 소잉 공정은 도시된 것과 같은 커터(60) 또는 레이저를 이용하여 수행할 수 있다.
다시 도 1을 참조하면, 서브 패키지를 PCB(Printed Circuit Board)에 실장하고, 제2 보호막을 형성한다(S170). 구체적으로, 도 11 및 도 12를 참조하면, 소잉된 서브 패키지의 범프(128)가 PCB(110)의 상부 패드(112)와 전기적으로 접속되도록 서브 패키지를 PCB(110) 상에 실장할 수 있다. 이러한 상부 패드(112)는 PCB(110) 내부에 포함된 배선에 의해 하부 패드(114)에 전기적으로 접속될 수 있다.
PCB(110) 상에는 서브 패키지를 밀봉하는 제2 보호막(170)이 형성될 수 있다. 이러한 제2 보호막(170)은 도시된 것과 같이 서브 패키지의 하부, 측면, 및 상부를 모두 덮도록 형성될 수 있다.
이러한 제2 보호막(170)은 절연 물질을 포함할 수 있다. 본 발명의 몇몇 실시예에서, 제2 보호막(170)은 제1 보호막(150)과 서로 다른 물질을 포함할 수 있다. 하지만, 본 발명이 이에 제한되는 것은 아니며, 본 발명의 다른 몇몇 실시예에서, 제2 보호막(170)은 제1 보호막(150)과 서로 동일한 물질을 포함하는 것으로 변형될 수도 있다.
한편, PCB(110)는 도 11에 도시된 것과 같이 복수의 단위 PCB(UP)를 포함할 수 있으며, 각 단위 PCB(UP) 상에는 각각 하나의 서브 패키지가 실장될 수 있다. 이러한 PCB(110)는 예를 들어, 유리(glass), 세라믹(ceramic), 또는 플라스틱(plastic) 등으로 이루어진 기판에 미리 정한 형상의 인쇄회로가 형성된 것일 수 있으나, 본 발명이 이러한 예시에 제한되는 것은 아니다.
다시 도 1을 참조하면, PCB에 솔더 볼을 형성한다(S180). 구체적으로, 도 13을 참조하면, PCB(110)의 하부 패드(114)와 전기적으로 접속되는 솔더 볼(116)을 PCB(110)의 하면에 형성할 수 있다. 이러한 솔더 볼(116)은 핀 그리드 어레이, 볼 그리드 어레이, 랜드 그리드 어레이와 같은 그리드 어레이로 형성될 수 있다.
이렇게 PCB(110)의 하면에 솔더 볼(116)이 형성됨에 따라, 반도체 칩(130)은 재배선층(50)에 포함된 상부 패드(56), 재배선층(50)에 포함된 재배선, TSV(42), 웨이퍼(10) 하면에 형성된 하부 패드(123), 범프(128), PCB(110)의 상부 패드(112) 및 하부 패드(114), 솔더 볼(116)을 통해 외부와 전기적으로 접속될 수 있다.
다시 도 1을 참조하면, PCB를 소잉한다(S190). 이렇게 PCB(110)가 단위 PCB(UP)로 소잉되면, 도 13에 도시된 것과 같은 반도체 패키지(1)가 제조될 수 있다.
이하, 도 14 내지 도 16을 참조하여, 본 발명의 다른 실시예에 따른 반도체 패키지의 제조 방법에 대해 설명하도록 한다.
도 14 내지 도 16은 본 발명의 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다. 이하에서는, 앞서 설명한 내용과 중복된 사항에 대해서는 자세한 설명을 생략하고 차이점을 위주로 설명하도록 한다.
도 14를 참조하면, 본 실시예에 따른 반도체 패키지의 제조 방법에서는 반도체 칩(130)의 크기가 단위 웨이퍼(UW)의 크기보다 클 수 있다. 즉, 반도체 칩(130)의 폭(W2)이 단위 웨이퍼(UW)의 폭(W1)보다 클 수 있다.
이럴 경우, 언더필 물질(132)은 도시된 것과 같이 단위 웨이퍼(UW)의 폭(W1)보다 큰 폭으로 형성될 수 있다. 이 때에도, 이러한 언더필 물질(132)은 반도체 칩(130)의 하부에 형성된 볼과 재배선층(50)의 상부 패드(56)를 외부로부터 보호함으로써, 반도체 칩(130)의 하부에 형성된 볼과 재배선층(50)의 상부 패드(56)간의 전기적 연결의 신뢰성을 높이는 역할을 할 수 있다.
한편, 본 실시예에서는 단위 웨이퍼(UW)의 배향이 변경됨에 따라, 앞서 설명한 실시예의 상부 영역(40)과 하부 영역(30)은 그 상대적인 위치가 변경되게 된다. 즉, 본 실시예에서는 하부 영역(30)이 상대적으로 상부 영역(40) 상에 배치될 수 있다.
다음 도 15를 참조하면, 본 실시예에서는 반도체 칩(130)의 크기가 단위 웨이퍼(UW)의 크기보다 크므로, 제1 보호막(150)이 단위 웨이퍼(UW)를 완전히 덮도록 형성될 수 있다. 이 때 제1 보호막(150)의 두께(T3)는, 후속 공정에서 별도의 지지체(supporter)를 부착하지 않은 상태에서 단위 웨이퍼(UW)의 하부 영역(30)을 제거할 수 있기에 충분한 두께로 결정될 수 있다.
다음 도 16을 참조하면, 웨이퍼(10)의 하부 영역(30)을 제거함으로써 웨이퍼(10)의 상부 영역(40)에 배치된 TSV(42)를 노출시킨다. 이 때, 본 실시예에서는, 웨이퍼(10)에 별도의 지지체를 부착하지 않은 상태에서 웨이퍼(10)의 하부 영역(30)을 제거한다. 이렇게 웨이퍼(10)에 별도의 지지체를 부착하지 않은 상태에서 웨이퍼(10)의 하부 영역(30)을 제거할 수 있는 것은, 앞서 공정에서, 제1 보호막(150)을 별도 지지체가 필요 없을 정도의 충분한 제3 두께(도 15의 T3)로 형성하였기 때문이다.
이후 앞서 설명한 실시예에 따른 제조 공정을 수행하면, 도 17에 도시된 것과 같은 반도체 패키지(2)를 제조할 수 있게 된다. 여기서, 수행되는 공정들은 본 기술 분야의 통상의 지식을 가진자라면, 앞서 설명한 실시예로부터 충분히 유추가 가능한바, 중복된 설명은 생략하도록 한다.
이하, 도 18 및 도 19를 참조하여, 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법에 대해 설명하도록 한다.
도 18 및 도 19는 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 중간단계 도면들이다. 이하에서도, 앞서 설명한 내용과 중복된 사항에 대해서는 자세한 설명을 생략하고 차이점을 위주로 설명하도록 한다.
도 18을 참조하면, 본 실시예와 앞서 설명한 실시예 간의 차이점은 웨이퍼(10)의 하부 영역(30)을 제거함으로써 웨이퍼(10)의 상부 영역(40)에 배치된 TSV(42)를 노출시킬 시, 본 실시예에서는 반도체 칩(130)의 전원/접지 패드(136)와 전기적으로 접속되는 관통 비아(200)를 추가로 형성한다는 점이다.
한편 비록 도 18에는 반도체 칩(130)의 전원/접지 패드(136)와 전기적으로 접속되는 관통 비아(200)가 형성된 것만 도시되어 있으나, 본 발명이 이에 제한되는 것은 아니며, 본 발명의 몇몇 실시예에서 관통 비아(200)는 조인트 볼(joint ball) 등으로 변형되어 실시될 수도 있다.
이후 앞서 설명한 실시예들에 따른 제조 공정을 수행하면, 도 19에 도시된 것과 같은 반도체 패키지(3)를 제조할 수 있게 된다. 이 때 관통 비아(200)는 도시된 것과 같이 솔더 볼(116)등과 전기적으로 접속되어 반도체 패키지(3)의 외부(예를 들어, 전원/접지단)에 전기적으로 접속될 수 있다. 이 밖에 본 실시예에 따른 반도체 패키지(3)를 제조하는데 필요한 공정들은 본 기술 분야의 통상의 지식을 가진자라면, 앞서 설명한 실시예들로부터 충분히 유추가 가능한바, 중복된 설명은 생략하도록 한다.
도 20은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 메모리 카드를 보여주는 개략도이다.
도 20을 참조하면, 메모리 카드(800)는 하우징(810) 내에 제어기(820)와 메모리(830)를 포함할 수 있다. 제어기(820)와 메모리(830)는 전기적인 신호를 교환할 수 있다. 예를 들어, 제어기(820)의 명령에 따라서, 메모리(830)와 제어기(820)는 데이터를 주고받을 수 있다. 이에 따라, 메모리 카드(800)는 메모리(830)에 데이터를 저장하거나 또는 메모리(830)로부터 데이터를 외부로 출력할 수 있다.
이러한 제어기(820) 또는 메모리(830)는 본 발명의 실시예들에 따른 반도체 반도체 패키지를 포함할 수 있다. 예를 들어, 제어기(820)는 시스템 인 패키지(SIP; System In Package)를 포함하고, 메모리(830)은 멀티 칩 패키지(MCP; Multi Chip Package)를 포함할 수 있다. 한편, 제어기(820) 및/또는 메모리(830)는 스택 패키지(SP; Stack Package)로 제공될 수도 있다.
이러한 메모리 카드(800)는 다양한 휴대용 기기의 데이터 저장 매체로 이용될 수 있다. 예를 들어, 카드(800)는 멀티미디어 카드(multi media card; MMC) 또는 보안 디지털(secure digital; SD) 카드를 포함할 수 있다.
도 21은 본 발명의 몇몇 실시예에 따른 반도체 패키지가 적용되는 전자 시스템을 보여주는 블록도이다.
도 21을 참조하면, 전자 시스템(900)은 앞서 설명한 본 발명의 실시예들에 따른 반도체 패키지를 채용할 수 있다. 구체적으로, 전자 시스템(900)은 메모리 시스템(912), 프로세서(914), 램(916), 및 유저인터페이스(918)를 포함할 수 있다.
이러한, 메모리 시스템(912), 프로세서(914), 램(916), 및 유저인터페이스(918)는 버스(Bus, 920)를 이용하여 서로 데이터 통신을 할 수 있다.
프로세서(914)는 프로그램을 실행하고 전자 시스템(900)을 제어하는 역할을 할 수 있으며, 램(916)은 프로세서(914)의 동작 메모리로서 사용될 수 있다. 이러한, 프로세서(914) 및 램(916)은 앞서 설명한 본 발명의 실시예들에 따른 반도체 패키지의 제조 방법에 따라 하나의 반도체 소자 또는 반도체 패키지로 패키징되어 구현될 수 있다.
유저 인터페이스(918)는 전자 시스템(900)에 데이터를 입력 또는 출력하는데 이용될 수 있다. 메모리 시스템(912)은 프로세서(914)의 동작을 위한 코드, 프로세서(914)에 의해 처리된 데이터 또는 외부에서 입력된 데이터를 저장할 수 있다.
이러한 메모리 시스템(912)은 구동을 위한 별도의 컨트롤러를 포함할 수 있으며, 오류 정정 블록을 추가적으로 포함하도록 구성될 수도 있다. 오류 정정 블록은 오류 정정 코드(ECC)를 이용하여 메모리 시스템(912)에 저장된 데이터의 오류를 검출하고, 정정하도록 구성될 수 있다.
메모리 시스템(912)은 하나의 반도체 장치로 집적될 수 있다. 예시적으로, 메모리 시스템(912)은 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 메모리 시스템(912)은 하나의 반도체 장치로 집적되어 PC 카드(PCMCIA, personal computer memory card international association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro), SD 카드(SD, miniSD, microSD, SDHC), 유니버설 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
도 21에 도시된 전자 시스템(900)은 다양한 전자기기들의 전자 제어 장치에 적용될 수 있다. 도 22는 도 21의 전자 시스템이 스마트 폰에 적용되는 예를 도시한 도면이다. 이처럼 전자 시스템(도 21의 900)이 스마트 폰(1000)에 적용되는 경우, 앞서 설명한 전자 시스템(도 21의 900)은 예를 들어, AP(Application Processor)일 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
그 밖에, 전자 시스템(도 18의 900)은 컴퓨터, UMPC (Ultra Mobile PC), 워크스테이션, 넷북(net-book), PDA (Personal Digital Assistants), 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 스마트폰(smart phone), e-북(e-book), PMP(portable multimedia player), 휴대용 게임기, 네비게이션(navigation) 장치, 블랙박스(black box), 디지털 카메라(digital camera), 3차원 수상기(3-dimensional television), 디지털 음성 녹음기(digital audio recorder), 디지털 음성 재생기(digital audio player), 디지털 영상 녹화기(digital picture recorder), 디지털 영상 재생기(digital picture player), 디지털 동영상 녹화기(digital video recorder), 디지털 동영상 재생기(digital video player), 정보를 무선 환경에서 송수신할 수 있는 장치, 홈 네트워크를 구성하는 다양한 전자 장치들 중 하나, 컴퓨터 네트워크를 구성하는 다양한 전자 장치들 중 하나, 텔레매틱스 네트워크를 구성하는 다양한 전자 장치들 중 하나, RFID 장치, 또는 컴퓨팅 시스템을 구성하는 다양한 구성 요소들 중 하나 등과 같은 전자 장치의 다양한 구성 요소들 중 하나로 제공될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10: 웨이퍼 42: TSV(Through Silicon Via)
50: 재배선층 110: PCB(Printed Circuit Board)
130: 반도체 칩
50: 재배선층 110: PCB(Printed Circuit Board)
130: 반도체 칩
Claims (10)
- TSV를 포함하는 상부 영역과 상기 TSV를 미포함하는 하부 영역을 포함하는 웨이퍼를 제공하고,
상기 웨이퍼의 상부 영역 상에 반도체 칩을 실장하고,
상기 반도체 칩을 덮는 보호막을 미리 정한 두께로 형성하고,
상기 웨이퍼에 지지체(supporter)를 부착하지 않은 상태에서 상기 웨이퍼의 하부 영역을 제거하여 상기 TSV를 노출시킨 후,
상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시키는 것을 포함하는 반도체 패키지의 제조 방법. - 제 1항에 있어서,
상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시키기 전에,
상기 웨이퍼의 하면에 상기 노출된 TSV와 전기적으로 접속되는 연결단자를 형성하는 것을 더 포함하는 반도체 패키지의 제조 방법. - 제 2항에 있어서,
상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시킬 시, 상기 연결단자는 보호 테이프에 의해 보호되는 반도체 패키지의 제조 방법. - 제 1항에 있어서,
상기 반도체 칩을 실장하는 것은,
상기 반도체 칩을 플립 칩(flip chip) 형태로 실장하는 것을 포함하는 반도체 패키지의 제조 방법. - 제 4항에 있어서,
상기 웨이퍼는,
상기 반도체 칩과 전기적으로 접속되는 상부 패드와, 그 내부에 포함된 재배선(re-distribution line)을 통해 상기 TSV와 상기 상부 패드를 전기적으로 접속시키는 재배선층을 더 포함하는 반도체 패키지의 제조 방법. - 제 1항에 있어서,
상기 웨이퍼는 복수의 단위 웨이퍼를 포함하고,
상기 단위 웨이퍼의 폭은 상기 반도체 칩의 폭보다 큰 반도체 패키지의 제조 방법. - 제 1항에 있어서,
상기 웨이퍼는 복수의 단위 웨이퍼를 포함하고,
상기 단위 웨이퍼의 폭은 상기 반도체 칩의 폭보다 작은 반도체 패키지의 제조 방법. - 제 7항에 있어서,
상기 보호막을 관통하며 상기 반도체 칩에 전기적으로 접속되는 관통 비아를 형성하는 것을 더 포함하는 반도체 패키지의 제조 방법. - TSV를 포함하는 상부 영역과 상기 TSV를 미포함하는 하부 영역을 포함하는 웨이퍼를 제공하고,
상기 웨이퍼의 상부 영역 상에 반도체 칩을 실장하고,
상기 반도체 칩을 덮는 보호막을 미리 정한 두께로 형성하고,
상기 웨이퍼의 하부 영역을 제거하여 상기 TSV를 노출시키고,
상기 웨이퍼의 하면에 상기 노출된 TSV와 전기적으로 연결되는 하부 패드 및 범프 볼을 형성한 후,
상기 보호막의 일부를 제거하여 상기 반도체 칩의 상면을 노출시키는 것을 포함하는 반도체 패키지의 제조 방법. - 제 9항에 있어서,
상기 웨이퍼는,
상기 제1 간격으로 배치된 상부 패드와, 그 내부에 포함된 재배선(re-distribution line)을 통해 상기 TSV와 상기 상부 패드를 전기적으로 접속시키는 재배선층을 더 포함하고,
상기 TSV는 상기 제1 간격과 다른 제2 간격으로 배치되는 반도체 패키지의 제조 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130020632A KR102038488B1 (ko) | 2013-02-26 | 2013-02-26 | 반도체 패키지의 제조 방법 |
US13/837,179 US20140242752A1 (en) | 2013-02-26 | 2013-03-15 | Method of fabricating semiconductor package |
US14/640,464 US9305899B2 (en) | 2013-02-26 | 2015-03-06 | Method of fabricating semiconductor package |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130020632A KR102038488B1 (ko) | 2013-02-26 | 2013-02-26 | 반도체 패키지의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140106279A true KR20140106279A (ko) | 2014-09-03 |
KR102038488B1 KR102038488B1 (ko) | 2019-10-30 |
Family
ID=51388555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130020632A KR102038488B1 (ko) | 2013-02-26 | 2013-02-26 | 반도체 패키지의 제조 방법 |
Country Status (2)
Country | Link |
---|---|
US (2) | US20140242752A1 (ko) |
KR (1) | KR102038488B1 (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008166438A (ja) * | 2006-12-27 | 2008-07-17 | Spansion Llc | 半導体装置およびその製造方法 |
KR101419601B1 (ko) * | 2012-11-20 | 2014-07-16 | 앰코 테크놀로지 코리아 주식회사 | Emc 웨이퍼 서포트 시스템을 이용한 반도체 디바이스 및 이의 제조방법 |
CN107112403A (zh) * | 2014-10-22 | 2017-08-29 | 安相贞 | 半导体元件用支承基板、包括该基板的半导体装置及其制造方法 |
US9748167B1 (en) | 2016-07-25 | 2017-08-29 | United Microelectronics Corp. | Silicon interposer, semiconductor package using the same, and fabrication method thereof |
US11417587B2 (en) * | 2019-10-30 | 2022-08-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of fabricating the same |
KR20230012365A (ko) | 2021-07-15 | 2023-01-26 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005217205A (ja) * | 2004-01-29 | 2005-08-11 | Nec Electronics Corp | チップ積層構成の3次元半導体装置及び該装置に用いられるスペーサチップ |
US20120187568A1 (en) * | 2011-01-21 | 2012-07-26 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming FO-WLCSP with Multiple Encapsulants |
KR20120094712A (ko) * | 2011-02-17 | 2012-08-27 | 삼성전자주식회사 | Tsv를 가지는 인터포저를 포함하는 반도체 패키지 및 그 제조 방법 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3788268B2 (ja) * | 2001-05-14 | 2006-06-21 | ソニー株式会社 | 半導体装置の製造方法 |
US7553752B2 (en) * | 2007-06-20 | 2009-06-30 | Stats Chippac, Ltd. | Method of making a wafer level integration package |
US7960840B2 (en) | 2008-05-12 | 2011-06-14 | Texas Instruments Incorporated | Double wafer carrier process for creating integrated circuit die with through-silicon vias and micro-electro-mechanical systems protected by a hermetic cavity created at the wafer level |
US7863092B1 (en) | 2008-09-30 | 2011-01-04 | Xilinx, Inc. | Low cost bumping and bonding method for stacked die |
US7838337B2 (en) * | 2008-12-01 | 2010-11-23 | Stats Chippac, Ltd. | Semiconductor device and method of forming an interposer package with through silicon vias |
US8158456B2 (en) | 2008-12-05 | 2012-04-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming stacked dies |
US7915080B2 (en) | 2008-12-19 | 2011-03-29 | Texas Instruments Incorporated | Bonding IC die to TSV wafers |
US8531015B2 (en) | 2009-03-26 | 2013-09-10 | Stats Chippac, Ltd. | Semiconductor device and method of forming a thin wafer without a carrier |
US8587129B2 (en) * | 2009-07-31 | 2013-11-19 | Stats Chippac Ltd. | Integrated circuit packaging system with through silicon via base and method of manufacture thereof |
JP2011146519A (ja) * | 2010-01-14 | 2011-07-28 | Panasonic Corp | 半導体装置及びその製造方法 |
US8017439B2 (en) | 2010-01-26 | 2011-09-13 | Texas Instruments Incorporated | Dual carrier for joining IC die or wafers to TSV wafers |
EP2378576A2 (en) * | 2010-04-15 | 2011-10-19 | Samsung LED Co., Ltd. | Light emitting diode package, lighting apparatus having the same, and method for manufacturing light emitting diode package |
KR101143473B1 (ko) * | 2010-05-06 | 2012-05-08 | (주) 이피웍스 | 웨이퍼 레벨 엘이디 인터포저 |
US8426961B2 (en) * | 2010-06-25 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded 3D interposer structure |
US8642381B2 (en) | 2010-07-16 | 2014-02-04 | Stats Chippac, Ltd. | Semiconductor device and method of forming protective layer over exposed surfaces of semiconductor die |
US9224647B2 (en) * | 2010-09-24 | 2015-12-29 | Stats Chippac, Ltd. | Semiconductor device and method of forming TSV interposer with semiconductor die and build-up interconnect structure on opposing surfaces of the interposer |
KR20120053332A (ko) | 2010-11-17 | 2012-05-25 | 삼성전자주식회사 | 반도체 패키지 및 이의 제조 방법 |
TWI445155B (zh) * | 2011-01-06 | 2014-07-11 | Advanced Semiconductor Eng | 堆疊式封裝結構及其製造方法 |
US8703534B2 (en) * | 2011-01-30 | 2014-04-22 | United Test And Assembly Center Ltd. | Semiconductor packages and methods of packaging semiconductor devices |
KR101799326B1 (ko) | 2011-02-10 | 2017-11-20 | 삼성전자 주식회사 | CoC 구조의 반도체 패키지 및 그 패키지 제조방법 |
US8399306B2 (en) * | 2011-03-25 | 2013-03-19 | Stats Chippac Ltd. | Integrated circuit packaging system with transparent encapsulation and method of manufacture thereof |
US8580683B2 (en) * | 2011-09-27 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and methods for molding die on wafer interposers |
US8810024B2 (en) * | 2012-03-23 | 2014-08-19 | Stats Chippac Ltd. | Semiconductor method and device of forming a fan-out PoP device with PWB vertical interconnect units |
TWI502733B (zh) * | 2012-11-02 | 2015-10-01 | 環旭電子股份有限公司 | 電子封裝模組及其製造方法 |
US8796072B2 (en) * | 2012-11-15 | 2014-08-05 | Amkor Technology, Inc. | Method and system for a semiconductor device package with a die-to-die first bond |
US9685350B2 (en) * | 2013-03-08 | 2017-06-20 | STATS ChipPAC, Pte. Ltd. | Semiconductor device and method of forming embedded conductive layer for power/ground planes in Fo-eWLB |
-
2013
- 2013-02-26 KR KR1020130020632A patent/KR102038488B1/ko active IP Right Grant
- 2013-03-15 US US13/837,179 patent/US20140242752A1/en not_active Abandoned
-
2015
- 2015-03-06 US US14/640,464 patent/US9305899B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005217205A (ja) * | 2004-01-29 | 2005-08-11 | Nec Electronics Corp | チップ積層構成の3次元半導体装置及び該装置に用いられるスペーサチップ |
US20120187568A1 (en) * | 2011-01-21 | 2012-07-26 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming FO-WLCSP with Multiple Encapsulants |
KR20120094712A (ko) * | 2011-02-17 | 2012-08-27 | 삼성전자주식회사 | Tsv를 가지는 인터포저를 포함하는 반도체 패키지 및 그 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
US20150179625A1 (en) | 2015-06-25 |
KR102038488B1 (ko) | 2019-10-30 |
US20140242752A1 (en) | 2014-08-28 |
US9305899B2 (en) | 2016-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8901727B2 (en) | Semiconductor packages, methods of manufacturing semiconductor packages, and systems including semiconductor packages | |
US9530706B2 (en) | Semiconductor devices having hybrid stacking structures and methods of fabricating the same | |
US8421193B2 (en) | Integrated circuit device having through via and method for preparing the same | |
KR101817159B1 (ko) | Tsv를 가지는 인터포저를 포함하는 반도체 패키지 및 그 제조 방법 | |
US9099541B2 (en) | Method of manufacturing semiconductor device | |
US9899337B2 (en) | Semiconductor package and manufacturing method thereof | |
US8586477B2 (en) | Semiconductor apparatus, method of manufacturing the same, and method of manufacturing semiconductor package | |
US9041200B2 (en) | Semiconductor devices having solder terminals spaced apart from mold layers and related methods | |
US9305899B2 (en) | Method of fabricating semiconductor package | |
US9793165B2 (en) | Methods of fabricating semiconductor devices | |
KR20160025280A (ko) | 반도체 장치 및 그 제조 방법 | |
KR20150125815A (ko) | 반도체 패키지의 제조 방법, 이에 의해 형성된 반도체 패키지 및 이를 포함하는 반도체 장치 | |
KR20140111523A (ko) | 반도체 패키지 및 그 제조 방법 | |
US20140138819A1 (en) | Semiconductor device including tsv and semiconductor package including the same | |
KR101799326B1 (ko) | CoC 구조의 반도체 패키지 및 그 패키지 제조방법 | |
KR20150073473A (ko) | 반도체 소자 및 제조 방법 | |
US9431332B2 (en) | Semiconductor package | |
KR20140110334A (ko) | 반도체 패키지 및 그 제조 방법 | |
US9728424B2 (en) | Method of fabricating a packaged integrated circuit with through-silicon via an inner substrate | |
US9117938B2 (en) | Semiconductor devices with through via electrodes, methods of fabricating the same, memory cards including the same, and electronic systems including the same | |
US9837385B1 (en) | Substrate-less package structure | |
KR102001416B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
US20230068435A1 (en) | Semiconductor die assemblies with sidewall protection and associated methods and systems | |
KR20130126191A (ko) | 반도체 패키지 및 반도체 패키지의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |