KR20140016808A - 전원 장치, 처리 장치, 정보 처리 시스템, 및 전원 제어 방법 - Google Patents
전원 장치, 처리 장치, 정보 처리 시스템, 및 전원 제어 방법 Download PDFInfo
- Publication number
- KR20140016808A KR20140016808A KR20130059011A KR20130059011A KR20140016808A KR 20140016808 A KR20140016808 A KR 20140016808A KR 20130059011 A KR20130059011 A KR 20130059011A KR 20130059011 A KR20130059011 A KR 20130059011A KR 20140016808 A KR20140016808 A KR 20140016808A
- Authority
- KR
- South Korea
- Prior art keywords
- power
- overload
- power supply
- voltage
- unit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/02—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3246—Power saving characterised by the action undertaken by software initiated power-off
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
- H02J1/10—Parallel operation of dc sources
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Direct Current Feeding And Distribution (AREA)
- Power Sources (AREA)
- Control Of Voltage And Current In General (AREA)
- Dc-Dc Converters (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
Abstract
본 발명은 복수의 전원 유닛을 구비하는 시스템에서, 일부의 전원 유닛이 고장나도, 시스템의 성능을 가능한 한 높은 상태로 유지하는 것을 목적으로 한다.
전원 장치가 구비하는 전원 유닛(20)의 각각은, 입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로(21)와, 상기 전압 변환 회로(21)가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서(22)와, 상기 출력 콘덴서(22)의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 장치(3)에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로(23)를 갖는다.
전원 장치가 구비하는 전원 유닛(20)의 각각은, 입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로(21)와, 상기 전압 변환 회로(21)가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서(22)와, 상기 출력 콘덴서(22)의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 장치(3)에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로(23)를 갖는다.
Description
본 발명은 전원 장치, 처리 장치, 정보 처리 시스템, 및 전원 제어 방법에 관한 것이다.
복수의 전원 유닛을 구비하는 정보 처리 시스템은, 시스템의 설계상 요구되는 N(N은 2 이상의 정수)대의 전원 유닛에 의해 동작하는 경우, 전원 유닛이 1대라도 고장나면, 시스템이 전력 부족이 되어, 시스템 다운될 가능성이 있다. 그래서, 종래, 시스템 다운을 회피하기 위해, 전원 유닛을 N+1대의 용장 구성으로 하는 운용이 행해지는 경우가 있다.
또한, N대의 전원 유닛을 구비하는 정보 처리 시스템에서, 1대의 전원 유닛이 고장난 경우라도 시스템을 계속 가동시키기 위해, 고장난 전원 유닛의 고장 신호를 이용하여 파워 세이빙을 실행하는 기술도 알려져 있다(예컨대 특허문헌 1 또는 특허문헌 2 참조).
도 6은 정보 처리 시스템(100)에서의 전원 제어 처리의 일례를 설명하는 도면이다. 도 6에 도시하는 바와 같이, 정보 처리 시스템(100)은 복수, 예컨대 2개의 전원 유닛(200-1 및 200-2)[이하, 전원 유닛(200-1 및 200-2)을 구별하지 않는 경우에는, 간단히 전원 유닛(200)이라고 함]과 부하 유닛(300)을 갖는다.
각 전원 유닛(200)은, 각각 전압 변환 회로(210), 출력 콘덴서(220), 고장 신호 송출 회로(240), 및 이상 검출 회로(241)를 갖는다.
전압 변환 회로(210)는, AC(L) 및 AC(N)로부터의 AC 200V의 입력 전압을 일정한 출력 전압(DC+12V의 직류 전압)으로 변환하고, 전력선(110 및 120)을 통해, 부하 유닛(300)에 전력을 공급한다. 출력 콘덴서(220)는, 전압 변환 회로(210)가 변환한 출력 전압을 안정화하여 출력한다. 이상 검출 회로(241)는, 전원 유닛(200)의 이상(예컨대 출력 전압의 이상이나 온도의 이상)을 검출한다. 고장 신호 송출 회로(240)는, 이상 검출 회로(241)에 의해 전원 유닛(200)의 이상이 검출되면, 제어선(130-1, 130-2, 140-1, 또는 140-2)을 통해, 부하 유닛(300) 등에 고장 신호를 송출한다.
부하 유닛(300)은, 전원 유닛(200)으로부터 공급되는 공급 전원을 이용하여 동작하는 것이며, 전력 저하 신호 송출 회로(310)와, CPU(Central Processing Unit), 메모리, 및 IO(Input Output) 장치 등을 구비하는 처리부(320)를 갖는다. 전력 저하 신호 송출 회로(310)는, 전원 유닛(200)으로부터 고장 신호를 수신하면, 제어선(150)을 통해, 처리부(320)에 대하여, 소비하는 전력의 저하를 지령한다. 처리부(320)는, 전력 저하 지령을 받으면, 파워 세이빙을 실행한다.
이하, 도 6을 이용하여 구체예를 설명한다. 일례로서, 시스템[부하 유닛(300)]의 부하 전류는, 시스템의 부하가 최대일 때 140A이고, 전원 유닛(200-1 및 200-2)은, 정상적으로 동작하고 있는 경우 각각 70A의 출력 전류를 출력한다.
도 6에서, 예컨대 전원 유닛(200-2)이 고장나면, 전원 유닛(200-2)의 출력 전류는 70A로부터 0A가 되고[도 6중 (i) 참조], 전원 유닛(200-2)은, 고장 신호를 부하 유닛(300)에 송출한다[도 6중 (ii) 참조]. 부하 유닛(300)의 전력 저하 신호 송출 회로(310)는, 전원 유닛(200-2)으로부터 고장 신호를 받고, 처리부(320)에 전력 저하를 지령한다[도 6중 (iii) 참조]. 처리부(320)는, 전력 저하 지령을 받고, 예컨대 동작 주파수를 저하시켜[도 6중 (iv) 참조], 시스템의 부하 전류를 전원 유닛(200-1)의 공급 전류 70A로 억제한다[도 6중 (v) 참조]. 이것에 의해, 전원 유닛(200-2)이 고장나도, 시스템은 전원 유닛(200-1)의 공급 전류 70A에서 동작할 수 있기 때문에 전력 부족이 되지 않아, 시스템을 계속 가동시킬 수 있다. 또한 전원 유닛(200-2)의 고장에 따라, 전원 유닛(200-1)의 출력 전류는 70A로부터 140A로 늘어나고자 하지만, 부하 유닛(300)의 부하 전류가 70A로 저하하기 때문에, 전원 유닛(200-1)은 70A를 계속하여 출력하면 된다[도 6중 (vi) 참조].
전술과 같이, 전원 유닛을 N+1대의 용장 구성으로 하는 정보 처리 시스템은, 필요한 대수(N대) 이상의 전원 유닛을 구비하게 되어, 비용이 증가하게 된다.
또한 도 6에 도시하는 예에서는, 2대(N대)의 전원 유닛을 구비하는 정보 처리 시스템(100)은, 전원 유닛(200)으로부터의 고장 신호를 이용하여, 부하 유닛(300)에서 획일적으로 파워 세이빙을 실행한다. 이 때문에, 예컨대 IO의 빈 슬롯이 많고 시스템의 부하 전력이 극단적으로 적은 상태 등, 전원 유닛 1대(N-1대)의 공급 전력으로 시스템을 가동할 수 있는 상태여도, 시스템에 의해 1대의 전원 유닛(200-2)의 고장을 검출하면, 처리부(320)에서 불필요한 파워 세이빙이 실행되게 된다. 또한, 이 파워 세이빙은, 고장난 전원 유닛(200-2)이 정상적인 전원 유닛(200)과 교환될 때까지 계속되기 때문에, 시스템의 퍼포먼스(성능)가 계속 저하하게 된다.
하나의 측면에서, 본 건은, 복수의 전원 유닛을 구비하는 시스템에서, 일부의 전원 유닛이 고장나도, 시스템의 성능을 가능한 한 높은 상태로 유지하는 것을 목적으로 한다.
또한 상기 목적에 한하지 않고, 후술하는 발명을 실시하기 위한 최선의 형태에 나타내는 각 구성에 의해 유도되는 작용 효과로서, 종래의 기술에 따라서는 얻어지지 않는 작용 효과를 나타내는 것도 본 건의 다른 목적 중 하나로서 위치시킬 수 있다.
본 건의 전원 장치는, 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로서, 상기 전원 유닛의 각각은, 입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로와, 상기 전압 변환 회로가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서와, 상기 출력 콘덴서의 과부하를 검출하여, 상기 과부하를 검출한 경우에, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로를 갖는다.
또한, 본 건의 처리 장치는, 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부와, 상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 전원 유닛의 과부하를 나타내는 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 타이머 회로와, 상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 전력 저하 신호 송출부를 갖는다.
일 실시형태에 의하면, 복수의 전원 유닛을 구비하는 시스템에서, 일부의 전원 유닛이 고장나도, 시스템의 성능을 가능한 한 높은 상태로 유지할 수 있다.
도 1은 일 실시형태에 따른 정보 처리 시스템의 구성예를 도시하는 블록도.
도 2는 도 1에 도시하는 정보 처리 시스템의 상세한 구성예를 도시하는 블록도.
도 3은 도 2에 도시하는 정보 처리 시스템의 동작예를 설명하는 흐름도.
도 4는 도 2에 도시하는 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 도면.
도 5는 도 4에 도시하는 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 타임차트.
도 6은 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 도면.
도 2는 도 1에 도시하는 정보 처리 시스템의 상세한 구성예를 도시하는 블록도.
도 3은 도 2에 도시하는 정보 처리 시스템의 동작예를 설명하는 흐름도.
도 4는 도 2에 도시하는 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 도면.
도 5는 도 4에 도시하는 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 타임차트.
도 6은 정보 처리 시스템에서의 전원 제어 처리의 일례를 설명하는 도면.
이하, 도면을 참조하여 실시형태를 설명한다.
〔1〕 일 실시형태
〔1-1〕 정보 처리 시스템의 설명
도 1은 일 실시형태에 따른 정보 처리 시스템(1)의 구성예를 도시하는 블록도이고, 도 2는 도 1에 도시하는 정보 처리 시스템(1)의 상세한 구성예를 도시하는 블록도이다.
도 1에 도시하는 바와 같이, 정보 처리 시스템(1)은, 전원을 공급하는 전원 유닛(20-1 내지 20-N)을 복수(예컨대 N대) 구비한 전원 장치(2)와, 전원 장치(2)로부터 공급되는 공급 전원을 이용하여 동작하는 부하 유닛(3)을 갖는다.
전원 유닛(20-1 내지 20-N)[N은 2 이상의 정수; 이하, 전원 유닛(20-1 내지 20-N)을 구별하지 않는 경우에는, 간단히 전원 유닛(20)이라고 함]은, 각각 전력선(10)[후술하는 전력선(11 및 12)]을 통해 부하 유닛(3)에 대하여 전원을 공급한다. 이하, 도 2를 참조하여 전원 유닛(20) 및 부하 유닛(3)의 상세한 구성을 설명한다. 또한 도 2에서는 시스템의 설계상 요구되는 전원 유닛(20)의 대수(N)가 2인 경우를 도시한다. 또한, 각 전원 유닛(20)은, 서로 같은 구성을 갖고 있지만, 도 2에서는, 도면의 간략화를 위해, 전원 유닛(20-2)의 구성의 도시를 생략하고 있다.
전원 유닛(20)은, 전압 변환 회로(21), 출력 콘덴서(22), 과부하 검출 회로(23), 및 고장 검출 회로(24)를 갖는다.
전압 변환 회로(21)는, 입력 전압을 일정한 전압 범위의 출력 전압으로 변환한다. 전압 변환 회로(21)에 의해 변환된 출력 전압은, 출력 콘덴서(22)를 통해, 전력선(11 및 12)을 통해 부하 유닛(3)에 대하여 공급된다. 도 2에 도시하는 예에서는, 전압 변환 회로(21)는, AC(L) 및 AC(N)의 단자로부터 입력되는 교류 전압을, 일정한 전압 범위의 직류 전압으로 변환하여, DC(H) 및 DC(L)의 단자로부터 출력한다.
또한, 전압 변환 회로(21)로부터 출력되는 출력 전류에는, 전원 유닛(#0)으로부터 출력되는 출력 전류분의 바이어스(직류 성분)와 맥류 성분이 포함된다.
출력 콘덴서(22)는, 전압 변환 회로(21)에 의해 변환된 출력 전압을 안정화한다. 또한, 출력 콘덴서(22)는, 전압 변환 회로(21)가 변환한 전압에 따른 전하를 축적하고, 부하 유닛(3)에의 공급 전원을 출력한다.
구체적으로는, 출력 콘덴서(22)는, 전압 변환 회로(21)로부터의 출력 전류에 포함되는 맥류 성분을 충방전에 의해 평활화하고, 바이어스로서의 출력 전류를 전원 유닛(#0)으로부터 출력한다. 또한 출력 콘덴서(22)는, 전원 유닛(20)이 과부하가 된 경우, 부하 유닛(3)에 대하여 과부하 전류를 공급한다. 또한 과부하 전류는, 전원 유닛(20)의 과부하에 대한 응답 속도가 느린 전압 변환 회로(21)에 의해서는 공급할 수 없다. 그래서, 본 실시형태에 따른 출력 콘덴서(22)는, 부하 유닛(3)에 대한 과부하 전류를 내부에 축적한 전하에 의해 공급한다. 또한 도 2에 도시하는 예에서는, 출력 콘덴서(22)는, 전압 변환 회로(21)의 DC(H) 및 DC(L)의 단자 사이에 병렬로 접속된다.
과부하 검출 회로(23)는, 출력 콘덴서(22)의 과부하를 검출한다. 또한, 과부하 검출 회로(23)는, 과부하를 검출한 경우에, 부하 유닛(3)에 대하여, 전원 유닛(20)의 과부하를 나타내는 신호로서 소비 전력의 억제를 요구하는 과부하 신호를 통지한다.
구체적으로는, 과부하 검출 회로(23)는, 전원 유닛(20)으로부터의 출력 전류가 미리 설정된 과부하 검출 임계값(정해진 임계값)을 초과하면, 과부하를 검출한다. 그리고, 과부하 검출 회로(23)는, 부하 유닛(3)에서의 파워 세이빙의 트리거가 되는 과부하 신호(과부하 검출 신호)를, 바로 부하 유닛(3)에 통지한다. 또한 과부하 검출 회로(23)는, 전원 유닛(20)으로부터의 출력 전류의 측정에, 예컨대 전력선(12)을 통해 부하 유닛(3)으로부터 입력되는 출력 전류(I)를 이용할 수 있다. 이하, 과부하 검출 회로(23)는, 도 2에 도시하는 바와 같이, 부하 유닛(3)으로부터의 출력 전류(I)에 기초하여, 전원 유닛(20)의 과부하를 검출하는 것으로서 설명한다.
과부하 검출 회로(23)가 과부하를 검출하는 경우로서는, 예컨대 복수의 전원 유닛(20) 중 적어도 1대의 전원 유닛(20)이 고장난 것 등에 의해, 나머지의 전원 유닛(20)이 부담하는 출력 전류가 증가한 경우를 들 수 있다. 또한 복수의 전원 유닛(20)이 서로 같은 성능(전원의 공급 능력 등)을 갖는 경우, 이들 전원 유닛(20)의 과부하 검출 회로(23)는, 각각이 과부하를 검출하고, 과부하 신호를 송출한다.
과부하 신호는, 전원 유닛(20)[과부하 검출 회로(23)]이 과부하를 검출했을 때에만 송출된다. 따라서, 전원 유닛(20)이 1대만 고장나도, 나머지의 정상적인 전원 유닛(20)의 과부하 검출 회로(23)가 과부하를 검출하지 않으면, 과부하 신호는 송출되지 않기 때문에, 부하 유닛(3)에서의 파워 세이빙을 억지할 수 있다.
또한, 과부하 검출 회로(23)는, 과부하를 검출하고 있는 상태에서, 과부하를 검출하지 않게 되면, 과부하 신호의 통지를 억지한다.
과부하 검출 회로(23)는, 도 2에 도시하는 바와 같이, 기준 전압원(23a), 출력 전류 검출 저항(23b), 및 비교 회로(23c)를 갖는다.
기준 전압원(전압원)(23a)은, 과부하 검출 임계값을 나타내는 기준 전압(Vref)를 출력하는 전압원이다. 기준 전압원(23a)으로서는, 전압 변환 회로(21) 또는 다른 전원으로부터 정전압을 출력하는 정전압 회로 등의 정전압을 발생하는 회로를 이용할 수 있다.
출력 전류 검출 저항(저항)(23b)은, 저항값(R)을 가지며, 부하 유닛(3)으로부터의 출력 전류(I)에 따른 전압(Vi)=I×R을 발생시키는 저항 소자이다.
비교 회로(23c)는, 기준 전압원(23a)으로부터의 기준 전압(Vref)과, 출력 전류 검출 저항(23b)에 의해 발생한 전압(Vi)이 입력된다. 그리고, 비교 회로(23c)는, 전원 유닛(20)으로부터의 출력 전류[부하 유닛(3)으로부터의 출력 전류(I)]와 출력 전류 검출 저항(23b)의 저항값(R)에 의해 생기는 전압(Vi)이, 기준 전압(Vref)을 초과하면, 내부 비교기가 과부하 신호를 송출한다. 또한 비교 회로(23c)로서는, 오피앰프나 콤퍼레이터 등의 비교기를 이용할 수 있다.
고장 검출 회로(24)는, 전원 유닛(20)의 고장이 검출되면, 고장이 발생한 것을 나타내는 고장 신호를 송출하는 것이며, 고장 신호 송출 회로(24a), 출력 과전압 검출 회로(24b), 출력 저전압 검출 회로(24c), 및 과열 검출 회로(24d)를 갖는다.
출력 과전압 검출 회로(24b)는, 전력선(11)에서의 전압이, 전원 유닛(20)으로부터의 출력 전압의 목표 전압 또는 목표 전압보다 높게 설정된 과전압 검출 임계값보다 높은 경우에, 출력 과전압을 검출하고, 출력 과전압 신호를 고장 신호 송출 회로(24a)에 출력한다. 또한 출력 저전압 검출 회로(24c)는 전력선(11)에서의 전압이, 목표 전압 또는 목표 전압보다 낮게 설정된 저전압 검출 임계값보다 낮은 경우에, 출력 저전압을 검출하고, 출력 저전압 신호를 고장 신호 송출 회로(24a)에 출력한다.
과열 검출 회로(24d)는, 전원 유닛(20) 내부에 설치된 도시하지 않는 온도 센서 등이, 과열 검출 임계값보다 높은 경우에, 전원 유닛(20)의 과열을 검출하고, 과열 신호를 고장 신호 송출 회로(24a)에 출력한다.
고장 신호 송출 회로(24a)는, 출력 과전압 검출 회로(24b), 출력 저전압 검출 회로(24c), 및 과열 검출 회로(24d) 중 적어도 하나로부터 전원 유닛(20)의 이상을 나타내는 상기 신호를 수신하면, 제어선(14-1 또는 14-2)을 통해, 부하 유닛(3)이나 정보 처리 시스템(1)의 감시 장치 등에 고장 신호를 송출한다. 또한 고장 신호가 통지된 부하 유닛(3)이나 감시 장치 등에 의해, 정보 처리 시스템(1)의 관리자 등에 고장을 알리는 통지(도시하지 않는 모니터 등의 출력 장치에의 표시 등)가 행해져도 좋다.
부하 유닛(장치, 처리 장치)(3)은, 정보 처리 시스템(1)에서의 부하이고, 전력 제어 회로(31) 및 처리부(32)를 갖는다.
처리부(32)는, 전원 장치(2)로부터 공급되는 공급 전원을 이용하여 동작하는 것이며, 예컨대 정보 처리 시스템(1)에서의 여러 가지의 처리를 실행하는 프로세서로서 기능한다. 처리부(32)로서는, CPU, CPU가 실행하는 프로그램을 전개하는 메모리, 및 프로그램이나 데이터 등을 유지하는 디스크 장치를 포함하는 IO 장치 등을 들 수 있다. 또한 처리부(32)에는, 예컨대 USB(Universal Serial Bus) 버스 파워의 IO 장치 등과 같이, 물리적으로 부하 유닛(3)에 탑재되어 있지 않아도, 처리부(32)를 통해, 전원 장치(2)로부터 공급되는 공급 전력을 이용하여 동작하는 장치도 포함된다.
전력 제어 회로(31)는, 처리부(32)에 의한 파워 세이빙의 실행을 제어하는 회로이고, 전원 유닛(20)[과부하 검출 회로(23)]으로부터 과부하 신호를 수신하면, 처리부(32)에 대하여, 소비하는 전력의 저하를 지령한다. 전력 제어 회로(31)는, 타이머 회로(31a) 및 전력 저하 신호 송출 회로(31b)를 갖는다.
타이머 회로(31a)는, 복수의 전원 유닛(20) 중 적어도 1대의 전원 유닛(20)으로부터, 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 회로이다.
또한, 정해진 기간은, 출력 콘덴서(22)의 특성에 따라 미리 결정된다. 예컨대 정해진 기간은, 출력 콘덴서(22)가 과부하 전류로서 방전한 전하를 차지하는 시간을 확보하기 위한 기간인 것이 바람직하다. 이 경우, 타이머 회로(31a)에는, 출력 콘덴서(22)의 용량과 전력 제어 회로(31)의 출력 전압에 기초하여, 계시를 행하는 정해진 기간이 설정된다.
전력 저하 신호 송출 회로(31b)는, 과부하 신호가 통지된 후 타이머 회로(31a)가 만료할 때까지, 처리부(32)에 대하여, 소비 전력의 억제(파워 세이빙)를 지시하는 전력 저하 지령(전력 저하 신호)을 송출한다. 또한 전력 저하 신호는, 일례로서, 처리부(32)에 대하여, 1대의 전원 유닛(20)으로부터 공급되는 공급 전력분의 소비 전력의 억제를 지시하는 신호이다.
구체적으로는, 전력 저하 신호 송출 회로(31b)는, 전원 유닛(20)으로부터 과부하 신호를 수신하면, 제어선(15)을 통해, 처리부(32)에 전원 유닛 1대분의 전력저하를 지령한다. 이 전력 저하 지령(전력 저하 신호)은, 전력 저하 신호 송출 회로(31b)에 의해, 전원 유닛(20)으로부터 과부하 신호를 수신한 후 타이머 회로(31a)에 의한 계시가 만료할 때까지, 일정 시간(정해진 기간) 계속하여 송출된다.
또한, 전원 장치(2)가 3대 이상의 전원 유닛(20)을 구비하는 경우로서, 1대의 전원 유닛(20)이 고장나 나머지의 복수의 전원 유닛(20)으로부터 과부하 신호가 통지된 경우, 전력 제어 회로(31)는, 이하와 같이 동작한다. 즉, 타이머 회로(31a)는, 최초로 과부하 신호가 통지되었을 때에 정해진 기간의 계시를 시작하고, 전력 저하 신호 송출 회로(31b)는, 최초로 과부하 신호가 통지된 후 타이머 회로(31a)가 만료할 때까지, 처리부(32)에 대하여 전력 저하 신호를 송출한다.
처리부(32)는, 전력 저하 신호 송출 회로(31b)로부터 전력 저하 신호가 입력되는 동안, 소비 전력을 억제한다(파워 세이빙을 실행한다). 또한 파워 세이빙은, 정보 처리 시스템(1)의 부하 전력을 전원 장치(2)[가동하고 있는 전체 전원 유닛(20)]로부터 공급되는 공급 전력 이하로 억제하는 것을 말한다. 처리부(32)에 의한 파워 세이빙의 일례로서는, CPU의 동작 주파수의 저하, 비액티브한 IO 장치에의 공급 전력의 정지 또는 저하 등을 들 수 있다.
또한, 처리부(32)에 의한 파워 세이빙에 의해, 실제로 부하 전류가 저하될 때까지 타임래그가 발생한다. 따라서, 타이머 회로(31a)가 계시하는 정해진 기간에는, 전력 저하 신호가 송출된 후 처리부(32)에서의 부하 전류가 저하될 때까지의 타임래그를 포함한 여유를 갖게 하는 것이 바람직하다.
처리부(32)는, 일부의 전원 유닛(20)이 고장나고, 나머지의 전원 유닛(20)이 과부하를 검출한 경우, 파워 세이빙에 있어서, 1대의 전원 유닛(20)으로부터 공급되는 공급 전력분의 소비 전력의 억제를 행한다. 즉, 처리부(32)는, 파워 세이빙에 있어서, 소비 전력을, 나머지의 전원 유닛 N-1대분이 공급하는 공급 전력까지 내린다. 이것에 의해, 1대의 전원 유닛(20)이 고장난 경우라도, 처리부(32)는, 파워 세이빙에 의해, 나머지의 전원 유닛(20)으로부터 공급되는 공급 전원으로 동작할 수 있다.
또한, 처리부(32)는, 고장이 발생한 전원 유닛(20)의 고장 검출 회로(24)로부터 고장 신호를 수신하여, 고장난 전원 유닛(20)의 대수 또는 고장난 전원 유닛(20)의 전원의 공급 능력 등을 메모리 등에 유지하여도 좋다. 이것에 의해, 처리부(32)는, 고장 신호를 통지한 전원 유닛(20)의 정보에 기초하여, 파워 세이빙에서 억제하는 소비 전력을 결정할 수 있다. 예컨대 전원 유닛(20)이 2대 이상 고장난 경우, 처리부(32)는, 파워 세이빙에서, 고장난 2대 이상의 전원 유닛(20)으로부터 공급되는 공급 전력분의 소비 전력을 억제하는 것으로 하여도 좋다. 즉, 처리부(32)는, 파워 세이빙에서, 소비 전력을, 나머지의 N-2대 이하의 전원 유닛(20)이 공급하는 공급 전력까지 내리는 것으로 하여도 좋다.
이와 같이, 전원 장치(2)에서는, 1대의 전원 유닛(20)이 고장나도, 나머지의 전원 유닛(20)에 의해 부하 유닛(3)에서 소비되는 전력을 공급할 수 있는 경우, 나머지의 전원 유닛(20)[과부하 검출 회로(23)]은, 과부하를 검출하지 않는다. 또한 전력 제어 회로(31)는, 처리부(32)에 의한 파워 세이빙의 실행을 지시하는 트리거를 과부하 신호로 하고 있기 때문에, 나머지의 전원 유닛(20)으로부터의 과부하 신호를 수신하지 않는 경우, 전력 저하 신호도 출력하지 않아, 처리부(32)는 파워 세이빙을 실행하지 않는다.
따라서, 본 실시형태에 따른 정보 처리 시스템(1)에 의하면, 일부의 전원 유닛(20)이 고장나도, 나머지의 전원 유닛(20)이 과부하를 검출하지 않으면, 시스템은 파워 세이빙을 실행하지 않고, 시스템의 성능(퍼포먼스)을 가능한 한 높은 상태로 유지할 수 있다.
그런데, 전술한 바와 같이, 전원 유닛(20)은, 과부하가 검출되면, 출력 콘덴서(22)에 축적된 전하를 과부하 전류로서 방전한다. 따라서, 과부하가 계속하여 검출되어 버리면, 출력 콘덴서(22)의 전하가 감소하여 과부하 전류가 부족하고, 전원 유닛(20)은, 출력 전압을 저하시켜 버린다. 이 상태에 빠지면, 전원 유닛(20)은 일정한 전압 범위의 출력 전압을 부하 유닛(3)에 공급할 수 없어, 시스템 다운이 될 가능성이 있다.
이것에 대하여, 본 실시형태에 따른 전력 제어 회로(31)는, 전원 유닛(20)으로부터 과부하 신호를 수신한 경우에, 처리부(32)에 대하여 파워 세이빙을 지시한다. 따라서, 전력 제어 회로(31)에 의해, 전원 유닛(20)에 연속된 과부하를 발생시키지 않도록 할 수 있어, 시스템 다운이 될 가능성을 저하시킬 수 있다.
또한 전력 저하 신호가 정지한 후[즉 타이머 회로(31a)의 계시가 만료한 후], 처리부(32)에서는, 파워 세이빙이 해제되어, 파워 세이빙이 실행되기 전과 마찬가지로 부하 전류가 증가하는 것이 예상된다.
그래서, 본 실시형태에 따른 전력 제어 회로(31)에 의하면, 전력 저하 신호를 송신하는 정해진 기간에서, 출력 콘덴서(22)로부터 방전된 전하를, 출력 콘덴서(22)에 차지시키는 시간이 확보된다. 따라서, 전원 유닛(20)은, 정해진 기간 행해지는 처리부(32)의 파워 세이빙 동안에, 예상되는 다음의 과부하에 대비하여, 출력 콘덴서(22)를 충전할 수 있다. 이것에 의해, 전원 유닛(20)은, 파워 세이빙 후에 과부하가 검출된 경우라도, 출력 콘덴서(22)로부터의 과부하 전류가 부족하여, 출력 전압을 저하시키지 않고, 시스템 다운의 가능성을 저하시킬 수 있다.
이와 같이, 본 실시형태에 따른 정보 처리 시스템(1)에 의하면, 일부의 전원 유닛(20)이 고장나고, 나머지의 전원 유닛(20)이 과부하를 검출한 경우, 부하 유닛(3)의 소비 전력을, 나머지의 전원 유닛 N-1대분이 공급하는 공급 전력까지 내리기(파워 세이빙을 실행하기) 때문에, 시스템을 계속 가동시킬 수 있다. 또한, 출력 콘덴서(22)를 충전시키는 시간을 확보한 정해진 기간만큼 파워 세이빙이 실행되기 때문에, 시스템 다운의 가능성을 저하시키고 시스템을 계속 가동시키면서, 시스템의 성능을 가능한 한 높은 상태로 유지할 수 있다.
〔1-2〕 정보 처리 시스템의 동작예
다음에, 전술과 같이 구성된 정보 처리 시스템(1)의 동작예를, 도 3 내지 도 5를 참조하여 설명한다.
〔1-2-1〕 전체의 동작예
처음에, 도 3을 참조하여, 정보 처리 시스템(1) 전체의 동작예를 설명한다. 도 3은 도 2에 도시하는 정보 처리 시스템(1)의 동작예를 설명하는 흐름도이다.
도 3에 도시하는 바와 같이, 각 전원 유닛(20)의 과부하 검출 회로(23)에 의해, 부하 유닛(3)에 공급 전원을 공급하는 출력 콘덴서(22)의 과부하가 검출될 때까지, 부하 유닛(3)으로부터의 출력 전류(I)에 기초하여 판정이 행해진다(단계 S1, 단계 S1의 No 루트). 과부하가 검출되면(단계 S1의 Yes 루트), 전원 유닛(20)에서는, 부하 유닛(3)에의 과부하 전류분이, 출력 콘덴서(22)로부터 전력선(11)을 통해 공급된다(단계 S2). 또한, 과부하 검출 회로(23)에 의해, 제어선(13-1 또는 13-2)을 통해 부하 유닛(3)에 과부하 신호가 송출된다(단계 S3).
이어서, 전력 제어 회로(31)에 의해 과부하 신호가 수신되면, 전력 저하 신호 송출 회로(31b)에 의해, 처리부(32)에 전력 저하 지령(전압 저하 신호)이 출력되고(단계 S4), 타이머 회로(31a)에 의해, 전력 저하 지령 타이머(정해진 기간의 계시)가 스타트된다(단계 S5). 이 때, 전력 저하 지령을 수신한 처리부(32)에 의해, 파워 세이빙이 실행된다.
전원 유닛(20)에서는, 과부하 검출 회로(23)에 의해, 과부하가 해소되고, 과부하 신호의 송출이 해제될 때까지 판정이 행해지며(단계 S6, 단계 S6의 No 루트), 과부하 신호의 송출이 해제되면(단계 S6의 Yes 루트), 과부하 신호의 송출이 해제된다. 과부하가 해소되면, 전압 변환 회로(21)에 의해, 출력 콘덴서(22)가 차지된다(단계 S7).
한편, 전력 제어 회로(31)에서는, 타이머 회로(31a)에 의해, 전압 저하 지령 타이머가 종료 시간이 될 때까지 계시가 행해진다(단계 S8, 단계 S8의 No 루트). 전압 저하 지령 타이머가 만료 시간이 되면(단계 S8의 Yes 루트), 전력 저하 신호 송출 회로(31b)에 의해, 처리부(32)에 대한 전압 저하 지령의 송출이 종료되고(단계 S9), 단계 S1에 이행한다. 또한 단계 S7에서의 출력 콘덴서(22)의 차지는, 단계 S9가 실행될 때까지 행해진다.
이상과 같이, 정보 처리 시스템(1)에서는, 단계 S1 내지 S9의 처리가 반복 실행되어, 전원 제어가 행해진다.
〔1-2-2〕 구체적인 동작예
다음에, 도 4 및 도 5를 참조하여, 정보 처리 시스템(1)의 구체적인 동작예를 설명한다. 도 4는, 도 2에 도시하는 정보 처리 시스템(1)에서의 전원 제어 처리의 일례를 설명하는 도면이고, 도 5는, 도 4에 도시하는 정보 처리 시스템(1)에서의 전원 제어 처리의 일례를 설명하는 타임차트이다. 또한 도 4에서는, 시스템의 설계상 요구되는 전원 유닛(20)의 대수(N)가 2인 경우를 도시한다. 또한, 도 4에서는, 도면의 간략화를 위해, 일부의 구성 요소의 도시를 생략하고 있다. 또한 도 4 및 도 5에서, 전원 유닛(20-1 및 20-2)을, 각각 전원 유닛(#0 및 #1)이라고도 한다.
또한, 도 4에 도시하는 예에서는, 전압 변환 회로(21)는, AC(L) 및 AC(N)로부터의 AC 200V를, DC+12V의 직류 전압으로 변환한다. 또한, 시스템[부하 유닛(3)]의 부하 전류는, 시스템의 부하가 최대일 때 140A이고, 전원 유닛(20-1 및 20-2)은, 정상적으로 동작하고 있는 경우 각각 전력선(11)을 통해 70A의 출력 전류를 출력한다. 또한 과부하 검출 회로(23)의 기준 전압원(23a)에는, 과부하 검출 임계값인 기준 전압(Vref)으로서, 출력 전류(I)가 71A일 때에 비교 회로(23c)에 의해 과부하가 검출되는 전압이 설정된다. 따라서, 2개의 전원 유닛(20)이 정상인 경우, 시스템의 부하가 최대라도, 전원 유닛(20)은 과부하를 검출하지 않아, 부하 유닛(3)에서는 파워 세이빙은 실행되지 않는다(도 5의 시간 t0 참조).
여기서, 시스템의 부하가 최대인 경우에, 전원 유닛(#1)이 고장나면, 전원 유닛(#1)의 출력 전류는 70A로부터 0A가 되고, 전원 유닛(#0)의 출력 전류는 70A로부터 140A로 증가한다[도 4의 (I) 및 (II), 도 5의 시간 t1 참조]. 또한, 전원 유닛(#0)의 과부하 검출 회로(23)에서는, 출력 전류(I)가 71A를 초과하여 전압(Vi)>기준 전압(Vref)이 되어, 비교 회로(23c)가 과부하를 검출하고, 과부하 신호가 "H"(유효)가 된다[도 4의 (III), 도 5의 시간 t1+T1(t1로부터 5 μs 경과 후) 참조].
또한, 전력 저하 신호 송출 회로(31b)는, 과부하 신호를 받아 처리부(32)에의 전력 저하 지령이 "H"가 된다[도 4의 (IV), 도 5의 시간 t1+T2(t1로부터 10 μs 경과 후) 참조]. 전력 저하 지령은, 10 ms간 계속하여 "H"로 유지된다(도 5의 기간 T4 참조). 또한 기간 T4는 타이머 회로(31a)에 의해 계시되는 정해진 기간이다.
처리부(32)는, 전력 저하 지령을 받으면, 예컨대 동작 주파수를 저하시키고[도 4의 (V) 참조], 부하 전류를 전원 유닛(#0)의 공급 전류 70A로 억제한다[도 4의 (VI), 도 5의 시간 t1+T2 내지 시간 t2 참조]. 또한 파워 세이빙에 의해, 부하 유닛(3)의 부하 전류가 70A로 저하할 때까지, 전원 유닛(#1)이 고장난 후 40 μs(도 5의 기간 T3 참조), 및 전력 저하 지령이 송출된 후 30 μs의 타임래그가 발생한다.
여기서, 도 5의 시간 t1 내지 t2에서, 전원 유닛(#0)의 과부하가 검출되어 있는 경우, 출력 콘덴서(22)는, 축적하는 전하를 과부하 전류분으로 하여, 전력 제어 회로(31)로부터의 충방전분에 가하여 출력한다. 도 5에 도시하는 예에서는, 출력 콘덴서(22)는, 시간 t1 내지 t2에서, 60A 내지 80A 정도의 전류를 출력한다. 또한 도 5에서, 출력 콘덴서(22)에의 충전은 "+"의 전류, 출력 콘덴서(22)로부터의 방전은 "-"의 전류로서 나타내고 있다.
또한, 전술한 바와 같이, 과부하 전류는, 전압 변환 회로(21)로부터 공급할 수 없기 때문에, 출력 콘덴서(22)에 축적된 전하에 의해 공급된다. 즉, 도 5의 시간 t1 내지 t2에서, 전원 유닛(#0)으로부터의 출력 전류는, 전압 변환 회로(21)로부터의 출력 전류 70A와, 출력 콘덴서(22)로부터의 방전 전류인 60A 내지 80A가 가산된 전류가 된다.
또한, 출력 콘덴서(22)는, 전압 변환 회로(21)로부터의 출력 전압(맥류 성분)에 따른 전하의 충전과 축적하는 전하의 방전을 교대로 반복함으로써 공급 전원을 발생시킨다. 출력 콘덴서(22)가 정상 상태인 경우에는, 방전 시간=충전 시간이 된다(예컨대 도 5의 시간 t1 내지 t2 참조). 도 5의 시간 t2에서, 처리부(32)가 파워 세이빙을 실행하면, 시간 t2 내지 t4 사이(정해진 기간중)에서, 전압 변환 회로(21)로부터의 출력 콘덴서(22)에의 충방전 전류는, 공급 전원을 출력하는 방전 시간보다 전하를 축적하는 충전 시간이 길어져, 출력 콘덴서(22)에 전하가 차지된다.
도 5의 시간 t4에서, 타이머 회로(31a)가 만료하여 전력 저하 신호가 "L"(무효)이 된 경우, 처리부(32)는 파워 세이빙을 종료한다. 그러나, 시스템의 가동 상황에 따라서는, 파워 세이빙 종료 후에도 부하 전류가 70A를 초과하지 않는 경우가 있다.
그런데, 전원 시스템[전원 장치(2)]의 공급 전력은, 시스템의 부하 전력 이상으로서, 마진을 예상하여 설계된다. 또한, 시스템[부하 유닛(3)]은, 전원 시스템[전원 장치(2)]의 정격 전력의 70% 정도의 부하 전력으로 사용되는 경우가 많다. 또한 서버 장치 등의 정보 처리 시스템(1)의 실운용에서, IO 등의 옵션 구성이 풀탑재되는 경우는 적고, 탑재되지 않는 구성의 소비 전력만큼, 시스템의 부하 전력은 저하된다. 또한 CPU는, 항상 가동률 100%로 사용되는 경우는 적고, 통상은 30% 정도로 동작한다.
이상의 점을 고려하면, 부하 유닛(3)은, 전원 장치(2)의 정격 전력의 30% 내지 70% 정도의 부하 전력으로 사용된다고 생각된다.
따라서, 예컨대 시스템의 부하가 중간 정도일 때, 전원 유닛(#1)이 고장나도 시스템의 부하 전류가 전원 유닛(#0)의 과부하 검출 임계값 71A를 초과하지 않으면, 전원 유닛(20)은 과부하 신호를 송신하지 않아, 전력 저하 신호 송출 회로(31b)는 전력 저하 신호를 송신하지 않는다. 따라서, 처리부(32)는 파워 세이빙을 실행하지 않는다(도 5의 시간 t4 내지 t6 참조).
한편, 도 5의 시간 t6에서, 부하 유닛(3)[처리부(32)]의 부하 전류가 증가하면, 시간 t1 내지 t2와 마찬가지로, 전원 유닛(#0)이 과부하 신호를 "H"로 하고(시간 t6+T1 참조), 전력 저하 신호 송출 회로(31b)는 전력 저하 지령을 "H"로 한다(시간 t6+T2 참조). 또한, 시간 t7 내지 t8에서, 시간 t6 내지 t7의 기간 T3에서 소비된 출력 콘덴서(22)의 전하가 차지된다.
이상과 같이, 본 실시형태의 전원 장치(2)에 의하면, 과부하 검출 회로(23)에 의해, 출력 콘덴서(22)의 과부하가 검출된 경우에, 부하 유닛(3)에 대하여, 소비 전력의 억제를 요구하는 과부하 신호가 통지된다. 따라서, 복수의 전원 유닛(20) 중 일부가 고장났다고 해도, 시스템의 부하 전력이 가동중의 전원 유닛(20)의 공급 전력을 초과하지 않으면(과부하가 검출되지 않으면), 시스템의 파워 세이빙의 요구가 행해지지 않는다.
도 6에 도시하는 정보 처리 시스템(100)과 대비하면, 부하 유닛(300)의 전력 저하 지령은, 고장난 전원 유닛(200)이 정상적인 전원 유닛(200)과 교환될 때까지 계속하여 송출된다. 또한 실운용에서의 시스템의 부하 전력은, 전원 유닛(200)의 공급 전력의 30% 내지 70% 정도로 동작한다. 즉, 시스템의 가동 상태에 따라서는 파워 세이빙이 불필요한 상태라도, 전원 유닛(200)의 고장에 의해, 파워 세이빙이 실행되어 버린다.
이와 같이, 도 6에 도시하는 정보 처리 시스템(100)에서, 전원 유닛(200)이 고장나면, 시스템의 퍼포먼스는 계속 떨어지게 된다. 따라서, 정보 처리 시스템(100)은, 서버 장치 등으로서 실제로 운용되는 관점에서 비효율적인 제어이다.
이것에 대하여, 본 실시형태에 따른 전원 장치(2)에서는, 시스템의 부하 전력이 가동중의 전원 유닛(20)의 공급 전력을 초과하지 않으면, 파워 세이빙의 요구가 행해지지 않는다. 따라서, 시스템의 퍼포먼스를 가능한 한 유효 활용하여, 시스템의 성능을 가능한 한 높은 상태로 유지할 수 있다.
또한, 일부의 전원 유닛(20)이 고장 후에 미교환(실장)이어도, 나머지의 전원 유닛(20)에 의해 과부하가 검출되면, 부하 유닛(3)에 파워 세이빙이 요구된다. 따라서, 나머지의 전원 유닛(20)에서 연속된 과부하를 발생시키지 않도록 할 수 있다.
또한 본 실시형태에 따른 부하 유닛(3)에 의하면, 전력 저하 신호 송출 회로(31b)에 의해, 과부하 신호가 통지된 후 타이머 회로(31a)가 만료할 때까지, 처리부(32)에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호가 송출된다. 따라서, 타이머 회로(31a)가 계시하는 정해진 기간, 출력 콘덴서(22)가 방전한 전하를 차지하는 시간을 확보할 수 있고, 전원 유닛(20)은, 전력 저하 신호 종료 후의 부하 전류 증가에 의한 과부하에 대비할 수 있다. 또한, 타이머 회로(31a)가 만료하면, 전압 저하 신호의 송출이 정지하기 때문에, 처리부(32)에 의한 파워 세이빙의 실행이 해제된다. 따라서, 시스템의 성능을 가능한 한 높은 상태로 유지할 수 있다.
또한, 본 실시형태에 따른 정보 처리 시스템(1)에 의하면, 전원 유닛(20)을, 용장 구성으로 하고 있던 종래의 N+1대가 아니라, N대로 구성할 수 있어, 전원 유닛(20)의 대수 및 실장 면적을 줄일 수 있다.
〔2〕 기타
이상, 본 발명의 바람직한 실시형태 및 변형예에 대해서 상술했지만, 본 발명은, 이러한 특정한 실시형태 또는 변형예에 한정되는 것이 아니라, 본 발명의 취지를 일탈하지 않는 범위 내에서, 여러 가지의 변형, 변경하여 실시할 수 있다.
예컨대 전술한 전원 유닛(20)의 각 회로는, 임의의 조합으로 분리 또는 병합하여도 좋다.
일례로서, 과부하 검출 회로(23)[비교 회로(23c)]에 의한 부하 유닛(3)에 과부하 신호를 송출하는 기능을, 과부하 검출 회로(23)의 외부의 회로에 갖게 하여도 좋다. 즉, 과부하 검출 회로(23)는, 전원 유닛(20)의 과부하를 검출한 경우, 도시하지 않는 회로(통지 회로)에 과부하를 검출한 것을 나타내는 신호를 송출하고, 통지 회로가, 과부하 신호를 부하 유닛(3)에 송출하는 것으로 하여도 좋다.
〔3〕 부기
이상의 실시형태 및 변형예에 대해서, 추가로 이하의 부기를 개시한다.
(부기 1)
전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로서,
상기 전원 유닛의 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로와,
상기 전압 변환 회로가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서와,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로를 포함하는 것을 특징으로 하는 전원 장치.
(부기 2)
상기 과부하 검출 회로는, 상기 장치로부터의 출력 전류가 정해진 임계값을 초과한 경우에, 상기 과부하를 검출하고, 상기 장치에 대하여 과부하 신호를 통지하는 것을 특징으로 하는 부기 1 기재의 전원 장치.
(부기 3)
상기 과부하 검출 회로는,
상기 정해진 임계값을 나타내는 기준 전압을 출력하는 전압원과,
상기 장치로부터의 출력 전류에 따른 전압을 발생시키는 저항과,
상기 기준 전압과 상기 저항에 의해 발생한 전압이 입력되고, 상기 저항에 의해 발생한 전압이 상기 기준 전압을 초과하면, 상기 과부하 신호를 출력하는 비교 회로를 포함하는 것을 특징으로 하는 부기 2 기재의 전원 장치.
(부기 4)
상기 과부하 검출 회로에 의해 상기 과부하가 검출되고, 상기 장치에 대하여 상기 과부하 신호가 통지된 후, 상기 장치에서 상기 소비 전력의 억제가 행해지는 정해진 기간중에서, 상기 전압 변환 회로가 변환한 전압에 따른 전하를 상기 출력 콘덴서에 축적하는 시간은, 상기 공급 전원을 출력하는 시간보다 긴 것을 특징으로 하는 부기 1 내지 3 중 어느 1항 기재의 전원 장치.
(부기 5)
상기 과부하 검출 회로는, 상기 과부하를 검출하고 있는 동안, 상기 장치에 대하여, 상기 과부하 신호를 계속해서 통지하고, 상기 과부하를 검출하지 않게 되면, 상기 과부하 신호의 통지를 억지하는 것을 특징으로 하는 부기 1 내지 4 중 어느 1항 기재의 전원 장치.
(부기 6)
전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부와,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 전원 유닛의 과부하를 나타내는 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 타이머 회로와,
상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 전력 저하 신호 송출부를 포함하는 것을 특징으로 하는 처리 장치.
(부기 7)
상기 정해진 기간은, 상기 전원 유닛이 포함하는 콘덴서로서, 입력되는 전압에 따른 전하를 축적하고 상기 전원 유닛으로부터의 공급 전원을 출력하는 출력 콘덴서의 특성에 따라 결정되는 것을 특징으로 하는 부기 6 기재의 처리 장치.
(부기 8)
상기 전력 저하 신호 송출부는, 상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 상기 전력 저하 신호를 계속하여 송출하고,
상기 처리부는, 상기 전력 저하 신호가 입력되는 동안, 소비 전력을 억제하는 것을 특징으로 하는 부기 6 또는 부기 7 기재의 처리 장치.
(부기 9)
상기 전력 저하 신호는, 상기 처리부에 대하여, 고장난 전원 유닛으로부터 공급되는 공급 전력분의 소비 전력의 억제를 지시하는 신호이며,
상기 처리부는, 상기 전력 저하 신호가 입력되는 동안, 소비 전력을, 상기 고장난 전원 유닛 이외의 다른 전원 유닛이 공급하는 공급 전력까지 저하시키는 것을 특징으로 하는 부기 6 내지 8 중 어느 1항 기재의 처리 장치.
(부기 10)
전원을 공급하는 전원 유닛을 복수 구비한 전원 장치와, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리 장치를 포함하는 정보 처리 시스템으로서,
상기 전원 유닛 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로와,
상기 전압 변환 회로가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서와,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 처리 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로를 포함하며,
상기 처리 장치는,
상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부와,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 타이머 회로와,
상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 전력 저하 신호 송출부를 포함하는 것을 특징으로 하는 정보 처리 시스템.
(부기 11)
상기 과부하 검출 회로는, 상기 처리 장치로부터의 출력 전류가 정해진 임계값을 초과한 경우에, 상기 과부하를 검출하고, 상기 처리 장치에 대하여 과부하 신호를 통지하는 것을 특징으로 하는 부기 10 기재의 정보 처리 시스템.
(부기 12)
상기 정해진 기간은, 상기 출력 콘덴서의 특성에 따라 결정되는 것을 특징으로 하는 부기 10 또는 부기 11 기재의 정보 처리 시스템.
(부기 13)
상기 전력 저하 신호 송출부는, 상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 상기 전력 저하 신호를 계속하여 송출하고,
상기 처리부는, 상기 전력 저하 신호가 입력되는 동안, 소비 전력을 억제하는 것을 특징으로 하는 부기 10 내지 12 중 어느 1항 기재의 정보 처리 시스템.
(부기 14)
상기 전원 장치는, N(N은 2 이상의 정수)대의 상기 전원 유닛을 구비하고,
상기 전력 저하 신호는, 상기 처리부에 대하여, 고장난 전원 유닛으로부터 공급되는 공급 전력분의 소비 전력의 억제를 지시하는 신호이며,
상기 처리부는, 상기 전력 저하 신호가 입력되는 동안, 소비 전력을, 상기 고장난 전원 유닛 이외의 N-1대의 전원 유닛이 공급하는 공급 전력까지 저하시키는 것을 특징으로 하는 부기 10 내지 13 중 어느 1항 기재의 정보 처리 시스템.
(부기 15)
상기 전원 유닛의 각각은,
상기 전원 유닛의 고장을 검출하고, 상기 고장을 검출한 경우에, 상기 처리 장치에 대하여, 고장이 발생한 것을 나타내는 고장 신호를 통지하는 고장 검출 회로를 더 포함하고,
상기 처리부는, 상기 고장 신호를 통지한 전원 유닛의 정보에 기초하여, 억제하는 소비 전력을 결정하는 것을 특징으로 하는 부기 14 기재의 정보 처리 시스템.
(부기 16)
전원을 공급하는 전원 유닛을 복수 구비한 전원 장치와, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리 장치를 포함하는 정보 처리 시스템에서의 전원 제어 방법으로서,
상기 전원 유닛의 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하고,
출력 콘덴서에 의해, 상기 출력 전압에 따른 전하를 축적하고, 공급 전원을 출력하며,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 처리 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하며,
상기 처리 장치는,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 과부하 신호가 통지되면, 정해진 기간의 계시를 행하고,
상기 과부하 신호가 통지된 후 상기 정해진 기간의 계시가 만료할 때까지, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 것을 특징으로 하는 전원 제어 방법.
(부기 17)
상기 과부하 신호의 통지에서, 상기 처리 장치로부터의 출력 전류가 정해진 임계값을 초과한 경우에, 상기 과부하를 검출하고, 상기 처리 장치에 대하여 과부하 신호를 통지하는 것을 특징으로 하는 부기 16 기재의 전원 제어 방법.
(부기 18)
상기 정해진 기간은, 상기 출력 콘덴서의 특성에 따라 결정되는 것을 특징으로 하는 부기 16 또는 부기 17 기재의 전원 제어 방법.
(부기 19)
제16항 내지 제18항 중 어느 한 항에 있어서, 상기 전력 저하 신호의 송출에 있어서, 상기 과부하 신호가 통지된 후 상기 정해진 기간의 계시가 만료할 때까지, 상기 처리부에 대하여, 상기 전력 저하 신호를 계속하여 송출하고,
상기 처리부에 의해, 상기 전력 저하 신호가 입력되는 동안, 소비 전력이 억제되는 것을 특징으로 하는 부기 16 내지 18 중 어느 1항 기재의 전원 제어 방법.
(부기 20)
처리부와,
전력 제어 회로를 포함하고,
상기 처리부는,
전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하며,
상기 전력 제어 회로는,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 전원 유닛의 과부하를 나타내는 과부하 신호가 통지되면, 정해진 기간의 계시를 행하고,
상기 과부하 신호가 통지된 후 상기 정해진 기간의 계시가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 것을 특징으로 하는 처리 장치.
1, 100: 정보 처리 시스템, 10 내지 12, 110, 120: 전력선, 13-1, 13-2, 14-1, 14-2, 15: 제어선, 130-1, 130-2, 140-1, 140-2, 150: 제어선, 2: 전원 장치, 20, 20-1 내지 20-N, 200, 200-1 내지 200-N: 전원 유닛, 21, 210: 전압 변환 회로, 22, 220: 출력 콘덴서, 23: 과부하 검출 회로, 23a: 기준 전압원(전압원), 23b: 출력 전류 검출 저항(저항), 23c: 비교 회로, 24: 고장 검출 회로, 24a, 240: 고장 신호 송출 회로, 24b: 출력 과전압 검출 회로, 24c: 출력 저전압 검출 회로, 24d: 과열 검출 회로, 241: 이상 검출 회로, 3: 부하 유닛(장치, 처리 장치), 31: 전력 제어 회로, 31a: 타이머 회로, 31b, 310: 전력 저하 신호 송출 회로, 32, 320: 처리부
Claims (10)
- 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로서,
상기 전원 유닛의 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로와,
상기 전압 변환 회로가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서와,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로
를 포함하는 것을 특징으로 하는 전원 장치. - 제1항에 있어서, 상기 과부하 검출 회로는, 상기 장치로부터의 출력 전류가 정해진 임계값을 초과한 경우에, 상기 과부하를 검출하고, 상기 장치에 대하여 과부하 신호를 통지하는 것을 특징으로 하는 전원 장치.
- 제2항에 있어서, 상기 과부하 검출 회로는,
상기 정해진 임계값을 나타내는 기준 전압을 출력하는 전압원과,
상기 장치로부터의 출력 전류에 따른 전압을 발생시키는 저항과,
상기 기준 전압과 상기 저항에 의해 발생한 전압이 입력되고, 상기 저항에 의해 발생한 전압이 상기 기준 전압을 초과하면, 상기 과부하 신호를 출력하는 비교 회로
를 포함하는 것을 특징으로 하는 전원 장치. - 제1항 내지 제3항 중 어느 한 항에 있어서, 상기 과부하 검출 회로에 의해 상기 과부하가 검출되고, 상기 장치에 대하여 상기 과부하 신호가 통지된 후, 상기 장치에서 상기 소비 전력의 억제가 행해지는 정해진 기간중에서, 상기 전압 변환 회로가 변환한 전압에 따른 전하를 상기 출력 콘덴서에 축적하는 시간은, 상기 공급 전원을 출력하는 시간보다 긴 것을 특징으로 하는 전원 장치.
- 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부와,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 전원 유닛의 과부하를 나타내는 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 타이머 회로와,
상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 전력 저하 신호 송출부
를 포함하는 것을 특징으로 하는 처리 장치. - 제5항에 있어서, 상기 정해진 기간은, 상기 전원 유닛이 포함하는 콘덴서로서, 입력되는 전압에 따른 전하를 축적하고 상기 전원 유닛으로부터의 공급 전원을 출력하는 출력 콘덴서의 특성에 따라 결정되는 것을 특징으로 하는 처리 장치.
- 제5항 또는 제6항에 있어서, 상기 처리부는, 상기 전력 저하 신호가 입력되는 동안, 소비 전력을 억제하는 것을 특징으로 하는 처리 장치.
- 제5항 또는 제6항에 있어서, 상기 전력 저하 신호는, 상기 처리부에 대하여, 하나의 상기 전원 유닛으로부터 공급되는 공급 전력분의 소비 전력의 억제를 지시하는 신호인 것을 특징으로 하는 처리 장치.
- 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치와, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리 장치를 포함하는 정보 처리 시스템으로서,
상기 전원 유닛의 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하는 전압 변환 회로와,
상기 전압 변환 회로가 변환한 전압에 따른 전하를 축적하고, 공급 전원을 출력하는 출력 콘덴서와,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 처리 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하는 과부하 검출 회로
를 포함하며,
상기 처리 장치는,
상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부와,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 과부하 신호가 통지되면, 정해진 기간의 계시를 행하는 타이머 회로와,
상기 과부하 신호가 통지된 후 상기 타이머 회로가 만료할 때까지, 상기 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 전력 저하 신호 송출부
를 포함하는 것을 특징으로 하는 정보 처리 시스템. - 전원을 공급하는 전원 유닛을 복수 구비한 전원 장치와, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리 장치를 포함하는 정보 처리 시스템에서의 전원 제어 방법으로서,
상기 전원 유닛의 각각은,
입력 전압을 일정한 전압 범위의 출력 전압으로 변환하고,
출력 콘덴서에 의해, 상기 출력 전압에 따른 전하를 축적하고, 공급 전원을 출력하며,
상기 출력 콘덴서의 과부하를 검출하고, 상기 과부하를 검출한 경우에, 상기 처리 장치에 대하여, 소비 전력의 억제를 요구하는 과부하 신호를 통지하며,
상기 처리 장치는,
상기 복수의 전원 유닛 중 적어도 하나의 전원 유닛으로부터, 상기 과부하 신호가 통지되면, 정해진 기간의 계시를 행하고,
상기 과부하 신호가 통지된 후 상기 정해진 기간의 계시가 만료할 때까지, 상기 전원 장치로부터 공급되는 공급 전원을 이용하여 동작하는 처리부에 대하여, 소비 전력의 억제를 지시하는 전력 저하 신호를 송출하는 것을 특징으로 하는 전원 제어 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012169297A JP5962304B2 (ja) | 2012-07-31 | 2012-07-31 | 電源装置、処理装置、情報処理システム、及び電源制御方法 |
JPJP-P-2012-169297 | 2012-07-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140016808A true KR20140016808A (ko) | 2014-02-10 |
KR101468807B1 KR101468807B1 (ko) | 2014-12-03 |
Family
ID=48537763
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130059011A KR101468807B1 (ko) | 2012-07-31 | 2013-05-24 | 전원 장치, 처리 장치, 정보 처리 시스템, 및 전원 제어 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9354695B2 (ko) |
EP (1) | EP2693617B1 (ko) |
JP (1) | JP5962304B2 (ko) |
KR (1) | KR101468807B1 (ko) |
CN (1) | CN103580462B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180152038A1 (en) * | 2016-11-25 | 2018-05-31 | Charles Gayle | Dual zone controller |
JP2018196209A (ja) * | 2017-05-15 | 2018-12-06 | 富士通株式会社 | 電源監視装置、ストレージ装置及び電源監視方法 |
US11031804B2 (en) * | 2017-11-06 | 2021-06-08 | Nxp B.V. | Power controller |
US11392183B2 (en) * | 2020-05-28 | 2022-07-19 | Ovh | Power supply combination for delivering power at multiple voltages |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5181430A (ja) | 1975-01-11 | 1976-07-16 | Toshihisa Tanaka | Haimennikyusuiseisojiojusuru jikishitsutairu |
US5637982A (en) | 1991-06-17 | 1997-06-10 | Kabushiki Kaisha Toshiba | Method and system for detecting full charge of a rechargeable battery in a portable computer system |
JPH05181430A (ja) * | 1991-06-17 | 1993-07-23 | Toshiba Corp | コンピュータシステムの電源制御装置及び電源制御方法 |
JPH0926838A (ja) * | 1995-07-13 | 1997-01-28 | Nec Gumma Ltd | 消費電力監視による論理回路の省電力回路 |
JP3169859B2 (ja) * | 1997-06-27 | 2001-05-28 | 甲府日本電気株式会社 | 並列運転電源制御方式 |
JPH11338555A (ja) * | 1998-05-21 | 1999-12-10 | Nec Kofu Ltd | 電源制御方式 |
JP2000330673A (ja) * | 1999-05-24 | 2000-11-30 | Nec Gumma Ltd | 消費電力低減装置 |
KR20000017774A (ko) * | 1999-12-03 | 2000-04-06 | 김동연 | 디지털 전자기기의 전원공급 제어회로 및 전원공급 제어방법 |
JP4647747B2 (ja) * | 2000-06-08 | 2011-03-09 | 富士通セミコンダクター株式会社 | Dc−dcコンバータ及びdc−dcコンバータ用半導体集積回路装置 |
US6465909B1 (en) * | 2000-07-31 | 2002-10-15 | Linear Technology Corporation | Circuits and methods for controlling load sharing by multiple power supplies |
JP2002222031A (ja) | 2001-01-25 | 2002-08-09 | Toshiba Corp | 情報処理装置および同装置の消費電力制御方法 |
JP4057260B2 (ja) * | 2001-08-07 | 2008-03-05 | 株式会社日立製作所 | 電源回路、電源システム、および電子装置 |
US20030163395A1 (en) * | 2002-02-22 | 2003-08-28 | Rajesh Patanaik | Information manager |
JP3673245B2 (ja) * | 2002-06-28 | 2005-07-20 | 株式会社東芝 | 情報処理装置および同装置における電源制御方法 |
JP4078644B2 (ja) * | 2003-01-08 | 2008-04-23 | ソニー株式会社 | 情報処理装置および方法、並びにプログラム |
JP4465598B2 (ja) * | 2004-07-05 | 2010-05-19 | ソニー株式会社 | 集積回路およびその処理制御方法、並びに、プログラム |
US7739527B2 (en) * | 2004-08-11 | 2010-06-15 | Intel Corporation | System and method to enable processor management policy in a multi-processor environment |
EP1990884B1 (en) | 2006-02-27 | 2013-02-27 | Fujitsu Limited | Power supply apparatus and control method therefor |
JP4758788B2 (ja) * | 2006-03-08 | 2011-08-31 | 三菱電機株式会社 | 電源装置 |
JP2008070951A (ja) * | 2006-09-12 | 2008-03-27 | Fujitsu Ten Ltd | マイコン監視回路 |
JP5071012B2 (ja) * | 2007-09-10 | 2012-11-14 | パナソニック株式会社 | 誘導加熱調理器 |
JP2010093876A (ja) * | 2008-10-03 | 2010-04-22 | Fujitsu Ltd | 電池ユニット、電池システム、電子機器、電池の充電制御方法、および電池の放電制御方法 |
KR20100056782A (ko) * | 2008-11-20 | 2010-05-28 | 삼성전자주식회사 | 영상처리장치 및 영상처리장치의 제어 방법 |
US9047360B2 (en) * | 2008-12-08 | 2015-06-02 | Fujitsu Technology Solutions Intellectual Property Gmbh | Apparatus and method for controlling a computer system with at least two power supply units |
JP5256340B2 (ja) | 2009-03-05 | 2013-08-07 | 株式会社日立製作所 | 計算機及び計算機の電力管理システム |
EP2230742B1 (de) * | 2009-03-20 | 2017-04-26 | Siemens Aktiengesellschaft | Anordnung mit parallel geschalteten DC-Stromversorgungseinheiten |
JP5573177B2 (ja) * | 2010-01-15 | 2014-08-20 | 沖電気工業株式会社 | 電源装置及び電源システム |
JP5522378B2 (ja) * | 2010-02-25 | 2014-06-18 | 日本電気株式会社 | 電源装置 |
WO2013018183A1 (ja) * | 2011-07-29 | 2013-02-07 | 富士通株式会社 | システム制御装置、電力制御方法及び電子システム |
US20130162036A1 (en) * | 2011-12-23 | 2013-06-27 | Jason J. Mangattur | Complementary Detection of Power Supplies Stability and Notifying Multiple Domains Regardless of Other Power Domains Readiness |
US9009500B1 (en) * | 2012-01-18 | 2015-04-14 | Google Inc. | Method of correlating power in a data center by fitting a function to a plurality of pairs of actual power draw values and estimated power draw values determined from monitored CPU utilization of a statistical sample of computers in the data center |
-
2012
- 2012-07-31 JP JP2012169297A patent/JP5962304B2/ja active Active
-
2013
- 2013-04-29 US US13/872,204 patent/US9354695B2/en active Active
- 2013-05-16 EP EP13168013.4A patent/EP2693617B1/en active Active
- 2013-05-24 KR KR1020130059011A patent/KR101468807B1/ko active IP Right Grant
- 2013-05-29 CN CN201310206488.9A patent/CN103580462B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20140040642A1 (en) | 2014-02-06 |
CN103580462A (zh) | 2014-02-12 |
US9354695B2 (en) | 2016-05-31 |
EP2693617B1 (en) | 2020-04-29 |
KR101468807B1 (ko) | 2014-12-03 |
JP5962304B2 (ja) | 2016-08-03 |
EP2693617A3 (en) | 2018-01-24 |
CN103580462B (zh) | 2016-12-28 |
JP2014029578A (ja) | 2014-02-13 |
EP2693617A2 (en) | 2014-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101468807B1 (ko) | 전원 장치, 처리 장치, 정보 처리 시스템, 및 전원 제어 방법 | |
US20160248262A1 (en) | Power supply control system | |
JPWO2018043319A1 (ja) | 電源システム | |
JP6649239B2 (ja) | 無停電電源システム | |
US20110113263A1 (en) | Server | |
EP2987216B1 (en) | Active peak power management of a high performance embedded microprocessor cluster | |
US9494658B2 (en) | Approach for generation of power failure warning signal to maximize useable hold-up time with AC/DC rectifiers | |
JP2010166654A (ja) | 無停電電源装置 | |
US20230004203A1 (en) | Power monitor | |
CN113013979B (zh) | 用于从电源向负载提供直接电流及交换电流的系统及方法 | |
US9952649B2 (en) | Power system and power wake-up method thereof | |
EP4050746B1 (en) | Method and power distribution circuit for providing electric power from a plurality of power supplies to a plurality of loads | |
JP2008204231A (ja) | 電源システム、その電源ユニットおよび電源効率化方法 | |
JP4487210B2 (ja) | 無停電電源装置 | |
JP2013055828A (ja) | 給電システム、及び制御方法 | |
JP2002091629A (ja) | 計算機システム | |
JP5615046B2 (ja) | 電源装置 | |
CN113067400A (zh) | 用于瞬态重负载的逆变器控制策略 | |
JP7255249B2 (ja) | 電源回路及び電子装置 | |
JP4261446B2 (ja) | 直流電源装置 | |
JP2011199929A (ja) | 直流給電システム | |
JP2006006045A (ja) | 電力供給方法及び無停電電源システム | |
JP7241957B2 (ja) | 無線装置 | |
JP2007181357A (ja) | 過電流検出機能を備えたコンデンサ入力型整流回路及びそれを用いたインバータ装置 | |
JP3457629B2 (ja) | 並列直流電源用の過電圧検出制御システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20171027 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20191029 Year of fee payment: 6 |