KR20130133007A - 이더넷 전송의 선 순차 조절 장치 및 방법 - Google Patents

이더넷 전송의 선 순차 조절 장치 및 방법 Download PDF

Info

Publication number
KR20130133007A
KR20130133007A KR1020137025613A KR20137025613A KR20130133007A KR 20130133007 A KR20130133007 A KR 20130133007A KR 1020137025613 A KR1020137025613 A KR 1020137025613A KR 20137025613 A KR20137025613 A KR 20137025613A KR 20130133007 A KR20130133007 A KR 20130133007A
Authority
KR
South Korea
Prior art keywords
module
line sequential
order
data stream
channel
Prior art date
Application number
KR1020137025613A
Other languages
English (en)
Other versions
KR101528694B1 (ko
Inventor
춘 유안
종린 미아오
시아오밍 왕
헹키 리우
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20130133007A publication Critical patent/KR20130133007A/ko
Application granted granted Critical
Publication of KR101528694B1 publication Critical patent/KR101528694B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/34Flow control; Congestion control ensuring sequence integrity, e.g. using sequence numbers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1423Two-way operation using the same type of signal, i.e. duplex for simultaneous baseband signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 이더넷 전송의 선 순차 조절 장치 및 방법을 개시하는바, 기존의 선 순차 조절 방법의 자원 소모가 크고 작동 주파수가 고속 시스템의 요구에 도달할 수 없는 기술적 과제를 해결하고자 한다. 본 발명에 의한 선 순차 조절 장치에는 선 순차 검출 모듈과 선 순차 로킹 모듈이 포함되며, 선 순차 검출 모듈은 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하며 코딩된 후의 상기 번호를 선 순차 로킹 모듈에 송신하도록 구성되고, 선 순차 로킹 모듈은 수신된 코딩된 후의 해당 번호에 따라 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하도록 구성된다. 본 발명에 의한 장치와 방법은 선 순차 조절 및 로킹을 통해 최대한 빨리 정확하게 데이터의 순서를 회복시킬 수 있고 작동 주파수가 높고 점용되는 자원이 적다.

Description

이더넷 전송의 선 순차 조절 장치 및 방법{METHOD AND DEVICE FOR ADJUSTING LINE SEQUENCES IN ETHERNET TRANSMISSION}
본 발명은 통신 기술 분야에 관한 것으로서, 특히 이더넷 전송의 선 순차 조절 장치 및 방법에 관한 것이다.
통상적인 데이터 전송에 있어서, 송신 데이터는 순차적으로 또는 내림차순 또는 오름차순으로 전송되며 수신 측도 그에 대응되는 순서 관계에 따라 수신한다. 그러나 수신 측에서 소정의 규칙에 따라 입력 데이터를 다른 한 가지 표시 포맷으로 전환시켜야 하는 경우도 가끔 있으며 이는 데이터 순서에 대한 조절 문제와 관련된다.
논리 설계에 있어서, 만약 데이터 비트 폭이 비교적 크면 필연적으로 작동 주파수에 영향을 주게 된다. 비트 폭이 클수록 작동 주파수가 더 낮다. 비트 폭과 작동 주파수는 한 쌍의 모순체이다. 그러나, 고속 시스템에 있어서, 만약 하나의 모듈의 작동 주파수가 비교적 낮으면 필연적으로 동일한 클럭 도메인의 다른 모듈에도 영향을 주게 된다. 따라서, 기능을 보장하는 전제하에서 최대한 비트 폭을 줄여 비교적 높은 작동 주파수를 얻는 것이 필요하게 된다.
100G 이더넷 전송의 경우, 데이터 전송 순서는 가상 채널에 따라 분할된 후 일반적으로 무질서해지므로 수신 측에서 순서를 정확하게 회복할 것을 요구한다. 이더넷에서는 데이터를 회복하는 방법을 제공한다.
100G 이더넷의 물리 코딩 서브 레이어(Physical Coding Sublayer, PCS) 모듈은 REORDER(선 순차 조절) 기능을 구비한다. 해당 PCS 모듈은 워드 정렬 모듈과 시간 지연 제거 모듈을 더 포함하며 선 순차 조절 모듈에 도달하는 비트 폭은 통상적으로 1320bit이고 일부 제어 신호를 더 추가하면 비트 폭은 1400bit에 달할 수 있다. 20개의 채널에 있어서, 각 채널의 출력은 모두 이 1400bit 데이터 중에서 한 그룹의 데이터가 선택되어 출력된다. 따라서, 각 채널은 모두 하나의 큰 선택기이며 각 선택기에는 모두 20가지 상황을 구비한다. 이는 도합 20개의 멀티플렉서를 의미하며 각 선택기의 입력 비트 폭은 1400bit이고 출력 비트 폭은 70bit이다. 이러한 비트 폭 하의 설계의 경우 작동 주파수는 최대 100MHz에 달하며 이는 현재 일부 고속 시스템 작동 주파수(예를 들면 200-300M)의 요구를 도저히 충족시킬 수 없다.
종래기술에 의한 선 순차 조절 방법에 의하면, 각 모듈을 세분화함으로써 즉 데이터를 멀티 레벨의 스트림으로 분할하여 파이프라인(pipeline) 방식으로 작동 주파수를 제고시킨다. 이러한 방법을 통해 주파수를 대략 200MHz까지 올릴 수 있으나 현재의 일부 100G 이더넷 솔루션에 있어서 주파수 요구를 충족시킬 수 없는 경우도 가끔 있다. 또한 데이터에 대한 멀리 레벨 스트림화는 자원을 대가로 주파수를 교환하므로 훨씬 많은 자원을 소모해야 한다.
본 발명은 점용 자원이 적고 작동 주파수가 높은 이더넷 전송의 선 순차 조절 방법을 제고하는데 주된 목적을 둔다.
본 발명의 기술적 과제를 해결하기 위한 해결수단은 다음과 같다.
이더넷 전송의 선 순차 조절 장치에 있어서, 선 순차 검출 모듈과 선 순차 로킹 모듈이 포함되며,
상기 선 순차 검출 모듈은 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하며 코딩된 후의 상기 번호를 선 순차 로킹 모듈에 송신하도록 구성되고,
상기 선 순차 로킹 모듈은 수신된 코딩된 후의 해당 번호에 따라 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하도록 구성된다.
바람직하게, 상기 이더넷 전송의 선 순차 조절 장치에는 선 순차 검증 모듈이 더 포함되며, 상기 선 순차 검증 모듈은 코딩된 후의 상기 번호에 대해 검증을 실행하며 검증을 거쳐 정확한 코딩된 후의 번호를 선 순차 로킹 모듈에 송신하도록 구성된다.
바람직하게, 상기 이더넷 전송의 선 순차 조절 장치에는 선 순차 모니터링 모듈이 더 포함되며, 상기 선 순차 모니터링 모듈은 상기 선 순차 로킹 모듈에 연결되며 상기 선 순차 로킹 모듈의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성된다.
바람직하게, 상기 이더넷 전송의 선 순차 조절 장치에는 워드 정렬 모듈과 시간 지연 제거 모듈이 더 포함되며,
상기 선 순차 로킹 모듈은 조절된 후의 데이터 스트림을 상기 워드 정렬 모듈에 송신하도록 구성되고,
상기 워드 정렬 모듈은 상기 조절된 후의 데이터 스트림에 대한 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하며 회복 및 로킹된 워드를 시간 지연 제거 모듈에 송신하도록 구성되며,
상기 시간 지연 제거 모듈은 상기 회복 및 로킹된 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위해 재차 코딩한 후 해당 코드를 상기 선 순차 로킹 모듈에 송신하도록 구성된다.
바람직하게, 상기 선 순차 로킹 모듈은 시간 지연 제거 모듈에서 송신되어 온 재차 코드를 수신하여 해당 재차 코드에 따라 상기 입력 데이터에 대해 순서 조절을 실행하고 조절된 후의 해당 순서를 로킹하며 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 다시 상기 워드 정렬 모듈에 송신하도록 구성되며,
상기 선 순차 모니터링 모듈은 상기 선 순차 로킹 모듈의 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성된다.
이더넷 전송의 선 순차 조절 방법에 있어서,
각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하는 단계; 및
수신된 코딩된 후의 해당 번호에 따라, 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하는 단계가 포함된다.
바람직하게, 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행한 후에, 코딩된 후의 상기 번호에 대한 검증을 실행하는 단계가 더 포함된다.
바람직하게, 해당 조절된 후의 데이터 스트림의 순서를 로킹한 후에, 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계가 더 포함된다.
바람직하게, 상기 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행한 후에,
상기 조절된 후의 데이터 스트림에 대해 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하는 단계; 및
회복 및 로킹된 상기 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위한 재차 코딩을 실행하는 단계가 더 포함된다.
바람직하게, 상기 각 채널을 위한 재차 코딩을 실행한 후,
해당 재차 코드에 따라 상기 입력 데이터에 대한 순서 조절을 실행하여 조절된 후의 해당 순서를 로킹하며, 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 워드 정렬 모듈에 다시 송신하는 단계; 및
상기 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계가 더 포함된다.
본 발명의 해결수단에 대한 실시를 통해 다음과 같은 효과를 얻을 수 있다.
본 발명에 의한 장치와 방법은 선 순차 조절 및 로킹을 통해 최대한 빨리 정확하게 데이터의 순서를 회복시킬 수 있고 작동 주파수가 높고 점용되는 자원이 적다.
도1은 본 발명에 따른 실시예에 의한 장치의 구성 예시도.
도2는 본 발명에 따른 실시예에 의한 장치의 다른 한 구성의 예시도.
도3은 본 발명에 따른 실시예에 의한 장치의 또 다른 구성의 예시도.
도4는 본 발명에 따른 실시예에 의한 장치의 또 다른 구성의 예시도.
도5는 본 발명에 따른 실시예에 의한 방법의 흐름도.
도6은 본 발명에 따른 실시예에 의한 방법의 다른 한 흐름도.
도7은 본 발명에 따른 실시예에 의한 방법의 또 다른 흐름도.
도8은 본 발명에 따른 실시예에 의한 방법의 또 다른 흐름도.
도9은 본 발명에 따른 실시예에 의한 방법의 또 다른 흐름도.
본 발명의 목적, 해결수단 및 장점을 보다 명확하도록 하기 위해 아래에 첨부 도면 및 실시예를 결부하여 본 발명에 대해 더 상세한 설명을 진행한다. 여기서 설명되는 구체적인 실시예들은 단지 본 발명에 대한 설명을 위한 것일 뿐이며, 본 발명을 한정하기 위한 것은 아니라는 점을 이해해야 할 것이다.
본 발명에 따른 실시예에 의한 이더넷 전송의 선 순차 조절 장치는 도1에 도시된 바와 같이 선 순차 검출 모듈(110)과 선 순차 로킹(locking) 모듈(120)을 포함한다.
상기 선 순차 검출 모듈(110)은 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하며 코딩된 후의 상기 번호를 선 순차 로킹 모듈에 송신하도록 구성된다. 코딩은 여러 가지 코딩 방식을 적용할 수 있으며 본 실시예에서는 one-hot 코딩을 적용한다. 코딩된 후의 번호는 선 순차 로킹 모듈(120)에 피드백된다.
상기 선 순차 로킹 모듈(120)은 수신된 코딩된 후의 해당 번호에 따라, 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하도록 구성된다. 코딩된 후의 번호의 정확한 순서를 수신하면 해당 순서에 따라, 입력 데이터를 조절한 후 송신함과 동시에 해당 순서를 로킹한다. 만약 현재 피드백된 순서가 정확하지 않으면 폐기하고 초기 순서에 따라 데이터를 송신하며 정확한 순서를 수신할 때까지 계속된다.
해당 장치는 선 순차에 대한 조절 및 로킹을 통해 최대한 빨리 정확하게 데이터의 순서를 회복시킬 수 있으며 작동 주파수가 높고 점용되는 자원이 적다.
다른 실시예에 의하면, 상기 실시예의 기초상에, 도2에 도시된 바와 같이, 상기 이더넷 전송의 선 순차 조절 장치에는 선 순차 검증 모듈(130) 이 더 포함되며, 코딩된 후의 상기 번호에 대해 검증을 실행하며 검증을 거쳐 정확한 코딩된 후의 번호를 선 순차 로킹 모듈에 송신하도록 구성된다. 코딩된 후의 번호의 정확성을 보장함으로써 그 뒤의 선 순차 로킹 모듈(120)로 하여금 최대한 정확한 코딩된 후의 번호를 수신하도록 하여 점용되는 자원을 더 줄인다.
해당 선 순차 검증 모듈(130)은 상기 선 순차 검출 모듈(110)과 선 순차 로킹 모듈(120) 사이에 구성되고 해당 선 순차 검출 모듈(110)에 의해 피드백되는 코드를 수신한 후 코딩된 후의 번호의 정확성과 완정성 등에 대해 검증을 실행하여, 코드를 구비해야 할 각 번호의 코드가 모두 존재하도록 확보한다. 만약 번호 코드의 순서가 정확하면 선 순차 로킹 모듈에 송신하고 만약 정확하지 않으면 정확한 번호 코드의 순서를 얻을 때까지 계속하여 대기한다.
다른 실시예에 의하면, 상기 실시예의 기초상에, 도3에 도시된 바와 같이, 상기 이더넷 전송의 선 순차 조절 장치에는 선 순차 모니터링 모듈(140)이 더 포함되며, 상기 선 순차 모니터링 모듈(140)은 상기 선 순차 로킹 모듈(120)에 연결되며 상기 선 순차 로킹 모듈(120)의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성된다. 회로가 정상 작동된 후 데이터의 순서에 대한 실시간 모니터링을 실행하며, 데이터 순서의 변경 또는 링크 에러가 발견되기만 하면 선 순차 조절 및 로킹 과정을 재가동한다. 회로가 정상 작동 모드에 진입하면 모니터링을 다시 실행한다.
다른 실시예에 의하면, 상기 각 실시예의 기초상에, 도4에 도시된 바와 같이, 해당 이더넷 전송의 선 순차 조절 장치에는, 워드 정렬 모듈(150)과 시간 지연 제거 모듈(160)이 더 포함되며,
상기 선 순차 로킹 모듈(120)은 조절된 후의 데이터 스트림을 상기 워드 정렬 모듈(150)에 송신하도록 구성되고,
상기 워드 정렬 모듈(150)은 상기 조절된 후의 데이터 스트림에 대한 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하며 회복 및 로킹된 워드를 시간 지연 제거 모듈(160)에 송신하도록 구성되며, 각 채널은 한 그룹의 데이터 스트림에 대응되는바 100G 이더넷의 경우 채널 개수는 20이고 40G 이더넷의 경우 채널 개수는 4이다.
상기 시간 지연 제거 모듈(160)은 상기 회복 및 로킹된 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위해 재차 코딩을 실행한 후 해당 코드를 상기 선 순차 로킹 모듈(120)에 송신하여 로킹 및 조절 과정을 재차 실행하도록 구성된다.
다른 실시예에 의하면, 상기 실시예의 기초상에 상기 선 순차 로킹 모듈(120)은 또한, 시간 지연 제거 모듈(160)에서 송신되어 온 재차 코드를 수신하여 해당 재차 코드에 따라 상기 입력 데이터에 대해 순서 조절을 실행하고 조절된 후의 해당 순서를 로킹하며 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 다시 상기 워드 정렬 모듈(150)에 송신하도록 구성되며, 상기 워드 정렬 모듈(150)은 조절된 후의 데이터를 수신한 후 워드 정렬 및 로킹이 소실되고 다시 한번 워드 정렬 및 로킹을 실행한다.
상기 선 순차 모니터링 모듈(140)은 상기 선 순차 로킹 모듈(120)의 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성되며, 로킹이 해제되기만 하면 선 순차 조절 프로세스가 재가동되어 로킹 및 조절 과정의 순환이 실행된다. 상기 장치는 1차례의 검출, 2차례의 로킹에 의한 동작 메커니즘을 적용하므로 점용되는 자원이 더욱 적고 작동 주파수를 더욱 더 제고시킬 수 있다.
본 발명에 따른 실시예에 의한 이더넷 전송의 선 순차 조절 방법은 도5에 도시된 바와 같이 다음과 같은 단계를 포함한다.
단계 S210: 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행한다.
단계 S220: 수신된 코딩된 후의 해당 번호에 따라, 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹한다.
다른 실시예에 의하면, 상기 실시예의 기초상에 단계 S210에서 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행한 후에, 도6에 도시된 바와 같이, 코딩된 후의 상기 번호에 대한 검증을 실행하는 단계 S211이 더 포함된다.
다른 실시예에 의하면, 상기 실시예의 기초상에 단계 S220에서 해당 조절된 후의 데이터 스트림의 순서를 로킹한 후에, 도7에 도시된 바와 같이, 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계 S230이 더 포함된다.
다른 실시예에 의하면, 상기 실시예의 기초상에 단계 S230에서 상기 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행한 후에, 도8에 도시된 바와 같이,
상기 조절된 후의 데이터 스트림에 대해 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하는 단계 S240; 및
회복 및 로킹된 상기 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위한 재차 코딩을 실행하는 단계 S250이 더 포함된다.
다른 실시예에 의하면, 상기 실시예의 기초상에 상기 단계 S250에서 각 채널을 위한 재차 코딩을 실행한 후, 도9에 도시된 바와 같이,
해당 재차 코드에 따라 상기 입력 데이터에 대한 순서 조절을 실행하여 조절된 후의 해당 순서를 로킹하며, 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 상기 워드 정렬 모듈에 다시 송신하는 단계 S260; 및
상기 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계 S270이 더 포함된다. 1차례의 검출, 2차례의 로킹에 의한 작동 메커니즘을 적용하므로 점용되는 자원이 더욱 적고 작동 주파수를 더욱 더 제고시킬 수 있다.
상기 방법은 선 순차 조절 및 로킹을 통해 최대한 빨리 정확하게 데이터의 순서를 회복시킬 수 있고 작동 주파수가 높고 점용되는 자원이 적다.
상기에서 언급된 바는 단지 본 발명의 바람직한 실시예일 뿐 본 발명을 한정하기 위한 것이 아니며, 본 발명의 사상과 원칙을 벗어나지 않는 전제하의 어떠한 수정, 동등교체 및 개진 등은 응당 모두 본 발명의 보호 범위에 속하는 것으로 간주해야 한다.
[산업상 이용 가능성]
본 발명에 의한 장치와 방법은 선 순차 조절 및 로킹을 통해 최대한 빨리 정확하게 데이터의 순서를 회복시킬 수 있고 작동 주파수가 높고 점용되는 자원이 적다.

Claims (10)

  1. 선 순차 검출 모듈과 선 순차 로킹 모듈이 포함되며,
    상기 선 순차 검출 모듈은 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하며 코딩된 후의 상기 번호를 선 순차 로킹 모듈에 송신하도록 구성되고,
    상기 선 순차 로킹 모듈은 수신된 코딩된 후의 해당 번호에 따라 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하도록 구성되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 장치.
  2. 청구항 1에 있어서,
    선 순차 검증 모듈이 더 포함되며, 상기 선 순차 검증 모듈은 코딩된 후의 상기 번호에 대해 검증을 실행하며 검증을 거쳐 정확한 코딩된 후의 번호를 선 순차 로킹 모듈에 송신하도록 구성되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 장치.
  3. 청구항 2에 있어서,
    선 순차 모니터링 모듈이 더 포함되며, 상기 선 순차 모니터링 모듈은 상기 선 순차 로킹 모듈에 연결되며 상기 선 순차 로킹 모듈의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 장치.
  4. 청구항 2에 있어서,
    워드 정렬 모듈과 시간 지연 제거 모듈이 더 포함되며,
    상기 선 순차 로킹 모듈은 조절된 후의 데이터 스트림을 상기 워드 정렬 모듈에 송신하도록 구성되고,
    상기 워드 정렬 모듈은 상기 조절된 후의 데이터 스트림에 대한 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하며 회복 및 로킹된 워드를 시간 지연 제거 모듈에 송신하도록 구성되며,
    상기 시간 지연 제거 모듈은 회복 및 로킹된 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위해 재차 코딩한 후 해당 코드를 상기 선 순차 로킹 모듈에 송신하도록 구성되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 장치.
  5. 청구항 4에 있어서,
    상기 선 순차 로킹 모듈은 시간 지연 제거 모듈에서 송신되어 온 재차 코드를 수신하여 해당 재차 코드에 따라 상기 입력 데이터에 대해 순서 조절을 실행하고 조절된 후의 해당 순서를 로킹하며 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 다시 상기 워드 정렬 모듈에 송신하도록 구성되며,
    상기 선 순차 모니터링 모듈은 상기 선 순차 로킹 모듈의 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대해 모니터링을 실행하도록 구성되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 장치.
  6. 각 채널에 대응되는 선 순차를 검출하고 상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행하는 단계; 및
    수신된 코딩된 후의 해당 번호에 따라, 입력 데이터의 순서를 조절하여 조절된 후의 데이터 스트림을 얻은 후 해당 조절된 후의 데이터 스트림을 송신하는 동시에 해당 조절된 후의 데이터 스트림의 순서를 로킹하는 단계가 포함되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 방법.
  7. 청구항 6에 있어서,
    상기 채널의 번호를 획득하여 상기 번호에 대해 코딩을 진행한 후에, 코딩된 후의 상기 번호에 대한 검증을 실행하는 단계가 더 포함되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 방법.
  8. 청구항 7에 있어서,
    해당 조절된 후의 데이터 스트림의 순서를 로킹한 후에, 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계가 더 포함되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 방법.
  9. 청구항 8에 있어서,
    상기 선 순차 로킹 모듈의 데이터 스트림의 순서에 대한 모니터링을 실행한 후에,
    상기 조절된 후의 데이터 스트림에 대해 워드 정렬을 실행하여 정확한 워드를 회복시켜 로킹하는 단계; 및
    회복 및 로킹된 상기 워드에 따라 각 채널의 번호를 식별하여 각 채널을 위한 재차 코딩을 실행하는 단계가 더 포함되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 방법.
  10. 청구항 9에 있어서,
    각 채널을 위한 재차 코딩을 실행한 후,
    해당 재차 코드에 따라 상기 입력 데이터에 대한 순서 조절을 실행하여 조절된 후의 해당 순서를 로킹하며, 재차 코딩 및 순서 조절을 거친 후의 해당 데이터 스트림을 워드 정렬 모듈에 다시 송신하는 단계; 및
    상기 재차 코딩 및 순서 조절을 거친 후의 데이터 스트림의 순서에 대한 모니터링을 실행하는 단계가 더 포함되는 것을 특징으로 하는 이더넷 전송의 선 순차 조절 방법.
KR1020137025613A 2011-03-18 2012-02-03 이더넷 전송의 선 순차 조절 장치 및 방법 KR101528694B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201110066475.7 2011-03-18
CN201110066475.7A CN102130763B (zh) 2011-03-18 2011-03-18 以太网传输的线序调整装置和方法
PCT/CN2012/070859 WO2012126289A1 (zh) 2011-03-18 2012-02-03 以太网传输的线序调整装置和方法

Publications (2)

Publication Number Publication Date
KR20130133007A true KR20130133007A (ko) 2013-12-05
KR101528694B1 KR101528694B1 (ko) 2015-06-12

Family

ID=44268663

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137025613A KR101528694B1 (ko) 2011-03-18 2012-02-03 이더넷 전송의 선 순차 조절 장치 및 방법

Country Status (7)

Country Link
US (1) US20140010237A1 (ko)
EP (1) EP2683111A4 (ko)
JP (1) JP2014509163A (ko)
KR (1) KR101528694B1 (ko)
CN (1) CN102130763B (ko)
AU (1) AU2012231617B2 (ko)
WO (1) WO2012126289A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102130763B (zh) * 2011-03-18 2014-08-13 中兴通讯股份有限公司 以太网传输的线序调整装置和方法
CN108347393B (zh) * 2017-01-22 2020-11-06 华为技术有限公司 交叉线序的处理方法、设备和系统
CN110505038B (zh) * 2019-08-30 2022-03-22 苏州浪潮智能科技有限公司 一种数据传输方法及相关装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4009347A (en) * 1974-12-30 1977-02-22 International Business Machines Corporation Modular branch exchange and nodal access units for multiple access systems
GB2143405B (en) * 1983-07-13 1986-08-13 Standard Telephones Cables Ltd Time division multiplex system
DE3572277D1 (de) * 1984-08-17 1989-09-14 Cit Alcatel Frame synchronisation device
US5452330A (en) * 1992-07-06 1995-09-19 Digital Equipment Corporation Bus-oriented switching system for asynchronous transfer mode
US5991831A (en) * 1995-07-17 1999-11-23 Lee; David D. High speed serial communications link for desktop computer peripherals
EP0928086B8 (en) * 1997-05-13 2006-06-07 Matsushita Electric Industrial Co., Ltd. Packet transmitter
US6647028B1 (en) * 1997-09-30 2003-11-11 Cisco Technology, Inc. System and method for recovering and restoring lost data in a N-channel coherent data transmission system
US6408002B1 (en) * 1998-06-24 2002-06-18 Fujitsu Siemens Computers Llc Torus routing element error handling and self-clearing with missing or extraneous control code feature
EP2375606B1 (en) * 2001-03-26 2017-09-13 LG Electronics Inc. Method of transmitting or receiving a data packet in a packet data communication system using hybrid automatic repeat request
US6697300B1 (en) * 2002-09-13 2004-02-24 General Dynamics Advanced Information Systems, Inc. Method and apparatus for determining the positioning of volumetric sensor array lines
JP2004266504A (ja) * 2003-02-28 2004-09-24 Sony Corp 送受信システム、送信装置および方法、受信装置および方法、記録媒体、並びにプログラム
CN1301609C (zh) * 2003-05-23 2007-02-21 中兴通讯股份有限公司 一种虚级联延时补偿恢复装置
KR100720546B1 (ko) * 2004-12-17 2007-05-22 엘지전자 주식회사 디지털 수신기의 동기 포착 장치 및 방법
JP2008538456A (ja) * 2005-01-21 2008-10-23 アール・エム・アイ コーポレーション ネットワークシステム及び中央認証サービスの実行方法
JP2008148314A (ja) * 2006-12-08 2008-06-26 Asustek Computer Inc 無線通信システムにおいてリオーダーを処理する方法及び装置
US9014563B2 (en) * 2006-12-11 2015-04-21 Cisco Technology, Inc. System and method for providing an Ethernet interface
CN101365128A (zh) * 2007-08-10 2009-02-11 中兴通讯股份有限公司 综合视频业务对等网络系统
JP2009206696A (ja) * 2008-02-27 2009-09-10 Mitsubishi Electric Corp 伝送システム
JP2010050803A (ja) * 2008-08-22 2010-03-04 Nippon Telegr & Teleph Corp <Ntt> 光伝送システム
AU2009251167B2 (en) * 2008-09-03 2010-04-01 Zigmantas Leonas Budrikis Method of and apparatus for statistical packet multiplexing
CN101729940B (zh) * 2008-10-22 2013-06-05 华为技术有限公司 向多路通信通道发送数据的方法及接收数据的方法
CN101651534B (zh) * 2009-09-17 2012-04-18 北京海尔集成电路设计有限公司 一种数据帧同步方法及其设备
US9081501B2 (en) * 2010-01-08 2015-07-14 International Business Machines Corporation Multi-petascale highly efficient parallel supercomputer
US9065773B2 (en) * 2010-06-22 2015-06-23 Juniper Networks, Inc. Methods and apparatus for virtual channel flow control associated with a switch fabric
CN102130763B (zh) * 2011-03-18 2014-08-13 中兴通讯股份有限公司 以太网传输的线序调整装置和方法

Also Published As

Publication number Publication date
EP2683111A4 (en) 2014-09-03
AU2012231617B2 (en) 2015-02-05
JP2014509163A (ja) 2014-04-10
EP2683111A1 (en) 2014-01-08
KR101528694B1 (ko) 2015-06-12
CN102130763B (zh) 2014-08-13
CN102130763A (zh) 2011-07-20
US20140010237A1 (en) 2014-01-09
WO2012126289A1 (zh) 2012-09-27
AU2012231617A1 (en) 2013-10-10

Similar Documents

Publication Publication Date Title
CN100367695C (zh) 快速周边组件互连装置的数据接收系统
RU2016120702A (ru) Звено связи многокристальной интегральной схемы
CN102651229B (zh) 半导体装置和数据处理方法
US7634692B2 (en) SATA primitive prediction and correction
CN107592250B (zh) 基于航空fc总线多速率自适应测试设备
US20090323547A1 (en) System and method for packet based communications and arrangement therefor
CN104158624A (zh) 一种用于btm系统的冗余二取二解码控制装置及解码方法
KR20130133007A (ko) 이더넷 전송의 선 순차 조절 장치 및 방법
CN102546084A (zh) 异步串行通信数据接收时的抗干扰纠错采样系统和方法
CN108337069B (zh) 一种改进的降低误码率的末端并行分组crc校验系统
JPWO2008001419A1 (ja) 通信装置
US20110286400A1 (en) Method for sending and receiving clock, apparatus for transmitting clock
EP2938020B1 (en) Differential signal inversion correction circuit and method therefor
CN101316227B (zh) 高速分组接入中检测ack/nack信息的方法和装置
CN105790773A (zh) 一种新型的万兆以太网并行crc编译码方法
CN102946293B (zh) 一种基于ds编码的并行接收方法及其装置
CN108650047B (zh) 一种串行数据接收实时同步监测电路及监测方法
US11695504B1 (en) Forward error correction decoder failure detection
CN105553609B (zh) 一种机载设备的信息处理方法及设备
CN106126466B (zh) 一种并行数据变串行数据的传输方法
US9543949B2 (en) Differential signal reversion and correction circuit and method thereof
CN108111449B (zh) 一种数据处理方法和装置
US11258461B2 (en) Data processing device and method
US9369267B2 (en) Communication reception with compensation for relative variation between transmit bit interval and receiver sampling interval
US20130266044A1 (en) Communication system and test apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180525

Year of fee payment: 4