KR20130053394A - A급 푸시풀 증폭기 - Google Patents

A급 푸시풀 증폭기 Download PDF

Info

Publication number
KR20130053394A
KR20130053394A KR1020127025632A KR20127025632A KR20130053394A KR 20130053394 A KR20130053394 A KR 20130053394A KR 1020127025632 A KR1020127025632 A KR 1020127025632A KR 20127025632 A KR20127025632 A KR 20127025632A KR 20130053394 A KR20130053394 A KR 20130053394A
Authority
KR
South Korea
Prior art keywords
input
nonlinear
amplifier
unit
push
Prior art date
Application number
KR1020127025632A
Other languages
English (en)
Inventor
마티아스 모론발레
피에르-엠마뉴엘 칼멜
Original Assignee
드비알레
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=43822007&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR20130053394(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 드비알레 filed Critical 드비알레
Publication of KR20130053394A publication Critical patent/KR20130053394A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/301CMOS common drain output SEPP amplifiers
    • H03F3/3016CMOS common drain output SEPP amplifiers with symmetrical driving of the end stage
    • H03F3/3018CMOS common drain output SEPP amplifiers with symmetrical driving of the end stage using opamps as driving stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 입력(12)과 출력(14)을 포함하는 "푸시풀" 증폭기에 관한 것으로, 두 개의 공급 전압(V+, V-) 사이에 반대로 직렬 설치된 두 개의 증폭 트랜지스터(18. 20)를 포함하고, 상기 증폭기의 출력(14)이 두 개의 증폭 트랜지스터(18, 20) 사이에 연결되어 있는, 주 증폭 브랜치; 및 각 증폭 트랜지스터(18, 20)에 대해, 증폭될 신호를 입력으로서 각각 수신하기 위해 상기 입력(12)에 연결된 제어 회로(22, 24)를 포함한다. 상기 주 증폭 브랜치는, 각 증폭 트랜지스터(18, 20)와 상기 출력(14) 사이에, 비선형 응답을 가지는 유닛(38, 40)과, 각 증폭 트랜지스터(18, 20)에 대해 상기 제어 회로(22, 24)의 입력에 비선형 응답을 가지는 상기 유닛(38, 40)에 최소한의 전류의 흐름을 부과할 수 있는 비선형 보상 신호를 도입하기 위한 수단(30, 32)을 포함한다.

Description

A급 푸시풀 증폭기 {CLASS A PUSH-PULL AMPLIFIER}
본 발명은 입력과 출력을 포함하는 "푸시풀"형의 증폭기, 특히 푸시풀형의 A급 오디오 증폭기에 관한 것으로,
- 두 개의 전원 전압 사이에 반대로 직렬 연결된 두 개의 증폭 트랜지스터를 포함하고, 증폭기의 출력이 두 개의 증폭 트랜지스터 사이에 연결되는, 주 증폭 브랜치(main amplification branch); 및
- 각각의 증폭 트랜지스터에 대해, 각각 증폭될 신호를 입력으로서 수신하도록 연결된, 제어 회로를 포함한다.
오디오 증폭기는 전력와 품질의 면에서 상이한 성능을 초래하는 상이한 증폭 모드에 대응하는 몇 개의 카테고리로 분류된다.
A급 증폭기는 트랜지스터로 구성되는 능동 증폭 요소들이 계속 도통하므로 항상 선형 모드로 동작하는 것이다. 이 때문에 우수한 품질의 출력 신호를 얻을 수 있지만 출력 전력은 제한된다.
반대로 B급 증폭기는 시간의 절반 동안에만 선형 모드로 동작하고 시간의 나머지 절반 동안에는 실질적으로 차단되는 증폭 요소들을 포함한다. 이 증폭기는 증폭된 신호의 품질에 유해한 스위칭 왜곡을 겪는다.
또한 AB급 증폭기에는, 증폭기가 실제로 낮은 전력에서는 A급이고 높은 전력에서는 B급이 되도록 도통 상태에서 차단 상태로 스위칭할 수 있는 증폭 요소가 존재한다. 이 경우에, 증폭기의 전력은 강한 선형성을 갖도록 하기 위해 상대적으로 감소된다.
끝으로, D급 증폭기는, 그 안의 트랜지스터가 "온/오프"모드로 동작하는 것으로 알려져 있고, 증폭될 신호에 의존하는 펄스폭 변조에 의해 제어된다. 증폭기의 전력은 매우 높지만 신호의 품질은 대개 나쁘다.
본 발명의 목적은, 높은 전력, 우수한 품질의 증폭된 신호 및 에너지의 낮은 정적 손실(static dissipation)을 얻을 수 있는 "푸시풀" 유형의 증폭기를 제안하는 것이다.
이를 위해, 본 발명의 목적은 상기한 유형의 "푸시풀" 타입의 증폭기로서, 주 증폭 브랜치가, 각 트랜지스터와 출력 사이에, 비선형 응답을 가지는 유닛, 및 각 트랜지스터의 제어 회로의 입력에 선형 응답을 가지는 유닛에 최소한의 전류 흐름을 부과할 수 있는 비선형 보상 신호를 위한 도입 수단을 포함하는 것에 특징이 있다.
특정 실시예에 따르면, 상기 증폭기는 다음 특징 중 하나 이상을 포함한다:
- 비선형 응답을 가지는 상기 유닛은 다이오드이다;
- 비선형 응답을 가지는 상기 유닛은 MOS형의 트랜지스터이다;
- 상기 비선형 보상 신호를 도입하기 위한 수단은,
· 상기 비선형 유닛과 동일한 제2 비선형 유닛 - 상기 비선형 유닛의 대응하는 단자와 상기 제2 비선형 유닛에 전류를 부과하는 전류원 사이에 연결됨 -, 및
· 상기 제2 비선형 유닛의 나머지 단자에 연결되고, 상기 비선형 보상 신호를 제공하기 위해 상기 제어 회로에 연결되는, 전압 측정 브랜치를 포함한다;
- 상기 비선형 보상 신호를 도입하기 위한 수단은,
· 단자가 각 증폭 트랜지스터와 비선형 응답을 가지는 상기 유닛 사이에 연결되는, 전압원, 및
· 상기 전압원의 나머지 단자를 상기 트랜지스터의 제어 회로에 연결하는 전압 측정 브랜치를 포함한다;
- 상기 증폭기는 상기 전류 출력을 각 제어 유닛의 입력에 연결하는 선형 피드백 루프를 포함한다;
- 상기 전압 측정 브랜치 및 상기 선형 피드백 루프는 상기 제어 회로의 입력에 함께 연결되어 있다;
- 상기 전압 측정 루프의 저항기의 값은 상기 선형 피드백 루프의 저항기의 값보다 적어도 100배 크다;
- 각 제어 회로는, 비반전 입력이 상기 증폭기의 입력에 연결되고 반전 입력이 상기 비선형 보상 신호를 도입하기 위한 수단에 연결되는, 연산 증폭기를 제어한다.
본 발명은, 단지 예로서 주어지고 도면을 참조하여 이루어진 이하의 설명을 읽는다면 더 잘 이해할 수 있을 것이다.
도 1은 본 발명에 따른 "푸시풀"형의 증폭기 회로도이다.
도 2는 도 1의 회로의 상이한 지점들에서의 상이한 전류를 나타내고 증폭 요소의 비차단(non_blocking) 상태를 보여주는 도면이다.
도 1에 도시된 바와 같이, 본 발명에 따른 "푸시풀"형의 증폭기(10)는 증폭될 오디오 신호를 위한 입력(12)과 증폭된 신호를 위한 출력(14)을 포함한다.
이 출력(14)은 저항기로 부호화된 증폭기(10)의 부하를 구성하는 스피커(loudspeaker)(16)에 연결되어 있다. 증폭기(10)의 입력(12)은, 그 기준이 접지이고 도 1에 발생기(17)로 간략화된 음향 재생 시스템에서 유래하는 제어 전압을 수신할 수 있다. 그 자체는 공지된 바와 같은, "푸시풀" 증폭기는 DC 전압 V+와 V-의 두 개의 버스 사이에 연결된 주 증폭 브랜치를 따라 반대로 직렬 연결된 "MOSFET"형의 두 개의 증폭 트랜지스터(이하, 간단히 트랜지스터라고도 함)(18, 20)를 포함한다. 각 트랜지스터(18, 20)의 드레인은 각각 전압 V+와 V-에 연결되어 있고 그 소스는 증폭기의 출력(14)에 함께 연결되어 있다.
각 트랜지스터(18, 20)의 게이트는, 비반전 입력이 증폭기(10)의 입력(12)에 직접 연결되는 연산 증폭기(26, 28)를 각각 포함하는 제어 폴로어 회로(22, 24)의 출력에 연결된다. 피드백 루프(30, 32)는 증폭기(10)의 출력(14)과 연산 증폭(26, 28)의 반전 출력에 각각 연결되어 있다. 이들 루프는 각각 같은 값의 저항기(34, 36)를 포함한다. 이 저항기는 비교적 작은 값, 바람직하게는 1 ㏁보다 작은, 예를 들면 330 Ω과 같은 값을 가지도록 선택된다.
또, 본 발명에 따르면, 주 증폭 브랜치는, 각 트랜지스터(18, 20)의 소스와 증폭기(10)의 출력(14) 사이에, 비선형 유닛(38, 40)과, 주 증폭 브랜치의 이 비선형 유닛(38, 40)에 미리 정해진 값을 가지는 전류의 흐름을 보장할 수 있는 비선형 보상 신호를 도입하기 위해 비선형 유닛(38, 40)의 단자에 기준 전압값을 제공하는 수단(42, 44)을 포함한다.
제1 실시예에 따르면, 비선형 유닛(38, 40)은 각각 다이오드로 구성된다. 다이오드(38)의 애노드는 트랜지스터(18)의 소스에 연결되고 그 캐소드는 출력(14)에 연결된다. 반대로, 다이오드(40)의 애노드는 출력(14)에 연결되고 그 캐소드는 트랜지스터(20)의 소스에 연결되어 있다.
보상 신호를 도입하기 위한 수단(42, 44)은 연산 증폭기(26, 28)의 피드백 루프(30, 32)에 통합되어 있다.
도시된 실시예에서, 수단(42, 44)은 각각 다이오드(38, 40)와 각각 동일한 다이오드(46, 48)를 포함하고, 설치 조건 하에, 특히 다이오드(38, 40)의 설치 조건과 동일한 열 응력 조건 하에 배치된다. 이 다이오드(46, 48)는 대응하는 다이오드(38, 40)의 방향과 동일한 방향을 따라 각 트랜지스터(18, 20)의 드레인에 연결되어 있다. 그것의 타단은, 연관된 다이오드(46, 48)를 통해 낮은 강도의 정전류, 바람직하게는 100 밀리암페어보다 낮고, 예를 들면 10 ㎃의 정전류를 부과하는 반대 방향의 전류원(50, 52)에 연결되어 있다. 따라서, 다이오드(46)의 애노드는 다이오드(38)의 애노드에 연결되어 있고, 그 캐소드는 전류원(50)에 연결되어 있는 한편, 다이오드(48)의 캐소드는 다이오드(40)의 캐소드에 연결되어 있고, 그 애노드는 전류원(52)에 연결되어 있다.
결합 저항기(54, 56)는 각각, 다이오드(46)의 캐소드와 다이오드(48)의 애노드를 연산 증폭기(26, 28) 각각의 피드백 루프(30, 32)에 연결한다. 이 저항기들은 다이오드(46, 48)의 단자 상의 전압을 피드백 루프(30, 32)에 주입할 수 있다.
따라서, 저항기(54, 56)의 다른 단자는 연산 증폭기(26, 28)의 비반전 입력에 연결되어 있다.
동작 중에, 비선형 유닛을 구성하는 다이오드(38, 40)의 존재가, 증폭기의 출력 전류에 관계없이 트랜지스터(18, 20)의 선형성이 영(zero)이 되는 것을 방지한다는 것을 알 수 있다. 실제로, 전류가 필연적으로 트랜지스터 중 하나를 통해 흐를 때, 다른 하나의 트랜지스터는, 주 증폭 브랜치의 비선형 유닛에 흐르는 전류에 대해 피드백 루프에 의해 부과된 제어로 인해, 영이 아니고(non-zero) 전류원(50, 52)의 전류값과 같은 전류값에 수렴하는, 그것을 통해 흐르는 강도를 가진다.
전류원(50, 52)에 의해 부과된 전류가 흐르는 다이오드(46, 48)는 기준(reference) 역할을 보장하며, 이것을 사용하여 주 증폭 브랜치의 다이오드(38, 40)에 최소 전류의 흐름을 보증하는 보상값에 의해 피드백 루프(32, 34)를 통해 트랜지스터(18, 20)의 제어 회로를 교정할 수 있다.
바람직하게는, 저항기(54, 56)의 값은 매우 크며, 특히 저항기(34, 36)의 값보다 최소한 백배 크다. 따라서, 저항기(54, 56)의 값은 예를 들면 100 ㏀이다.
도시되지 않은 다른 예로서, 다이오드(46, 48)와 전류원(50, 52)은 다이오드(46, 48)의 위치에 그 대신에 배치된 전압원으로 대체된다. 이 경우에, 트랜지스터(18, 20)를 통해 흐르는 전류는 영을 향해 수렴하지만 영원히 이값에 도달하지 않는다.
다른 실시예에 따르면, 전류원(50, 52)은 그대로 유지되고 다이오드(38, 40, 46, 48)가 각각, 게이트가 드레인에 연결된 MOSFET 트랜지스터로 교체된다. 그러면 이러한 트랜지스터는 다이오드처럼 비선형 응답을 가지므로, 이전 실시예에서처럼 회로의 동작을 보장한다.
도 2에서는 출력에서 측정된 실질적으로 사인파 증폭 신호가 곡선(214)으로 나타나 있는 것을 볼 수 있다. 곡선(238, 240)으로 나타낸 다이오드(38, 40)에 흐르는 전류는, 부호 240A로 나타낸 신호 주기의 절반에서는 실질적으로 사인파 형상을, 그리고 부호 240B로 나타낸 신호 주기의 나머지 절반에서는 2 ㎃와 15 ㎃ 사이에 포함된 연속 미분 가능한 부분을 가지며, 이값이 항상 상쇄되지 않으면, 이는 다이오드와 직렬로 설치된 트랜지스터가 차단되지 않는 것을 보장한다.
따라서, 곡선(318, 320)으로 나타낸 동일한 형상의 전류는 트랜지스터(18, 20)를 통해 흘러, 그것들 중 어느 것도 항상 차단되지 않게 할 수 있다.
따라서 이러한 증폭기는 우수한 품질의 출력 신호, 트랜지스터 중 어느 것도 항상 차단되지 않으며, 에너지의 낮은 정적 손실을 보장하면서 상당한 전력을 가질 수 있는 가능성을 제공한다.
부과된 전류가 흐르는 기준 다이오드(46, 48)에 의존함으로써, 다이오드(38, 40)를 통해, 따라서 트랜지스터(18, 20)로 흐르는 전류를 사용된 다이오드의 온도 의존 곡선을 의식하지 않고 설정할 수 있다는 것을 알 수 있다.
이러한 증폭기는 특히 고충실도 증폭기에 적합할 뿐 아니라, 무선 증폭기, 의료용 이미지 증폭기 또는 소스 증폭기와 같은 강한 선형성을 필요로 하는 모든 유형의 증폭기에서의 응용을 찾을 수 있다.

Claims (9)

  1. 입력(12)과 출력(14)을 포함하는 푸시풀형의 증폭기로서,
    두 개의 공급 전압(V+와 V-) 사이에 반대로 직렬 설치된 두 개의 증폭 트랜지스터(18, 20)를 포함하고, 상기 증폭기의 출력(14)이 상기 두 개의 증폭 트랜지스터(18, 20) 사이에 연결되어 있는, 주 증폭 브랜치; 및
    - 각 증폭 트랜지스터(18, 20)에 대해, 증폭될 신호를 입력으로서 각각 수신하기 위한 상기 입력(12)에 연결된 제어 회로(22, 24)
    를 포함하고,
    상기 주 증폭 브랜치는, 각 트랜지스터(18, 20)와 상기 출력(14) 사이에, 비선형 응답을 가지는 유닛(38, 40)과, 각 트랜지스터(18, 20)에 대해, 상기 제어 회로(22, 24)의 입력에 선형 응답을 가지는 상기 유닛(38, 40)에 최소 전류의 흐름을 부과할 수 있는 비선형 보상 신호를 도입하기 위한 수단(30, 32)을 포함하는, 푸시풀형의 증폭기.
  2. 제1항에 있어서,
    비선형 응답을 가지는 상기 유닛(38, 40)은 다이오드인, 푸시풀형의 증폭기.
  3. 제1항에 있어서,
    비선형 응답을 가지는 상기 유닛(38, 40)은 MOS형 트랜지스터인, 푸시풀형의 증폭기.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    비선형 보상 신호를 도입하기 위한 상기 수단(30, 32)은,
    상기 비선형 유닛(38, 40)과 동일한 제2 비선형 유닛(46, 48) - 상기 비선형 유닛(38, 40)의 대응하는 단자와 상기 제2 비선형 유닛(46, 48)에 전류를 부과하는 전류원 사이에 연결됨 -; 및
    상기 제2 비선형 유닛(46, 48)의 나머지 단자에 연결되고, 상기 비선형 보상 신호를 제공하기 위해 상기 제어 회로(22, 24)에 연결되는, 전압 측정 브랜치를 포함하는, 푸시풀형의 증폭기.
  5. 제1항 내지 제3항 중 어느 한 항에 있어서,
    비선형 보상 신호를 도입하기 위한 상기 수단은,
    하나의 단자가 각 증폭 트랜지스터(18, 20)와 비선형 응답을 가지는 상기 유닛(38, 40) 사이에 연결되는, 전압원; 및
    상기 전압원의 다른 하나의 단자를 상기 증폭 트랜지스터(18, 20)의 제어 회로(22, 24)에 연결하는 전압 측정 브랜치(54, 56)를 포함하는, 푸시풀형의 증폭기.
  6. 제1항 내지 제5항 중 어느 한 항에 있어서,
    전류 출력(14)을 각 제어 회로(22, 24)의 입력에 연결하는 선형 피드백 루프(34, 36)를 포함하는, 푸시풀형의 증폭기.
  7. 제4항 또는 제5항을 취하는 제6항에 있어서,
    상기 전압 측정 브랜치(54, 56)와 상기 선형 피드백 루프(34, 36)는 상기 제어 회로(22, 24)의 입력에 함께 연결되어 있는, 푸시풀형의 증폭기.
  8. 제7항에 있어서,
    전압 측정 루프의 저항기(54, 56)의 값은, 상기 선형 피드백 루프의 저항기(34, 36)의 값보다 최소한 100배 큰, 푸시풀형의 증폭기.
  9. 제1항 내지 제8항 중 어느 한 항에 있어서,
    각 제어 회로(22, 24)는, 비반전 입력이 상기 증폭기의 입력(12)에 연결되고 반전 입력이 비선형 보상 신호를 도입하기 위한 상기 수단(30, 32)에 연결되어 있는 연산 증폭기(26, 28)를 포함하는, 푸시풀형의 증폭기.
KR1020127025632A 2010-03-02 2010-03-16 A급 푸시풀 증폭기 KR20130053394A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR1051518 2010-03-02
FR1051518 2010-03-02
PCT/FR2010/050470 WO2011107670A1 (fr) 2010-03-02 2010-03-16 Amplificateur de classe a de type push-pull

Publications (1)

Publication Number Publication Date
KR20130053394A true KR20130053394A (ko) 2013-05-23

Family

ID=43822007

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127025632A KR20130053394A (ko) 2010-03-02 2010-03-16 A급 푸시풀 증폭기

Country Status (7)

Country Link
US (1) US9257949B2 (ko)
EP (1) EP2543140A1 (ko)
JP (1) JP5647272B2 (ko)
KR (1) KR20130053394A (ko)
CN (1) CN102906999B (ko)
BR (1) BR112012022178A2 (ko)
WO (1) WO2011107670A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2500429B (en) * 2012-03-22 2019-02-06 Snaptrack Inc Bias control for push-pull amplifier arrangement
WO2015117217A1 (en) * 2014-02-06 2015-08-13 Ghannouchi Fadhel M High efficiency ultra-wideband amplifier
FR3022710A1 (fr) * 2014-06-19 2015-12-25 Devialet Amplificateur de classe a
GR1008934B (el) * 2016-04-25 2017-01-24 Κωνσταντινος Γεωργιου Παπαχρηστου Ηλεκτρονικη διαταξη για την αυτοματη ρυθμιση της πολωσης ρευματος του τρανζιστορ του σταδιου ισχυος ακουστικου ενισχυτη ταξης α με μονη τροφοδοσια, με χρηση κυκλωματος ενεργης ανορθωσης τασης σε αναστρεφουσα διαταξη

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3947727A (en) * 1974-12-10 1976-03-30 Rca Corporation Protection circuit for insulated-gate field-effect transistors
JPS52102660A (en) * 1976-02-24 1977-08-29 Hitachi Ltd Transistor output circuit
JPS5845842B2 (ja) * 1976-12-15 1983-10-13 株式会社東芝 トランジスタ増幅回路
JPS5836844B2 (ja) * 1977-09-07 1983-08-12 パイオニア株式会社 プッシュプル増幅回路
JPS54134547A (en) * 1978-04-11 1979-10-19 Sony Corp Mosfet switching circuit
JPS5518110A (en) * 1978-07-24 1980-02-08 Victor Co Of Japan Ltd A-class push-pull amplifier
JPS5628509A (en) * 1979-08-17 1981-03-20 Matsushita Electric Ind Co Ltd Power amplifier
US4275539A (en) * 1979-12-10 1981-06-30 Abbott Richard V Iii Method and apparatus for insulating building blocks and the blocks produced thereby
JPS5750108A (en) * 1980-09-10 1982-03-24 Toshiba Corp Amplifier
JPS58150306A (ja) * 1982-02-05 1983-09-07 Nippon Columbia Co Ltd 電力増幅器のバイアス回路
JPS58143611A (ja) * 1982-02-20 1983-08-26 Pioneer Electronic Corp 増幅器のバイアス制御装置
NL8403265A (nl) 1984-10-26 1986-05-16 E Van Drecht Vermogensversterker.
DD279128A1 (de) 1988-12-29 1990-05-23 Nachrichtenelektronik Ernst Th Schaltungsanordnung fuer die ruhestromstabilisierung der ausgangstransistoren eines in gegentakt-ab-betrieb arbeitenden mehrstufigen gleichstromgegengekoppelten transistorleistungsverstaerkers, insbesondere fuer die uebertragung des nf-bereiches
US6646508B1 (en) * 1996-12-30 2003-11-11 Anthony T. Barbetta Wide bandwidth, current sharing, MOSFET audio power amplifier with multiple feedback loops
JP4256057B2 (ja) * 1999-09-30 2009-04-22 株式会社東芝 非線形補償器
JP2004104414A (ja) * 2002-09-09 2004-04-02 Nec Corp プッシュプル増幅器及び周波数変換回路
JP4170996B2 (ja) * 2005-02-10 2008-10-22 株式会社アドバンテスト 電力増幅回路、及び試験装置

Also Published As

Publication number Publication date
WO2011107670A1 (fr) 2011-09-09
BR112012022178A2 (pt) 2016-10-25
CN102906999B (zh) 2016-06-08
CN102906999A (zh) 2013-01-30
US9257949B2 (en) 2016-02-09
US20130063211A1 (en) 2013-03-14
EP2543140A1 (fr) 2013-01-09
JP2013521689A (ja) 2013-06-10
JP5647272B2 (ja) 2014-12-24

Similar Documents

Publication Publication Date Title
KR101670477B1 (ko) 클래스 ab 오디오 증폭기 출력단 전압 보호 방법 및 장치
WO2010080105A2 (en) Constant switch vgs circuit for minimizing rflatness and improving audio performance
US7868695B2 (en) Differential amplifier
JP2010085384A5 (ko)
KR100877626B1 (ko) 클래스 ab 증폭기 및 이를 위한 입력 스테이지 회로
KR20130053394A (ko) A급 푸시풀 증폭기
US8294518B2 (en) Class-AB/B amplifier and quiescent control circuit for implementation with same
US10361669B2 (en) Output circuit
US9559648B2 (en) Amplifier with reduced idle power loss using single-ended loops
US10855239B2 (en) Amplifier class AB output stage
KR101438464B1 (ko) 초고충실도 오디오 증폭기
CN102282763A (zh) 低失真放大器
JP2013521689A5 (ko)
KR102466908B1 (ko) 오디오 증폭기
JP2017519437A (ja) バイアス制御を備えたab級増幅器
US7432766B2 (en) Front end for an instrumentation amplifier
US8665024B2 (en) Control of minimum current in output transistors of an amplifier output stage
WO2022264716A1 (ja) 高電圧増幅器
US9407208B2 (en) Class AB amplifier with programmable quiescent current
KR20180108496A (ko) 차동 증폭 회로
US20240201724A1 (en) Output detection circuit
US10063193B2 (en) Class D amplifier
JP2018107644A (ja) 増幅器
CN113692704A (zh) 放大器电路
KR100793361B1 (ko) 에러 증폭기 및 그 증폭 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application