KR20130027094A - 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 - Google Patents
디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 Download PDFInfo
- Publication number
- KR20130027094A KR20130027094A KR1020110089009A KR20110089009A KR20130027094A KR 20130027094 A KR20130027094 A KR 20130027094A KR 1020110089009 A KR1020110089009 A KR 1020110089009A KR 20110089009 A KR20110089009 A KR 20110089009A KR 20130027094 A KR20130027094 A KR 20130027094A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- interface
- image signal
- display
- circuit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3265—Power saving in display device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/12—Synchronisation between the display unit and other units, e.g. other display units, video-disc players
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/103—Detection of image changes, e.g. determination of an index representative of the image change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/10—Display system comprising arrangements, such as a coprocessor, specific for motion video images
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Multimedia (AREA)
- General Engineering & Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
디스플레이 드라이버가 개시된다. 상기 디스플레이 드라이버는 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 상기 영상 신호를 수신하기 위한 수신기와, 상기 수신기로부터 출력된 상기 모드 전환 명령에 응답하여 제1제어 신호들과 제2제어 신호들을 생성하는 제어 회로와, 상기 제1제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 정지 영상 신호를 메모리를 이용하여 출력하기 위한 제1인터페이스와, 상기 제2제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 동영상 신호를 상기 메모리를 이용하지 않고 출력하기 위한 제2인터페이스를 포함한다.
Description
본 발명의 개념에 따른 실시 예는 디스플레이 드라이버에 관한 것으로서, 특히 입력 영상 신호의 종류에 따라 정지 영상 신호를 처리하는 인터페이스와 동영상 신호를 처리하는 인터페이스 사이에서 스위칭할 수 있는 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템에 관한 것이다.
영상 해상도(image resolution)가 증가함에 따라, 모바일 애플리케이션 프로세서(mobile application processor)와 디스플레이 드라이버 IC(display driver integrated circuit(IC)) 사이의 데이터 트래픽(data traffic)이 급속도로 증가하고 있다.
이에 따라 상기 모바일 애플리케이션 프로세서 및/또는 상기 디스플레이 드라이버 IC에서 소모되는 전력도 꾸준히 증가하고 있다.
음성 통화 중심의 기존의 이동 전화기는 멀티미디어(multimedia) 데이터 중심의 스마트폰(smartphone)으로 빠르게 대체되고 있다. 상기 스마트폰에 구현된 디스플레이 드라이버 IC는 정지 영상(still image) 신호 또는 동영상(moving image)신호와 같은 상기 멀티미디어 데이터를 디스플레이에서 디스플레이하기 위하여 빈번하게 동작한다.
따라서 상기 스마트폰의 배터리 지속시간이 감소한다. 상기 배터리 지속시간은 한번 충전으로 계속해서 사용할 수 있는 배터리의 사용 시간을 의미한다. 이에 따라 정지 영상 신호와 동영상 신호를 처리하는 스마트폰과 같은 이동 통신 장치의 배터리 지속시간을 늘릴 수 있는 방법이 필요하다.
본 발명이 이루고자 하는 기술적인 과제는 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령에 따라 메모리를 이용하여 상기 정지 영상 신호를 상기 디스플레이로 전송할지 또는 상기 메모리를 이용하지 않고 상기 동영상 신호를 상기 디스플레이로 전송할지를 결정할 수 있는 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템을 제공하는 것이다.
본 발명의 실시 예에 따른 디스플레이 드라이버는 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 상기 영상 신호를 수신하기 위한 수신기와, 상기 수신기로부터 출력된 상기 모드 전환 명령에 응답하여 제1제어 신호들과 제2제어 신호들을 생성하는 제어 회로와, 상기 제1제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 정지 영상 신호를 메모리를 이용하여 출력하기 위한 제1인터페이스와, 상기 제2제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 동영상 신호를 상기 메모리를 이용하지 않고 출력하기 위한 제2인터페이스를 포함한다.
상기 제1인터페이스는 상기 제1제어 신호들에 응답하여 상기 정지 영상 신호의 전송을 제어하는 제1스위칭 회로와, 상기 모드 전환 명령에 따라 상기 제어 회로로부터 출력된 선택 신호에 응답하여, 상기 제1스위칭 회로로부터 전송된 상기 정지 영상 신호와 상기 제2인터페이스로부터 전송된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 전송하기 위한 선택 회로를 포함한다.
상기 제1인터페이스는 MIPI? 명령 모드(command mode)를 지원하는 인터페이스 또는 CPU 인터페이스이고, 상기 제2인터페이스는 MIPI? 비디오 모드(video mode)를 지원하는 인터페이스 또는 RGB 인터페이스이다.
상기 모드 전환 명령은 상기 영상 신호에 포함된 수직 블랭킹 구간에 포함된다.
상기 디스플레이 드라이버는 제1선택 신호에 응답하여, 상기 메모리로부터 출력된 상기 정지 영상 신호 또는 상기 제2인터페이스로부터 출력된 상기 동영상 신호를 출력하는 제1선택 회로와, 상기 제1선택 회로로부터 출력된 영상 신호를 상기 디스플레이로 전송하기 위한 출력 회로를 더 포함하며, 상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제1선택 신호를 생성한다.
실시 예에 따라 상기 제1인터페이스는 상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 상기 메모리로 전송하기 위한 제1스위칭 회로와, 스캔 스위칭 신호에 응답하여 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하기 위한 스캔 스위칭 회로를 포함한다.
상기 제2인터페이스는 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로로 전송하기 위한 제2스위칭 회로를 포함한다.
다른 실시 예에 따라 상기 제1인터페이스는 상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 전송하기 위한 제1스위칭 회로와, 제2선택 신호에 응답하여, 상기 제1스위칭 회로로부터 출력된 상기 정지 영상 신호와 상기 제2인터페이스로부터 출력된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 출력하는 제2선택 회로와, 스캔 스위칭 신호에 응답하여 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하는 스캔 스위칭 회로를 포함한다.
상기 제2인터페이스는 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로와 상기 제2선택 회로 중에서 적어도 하나로 전송하기 위한 제2스위칭 회로를 포함하며, 상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제2선택 신호와 상기 스캔 스위칭 신호를 생성한다.
본 발명의 실시예에 따른 휴대용 통신 장치는 디스플레이와, 상기 디스플레이로 영상 신호를 전송하기 위한 디스플레이 드라이버와, 상기 디스플레이 드라이버로 상기 디스플레이에서 디스플레이될 상기 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 상기 영상 신호를 전송하는 호스트를 포함한다.
상기 디스플레이 드라이버는 상기 모드 전환 명령에 응답하여 제1제어 신호들과 제2제어 신호들을 생성하는 제어 회로와, 상기 제1제어 신호들에 따라 상기 정지 영상 신호를 메모리를 이용하여 상기 디스플레이로 전송하기 위한 제1인터페이스와, 상기 제2제어 신호들에 따라 상기 동영상 신호를 상기 메모리를 이용하지 않고 상기 디스플레이로 전송하기 위한 제2인터페이스를 포함한다.
상기 디스플레이 드라이버는 제1선택 신호에 응답하여, 상기 제1인터페이스의 출력 포트와 상기 제2인터페이스의 출력 포트 중에서 어느 하나로부터 출력된 상기 영상 신호를 출력하는 제1선택 회로와, 상기 제1선택 회로로부터 출력된 영상 신호를 상기 디스플레이로 전송하기 위한 출력 회로를 더 포함한다.
상기 제1인터페이스는 상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 전송하기 위한 제1스위칭 회로와, 제2선택 신호에 응답하여, 상기 제1스위칭 회로로부터 출력된 상기 정지 영상 신호와 상기 제2인터페이스로부터 출력된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 출력하는 제2선택 회로와, 스캔 스위칭 신호에 응답하여, 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하는 스캔 스위칭 회로를 포함한다.
상기 제2인터페이스는 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로와 상기 제2선택 회로 중에서 적어도 하나로 전송하기 위한 제2스위칭 회로를 포함하고, 상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제1선택 신호, 상기 제2선택 신호, 및 상기 스캔 스위칭 신호를 생성한다.
상기 정지 영상 신호 다음에 상기 동영상 신호가 전송될 때 또는 상기 동영상 신호 다음에 상기 정지 영상 신호가 전송될 때, 상기 출력 회로는 타이밍 컨트롤러의 제어에 따라 적어도 1프레임에 상응하는 시간 동안 디스에이블된다.
상기 호스트는 코덱(codec)의 실행 여부에 따라 상기 영상 신호가 상기 정지 영상 신호인지 또는 상기 동영상 신호인지를 판단하고 판단 결과에 따라 상기 모드 전환 명령을 생성한다.
상기 호스트는 상기 디스플레이 드라이버로부터 전송된 TE(tearing effect) 제어 신호를 모니터하고, 모니터 결과에 따라 상기 모드 전환 명령을 수직 블랭킹 구간(vertical blanking interval)에 상기 디스플레이 드라이버로 전송한다.
상기 호스트는 상기 정지 영상 신호 다음에 상기 동영상 신호가 전송됨을 지시하는 상기 모드 전환 명령을 수직 블랭킹 구간에 상기 디스플레이 드라이버로 전송한 후, 곧바로 상기 동영상 신호를 상기 디스플레이 드라이버로 전송한다.
상기 호스트는 상기 동영상 신호 다음에 상기 정지 영상 신호가 전송됨을 지시하는 상기 모드 전환 명령을 수직 블랭킹 구간에 상기 디스플레이 드라이버로 전송한 후, 처음 정지 영상 신호를 처음 TE(tearing effect) 제어 신호의 하강 에지(falling edge) 전에 상기 디스플레이 드라이버로 전송한다.
본 발명의 실시예에 따른 디스플레이 드라이버의 동작 방법은 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상신호인지를 지시하는 모드 전환 명령에 응답하여 제어 신호들을 생성하는 단계와, 상기 제어 신호들에 따라, 상기 정지 영상을 메모리를 경유하여 상기 디스플레이로 전송하는 명령 모드와 상기 동영상을 상기 메모리를 경유하지 않고 상기 디스플레이로 전송하는 비디오 모드 사이에서 스위칭하는 단계를 포함한다.
상기 모드 전환 명령은 상기 영상의 수직 블랭크 구간에 포함된다.
상기 비디오 모드와 상기 명령 모드 사이에서 스위칭될 때, 상기 영상은 상기 영상의 적어도 1프레임 동안 상기 디스플레이로 전송되지 않는 단계를 더 포함한다.
본 발명의 실시 예에 따른 디스플레이 드라이버는 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령에 따라 메모리를 이용하여 상기 정지 영상 신호를 상기 디스플레이로 전송할지 또는 상기 메모리를 이용하지 않고 상기 동영상 신호를 상기 디스플레이로 전송할지를 결정할 수 있다. 따라서 상기 디스플레이 드라이버에서 소모되는 전력을 줄일 수 있는 효과가 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 상세한 설명이 제공된다.
도 1은 본 발명의 실시 예에 따른 영상 신호 처리 시스템의 블록도를 나타낸다.
도 2는 도 1에 도시된 애플리케이션 호스트 프로세서의 개략적인 블록도를 나타낸다.
도 3은 도 2에 도시된 애플리케이션 호스트 프로세서의 동작들을 설명하기 위한 플로우차트이다.
도 4는 도 2에 도시된 애플리케이션 호스트 프로세서로부터 출력되는 모드 전환 명령을 포함하는 영상 신호, 및 클락 신호의 파형도를 나타낸다.
도 5는 도 1에 도시된 디스플레이 드라이버의 개략적인 블록도를 나타낸다.
도 6은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 일 실시 예를 나타낸다.
도 7은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름에 대한 일 실시 예를 나타낸다.
도 8은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 일 실시예를 나타낸다.
도 9는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 10은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 다른 실시예를 나타낸다.
도 11은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 다른 실시 예를 나타낸다.
도 12는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 13은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
도 14는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 또 다른 실시 예를 나타낸다.
도 15는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 16은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
도 1은 본 발명의 실시 예에 따른 영상 신호 처리 시스템의 블록도를 나타낸다.
도 2는 도 1에 도시된 애플리케이션 호스트 프로세서의 개략적인 블록도를 나타낸다.
도 3은 도 2에 도시된 애플리케이션 호스트 프로세서의 동작들을 설명하기 위한 플로우차트이다.
도 4는 도 2에 도시된 애플리케이션 호스트 프로세서로부터 출력되는 모드 전환 명령을 포함하는 영상 신호, 및 클락 신호의 파형도를 나타낸다.
도 5는 도 1에 도시된 디스플레이 드라이버의 개략적인 블록도를 나타낸다.
도 6은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 일 실시 예를 나타낸다.
도 7은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름에 대한 일 실시 예를 나타낸다.
도 8은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 일 실시예를 나타낸다.
도 9는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 10은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 다른 실시예를 나타낸다.
도 11은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 다른 실시 예를 나타낸다.
도 12는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 13은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
도 14는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 또 다른 실시 예를 나타낸다.
도 15는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타낸다.
도 16은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
본 명세서에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 또는 기능적 설명은 단지 본 발명의 개념에 따른 실시 예들을 설명하기 위한 목적으로 예시된 것으로서, 본 발명의 개념에 따른 실시 예들은 다양한 형태들로 실시될 수 있으며 본 명세서에 설명된 실시 예들에 한정되지 않는다.
본 발명의 개념에 따른 실시 예들은 다양한 변경들을 가할 수 있고 여러 가지 형태들을 가질 수 있으므로 실시 예들을 도면에 예시하고 본 명세서에서 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 개념에 따른 실시 예들을 특정한 개시 형태들에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물, 또는 대체물을 포함한다.
제1 또는 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만, 예컨대 본 발명의 개념에 따른 권리 범위로부터 벗어나지 않은 채, 제1구성 요소는 제2구성 요소로 명명될 수 있고 유사하게 제2구성 요소는 제1구성 요소로도 명명될 수 있다.
어떤 구성 요소가 다른 구성 요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성 요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성 요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성 요소가 다른 구성 요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는 중간에 다른 구성 요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로서, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 본 명세서에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 가진다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 본 명세서에 첨부된 도면들을 참조하여 본 발명의 실시 예들을 상세히 설명한다.
도 1은 본 발명의 실시 예에 따른 영상 신호 처리 시스템의 블록도를 나타낸다.
도 1을 참조하면, 영상 신호 처리 시스템(10)은 정지 영상 신호(또는 정지 영상) 또는 동영상 신호(또는 동영상)를 디스플레이(300)에서 디스플레이할 수 있는 이동 전화기(mobile phone), 스마트폰(smartphone), 태블릿 PC(tablet personal computer), PDA(personal digital assistant), 또는 PMP(poetable multimedia player) 등과 같은 이동 장치(mobile device), 소형 기기(handheld device) 또는 소형 컴퓨터(handheld computer)를 의미한다.
영상 신호 처리 시스템(10)은 애플리케이션 호스트 프로세서(이하, '호스트'라한다. 100), 디스플레이 드라이버(또는, 디스플레이 드라이버 IC; 200), 및 디스플레이(300)를 포함한다.
호스트(100)는 호스트(100) 안에 구현된 코덱(codec)의 실행 여부에 따라 디스플레이(300)에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송할 수 있다. 상기 모드 전환 명령은 디스플레이 드라이버(200)의 동작 모드를 제어하기 위한 제어 신호들이다.
상기 모드 전환 명령을 포함하는 영상 신호(DATA)는 클락 신호(CLK)에 응답하여 디스플레이 드라이버(200)로 전송될 수 있다.
호스트(100)는 디스플레이 드라이버(200)로부터 출력된 TE(tearing effect) 제어 신호(TE)를 수신하고, 수신된 TE 제어 신호(TE)의 레벨에 따라 영상 신호 (DATA)의 전송 타이밍을 제어할 수 있다. 여기서, 상기 TE 제어 신호(TE)는 티어링 (tearing) 또는 스크린 티어링(screen teraing)을 방지하기 위한 제어 신호이다.
디스플레이 드라이버(200)는 호스트(100)로부터 출력된 모드 전환 명령에 따라 디스플레이 드라이버(200) 안에 구현된 정지 영상 신호를 처리하는 인터페이스와 동영상 신호를 처리하는 인터페이스 중에서 어느 하나를 선택하고, 호스트(100)로부터 출력된 영상 신호(DATA), 예컨대 정지 영상 신호 또는 동영상 신호를 선택된 인터페이스를 통하여 출력 영상 신호(DDATA)로서 디스플레이(300)로 전송할 수 있다.
디스플레이(300)는 디스플레이 드라이버(200)로부터 출력된 출력 영상 신호 (DDATA)를 디스플레이할 수 있다. 예컨대, 디스플레이(300)는 LCD(liquid crystal display), LED(light emitting diode) 디스플레이, OLED(Organic LED) 디스플레이, 또는 AMOLED(active-matrix OLED) 디스플레이로 구현될 수 있다.
도 2는 도 1에 도시된 애플리케이션 호스트 프로세서의 개략적인 블록도를 나타낸다.
도 2에 도시된 점선은 명령(instruction) 실행 경로를 나타낸다. 도 2를 참조하면, 호스트(100)는 RF 수신기(110), DRAM(dynamic random access memory; 114)과 같은 휘발성(volatile) 메모리, NAND 플래시 메모리(116)와 같은 불휘발성(non-volatile) 메모리, 프레임 버퍼(frame buffer; 118), 코덱(codec; 120), 디스플레이 컨트롤러(122), 레지스터(124)를 포함하는 인터페이스(126), 및 CPU 코어(128)를 포함한다.
호스트(100)의 동작을 전반적으로 제어할 수 있는 CPU 코어(128)는 각 구성 요소(114, 116, 118, 120, 122, 124, 및 126)의 동작을 제어할 수 있고, 실행 코드 (CODE)를 실행시킬 수 있다.
사용자가 동영상 신호(MI)를 디스플레이(300)에서 재생(playback)하고자 할 때, 예컨대 실행 코드(CODE)에 의하여 코덱(120)이 실행될 때, CPU 코어(128)는 코덱(120)의 실행을 감지하고, 감지 결과에 따라 모드 전환 명령(MCC[1:0])을 생성하고, 생성된 모드 전환 명령(MCC[1:0])을 레지스터(124)로 전송할 수 있다.
예컨대, 동영상 신호(MI)의 재생에 관련된 이벤트(event)가 발생하면, 실행 코드(CODE)의 메인(main) 함수 내에서 상기 이벤트에 관련된 이벤트 처리 함수가 호출(call)되고, 상기 이벤트 처리 함수가 코덱(120)을 호출할 때 CPU 코어(128)는 실행 코드(CODE)의 실행 및/또는 상기 호출에 따라 디스플레이(300)에서 디스플레이될 영상 신호가 동영상 신호(MI)임을 판단할 수 있다.
예컨대, 모드 전환 명령(MCC[1:0])이 2-비트일 때, 디스플레이 드라이버 (200)의 동작 모드는 표 1과 같다. 즉, 디스플레이 드라이버(200)는 모드 전환 명령(MCC[1:0])에 따라 정지 영상 신호를 처리하는 명령 모드(command mode)와 동영상 신호를 처리하는 비디오 모드(video mode)와의 사이에서 스위칭 동작을 수행할 수 있다.
또한, 브리지 모드(bridge mode)는 디스플레이 드라이버(200)의 동작 모드가 명령 모드로부터 비디오 모드로 스위칭될 때 내부 스캔 동작(internal scan operation)으로 인하여 메모리(204-3)의 더미(dummy) 영상 신호가 디스플레이(300)로 출력되는 것을 방지하기 위한 모드일 수 있다.
MMC[1:0] | 동작 모드(operation mode) |
00 | 명령 모드(command mode) |
01 | 메모리를 갖는 비디오 모드(video mode with memory) |
10 | 메모리를 갖지 않는 비디오 모드(video mode without memory) |
11 | 브리지 모드(bridge mode) |
각 모드에 따른 디스플레이 드라이버(200)의 동작은 관련 도면들을 참조하여 상세히 설명될 것이다.
또한, 사용자가 정지 영상 신호(SI)를 디스플레이(300)에서 재생하고자 할 때, 예컨대 실행 코드(CODE)에 의하여 코덱(120)의 실행이 종료될 때 또는 코덱 (120)이 실행되지 않을 때, CPU 코어(128)는 코덱(120)의 실행의 종료 또는 코덱 (120)이 실행되지 않음을 감지하고, 감지 결과에 따라 모드 전환 명령(MCC[1:0])을 생성하고, 생성된 모드 전환 명령(MCC[1:0])을 레지스터(124)로 전송할 수 있다.
예컨대, 정지 영상 신호(SI)를 디스플레이(300)에서 디스플레이하기 위하여, 실행중인 코덱(120)이 종료 이벤트에 따라 종료되고, 코덱(120)을 실행시키기 위해 호출된 이벤트 처리 함수가 메인 함수로 리턴(return)될 때, CPU 코어(128)는 상기 리턴을 검출하고 디스플레이(300)에서 디스플레이될 영상 신호가 정지 영상 신호 (SI)임을 판단할 수 있다.
실행 코드의 예는 다음과 같다.
Main function { booting code function ();
...
display driver IC execution function ()
...};
display driver IC execution function { if (DMB execution = OK) then call Codec driving function ();
if (internet moving image = OK) then call Codec driving function ();
if (game execution = OK) then call Codec driving function ();};
Codec driving function {MMC=10
...
if (DMB finish=OK) then 종료 1프레임 전에 MMM=11 and then MMM=00 and then return to Main function};
RF 수신기(110)는 인터넷 또는 DMB(digital multimedia broadcasting)을 통하여 영상 신호, 예컨대 정지 영상 신호(SI) 또는 동영상 신호(MI)를 수신하고, 수신된 영상 신호를 DRAM(114) 및/또는 NAND 플래시 메모리(116)에 저장할 수 있다.
호스트(100)가 부팅(booting)될 때, NAND 플래시 메모리(116)에 저장된 실행 코드(CODE)는 DRAM(114)에 로드(load)되고, DRAM(114)에 로드된 실행 코드(CODE)는 순차적으로 실행될 수 있다. 실시 예에 따라 NAND 플래시 메모리(116)에 저장된 실행 코드(CODE)는 CPU 코어(128)의 제어에 따라 실시간으로 DRAM(114)에 로드될 수 있다.
NAND 플래시 메모리(116)는 정지 영상 신호, 동영상 신호, 게임 프로그램, 시작 프로그램, 예컨대 실행 코드, 및/또는 애플리케이션을 저장할 수 있다. 예컨대, NAND 플래시 메모리(116)에 저장된 상기 정지 영상 신호, 상기 동영상 신호, 상기 게임 프로그램, 상기 시작 프로그램, 예컨대 상기 실행 코드, 및/또는 상기 애플리케이션은 CPU 코어(128)의 제어에 따라 DRAM(114)으로 로드될 수 있다.
프레임 버퍼(118)는 DRAM(114)으로부터 출력된 정지 영상 신호(SI) 또는 코덱(120)으로부터 출력된 동영상 신호(MI)를 수신하여 저장한다. 예컨대, 정지 영상 신호(SI)를 디스플레이(300)에서 디스플레이하고자 할 때, DRAM(114)에 저장된 정지 영상 신호(SI)는 바로 프레임 버퍼(118)로 전송된다. 그러나, 동영상 신호(MI)를 디스플레이(300)에서 디스플레이하고자 할 때, DRAM(114)에 저장된 동영상 신호 (MI)는 코덱(120)에 의하여 처리된 후 프레임 버퍼(118)로 전송된다.
코덱(120)은 데이터 스트림(data stream) 또는 신호를 인코딩(encoding) 및/또는 디코딩(decoding)할 수 있는 하드웨어 또는 컴퓨터 프로그램이다. 예컨대, 코덱(120)은 DRAM(114)으로부터 출력된 동영상 신호(MI)를 디코딩하고 디코드된 동영상 신호를 프레임 버퍼(118)로 전송한다.
디스플레이 컨트롤러(122)는 프레임 버퍼(118)로부터 출력된 정지 영상 신호 (SI) 또는 동영상 신호(MI)를 인터페이스(126)로 전송하는 것을 제어한다.
인터페이스(126)는 클락 신호(CLK), 및 영상 신호(DATA), 예컨대 정지 영상 신호 또는 동영상 신호를 디스플레이 드라이버(200)로 전송한다.
디스플레이 컨트롤러(122)의 제어에 따라, 인터페이스(126)는 정지 영상 신호를 명령 모드(command mode)에 적합한 정지 영상 신호로 변환하여 출력하고 동영상 신호를 비디오 모드(video mode)에 적합한 동영상 신호로 변환하여 출력한다.
실시예에 따라 인터페이스(126)는 레지스터(124)에 저장된 모드 전환 명령 (MCC[1:0])을 참조하여 정지 영상 신호를 명령 모드에 적합한 정지 영상 신호로 변환하여 출력하고 동영상 신호를 비디오 모드에 적합한 동영상 신호로 변환하여 출력할 수 있다.
여기서, 명령 모드는 정지 영상 신호를 처리하기 위한 모드이고, 비디오 모드는 동영상 신호를 처리하기 위한 모드이다.
인터페이스(126)는 디스플레이 드라이버(200)로부터 전송된 TE 제어 신호 (TE)를 CPU 코어(128)로 전송한다.
TE 제어 신호(TE)에 응답하여, CPU 코어(128)는 도 8, 도 10, 도 13, 또는 도 16에 도시된 바와 같이 모드 전환 명령(MCC[1:0])의 발생 타이밍 및/또는 영상 신호(DATA)의 전송 타이밍을 제어하기 위하여 인터페이스(126)의 동작을 제어할 수 있다.
도 3은 도 2에 도시된 애플리케이션 호스트 프로세서의 동작들을 설명하기 위한 플로우차트이고, 도 4는 도 2에 도시된 애플리케이션 호스트 프로세서로부터 출력되는 모드 전환 명령을 포함하는 영상 신호, 및 클락 신호의 파형도를 나타낸다.
호스트(100)의 동작은 도 1부터 도 4를 참조하며 상세히 설명될 것이다.
첫째, 동영상 신호가 디스플레이(300)에서 재생된 후 종료되는 경우, 즉 경우1(CASE1)을 설명하면, 동영상 신호(MI)를 디스플레이(300)에서 재생하기 위하여 코덱(120)이 실행되면(S10), CPU 코어(128)는 코덱(120)의 실행을 감지하고 감지 결과에 따라 비디오 모드로 진입한다(S12).
호스트(100)의 동작 모드가 상기 비디오 모드로 진입함을 감지한 CPU 코어 (128)는 디스플레이 드라이버(200)가 상기 비디오 모드를 수행할 수 있도록 모드 전환 명령(MCC[1:0]=10)을 생성하고, 생성된 모드 전환 명령(MCC[1:0]=10)을 레지스터(124)로 전송한다(S14). 디스플레이 컨트롤러(122)는 프레임 버퍼(118)로부터 출력된 동영상 신호(MI)를 인터페이스(126)로 전송한다. 이때 인터페이스(126)는 레지스터(124)에 저장된 모드 전환 명령(MCC[1:0]=10)을 참조하여 비디오 모드에 적합한 동영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S16).
도 4에 도시된 바와 같이, 모드 전환 명령(MCC[1:0]=10)은 수직 동기 신호 (Vsync)에 포함되어 영상 신호(DATA)와 함께 디스플레이 드라이버(200)로 전송된다. 디스플레이 드라이버(200)는 수직 동기 신호(Vsync)와 동영상 신호(MI)를 각 신호(Vsync와 MI)의 레벨과 패킷(packet)의 종류에 따라 구별할 수 있다. 예컨대, 모드 전환 명령(MCC[1:0])은 패킷 형태로 수직 동기 신호(Vsync)에 포함될 수 있다.
수직 동기 신호(Vsync)와 동영상 신호(MI)를 포함하는 영상 신호(DATA)는 클락 신호(CLK)에 따라 호스트(100)로부터 디스플레이 드라이버(200)로 전송될 수 있다.
따라서 디스플레이 드라이버(200)는 모드 전환 명령(MCC[1:0]=10)에 따라 메모리를 갖지 않는 비디오 모드를 수행할 수 있다. 상기 메모리를 갖지 않는 비디오 모드에 대해서는 도 5와 도 6을 참조하여 상세히 설명될 것이다.
코덱(120)의 실행이 종료되면(S18), 디스플레이(10)에서는 동영상 신호(MI)의 재생이 종료된다(S28). 코덱(120)의 실행이 종료될 때까지(S18), 호스트(100)는 비디오 모드에 따른 새로운 동영상 신호를 디스플레이 드라이버(200)로 전송한다(S16).
둘째, 정지 영상 신호(SI)가 디스플레이(300)에서 재생된 후 종료되는 경우, 즉 경우2(CASE2)을 설명하면, 코덱(120)이 실행되지 않으면(S10), CPU 코어(128)는 코덱(120)이 실행되지 않음을 감지하고 감지 결과에 따라 명령 모드로 진입한다 (S20).
호스트(100)의 동작 모드가 상기 명령 모드로 진입함을 감지한 CPU 코어 (128)는 디스플레이 드라이버(200)가 상기 명령 모드를 수행할 수 있도록 모드 전환 명령(MCC[1:0]=00)을 생성하고 생성된 모드 전환 명령(MCC[1:0]=00)을 레지스터 (124)로 전송한다(S22). 디스플레이 컨트롤러(122)는 프레임 버퍼(118)로부터 출력된 정지 영상 신호(SI)를 인터페이스(126)로 전송한다. 인터페이스(126)는 레지스터(124)에 저장된 모드 전환 명령(MCC[1:0]=00)을 참조하여 명령 모드에 따른 정지 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S24).
도 4에 도시된 바와 같이, 모드 전환 명령(MCC[1:0]=00)은 수직 동기 신호 (Vsync)에 패킷 형태로 포함되어 디스플레이 드라이버(200)로 전송된다. 이때 영상 신호(DATA)는 수직 동기 신호(Vsync)와 정지 영상 신호를 포함한다.
명령 모드에서 호스트(100)는 프레임 버퍼(118)에 새로운 정지 영상 신호가 업데이트될 때마다, 상기 명령 모드에 따른 상기 새로운 정지 영상 신호를 디스플레이 드라이버(200)로 전송한다(S24). 코덱(120)이 실행되지 않고 정지 영상 신호의 재생이 종료되면(S26), 디스플레이(10)에서는 정지 영상 신호의 재생이 종료된다(S28).
셋째, 동영상 신호(MI)가 디스플레이(300)에서 재생된 후 바로 정지 영상 신호(SI)가 재생되는 경우, 즉, 경우3(CASE3)을 설명하면, 동영상 신호(MI)가 디스플레이(300)에서 디스플레이되는 도중에 코덱(120)의 실행이 종료되면(S18), 호스트 (100)의 CPU 코어(128)는 코덱(120)의 실행이 종료됨을 감지하고 감지 결과에 따라 명령 모드로 진입한다(S20).
비디오 모드로부터 명령 모드로의 스위칭은 도 8, 도 10, 도 13 및 도 16을 참조하여 상세히 설명될 것이다.
넷째, 정지 영상 신호(SI)가 디스플레이(300)에서 재생된 후 바로 동영상 신호(MI)가 재생되는 경우, 즉, 경우 4(CASE4)를 설명하면, 정지 영상 신호가 디스플레이(300)에서 디스플레이되는 도중에 코덱(120)이 실행되면(S26), CPU 코어(128)는 코덱 (120)의 실행을 감지하고 감지 결과에 따라 비디오 모드로 진입한다(S12).
명령 모드로부터 비디오 모드로의 스위칭은 도 8, 도 10, 도 13 및 도 16을 참조하여 상세히 설명될 것이다.
도 5는 도 1에 도시된 디스플레이 드라이버의 개략적인 블록도를 나타낸다.
도 5에 도시된 디스플레이 드라이버(200)는 호스트(100)로부터 출력되고 영상 신호(DATA)에 포함된 모드 전환 명령(MCC[1:0])에 따라 표 1에 도시된 네 개의 동작 모드 중에서 어느 하나를 수행할 수 있다.
모드 전환 명령(MCC[1:0])이 '00'일 때 수행되는 명령 모드는 제1인터페이스 (204)에 포함된 각 구성 요소(204-1, 204-2, 204-3, 및 204-4)를 이용하여 정지 영상 신호(SI)를 디스플레이(300)로 전송하는 동작 모드이다.
상기 명령 모드에서, 정지 영상 신호(SI)는 도 6, 도 11, 또는 도 14에 도시된 제1경로(PATH1)를 통하여 디스플레이(300)로 전송된다.
모드 전환 명령(MCC[1:0])이 '01'일 때 수행되는 메모리를 갖는 비디오 모드는 제2인터페이스(206)의 제2스위칭 회로(206-1)와 제1인터페이스(204)에 포함된 각 구성 요소(204-2, 204-3, 및 204-4)를 이용하여 동영상 신호를 디스플레이(300)로 전송하는 동작 모드이다.
상기 메모리를 갖는 비디오 모드에서, 동영상 신호는 도 14에 도시된 제4경로(PATH4)를 통하여 디스플레이(300)로 전송된다.
제1경로(PATH1)와 제4경로(PATH4)에는 메모리(204-3)가 포함된다.
모드 전환 명령(MCC[1:0])이 '10'일 때 수행되는 메모리를 갖지 않는 비디오 모드는 제2인터페이스(206)의 제2스위칭 회로(206-1)를 통하여, 즉 메모리(204-3)를 바이패스하여 동영상 신호를 디스플레이(300)로 전송하는 동작 모드이다.
상기 메모리를 갖지 않는 비디오 모드에서, 동영상 신호는 도 6 또는 도 11에 도시된 제2경로(PATH2)를 통하여 디스플레이(300)로 전송된다.
모드 전환 명령(MCC[1:0])이 '11'일 때 수행되는 브리지 모드는 일정 시간 동안 제2인터페이스(206)의 제2스위칭 회로(206-1)를 통하여 동영상 신호를 디스플레이(300)로 전송하는 동시에 상기 동영상을 각 구성 요소(206-1과 204-2)를 통하여 메모리(204-3)에 라이트하는 동작 모드이다.
도 5를 참조하면, 디스플레이 드라이버(200)는 수신기(202). 제1인터페이스 (204), 제2인터페이스(206), 제어 회로(208), 제1선택 회로(210), 출력 회로 (212), 및 타이밍 컨트롤러(220)를 포함한다. 디스플레이 드라이버(200)는 오실레이터(218)와 전력 회로(222)를 더 포함할 수 있다.
수신기(202)는 디스플레이(300)에서 디스플레이될 영상 신호(DATA)가 정지 영상 신호(SI)인지 또는 동영상 신호(MI)인지를 지시하는 모드 전환 명령 (MCC[1:0])을 포함하는 영상 신호(DATA)를 수신한다. 이때 영상 신호(DATA)는 클락 신호(CLK)에 동기되어 전송된다.
수신기(202)는 영상 신호(DATA)에 포함된 모드 전환 명령(MCC[1:0])을 제어 회로(208)로 전송한다.
수신기(202)는 직렬로 입력되고 명령 모드에 따른 영상 신호(DATA), 즉 정지 영상 신호의 포멧(format)을 제1인터페이스(204)가 처리할 수 있는 신호의 포멧으로 변환하고 변환된 정지 영상 신호(SI)를 제1인터페이스(204)로 출력한다.
또한, 수신기(202)는 직렬로 입력되고 비디오 모드에 따른 영상 신호(DATA), 즉 동영상 신호의 포멧을 제2인터페이스(206)가 처리할 수 있는 신호의 포멧으로 변환하고 변환된 동영상 신호(MI)를 제2인터페이스(206)로 출력한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0])에 응답하여 제1제어 신호들(CTRL1)과 제2제어 신호들(CTRL2)을 생성하고, 제1제어 신호들(CTRL1)을 제1인터페이스(204)로 전송하고 제2제어 신호들(CTRL2)을 제2인터페이스(206)로 전송한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0])에 응답하여 제1인터페이스(204)를 제어하기 위한 제1인터페이스 제어 신호들(CRTL1, MMC[0]), 및 SWC_OFF)를 생성한다.
예컨대, 제1인터페이스(204)는 정지 영상 신호를 처리하기 위해 메모리를 사용하는 MIPI? 명령 모드(command mode)를 지원하는 인터페이스, CPU(central processing unit) 인터페이스 또는 MPU(micro controller unit) 인터페이스 일수 있다. 제2인터페이스(206)는 메모리를 사용하지 않고 동영상 신호를 처리하는 MIPI? 비디오 모드(vodeo mode)를 지원하는 인터페이스 또는 RGB 인터페이스 일수 있다.
제1제어 신호들(CTRL1)에 응답하여, 제1인터페이스(204)는 수신기(202)로부터 출력된 정지 영상 신호(SI)를 메모리(204-3)를 이용하여 출력한다.
제1인터페이스(204)는 제1스위칭 회로(204-1), 제2선택 회로(204-2), 메모리 (204-3), 및 스캔 스위칭 회로(204-4)를 포함한다.
제1스위칭 회로(204-1)는 제1제어 신호들(CTRL1)에 응답하여 정지 영상 신호 (SI)가 제2선택 회로(204-2)로 전송되는 것을 제어한다.
제1스위칭 회로(204-1)는 정지 영상 신호(SI)가 전송되는 버스(bus)를 제어하는 로직 회로로서의 기능을 수행한다.
제2선택 신호(MMC[0])에 응답하여, 제2선택 회로(204-2)는 제1스위칭 회로 (204-1)로부터 출력된 정지 영상 신호(SI)와 제2인터페이스(206)의 제2스위칭 회로 (206-1)로부터 출력된 동영상 신호(MI) 중에서 하나를 메모리(204-3)로 선택적으로 전송한다.
예컨대, 제2선택 신호(MMC[0])가 0일 때 제2선택 회로(204-2)는 제1스위칭 회로(204-1)로부터 출력된 정지 영상 신호(SI)를 메모리(204-3)로 전송하고, 제2선택 신호(MMC[0])가 1일 때 제2선택 회로(204-2)는 제2스위칭 회로(206-1)로부터 출력된 동영상 신호(MI)를 메모리(204-3)로 전송한다.
그래픽 메모리(graphic memory)로 구현될 수 있는 메모리(240-3)는 제2선택 회로(204-2)로부터 출력된 영상 신호를 수신하여 저장한다. 메모리(240-3)에 대한 액세스 동작, 예컨대 라이트 동작과 리드 동작은 타이밍 컨트롤러(220)에 의하여 제어된다.
모드에 따라 메모리(240-3)에 저장된 정지 영상 신호 또는 동영상 신호는 스캔 스위칭 회로(204-4)를 통하여 제1선택 회로(210)와 출력 회로(212)를 통하여 디스플레이(300)로 전송된다.
즉, 스캔 스위칭 회로(204-4)는 제어 회로(208)로부터 출력된 스캔 스위칭 신호(SWC_OFF)에 따라 메모리(240-3)에 저장된 정지 영상 신호 또는 동영상 신호를 제1선택 회로(210)로 전송한다.
제2인터페이스(206)의 제2스위칭 회로(206-1)는 수신기(202)로부터 출력된 동영상 신호(MI)를 제2제어 신호들(CTRL2)에 따라 제1선택 회로(210)와 제1인터페이스(204)의 제2선택 회로(204-2) 중에서 적어도 하나로 출력한다.
제2스위칭 회로(206-1)는 동영상 신호가 전송되는 버스(bus)를 제어하는 로직 회로로서의 기능을 수행한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0])에 응답하여 제1선택 신호(MMC[1]), 스캔 스위칭 신호(SWC), 및 제2선택 신호(MMC[0])를 더 생성한다.
제1선택 회로(210)는 제1선택 신호(MMC[1])에 응답하여 제1인터페이스(204)의 출력 포트, 즉 메모리(204-3)와 스캔 스위칭 회로(204-4)로부터 출력되는 정지 영상 신호와 제2인터페이스(206)의 출력 포트로부터 출력되는 동영상 신호를 선택적으로 출력 회로(212)로 출력한다.
실시 예에 따라 각 선택 회로(204-2와 210)는 멀티플렉서로 구현될 수 있다.
예컨대, 제1선택 신호(MMC[1])가 0일 때 제1선택 회로(210)는 제1인터페이스 (204)로부터 출력된 영상 신호를 출력 회로(212)로 전송하고, 제1선택 신호 (MMC[1])가 1일 때 제1선택 회로(210)는 제2인터페이스(206)로부터 출력된 동영상 신호를 출력 회로(212)로 전송한다.
출력 회로(212)는 제1선택 회로(210)로부터 출력된 영상 신호, 예컨대 정지 영상 신호 또는 동영상 신호를 처리하고 처리된 영상 신호(DDATA)를 디스플레이 (300)로 전송한다.
예컨대, 출력 회로(212)는 휘도 조절 회로(214)와 드라이버 블록(216)을 포함할 수 있다.
휘도 조절 회로(214)는 알고리즘에 의해서 디스플레이(300)에서 디스플레이되는 영상 신호에 따라 백라이트 유닛(back light unit)의 밝기(brightness)와 감마 곡선을 조절하여 상기 영상 신호의 왜곡을 제거한다. 휘도 조절 회로(214)의 동작은 제어 회로(208)로부터 출력된 제어 신호에 의하여 제어될 수 있다.
드라이버 블록(216)은 휘도 조절 회로(214)로부터 출력된 영상 신호를 디스플레이(300)로 출력한다.
드라이버 블록(216)은 다수의 소스 드라이버들(미도시)을 포함하며, 상기 다수의 소스 드라이버들 각각은 디스플레이(300)의 다수의 데이터 라인들(또는 소스 라인들) 각각으로 영상 신호에 따른 그레이스케일(grayscale) 전압을 공급할 수 있다. 실시 예에 따라, 드라이버 블록(216)은 적어도 하나의 게이트 드라이버(또는 스캔 드라이버; 미도시)를 포함할 수 있다. 드라이버 블록(216)은 타이밍 컨트롤러 (220)로부터 출력된 제어 신호에 의하여 제어된다.
타이밍 컨트롤러(220)는 제어 회로(208)로부터 출력된 제어 신호에 따라 드라이버 블록(216)의 동작을 제어한다.
또한, 타이밍 컨트롤러(220)는 제어 회로(208)로부터 출력된 제어 신호에 따라 티어링 또는 스크린 티어링을 방지하기 위하여 TE 제어 신호(TE)를 생성하고, 생성된 TE 제어 신호(TE)를 호스트(100)로 전송한다.
호스트(100)의 CPU 코어(128)는 TE 제어 신호(TE)를 모니터하고 모니터 결과에 따라 상기 티어링 또는 상기 스크린 티어링을 방지하기 위하여 도 10, 도 13 또는 도 16에 도시된 바와 같이 정지 영상 신호의 전송 타이밍 또는 동영상 신호의 전송 타이밍을 제어할 수 있다.
또한, 타이밍 컨트롤러(220)는 클락 신호(CLK) 또는 오실레이션 신호(OSC)에 응답하여 파워 기준 클락 신호(BCLK)를 생성한다. 전력 회로(222)는 파워 기준 클락 신호(BCLK)에 따라 디스플레이 드라이버(200)의 파워를 승압하고 승압된 파워 (PWR)를 출력한다.
타이밍 컨트롤러(220)는 동영상 신호의 전송에 관련된 내부 수직 동기 신호 (IVsync)를 생성할 수 있다. 도 10, 도 13, 또는 도 16에 도시된 바와 같이, 내부 수직 동기 신호(IVsync)의 펄스 폭은 TE 제어 신호(TE)의 펄스 폭보다 작다.
오실레이터(218)는 제어 회로(208)의 제어에 따라 오실레이션 신호(OSC)를 생성하고 오실레이션 신호(OSC)를 타이밍 컨트롤러(220)로 전송한다.
도 6은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 일 실시 예를 나타내고, 도 7은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름에 대한 일 실시 예를 나타내고, 도 8은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 일 실시예를 나타낸다.
도 5부터 도 8을 참조하면, 디스플레이 드라이버(200)는 MIPI?(Mobile Industry Processor Interface) 표준에 따라 영상 신호(DATA)를 처리할 수 있다.
따라서, 예시적으로 도시된 수신기(202)는 MIPI?표준에 따른 MIPI D-PHY (202-1), CIL & DSI(control and interface logic(CIL) & display serial interface(DSI); 202-2) 및 래퍼(wrapper; 202-3)를 포함한다.
MIPI D-PHY(202-1)와 CIL & DSI(202-2)은 호스트(100)로부터 출력된 영상 신호(DATA)를 래퍼(202-3)로 전송하고, 래퍼(202-3)는 명령 모드에 따른 정지 영상 신호(SI)를 제1인터페이스(204)에 적합한 신호로 변환하거나 또는 비디오 모드에 따른 동영상 신호(MI)를 제2인터페이스(206)에 적합한 신호로 변환한다.
도 5부터 도 8을 참조하여, 정지 영상 신호, 동영상 신호, 및 정지 영상 신호가 순차적으로 디스플레이(300)에서 디스플레이되는 과정을 설명하면 다음과 같다.
호스트(100)가 디스플레이 드라이버(200)로 정지 영상 신호(SI)를 전송하고자 할 때(S101), CPU 코어(128)는 코덱(120)이 실행되지 않음을 감지하고 감지 결과에 따라 모드 전환 명령(MCC[1:0]=00)을 디스플레이 드라이버(200)로 전송한다 (S102). 수신기(202)는 모드 전환 명령(MCC[1:0]=00)을 제어 회로(208)로 전송한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=00)에 응답하여 제1인터페이스(204)의 제1스위칭 회로(204-1)를 인에이블시키기 위한 제1제어 신호들(CTRL1), 제2인터페이스(206)의 제2스위칭 회로(206-1)를 디스에이블시키기 위한 제2제어 신호들(CTRL2), 제1스위칭 회로(204-1)의 출력 신호를 제2선택 회로(204-2)로 전송하기 위한 제2선택 신호(MMC[0]=0), 메모리(204-3)의 출력 신호를 제1선택 회로(210)로 전송하기 위한 스캔 스위칭 신호(SWC_OFF), 및 제1인터페이스(204)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=0)를 발생한다(S103). 즉, 제1인터페이스(204)가 선택됨에 따라 제1경로(PATH1)가 형성된다.
호스트(100)는 모드 전환 명령(MCC[1:0]=00)을 출력한 후 정지 영상 신호 (SI)를 출력한다(S104). 따라서 호스트(100)로부터 출력된 정지 영상 신호 (DATA=SI)는 제1인터페이스(204) 또는 제1경로(PATH1)를 통하여 디스플레이(300)로 전송되므로(S105), 디스플레이(300)에서는 정지 영상 신호(SI)가 디스플레이된다 (S106).
모드 전환 명령(MCC[1:0]=00)에 따라 정의된 명령 모드(COMMAND MODE) 동안(도 8의 1A), 정지 영상 신호(SI)는 디스플레이(30)에서 디스플레이된다.
호스트(100)가 동영상 신호를 디스플레이 드라이버(200)로 전송하고자 할 때, 코덱(120)이 실행되면(S107), CPU 코어(128)는 코덱(120)의 실행에 따라 모드 전환 명령(MCC[1:0]=10)을 생성하고, 인터페이스(126)는 모드 전환 명령 (MCC[1:0]=10)을 포함하는 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S108).
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=10)에 응답하여 제1인터페이스(204)의 제1스위칭 회로(204-1)를 디스에이블시키기 위한 제1제어 신호들(CTRL1), 제2인터페이스(206)의 제2스위칭 회로(206-1)를 인에이블시키기 위한 제2제어 신호들(CTRL2), 2A구간 동안 메모리(204-3)의 출력 신호를 제1선택 회로(210)로 전송하기 위한 스캔 스위칭 신호(SWC_OFF), 및 제2인터페이스 (206)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=1)를 발생한다(S109). 즉, 제2인터페이스(206)가 선택됨에 따라 제2경로(PATH2)가 형성된다.
스캔 스위칭 회로(204-4)는 스캔 스위칭 신호(SWC_OFF)가 제1레벨, 예컨대 로우 레벨일 때 온(on)되고 스캔 스위칭 신호(SWC_OFF)가 제2레벨, 예컨대 하이 레벨일 때 오프(off)된다.
3A구간은 명령 모드(COMMAND MODE)로부터 비디오 모드(VIDEO MODE)로의 스위칭 준비 구간, 즉 오버랩 구간(overlap interval)으로서, 출력 회로(212)는 타이밍 컨트롤러(220)의 제어에 따라 디스에이블된다(S110). 따라서 디스플레이(300)는 출력 회로(212)가 디스에이블되지 직전의 정지 영상 신호의 프레임(PF)을 유지한다.
1A구간부터 3A구간 동안, 오실레이터(218)는 제어 회로(208)의 제어에 따라 오실레이션 신호(OSC)를 발생한다. 오실레이션 신호(OSC)는 디스플레이(300)에서 디스플레이되는 프레임의 주파수가 될 수 있다.
실시 예에 따라 디스플레이(300)가 TFT-LCD로 구현될 때, 상기 TFT-LCD에서 플리커(flicker)가 발생하는 것을 방지하기 위하여 상기 TFT-LCD로 공급되는 전압의 극성은 이전 프레임의 극성을 유지한다.
3A구간이 지난 후, 디스플레이 드라이버(200)는 명령 모드로부터 비디오 모드로 스위칭된다.
즉, 4A 구간 동안, 호스트(100)는 동영상 신호(DATA=MI)를 디스플레이 드라이버(200)로 전송하고(S112), 디스플레이 드라이버(200)는 제2인터페이스(206) 또는 제2경로(PATH2)를 이용하여 호스트(100)로부터 출력된 동영상 신호(MI)를 디스플레이(300)로 전송한다. 따라서 디스플레이(300)는 동영상 신호(MI)를 도트 클락 신호를 이용하여 디스플레이할 수 있다(S114). 이때, 오실레이터(218)는 제어 회로 (208)의 제어에 따라 오실레이션 신호(OSC)를 생성하지 않는다.
호스트(100)가 동영상 신호 다음으로 정지 영상 신호를 디스플레이(300)로 전송하고자 할 때, CPU 코어(128)는 코덱(120)의 실행의 종료를 판단하고(S115), 판단 결과에 따라 모드 전환 명령(MCC[1:0]=00)을 생성하여 레지스터(124)로 전송한다. 인터페이스(126)는 모드 전환 명령(MCC[1:0]=00)을 포함하는 영상 신호 (DATA)를 디스플레이 드라이버(200)로 전송한다(S116).
모드 전환 명령(MCC[1:0]=00)은 X 시점에서 영상 신호(DATA)에 포함되어 전송될 수도 있고 Y 시점, 즉 수직 동기 신호 또는 수직 블랭킹 구간(vertical blanking interval)에 포함되어 전송될 수 있다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=00)에 응답하여 제1인터페이스(204)의 제1스위칭 회로(204-1)를 인에이블시키기 위한 제1제어 신호들(CTRL1), 제2인터페이스(206)의 제2스위칭 회로(206-1)를 디스에이블시키기 위한 제2제어 신호들(CTRL2), 제1스위칭 회로(204-1)의 출력 신호를 제2선택 회로(204-2)로 전송하기 위한 제2선택 신호(MMC[0]=0), 메모리(204-3)의 출력 신호를 제1선택 회로(210)로 전송하기 위한 스캔 스위칭 신호(SWC_OFF), 및 제1인터페이스(204)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=0)를 발생한다(S117).
즉, 디스플레이 드라이버(200)의 동작 모드는 비디오 모드로부터 명령 모드로 스위칭 된다. 제1인터페이스(204)가 선택됨에 따라 제1경로(PATH1)가 형성된다(S117).
디스플레이 드라이버(200)의 동작 모드는 비디오 모드로부터 명령 모드로 스위칭되지만, 상기 비디오 모드에서 메모리(204-3)는 액세스되지 않으므로 명령 모드에서 입력된 정지 영상 신호를 메모리(204-3)에 라이트하기 위한 시간이 필요하다.
따라서, 도 8의 5A 구간 동안, 즉 오버랩 구간 동안, 출력 회로(212)의 드라이버 블록(216)은 타이밍 컨트롤러(220)의 제어에 따라 디스에이블된다. 따라서, 디스플레이(300)는 출력 회로(212)가 디스에이블되지 직전에 디스플레이된 동영상 (PF)을 유지한다(S118). 5A 구간 동안, 제1스위칭 회로(204-1)를 통하여 전송된 정지 영상 신호는 메모리(204-4)에 라이트된다(S119). 또한, 5A 구간 동안, 스캔 스위칭 신호(SWC_OFF)는 하이 레벨을 유지하므로, 메모리(204-3)에 라이트된 정지 영상 신호는 출력되지 않는다.
6A 구간 동안, 즉, 비디오 모드(VIDEO MODE)로부터 명령 모드(COMMAND MODE)로 스위칭 된 후, 메모리(204-3)에 라이트된 정지 영상 신호는 제1경로(PATH1)를 통하여 디스플레이(300)로 전송된다(S120). 즉, 디스플레이 드라이버(200)는 메모리(204-3)에 라이트된 정지 영상 신호를 스캔하여 스캔된 정지 영상 신호를 디스플레이(300)로 출력하므로, 정지 영상 신호(SI)는 디스플레이(300)에서 디스플레이된다(S121).
도 9는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타내고, 도 10은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 다른 실시예를 나타낸다.
도 5, 도 6, 도 9, 및 도 10을 참조하여, 정지 영상 신호, 동영상 신호, 및 정지 영상 신호가 순차적으로 디스플레이(300)에서 디스플레이되는 과정을 설명하면 다음과 같다.
호스트(100)가 디스플레이 드라이버(200)로 정지 영상 신호(SI)를 전송하고자 할 때(S201), CPU 코어(128)는 코덱(120)이 실행되지 않음을 감지하고 감지 결과에 따라 모드 전환 명령(MCC[1:0]=00)을 디스플레이 드라이버(200)로 전송한다 (S202).
수신기(202)는 모드 전환 명령(MCC[1:0]=00)을 제어 회로(208)로 전송한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=00)에 응답하여 제1인터페이스(204)의 제1스위칭 회로(204-1)를 인에이블시키기 위한 제1제어 신호들(CTRL1), 제1스위칭 회로(204-1)의 출력 신호를 제2선택 회로(204-2)로 전송하기 위한 제2선택 신호(MMC[0]=0), 메모리(204-3)의 출력 신호를 제1선택 회로(210)로 전송하기 위한 스캔 스위칭 신호(SWC_OFF), 및 제1인터페이스(204)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=0)를 발생한다(S203). 즉, 제1인터페이스(204)가 선택됨에 따라 제1경로(PATH1)가 형성된다.
호스트(100)는 모드 전환 명령(MCC[1:0]=00)을 전송한 후 정지 영상 신호 (SI)를 전송한다(S204). 따라서 호스트(100)로부터 출력된 정지 영상 신호 (DATA=SI)는 제1인터페이스(204) 또는 제1경로(PATH1)를 통하여 디스플레이(300)로 전송되므로(S205), 디스플레이(300)에서는 정지 영상 신호(SI)가 디스플레이된다 (S206).
모드 전환 명령(MCC[1:0]=00)에 따라 정의된 명령 모드(COMMAND MODE) 동안(도 10의 1B), 정지 영상 신호(SI)는 디스플레이(30)에서 디스플레이된다.
호스트(100)가 동영상 신호를 디스플레이 드라이버(200)로 전송하고자 할 때, 코덱(120)이 실행되면(S207), CPU 코어(128)는 코덱(120)의 실행에 따라 모드 전환 명령(MCC[1:0]=10)을 생성하고, 인터페이스(126)는 모드 전환 명령 (MCC[1:0]=10)을 포함하는 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S208).
이때, 디스플레이(300)에서 비정상적인 디스플레이(abnormal display)를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호 (Vsync)의 수직 블랭킹 구간(vertical blanking interval) 동안, 예컨대 수직 프론트 포치(vertical front porch; VFP) 동안, 모드 전환 명령(MCC[1:0]=10)을 디스플레이 드라이버(200)로 전송한다(S208).
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=10)에 응답하여 제2인터페이스(206)의 제2스위칭 회로(206-1)를 인에이블시키기 위한 제2제어 신호들(CTRL2)을 출력하고, 도 10에 도시된 타이밍에 따라 메모리(204-3)의 출력 신호가 제1선택 회로(210)로 전송되는 것을 차단하기 위하여 하이 레벨을 갖는 스캔 스위칭 신호(SWC_OFF)를 발생하고, 제2인터페이스(206)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=1)를 발생한다(S209).
이때 제2선택 신호(MMC[0])는 0일 수 있다.
즉, 제2인터페이스(206)가 선택됨에 따라 제2경로(PATH2)가 형성된다.
호스트(100)는 모드 전환 명령(MCC[1:0]=10)을 전송된 후 곧바로 동영상 신호(또는 동영상 스트림)를 전송한다(S212). 따라서, 디스플레이 드라이버(200)는 제2인터페이스(209) 또는 제2경로(PATH2)를 이용하여 동영상 신호(MI)를 디스플레이(300)로 전송할 수 있으으므로(S213), 동영상 신호(MI)가 디스플레이(300)에서 디스플레이된다(S214).
수직 블랭킹 구간 동안, 디스플레이 드라이버(200)는 동작 모드를 명령 모드로부터 비디오 모드로 스위칭할 수 있으므로, 호스트(100)와 디스플레이 드라이버 (200) 각각은 비디오 모드로 동작할 수 있다. 또한, 2B 구간 동안, 호스트(100)와 디스플레이 드라이버(200) 각각은 메모리를 갖는 않는 비디오 모드로 동작할 수 있다.
호스트(100)가 동영상 신호 다음으로 정지 영상 신호를 디스플레이(300)로 전송하고자 할 때, CPU 코어(128)는 코덱(120)의 실행의 종료를 판단하고(S215), 판단 결과에 따라 모드 전환 명령(MCC[1:0]=00)을 생성하여 레지스터(124)로 전송한다. 인터페이스(126)는 모드 전환 명령(MCC[1:0]=00)을 포함하는 영상 신호 (DATA)를 디스플레이 드라이버(200)로 전송한다(S216).
이때, 디스플레이(300)에서 비정상적인 디스플레이를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 백 포치(vertical back porch; VBP) 동안, 모드 전환 명령 (MCC[1:0]=10)을 디스플레이 드라이버(200)로 전송한다(S216). 포치 구간(porch)은 수직 프론트 포치(VFP)와 수직 백 포치(VBF)를 포함한다.
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=00)에 응답하여 제1인터페이스(204)의 제1스위칭 회로(204-1)를 인에이블시키기 위한 제1제어 신호들(CTRL1), 제1스위칭 회로(204-1)의 출력 신호를 제2선택 회로(204-2)로 전송하기 위한 제2선택 신호(MMC[0]=0), 메모리(204-3)의 출력 신호를 제1선택 회로(210)로 전송하기 위하여 로우 레벨을 갖는 스캔 스위칭 신호(SWC_OFF), 및 제1인터페이스(204)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호 (MMC[1]=0)를 발생한다(S217). 즉, 디스플레이 드라이버(200)의 동작 모드는 비디오 모드로부터 명령 모드로 스위칭된다. 제1인터페이스(204)가 선택됨에 따라 제1경로(PATH1)가 선택된다(S217).
호스트(100)는 모드 전환 명령(MCC[1:0]=00)을 전송한 후 첫 번째 정지 영상 신호, 예컨대 프레임을 TE 제어 신호(TE)의 하강 에지 이전에 전송해야 한다 (S218).
그 이유는 정지 영상 신호를 메모리(204-3)에 라이트하는 동작이 메모리 (204-3)를 스캔하는 동작보다 선행되어야 하기 때문이다. 즉, 비디오 모드로부터 명령 모드로 스위칭됨에 따라 메모리(204-3)로부터 더미(dummy) 영상 신호가 출력되는 것을 방지하기 위함이다. 여기서, 스캔(scan)이라 함은 메모리(204-3)에 라이트된 영상 신호를 리드하여(read) 디스플레이(300)로 전송하는 동작을 의미한다.
정지 영상 신호가 업데이트될 때마다, 상기 정기 영상 신호는 메모리(204-3)에 라이트된다. 따라서, 디스플레이 드라이버(200)는 제1인터페이스(204) 또는 제1경로(PATH1)를 통하여 정지 영상 신호를 디스플레이(300)로 전송하고(S219), 상기 정지 영상 신호는 디스플레이(300)에서 디스플레이된다(S220).
도 11은 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 다른 실시 예를 나타내고, 도 12는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타내고, 도 13은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
도 5, 도 11, 도 12, 및 도 13을 참조하여, 정지 영상 신호, 동영상 신호, 및 정지 영상 신호가 순차적으로 디스플레이(300)에서 디스플레이되는 과정을 설명하면 다음과 같다.
도 12에 도시된 S201-S206은 도 9에 도시된 S201-S206과 실질적으로 동일하다.
정지 영상 신호(SI)가 디스플레이(300)에서 디스플레이된 후, 호스트(100)가 동영상 신호를 디스플레이 드라이버(200)로 전송하고자 할 때, 코덱(120)이 실행되면(S307), CPU 코어(128)는 코덱(120)의 실행에 따라 모드 전환 명령(MCC[1:0]=10)을 생성하고, 인터페이스(126)는 레지스터(124)에 저장된 모드 전환 명령 (MCC[1:0]=10)을 포함하는 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S308).
이때, 디스플레이(300)에서 비정상적인 디스플레이를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 프론트 포치(vertical front porch; VFP) 동안, 모드 전환 명령(MCC[1:0]=10)을 디스플레이 드라이버(200)로 전송한다(S308).
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=10)에 응답하여 제2인터페이스(206)의 제2스위칭 회로(206-1)를 인에이블시키기 위한 제2제어 신호들(CTRL2)을 출력하고, 도 13에 도시된 타이밍에 따라 메모리(204-3)의 출력 신호가 제1선택 회로(210)로 전송되는 것을 차단하기 위해 하이 레벨을 갖는 스캔 스위칭 신호(SWC_OFF)를 발생하고, 제2인터페이스(206)의 출력 신호를 출력 회로(212)로 전송하기 위한 제1선택 신호(MMC[1]=1)를 발생한다(S309). 즉, 제2인터페이스(206)가 선택됨에 따라 제2경로(PATH2)가 형성된다.
호스트(100)는 모드 전환 명령(MCC[1:0]=10)을 전송한 후 곧바로 동영상 신호(또는 동영상 스트림)를 전송한다(S312). 따라서, 디스플레이 드라이버(200)는 제2인터페이스(209) 또는 제2경로(PATH2)를 이용하여 동영상 신호를 디스플레이 (300)로 전송할 수 있으므로(S313), 동영상 신호(MI)가 디스플레이(300)에서 디스플레이된다(S314).
호스트(100)가 동영상 신호 다음으로 정지 영상 신호를 디스플레이(300)로 전송하고자 할 때, CPU 코어(128)는 코덱(120)의 실행의 종료를 판단하고(S315), 판단 결과에 따라 모드 전환 명령(MCC[1:0]=11)을 생성하여 레지스터(124)로 전송한다. 인터페이스(126)는 모드 전환 명령(MCC[1:0]=11)을 포함하는 영상 신호 (DATA)를 디스플레이 드라이버(200)로 전송한다(S316).
이때, 디스플레이(300)에서 비정상적인 디스플레이를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 백 포치(VBP) 동안, 모드 전환 명령(MCC[1:0]=11)을 디스플레이 드라이버(200)로 전송한다(S316).
제어 회로(208)는 수신기(202)로부터 출력된 모드 전환 명령(MCC[1:0]=11)에 응답하여 제2제어 신호들(CTRL2), 제2선택 신호(MMC[0]=1), 하이 레벨을 갖는 스캔 스위칭 신호(SWC_OFF), 및 제1선택 신호(MMC[1]=1)를 생성한다.
제2스위칭 회로(206-1)는 브리지 모드를 수행하기 위하여 제2제어 신호들 (CTRL2)에 응답하여 동영상 신호(MI)를 제1선택 회로(210)로 전송하는 동시에 제2선택 회로(204-2)로 전송한다. 제2선택 회로(204-2)는 제2선택 신호(MMC[0]=1)에 따라 상기 동영상 신호를 메모리(204-3)로 전송한다. 브리지 모드에서 제3경로 (PATH3)가 형성된다.
즉, 모드 전환 명령(MCC[1:0]=11)에 대응되는 브리지 모드에서 디스플레이 드라이버(200)는 제2인터페이스(206)를 이용하여 동영상 신호를 제1선택 회로(210)로 전송하는 동시에 제2선택 회로(204-2)를 통하여 상기 동영상 신호를 메모리 (204-3)에 라이트한다(S317).
도 13에 도시된 바와 같이, 3C 구간 동안, 스캔 스위칭 회로(204-4)는 하이 레벨을 갖는 스캔 스위칭 신호(SWC_OFF)에 응답하여 오프 상태를 유지한다.
제1선택 신호(MMC[1]=1)에 응답하여, 제1선택 회로(210)는 제2스위칭 회로 (206-1)로부터 출력된 상기 동영상 신호를 출력 회로(212)로 전송한다.
3C 구간이 지난 후, 호스트(100)는 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 프론트 포치(VFP) 동안, 모드 전환 명령(MCC[1:0]=00)을 디스플레이 드라이버(200)로 전송한다(S318).
모드 전환 명령(MCC[1:0]=00)에 따라 제1인터페이스(204) 또는 제1경로 (PATH1)가 선택된 후(S319), 호스트(100)는 정지 영상 신호를 디스플레이 드라이버로 전송하고(S320), 디스플레이 드라이버(200)는 제1인터페이스(204)에 포함된 메모리(204-3)를 이용하여 정지 영상 신호를 디스플레이(300)로 전송한다(S321). 따라서 디스플레이(300)에서 정지 영상 신호(SI)가 디스플레이된다(S322).
도 14는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 영상 신호 경로의 또 다른 실시 예를 나타내고, 도 15는 도 5에 도시된 디스플레이 드라이버의 동작 모드들에 따른 데이터 흐름을 나타내고, 도 16은 도 5에 도시된 디스플레이 드라이버를 포함하는 도 1의 영상 신호 처리 시스템의 신호들의 타이밍도의 또 다른 실시예를 나타낸다.
도 5, 도 14, 도 15, 및 도 16을 참조하여, 정지 영상 신호, 동영상 신호, 및 정지 영상 신호가 순차적으로 디스플레이(300)에서 디스플레이되는 과정을 설명하면 다음과 같다.
도 15에 도시된 S201-S206은 도 9에 도시된 S201-S206과 실질적으로 동일하다.
정지 영상 신호(SI)가 디스플레이(300)에서 디스플레이된 후, 호스트(100)가 동영상 신호를 디스플레이 드라이버(200)로 전송하고자 할 때, 코덱(120)이 실행되면(S407), CPU 코어(128)는 코덱(120)의 실행에 따라 모드 전환 명령(MCC[1:0]=01)을 생성하고 인터페이스(126)는 모드 전환 명령(MCC[1:0]=01)을 포함하는 영상 신호(DATA)를 디스플레이 드라이버(200)로 전송한다(S408).
이때, 디스플레이(300)에서 비정상적인 디스플레이를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 프론트 포치(VFP) 동안, 모드 전환 명령(MCC[1:0]=01)을 디스플레이 드라이버(200)로 전송한다(S408).
제어 회로(208)는 제4경로(PATH4)를 형성하기 위한 제2제어 신호들(CTRL2), 제2선택 신호(MMC[0]=1), 로우 레벨을 갖는 스캔 스위칭 신호(SWC_OFF), 및 제2선택 신호(MMC[1]=0)를 생성한다(S409).
호스트(100)는 모드 전환 명령(MCC[1:0]=01)을 디스플레이 드라이버(200)로 전송한 후 곧바로 동영상 신호를 디스플레이 드라이버(200)로 전송한다(S410). 따라서, 디스플레이 드라이버(200)는 제4경로(PATH4)를 통하여 동영상 신호를 디스플레이로 전송한다(S411). 동영상 신호(MI)는 디스플레이(300)에서 디스플레이된다 (S412).
호스트(100)가 동영상 신호 다음으로 정지 영상 신호를 디스플레이(300)로 전송하고자 할 때, CPU 코어(128)는 코덱(120)의 실행의 종료를 판단하고(S413), 판단 결과에 따라 모드 전환 명령(MCC[1:0]=00)을 생성하여 레지스터(124)로 전송한다. 인터페이스(126)는 모드 전환 명령(MCC[1:0]=00)을 포함하는 영상 신호 (DATA)를 디스플레이 드라이버(200)로 전송한다(S413).
이때, 디스플레이(300)에서 비정상적인 디스플레이를 방지하기 위하여, CPU 코어(128)는 TE 제어 신호(TE)를 모니터하여 수직 동기 신호(Vsync)의 수직 블랭킹 구간 동안, 예컨대 수직 백 포치(VBP) 동안, 모드 전환 명령(MCC[1:0]=00)을 디스플레이 드라이버(200)로 전송한다(S414).
모드 전환 명령(MCC[1:0]=00)에 따라 디스플레이 드라이버(200)는 제1인터페이스(204) 또는 제1경로(PATH1)를 선택한다(S415). 디스플레이 드라이버(200)는 호스트(100)로부터 전송된 정지 영상 신호(SI)를 수신하고(S416), 제1인터페이스 (204) 또는 제1경로(PATH1)를 통하여 정지 영상 신호(SI)를 디스플레이(300)로 전송한다(S417). 따라서, 디스플레이(300)에서는 정지 영상 신호(SI)가 디스플레이된다(S418).
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
10: 영상 신호 처리 시스템
100: 애플리케이션 호스트 프로세서
120: 코덱
122: 디스플레이 컨트롤러
126: 인터페이스
200: 디스플레이 드라이버
202: 수신기
204: 제1인터페이스
204-1: 제1스위칭 회로
204-2: 제2선택 회로
204-3: 메모리
204-4: 스캔 스위칭 회로
206: 제2인터페이스
208: 제어 회로
210: 제1선택 회로
212: 출력 회로
300: 디스플레이
100: 애플리케이션 호스트 프로세서
120: 코덱
122: 디스플레이 컨트롤러
126: 인터페이스
200: 디스플레이 드라이버
202: 수신기
204: 제1인터페이스
204-1: 제1스위칭 회로
204-2: 제2선택 회로
204-3: 메모리
204-4: 스캔 스위칭 회로
206: 제2인터페이스
208: 제어 회로
210: 제1선택 회로
212: 출력 회로
300: 디스플레이
Claims (28)
- 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 상기 영상 신호를 수신하기 위한 수신기;
상기 수신기로부터 출력된 상기 모드 전환 명령에 응답하여 제1제어 신호들과 제2제어 신호들을 생성하는 제어 회로;
상기 제1제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 정지 영상 신호를 메모리를 이용하여 출력하기 위한 제1인터페이스; 및
상기 제2제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 동영상 신호를 상기 메모리를 이용하지 않고 출력하기 위한 제2인터페이스를 포함하는 디스플레이 드라이버. - 제1항에 있어서,
상기 제1인터페이스는,
상기 제1제어 신호들에 응답하여 상기 정지 영상 신호의 전송을 제어하는 제1스위칭 회로; 및
상기 모드 전환 명령에 따라 상기 제어 회로로부터 출력된 선택 신호에 응답하여, 상기 제1스위칭 회로로부터 전송된 상기 정지 영상 신호와 상기 제2인터페이스로부터 전송된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 전송하기 위한 선택 회로를 포함하는 디스플레이 드라이버. - 제2항에 있어서,
상기 제2인터페이스는,
상기 제2제어 신호들에 응답하여, 상기 수신기로부터 출력된 상기 동영상 신호를 상기 선택 회로와 상기 제2인터페이스의 출력 포트 중에서 적어도 하나로 출력하는 제2스위칭 회로를 포함하는 디스플레이 드라이버. - 제3항에 있어서,
상기 제2제어 신호들에 응답하여, 상기 제2스위칭 회로는 상기 수신기로부터 출력된 상기 동영상 신호를 일정한 시간 동안 상기 선택 회로와 상기 제2인터페이스의 상기 출력 포트로 동시에 출력하는 디스플레이 드라이버. - 제1항에 있어서,
상기 제1인터페이스는 MIPI? 명령 모드(command mode)를 지원하는 인터페이스 또는 CPU 인터페이스이고,
상기 제2인터페이스는 MIPI? 비디오 모드(video mode)를 지원하는 인터페이스 또는 RGB 인터페이스인 디스플레이 드라이버. - 제1항에 있어서,
상기 모드 전환 명령은 상기 영상 신호에 포함된 수직 블랭킹 구간 (vertical blanking interval)에 포함된 디스플레이 드라이버. - 제1항에 있어서, 상기 디스플레이 드라이버는,
제1선택 신호에 응답하여, 상기 메모리로부터 출력된 상기 정지 영상 신호 또는 상기 제2인터페이스로부터 출력된 상기 동영상 신호를 출력하는 제1선택 회로; 및
상기 제1선택 회로로부터 출력된 영상 신호를 상기 디스플레이로 전송하기 위한 출력 회로를 더 포함하며,
상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제1선택 신호를 생성하는 디스플레이 드라이버. - 제7항에 있어서,
상기 제1인터페이스는,
상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 상기 메모리로 전송하기 위한 제1스위칭 회로; 및
스캔 스위칭 신호에 응답하여 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하기 위한 스캔 스위칭 회로를 포함하며,
상기 제2인터페이스는,
상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로로 전송하기 위한 제2스위칭 회로를 포함하는 디스플레이 드라이버. - 제7항에 있어서,
상기 제1인터페이스는,
상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 전송하기 위한 제1스위칭 회로;
제2선택 신호에 응답하여, 상기 제1스위칭 회로로부터 출력된 상기 정지 영상 신호와 상기 제2인터페이스로부터 출력된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 출력하는 제2선택 회로; 및
스캔 스위칭 신호에 응답하여 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하는 스캔 스위칭 회로를 포함하며,
상기 제2인터페이스는,
상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로와 상기 제2선택 회로 중에서 적어도 하나로 전송하기 위한 제2스위칭 회로를 포함하며,
상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제2선택 신호와 상기 스캔 스위칭 신호를 생성하는 디스플레이 드라이버. - 제9항에 있어서,
상기 제2스위칭 회로가 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제2선택 회로로 전송하는 동안 상기 스캔 스위칭 회로는 상기 스캔 스위칭 신호에 응답하여 턴-온 되고,
상기 제2스위칭 회로가 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로로 전송하는 동안 상기 스캔 스위칭 회로는 상기 스캔 스위칭 신호에 응답하여 턴-오프 되는 디스플레이 드라이버. - 제9항에 있어서,
상기 제2스위칭 회로가 상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로와 상기 제2선택 회로로 동시에 전송할 때, 상기 스캔 스위칭 회로는 상기 스캔 스위칭 신호에 응답하여 턴-오프 되는 디스플레이 드라이버. - 디스플레이;
상기 디스플레이로 영상 신호를 전송하기 위한 디스플레이 드라이버; 및
상기 디스플레이 드라이버로 상기 디스플레이에서 디스플레이될 상기 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 포함하는 상기 영상 신호를 전송하는 호스트를 포함하며,
상기 디스플레이 드라이버는,
상기 모드 전환 명령에 응답하여 제1제어 신호들과 제2제어 신호들을 생성하는 제어 회로;
상기 제1제어 신호들에 따라 상기 정지 영상 신호를 메모리를 이용하여 상기 디스플레이로 전송하기 위한 제1인터페이스; 및
상기 제2제어 신호들에 따라 상기 동영상 신호를 상기 메모리를 이용하지 않고 상기 디스플레이로 전송하기 위한 제2인터페이스를 포함하는 휴대용 통신 장치. - 제12항에 있어서, 상기 디스플레이 드라이버는,
제1선택 신호에 응답하여, 상기 제1인터페이스의 출력 포트와 상기 제2인터페이스의 출력 포트 중에서 어느 하나로부터 출력된 상기 영상 신호를 출력하는 제1선택 회로; 및
상기 제1선택 회로로부터 출력된 영상 신호를 상기 디스플레이로 전송하기 위한 출력 회로를 더 포함하며,
상기 제1인터페이스는,
상기 제1제어 신호들에 응답하여 상기 정지 영상 신호를 전송하기 위한 제1스위칭 회로;
제2선택 신호에 응답하여, 상기 제1스위칭 회로로부터 출력된 상기 정지 영상 신호와 상기 제2인터페이스로부터 출력된 상기 동영상 신호 중에서 어느 하나를 상기 메모리로 출력하는 제2선택 회로; 및
스캔 스위칭 신호에 응답하여, 상기 메모리에 저장된 상기 정지 영상 신호를 상기 제1선택 회로로 전송하는 스캔 스위칭 회로를 포함하고,
상기 제2인터페이스는,
상기 제2제어 신호들에 응답하여 상기 동영상 신호를 상기 제1선택 회로와 상기 제2선택 회로 중에서 적어도 하나로 전송하기 위한 제2스위칭 회로를 포함하고,
상기 제어 회로는 상기 모드 전환 명령에 응답하여 상기 제1선택 신호, 상기 제2선택 신호, 및 상기 스캔 스위칭 신호를 생성하는 휴대용 통신 장치. - 제13항에 있어서,
상기 정지 영상 신호 다음에 상기 동영상 신호가 전송될 때 또는 상기 동영상 신호 다음에 상기 정지 영상 신호가 전송될 때,
상기 출력 회로는 타이밍 컨트롤러의 제어에 따라 적어도 1프레임에 상응하는 시간 동안 디스에이블되는 휴대용 통신 장치. - 제12항에 있어서, 상기 호스트는,
코덱(codec)의 실행 여부에 따라 상기 영상 신호가 상기 정지 영상 신호인지 또는 상기 동영상 신호인지를 판단하고 판단 결과에 따라 상기 모드 전환 명령을 생성하는 휴대용 통신 장치. - 제15항에 있어서, 상기 호스트는,
상기 디스플레이 드라이버로부터 전송된 TE(tearing effect) 제어 신호를 모니터하고, 모니터 결과에 따라 상기 모드 전환 명령을 수직 블랭킹 구간(vertical blanking interval)에 상기 디스플레이 드라이버로 전송하는 휴대용 통신 장치. - 제12항에 있어서, 상기 호스트는,
상기 정지 영상 신호 다음에 상기 동영상 신호가 전송됨을 지시하는 상기 모드 전환 명령을 수직 블랭킹 구간에 상기 디스플레이 드라이버로 전송한 후, 곧바로 상기 동영상 신호를 상기 디스플레이 드라이버로 전송하는 휴대용 통신 장치. - 제17항에 있어서, 상기 수직 블랭킹 구간은 수직 프론트 포치(vertical front porch)인 휴대용 통신 장치.
- 제12항에 있어서, 상기 호스트는,
상기 동영상 신호 다음에 상기 정지 영상 신호가 전송됨을 지시하는 상기 모드 전환 명령을 수직 블랭킹 구간에 상기 디스플레이 드라이버로 전송한 후, 처음 정지 영상 신호를 처음 TE(tearing effect) 제어 신호의 하강 에지(falling edge) 전에 상기 디스플레이 드라이버로 전송하는 휴대용 통신 장치. - 제19항에 있어서, 상기 수직 블랭킹 구간은 수직 백 포치(vertical back porch)인 휴대용 통신 장치.
- 제12항에 있어서,
상기 제2인터페이스는 상기 제2제어 신호들에 따라 상기 동영상 신호를 상기 디스플레이로 전송함과 동시에 상기 메모리로 전송하고,
상기 제1인터페이스는 상기 제어 회로로부터 출력된 스위칭 신호에 따라 상기 메모리에 저장된 상기 동영상을 상기 디스플레이 드라이버로 전송하는 휴대용 통신 장치. - 디스플레이에서 디스플레이될 영상 신호가 정지 영상 신호인지 또는 동영상신호인지를 지시하는 모드 전환 명령에 응답하여 제어 신호들을 생성하는 단계; 및
상기 제어 신호들에 따라, 상기 정지 영상을 메모리를 경유하여 상기 디스플레이로 전송하는 명령 모드와 상기 동영상을 상기 메모리를 경유하지 않고 상기 디스플레이로 전송하는 비디오 모드 사이에서 스위칭하는 단계를 포함하는 디스플레이 드라이버의 동작 방법. - 제22항에 있어서,
상기 모드 전환 명령은 상기 영상 신호의 수직 블랭크 구간에 포함된 디스플레이 드라이버의 동작 방법. - 제22항에 있어서,
상기 비디오 모드와 상기 명령 모드 사이에서 스위칭될 때, 상기 영상은 상기 영상의 적어도 1프레임 동안 상기 디스플레이로 전송되지 않는 단계를 더 포함하는 디스플레이 드라이버의 동작 방법. - 디스플레이 드라이버로부터 출력된 TE(tearing effect) 제어 신호를 모니터링하는 단계; 및
모니터링 결과에 따라, 상기 디스플레이 드라이버로 전송될 영상 신호가 정지 영상 신호인지 또는 동영상 신호인지를 지시하는 모드 전환 명령을 상기 영상 신호의 수직 블랭킹 구간에 전송하는 단계를 포함하는 애플리케이션 호스트 프로세서의 동작 방법. - 제25항에 있어서,
상기 모드 전환 명령을 전송하자마자 상기 동영상 신호를 상기 디스플레이 드라이버로 전송하는 단계를 더 포함하는 애플리케이션 호스트 프로세서의 동작 방법. - 제25항에 있어서,
상기 모드 전환 명령은 상기 수직 블랭킹 구간의 수직 프론트 포치 또는 수직 백 포치에 전송되는 애플리케이션 호스트 프로세서의 동작 방법. - 제25항에 있어서,
상기 모드 전환 명령을 전송한 후의 처음 정지 영상 신호를 상기 TE 제어 신호의 하강 에지 전에 전송하는 단계를 더 포함하는 애플리케이션 호스트 프로세서의 동작 방법.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110089009A KR20130027094A (ko) | 2011-09-02 | 2011-09-02 | 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 |
DE102012107954A DE102012107954A1 (de) | 2011-09-02 | 2012-08-29 | Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host |
TW101131736A TWI576800B (zh) | 2011-09-02 | 2012-08-31 | 顯示驅動器及其操作方法以及攜帶型通信裝置 |
US13/601,678 US8878995B2 (en) | 2011-09-02 | 2012-08-31 | Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host |
CN201210321663.4A CN102982759B (zh) | 2011-09-02 | 2012-09-03 | 显示驱动器及其操作方法、控制显示驱动器的主机及系统 |
JP2012192900A JP6300433B2 (ja) | 2011-09-02 | 2012-09-03 | ディスプレイドライバーの動作方法及びイメージ処理システム |
US14/513,740 US9318072B2 (en) | 2011-09-02 | 2014-10-14 | Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110089009A KR20130027094A (ko) | 2011-09-02 | 2011-09-02 | 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20130027094A true KR20130027094A (ko) | 2013-03-15 |
Family
ID=48178121
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020110089009A KR20130027094A (ko) | 2011-09-02 | 2011-09-02 | 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20130027094A (ko) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140145338A (ko) * | 2013-06-13 | 2014-12-23 | 삼성전자주식회사 | 외부 클락 신호를 이용하여 오실레이터의 주파수를 조절할 수 있는 디스플레이 드라이버 ic, 이를 포함하는 장치, 및 이들의 동작 방법 |
KR20150063824A (ko) * | 2013-12-02 | 2015-06-10 | 삼성전자주식회사 | 디스플레이 드라이버 ic, 이의 동작 방법, 및 이를 포함하는 장치들 |
KR20150064420A (ko) * | 2013-12-03 | 2015-06-11 | 엘지디스플레이 주식회사 | 표시장치용 타이밍 컨트롤러 및 이의 구동방법 |
US9626734B2 (en) | 2013-12-18 | 2017-04-18 | Samsung Display Co., Ltd. | Display driver and image signal processing system including the same |
US9767736B2 (en) | 2015-01-16 | 2017-09-19 | Samsung Display Co., Ltd. | Backlight unit and display apparatus including the same |
KR20200024383A (ko) * | 2018-08-27 | 2020-03-09 | 삼성디스플레이 주식회사 | 전자 장치 및 전자 장치의 구동 방법 |
KR20210028793A (ko) * | 2019-09-04 | 2021-03-15 | 삼성디스플레이 주식회사 | 전자 장치 및 전자 장치의 구동 방법 |
WO2024071930A1 (ko) * | 2022-09-30 | 2024-04-04 | 삼성전자주식회사 | 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치 |
WO2024072177A1 (ko) * | 2022-09-30 | 2024-04-04 | 삼성전자주식회사 | 디스플레이로의 명령을 제어하는 전자 장치 및 방법 |
CN118032176A (zh) * | 2024-04-10 | 2024-05-14 | 国网山东省电力公司潍坊供电公司 | 一种巡检机器人用触觉传感器、感知方法及存储介质 |
-
2011
- 2011-09-02 KR KR1020110089009A patent/KR20130027094A/ko not_active Application Discontinuation
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140145338A (ko) * | 2013-06-13 | 2014-12-23 | 삼성전자주식회사 | 외부 클락 신호를 이용하여 오실레이터의 주파수를 조절할 수 있는 디스플레이 드라이버 ic, 이를 포함하는 장치, 및 이들의 동작 방법 |
KR20150063824A (ko) * | 2013-12-02 | 2015-06-10 | 삼성전자주식회사 | 디스플레이 드라이버 ic, 이의 동작 방법, 및 이를 포함하는 장치들 |
KR20150064420A (ko) * | 2013-12-03 | 2015-06-11 | 엘지디스플레이 주식회사 | 표시장치용 타이밍 컨트롤러 및 이의 구동방법 |
US9626734B2 (en) | 2013-12-18 | 2017-04-18 | Samsung Display Co., Ltd. | Display driver and image signal processing system including the same |
US9767736B2 (en) | 2015-01-16 | 2017-09-19 | Samsung Display Co., Ltd. | Backlight unit and display apparatus including the same |
KR20200024383A (ko) * | 2018-08-27 | 2020-03-09 | 삼성디스플레이 주식회사 | 전자 장치 및 전자 장치의 구동 방법 |
KR20210028793A (ko) * | 2019-09-04 | 2021-03-15 | 삼성디스플레이 주식회사 | 전자 장치 및 전자 장치의 구동 방법 |
WO2024071930A1 (ko) * | 2022-09-30 | 2024-04-04 | 삼성전자주식회사 | 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치 |
WO2024072177A1 (ko) * | 2022-09-30 | 2024-04-04 | 삼성전자주식회사 | 디스플레이로의 명령을 제어하는 전자 장치 및 방법 |
CN118032176A (zh) * | 2024-04-10 | 2024-05-14 | 国网山东省电力公司潍坊供电公司 | 一种巡检机器人用触觉传感器、感知方法及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20130027094A (ko) | 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 영상 신호 처리 시스템 | |
US8878995B2 (en) | Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host | |
KR100666599B1 (ko) | 타이밍 컨트롤러와 이를 구비하는 표시 장치 및 초기 동작제어 방법 | |
KR100896178B1 (ko) | 테스트 패턴 발생 회로를 포함하는 액정 표시 장치의 구동회로 | |
KR101325982B1 (ko) | 액정표시장치 및 이의 구동방법 | |
JP6204025B2 (ja) | ドライバic | |
KR100910683B1 (ko) | 듀얼 디스플레이 컨트롤러 사이의 인공물이 없는 전환을제공하는 시스템 및 그 방법 | |
KR101650779B1 (ko) | 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템 | |
US11348511B2 (en) | Enabling a chipset that supports a single display to support dual display | |
JP2005326859A (ja) | デュアルパネルの駆動システム及び駆動方法 | |
KR20180109000A (ko) | 터치 표시 구동 집적 회로 및 그것의 동작 방법 | |
KR102105410B1 (ko) | Ddi, 상기 ddi를 포함하는 장치들, 및 이의 동작 방법 | |
CN101359442A (zh) | 显示装置及其操作方法 | |
US9996312B2 (en) | Display driver, display system and microcomputer | |
US20210350735A1 (en) | Device and method for driving display supporting low power mode | |
US9659522B2 (en) | Display driver, method for driving display driver, and image display system | |
US11393380B2 (en) | Integrated circuit, method for operating the same, and display system including the same | |
US9542721B2 (en) | Display control device and data processing system | |
US20170004789A1 (en) | Display device, method of driving a display device, and display system | |
KR20130118773A (ko) | 디스플레이 제어 시스템 | |
US20110109597A1 (en) | Display driver, method of operating the same, and display device including the same | |
JP2004117944A (ja) | 電子機器および表示制御方法 | |
WO2016204973A1 (en) | Enabling a chipset that supports a single display to support dual display | |
CN111868681B (zh) | 在系统休眠期间显示墨水笔画绘制 | |
KR100794656B1 (ko) | 타이밍 컨트롤러 및 터치 스크린 아날로그 디지털 변환기를 갖는 휴대용 아이씨를 포함하는 영상 표시 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |