KR20210028793A - 전자 장치 및 전자 장치의 구동 방법 - Google Patents

전자 장치 및 전자 장치의 구동 방법 Download PDF

Info

Publication number
KR20210028793A
KR20210028793A KR1020190109587A KR20190109587A KR20210028793A KR 20210028793 A KR20210028793 A KR 20210028793A KR 1020190109587 A KR1020190109587 A KR 1020190109587A KR 20190109587 A KR20190109587 A KR 20190109587A KR 20210028793 A KR20210028793 A KR 20210028793A
Authority
KR
South Korea
Prior art keywords
image data
interface
display
data
signal
Prior art date
Application number
KR1020190109587A
Other languages
English (en)
Inventor
한호석
박준용
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190109587A priority Critical patent/KR20210028793A/ko
Priority to US16/932,389 priority patent/US11501734B2/en
Publication of KR20210028793A publication Critical patent/KR20210028793A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/02Networking aspects

Abstract

본 발명은 표시하고자 하는 영상에 대응하여 영상 데이터 및 타이밍 제어 신호를 출력하는 호스트, 상기 호스트와 제1 인터페이스 및 제2 인터페이스를 통해 연결되며, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 디스플레이 드라이버 IC 및 상기 데이터 신호에 기초하여 영상을 표시하는 디스플레이를 포함하되, 상기 호스트는, 디스플레이 모드에 따라 상기 제1 인터페이스 및 상기 제2 인터페이스 중 어느 하나를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 전자 장치 및 전자 장치의 구동 방법에 관한 것이다.

Description

전자 장치 및 전자 장치의 구동 방법{ELECTRONIC DEVICE AND DRIVING METHOD OF THE ELECTRONIC DEVICE}
본 발명은 전자 장치 및 전자 장치의 구동 방법에 관한 것으로, 특히 MIPI와 별도로 마련되는 인터페이스를 통해 호스트가 디스플레이 드라이버 IC로 모드 전환 신호를 전송할 수 있도록 하는 전자 장치 및 전자 장치의 구동 방법에 관한 것이다.
MIPI(Mobile Industry Processor Interface)는 휴대용 전자 장치를 위한 최근의 디스플레이 표준이다. MIPI는 두 개의 디스플레이 모드들, 즉 비디오 모드(video mode)와 명령 모드(command mode)를 지원한다.
비디오 모드에서, 영상 데이터는 실시간으로 호스트로부터 디스플레이 드라이버 IC(Display Driver IC; DDI)로 전송된다. 비디오 모드에서, 디스플레이 드라이버 IC로 전송될 영상이 정지 영상(still image)인 경우에도 호스트는 동일한 정지 영상을 반복해서 디스플레이 드라이버 IC로 전송한다. 따라서, 비디오 모드는 동영상(moving image)을 표시하기에는 적절하나, 정지 영상을 표시하는 경우에는 호스트의 전력 소모가 증가하게 된다.
명령 모드에서 영상 데이터의 전송 시작은 TE(tearing effect) 신호에 의해 제어된다. 디스플레이에 정지 영상을 디스플레이 하고자 할 때, 디스플레이 드라이버 IC는 디스플레이 드라이버 IC에 내장된 프레임 버퍼에 저장된 상기 정지 영상을 주기적으로 리드하고, 리드된 정지 영상을 디스플레이로 전송한다. 정지 영상이 업데이트되지 않고 디스플레이 되는 동안 호스트로부터 디스플레이 드라이버 IC로 영상 데이터는 전송되지 않는다. 그러나 이러한 명령 모드는 고용량의 프레임 버퍼를 요구하기 때문에 제조 비용이 상승하게 된다.
본 발명은 MIPI 인터페이스와 별도로 마련되는 인터페이스를 통해 호스트가 MIPI와 별도로 마련되는 인터페이스를 통해 호스트가 디스플레이 드라이버 IC로 모드 전환 신호를 전송할 수 있도록 하는 전자 장치 및 전자 장치의 구동 방법에 관한 것이다.
또한, 본 발명은 호스트로부터 수신되는 모드 전환 신호를 통해 디스플레이 드라이버 IC가 호스트의 모드 전환을 인지하고, 전환된 디스플레이 모드에 따라 디스플레이가 영상을 출력하도록 제어하는 전자 장치 및 전자 장치의 구동 방법에 관한 것이다.
본 발명의 일 실시 예에 따른 전자 장치는, 표시하고자 하는 영상에 대응하여 영상 데이터 및 타이밍 제어 신호를 출력하는 호스트, 상기 호스트와 제1 인터페이스 및 제2 인터페이스를 통해 연결되며, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 디스플레이 드라이버 IC 및 상기 데이터 신호에 기초하여 영상을 표시하는 디스플레이를 포함하되, 상기 호스트는, 디스플레이 모드에 따라 상기 제1 인터페이스 및 상기 제2 인터페이스 중 어느 하나를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력할 수 있다.
상기 호스트는, 상기 영상 데이터가 동영상 데이터인 경우, 상기 제1 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하고, 상기 영상 데이터가 정지 영상 데이터인 경우, 상기 제2 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력할 수 있다.
상기 정지 영상 데이터는, AoD(Always on Display) 용 영상 데이터일 수 있다.
상기 디스플레이 드라이버 IC는, 상기 영상 데이터를 저장하는 메모리 버퍼를 포함할 수 있다.
상기 디스플레이 드라이버 IC는, 상기 제1 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터로부터 상기 데이터 신호를 생성하여 상기 디스플레이로 출력할 수 있다.
상기 디스플레이 드라이버 IC는, 상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터를 상기 메모리 버퍼에 저장하고, 상기 메모리 버퍼로부터 상기 영상 데이터를 리드(read)하여 상기 데이터 신호를 생성할 수 있다.
상기 디스플레이 드라이버 IC는, 상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 타이밍 제어 신호를 생성하고, 상기 타이밍 제어 신호에 기초하여 상기 데이터 신호를 상기 디스플레이로 출력할 수 있다.
상기 영상 데이터 및 상기 타이밍 제어 신호는, 상기 정지 영상 데이터가 표시되는 동안 상기 제2 인터페이스를 통해 1회 출력될 수 있다.
상기 제1 인터페이스는, MIPI(Mobile Industry Processor Interface)이고, 상기 제2 인터페이스는, 상기 제1 인터페이스와 상이한 독립적인 전송 선로일 수 있다.
또한, 본 발명의 일 실시 예에 따른 호스트, 상기 호스트와 제1 인터페이스 및 제2 인터페이스를 통해 연결되는 디스플레이 드라이버 IC를 포함하는 전자 장치의 구동 방법은, 상기 호스트가, 디스플레이 모드에 따라 상기 제1 인터페이스 및 상기 제2 인터페이스 중 어느 하나를 통하여 상기 디스플레이 드라이버 IC로 영상 데이터 및 타이밍 제어 신호를 출력하는 단계 및 상기 디스플레이 드라이버 IC가, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계를 포함할 수 있다.
상기 디스플레이 드라이버 IC로 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계는, 상기 영상 데이터가 동영상 데이터인 경우, 상기 제1 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계 및 상기 영상 데이터가 정지 영상 데이터인 경우, 상기 제2 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계를 포함할 수 있다.
상기 디스플레이 드라이버 IC는, 상기 영상 데이터를 저장하는 메모리 버퍼를 포함할 수 있다.
상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는, 상기 제1 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터로부터 상기 데이터 신호를 생성하는 단계 및 상기 생성된 데이터 신호를 출력하는 단계를 포함할 수 있다.
상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는, 상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터를 상기 메모리 버퍼에 저장하는 단계, 상기 메모리 버퍼로부터 상기 영상 데이터를 리드(read)하여 상기 데이터 신호를 생성하는 단계 및 상기 생성된 데이터 신호를 출력하는 단계를 포함할 수 있다.
상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는, 타이밍 제어 신호를 생성하는 단계 및 상기 타이밍 제어 신호에 기초하여 상기 데이터 신호를 상기 디스플레이로 출력하는 단계를 포함할 수 있다.
본 발명에 따른 전자 장치 및 전자 장치의 구동 방법은 MIPI 표준을 따르는 전자 장치에서 AoD(Always on Display) 영상을 저전력으로 표시하기 위한 가상 제어 모드를 제공할 수 있다.
또한, 본 발명에 따른 전자 장치 및 전자 장치의 구동 방법은 적은 용량의 프레임 버퍼를 갖는 디스플레이 드라이버 IC를 이용하여 저전력으로 영상을 표시함으로써, 전자 장치의 제조 비용을 감소시킬 수 있다.
도 1은 본 발명에 따른 전자 장치의 구성을 개략적으로 나타낸 블록도이다.
도 2는 본 발명에 따른 전자 장치의 구성을 보다 상세히 나타낸 블록도이다.
도 3은 MIPI의 범용 레인 모듈 기능들(Universal Lane Module Functions)을 나타낸 도면이다.
도 4는 본 발명에 따른 전자 장치의 구동 방법을 나타낸 흐름도이다.
도 5는 본 발명에 따른 전자 장치의 구동 방법을 나타낸 타이밍도이다.
기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 본 발명과 관계없는 부분은 본 발명의 설명을 명확하게 하기 위하여 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이하, 본 발명의 실시 예들과 관련된 도면들을 참고하여, 본 발명의 실시 예에 따른 전자 장치 및 전자 장치의 구동 방법에 대해 설명한다.
본 발명의 다양한 실시 예들에 따른 전자 장치는, 예를 들어, 스마트폰, 태블릿 PC, 이동 전화기, 영상 전화기, 전자책 리더기, 데스크탑 PC, 랩탑 PC, 넷북 컴퓨터, 워크스테이션, 서버, PDA, PMP(portable multimedia player), MP3 플레이어, 의료기기, 카메라, 또는 웨어러블 장치 중 적어도 하나를 포함할 수 있다. 웨어러블 장치는 액세서리형(예: 시계, 반지, 팔찌, 발찌, 목걸이, 안경, 콘택트 렌즈, 또는 머리 착용형 장치(head mounted-device(HMD)), 직물 또는 의류 일체형(예: 전자 의복), 신체 부착형(예: 스킨 패드 또는 문신), 또는 생체 이식형 회로 중 적어도 하나를 포함할 수 있다. 어떤 실시 예들에서, 전자 장치는, 예를 들면, 텔레비전, DVD(digital video disk) 플레이어, 오디오, 냉장고, 에어컨, 청소기, 오븐, 전자레인지, 세탁기, 공기 청정기, 셋톱 박스, 홈 오토매이션 컨트롤 패널, 보안 컨트롤 패널, 미디어 박스(예: 삼성 HomeSyncTM, 애플TVTM, 또는 구글 TVTM), 게임 콘솔(예: XboxTM, PlayStationTM), 전자 사전, 전자 키, 캠코더, 또는 전자 액자 중 적어도 하나를 포함할 수 있다.
다른 실시 예에서, 전자 장치는, 각종 의료기기(예: 각종 휴대용 의료측정기기(혈당 측정기, 심박 측정기, 혈압 측정기, 또는 체온 측정기 등), MRA(magnetic resonance angiography), MRI(magnetic resonance imaging), CT(computed tomography), 촬영기, 또는 초음파기 등), 네비게이션 장치, 위성 항법 시스템(GNSS(global navigation satellite system)), EDR(event data recorder), FDR(flight data recorder), 자동차 인포테인먼트 장치, 선박용 전자 장비(예: 선박용 항법 장치, 자이로 콤파스 등), 항공 전자기기(avionics), 보안 기기, 차량용 헤드 유닛(head unit), 산업용 또는 가정용 로봇, 드론(drone), 금융 기관의 ATM, 상점의 POS(point of sales), 또는 사물 인터넷 장치 (예: 전구, 각종 센서, 스프링클러 장치, 화재 경보기, 온도조절기, 가로등, 토스터, 운동기구, 온수탱크, 히터, 보일러 등) 중 적어도 하나를 포함할 수 있다. 본 발명의 추가적인 실시 예에 따르면, 전자 장치는 가구, 건물/구조물 또는 자동차의 일부, 전자 보드(electronic board), 전자 사인 수신 장치(electronic signature receiving device), 프로젝터, 또는 각종 계측 기기(예: 수도, 전기, 가스, 또는 전파 계측 기기 등) 중 적어도 하나를 포함할 수 있다. 다양한 실시예에서, 전자 장치는 플렉서블하거나, 또는 전술한 다양한 장치들 중 둘 이상의 조합일 수 있다. 본 발명의 실시 예에 따른 전자 장치는 상술한 기기들에 한정되지 않는다.
본 문서에서, 사용자라는 용어는 전자 장치를 사용하는 사람 또는 전자 장치를 사용하는 장치(예: 인공지능 전자 장치)를 지칭할 수 있다.
도 1은 본 발명에 따른 전자 장치의 구성을 개략적으로 나타낸 블록도이다. 도 2는 본 발명에 따른 전자 장치의 구성을 보다 상세히 나타낸 블록도이다. 도 3은 MIPI의 범용 레인 모듈 기능들(Universal Lane Module Functions)을 나타낸 도면이다.
전자 장치(1)는, 비디오 스트림, 예를 들어 정지 영상 또는 동영상을 디스플레이(300)에서 디스플레이 할 수 있는 임의의 기기이다. 도 1을 참조하면, 본 발명에 따른 전자 장치(1)는 호스트(100), 디스플레이 드라이버 IC(200) 및 디스플레이(300)를 포함할 수 있다.
호스트(100)는 디스플레이 드라이버 IC(200)의 동작을 제어할 수 있다. 일 실시 예에서, 호스트(100)는 집적 회로, 시스템 온 칩(system on chip(SoC)), 애플리케이션 프로세서(Application Processor; AP), 또는 모바일 AP로 구현될 수 있다. 호스트(100)는 프로세서(101), MIPI 송신부(MIPI Tx)(102) 및 VC 송신부(103)를 포함할 수 있다.
프로세서(101)는 호스트(100)를 구성하는 다른 구성 요소들, 예를 들어, MIPI 송신부(102) 및 VC 송신부(103) 등의 동작을 제어할 수 있다. 프로세서(101)는 MIPI 송신부(102) 또는 VC 송신부(103)를 통해 디스플레이 드라이버 IC(200)에 전송될 영상 데이터를 처리하고, 처리된 영상 데이터에 대한 디스플레이 드라이버 IC(200)로의 전송을 제어할 수 있다.
또한, 프로세서(101)는 MIPI 송신부(102) 또는 VC 송신부(103)를 통해 디스플레이 드라이버 IC(200)에 대한 타이밍 제어 신호의 전송을 제어할 수 있다. 타이밍 제어 신호는 예를 들어, 수직 동기 신호, 수평 동기 신호, 데이터 인에이블 신호 및 클럭 신호 등을 포함할 수 있다.
수직 동기 신호는 한 프레임의 길이를 정의하기 위한 신호로써, 수직 동기 신호의 펄스는 한 프레임의 시작 시점에서 발생할 수 있다. 수평 동기 신호는 디스플레이(300)를 구성하는 화소들의 행단위 데이터 신호 공급 기간을 정의하기 위한 신호일 수 있다. 데이터 인에이블 신호는 디스플레이(300)로 데이터 신호가 출력되는 기간을 정의하기 위한 신호로써, 데이터 신호가 출력되는 동안 논리 하이 레벨을 가질 수 있다. 클럭 신호는 논리 하이 레벨과 논리 로우 레벨이 반복되는 구형파 신호를 가질 수 있다.
본 발명의 다양한 실시 예에서, 프로세서(101)는 디스플레이 드라이버 IC(200)로 전송될 영상 데이터가 정지 영상 데이터인지 동영상 데이터인지를 판단하고, 판단 결과에 따라 디스플레이 모드를 가상 제어(Virtual Control; VC) 모드 또는 비디오 모드로 결정할 수 있다. 정지 영상 데이터는 예를 들어, AoD 이미지 일 수 있으나 이로써 한정되지 않는다.
프로세서(101)는 디스플레이 모드에 따라 영상 데이터의 전송을 제어할 수 있다. 일 실시 예에서, 디스플레이 드라이버 IC(200)로 전송될 영상 데이터가 동영상 데이터인 경우, 프로세서(101)는 비디오 모드로 동작할 수 있다. 그러나 본 발명의 기술적 사상은 이로써 한정되지 않으며, 영상 데이터가 정지 영상 데이터인 경우에도 프로세서(101)는 비디오 모드로 동작할 수 있다. 이때, 정지 영상 데이터는 AoD 이미지용 영상 데이터를 제외한 정지 영상 데이터일 수 있다.
비디오 모드에서, 프로세서(101)는 실시간으로(즉, 기설정된 주기로) 영상 데이터를 디스플레이 드라이버 IC(200)에 전송할 수 있다. 이러한 실시 예에서, 프로세서(101)는 MIPI 송신부(102)를 통하여 영상 데이터 및 타이밍 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다.
디스플레이 드라이버 IC(200)로 전송될 영상 데이터가 정지 영상 데이터인 경우, 프로세서(101)는 가상 제어 모드로 동작할 수 있다. 여기서 정지 영상은 AoD 이미지일 수 있으나 이로써 한정되지 않는다.
가상 제어 모드에서, 프로세서(101)는 영상 데이터를 1회 디스플레이 드라이버 IC(200)로 전송할 수 있다. 이러한 실시 예에서, 프로세서(101)는 VC 송신부(103)를 통하여 영상 데이터 및 타이밍 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 가상 제어 모드 동안 프로세서(101)는 영상 데이터와 타이밍 제어 신호를 1회 출력한 이후에 실질적으로 슬립 모드(또는 대기 모드)로 동작할 수 있다.
일반적으로 동영상 데이터는 디스플레이(300)의 표시 영역 전체에서 표시되지만, AoD 이미지와 같은 정지 영상 데이터는 디스플레이(300)의 표시 영역의 일부분에서만 표시될 수 있다. 그에 따라, AoD 이미지 출력을 제어하기 위한 가상 제어 모드에서 VC 송신부(103)가 디스플레이 드라이버 IC(200)로 전송하는 영상 데이터는, 비디오 모드에서 MIPI 송신부(102)가 디스플레이 드라이버 IC(200)로 전송하는 영상 데이터보다 적은 용량을 가질 수 있다. 그러나 본 발명의 기술적 사상이 이로써 한정되지는 않는다.
MIPI 송신부(102)는 MIPI 규격에 따라 호스트(100)로부터 디스플레이 드라이버 IC(200)로 데이터를 전송하기 위해 마련되는 단자이다. MIPI 송신부(102)는 비디오 모드에서, 프로세서(101)에 의해 처리된 영상 데이터 및 타이밍 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 또는, MIPI 송신부(102)는 프로세서(101)로부터 생성되는 다양한 제어 정보들을 디스플레이 드라이버 IC(200)로 전송할 수 있다.
MIPI 송신부(102)는 하나의 클럭 레인 모듈(clock lane module)과 하나 또는 그 이상의 데이터 레인 모듈들(data lane modules)을 포함한다. 도 3에서는 하나의 데이터 레인 모듈에 대한 상세한 구성만이 도시되지만, 각각의 레인 모듈들은 도 3에 도시된 구성 요소들을 포함할 수 있다.
구체적으로, 각 레인 모듈은 도 3에 도시된 바와 같이, 고속 송신기(high-speed transmitter(HS-TX)), 고속 수신기(high-speed receiver(HS-RX)), 저전력 송신기(low-power transmitter(LP-TX)), 저전력 수신기(low-power receiver(LP-RX)), 및 저전력 컨텐션 검출기(low-power contention detector(LP-CD))를 포함한다. 송신기(TX)는 저전력 송신기(LP-TX)와 고속 송신기(HS-TX)를 포함하고, 수신기(RX)는 고속 수신기(HS-RX), 저전력 수신기(LP-RX), 및 종단 저항(또는 종단 임피던스(termination impedance; RT))을 포함하고, 컨텐션 검출기(CD)는 저전력 컨텐션 검출기(LP-CD)를 포함한다. 종단 저항(RT)은 각 레인 모듈이 고속 수신 모드일 때만 인에이블될 수 있다.
도 3의 송수신기(transceiver)는 레인 컨트롤 및 인터페이스 로직(Lane Conrol and Interface Logic)에 의해 제어될 수 있다. 본 명세서는 MIPI alliance에서 제공하는 스펙(Specification)을 참조한다.
본 발명에서는 호스트(100)가 MIPI 송신부(102)를 포함하는 예를 설명하지만, 호스트(100)는 MIPI 규격 이외에 MDDI(Mobile Display Digital Interface), 디스플레이 포트(display port), 임베디드 디스플레이 포트(Embedded DisplayPort) 등과 같은 다양한 규격을 이용하는 송신부를 포함할 수 있다.
VC 송신부(103)는 MIPI 송신부(102)와 함께, 호스트(100)로부터 디스플레이 드라이버 IC(200)로 데이터를 전송하기 위해 마련되는 단자이다. 본 발명의 다양한 실시 예에서, VC 송신부(103)는 MIPI 규격을 따르지 않을 수 있다.
VC 송신부(103)는 가상 제어 모드에서, 프로세서(101)에 의해 처리된 영상 데이터 및 타이밍 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 또는, VC 송신부(103)는 프로세서(101)로부터 생성되는 다양한 제어 정보들을 디스플레이 드라이버 IC(200)로 전송할 수 있다.
본 명세서에서는 VC 송신부(103)가 별개의 구성 요소인 것으로 설명되지만, VC 송신부(103)는 프로세서(101)와 함께 단일 구성 요소로써 마련될 수 있다.
호스트(100)와 디스플레이 드라이버 IC(200)는 제1 인터페이스(110)를 통해 서로 통신할 수 있다. 본 발명의 다양한 실시 예에서, 제1 인터페이스(110)는 호스트(100)의 MIPI 송신부(102)와 디스플레이 드라이버 IC(200)의 MIPI 수신부(201)를 연결하는 MIPI 인터페이스로써, 하나 또는 그 이상의 데이터 레인(DATA)과 하나의 클럭 레인(CLK)을 포함할 수 있다. 도 1 및 도 2에서는 데이터 레인(DATA)이 하나로써 도시되지만, 도 3에 도시된 것과 같이 복수 개의 데이터 레인들(Dp, Dn)이 마련될 수 있다.
클럭 레인(CLK)은, 동작 모드(예컨대, 저전력(lower power(LP)) 모드와 고속(high-speed(HS)) 모드)에 따라, MIPI 송신부(102)로부터 출력되는, 서로 다른 주파수와 스윙 레벨(swing level)을 갖는 클럭 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 각 데이터 레인(DATA)은 상기 동작 모드에 따라 MIPI 송신부(102)로부터 출력되는, 서로 다른 주파수와 스윙 레벨을 갖는 영상 데이터를 디스플레이 드라이버 IC(200)로 전송할 수 있다.
또한, 호스트(100)와 디스플레이 드라이버 IC(200)는 제2 인터페이스(120)를 통해 서로 통신할 수 있다. 제2 인터페이스(120)는 제1 인터페이스(110)(MIPI 인터페이스)와는 별도로 마련되는 독립적인 인터페이스(전송 선로)이다. 제2 인터페이스(120)는 제1 인터페이스(110)와 상이하며, MIPI 규격을 따르지 않을 수 있다.
제2 인터페이스(120)는 호스트(100)로부터의 모드 전환 신호(HS)를 전송하기 위한 전용 선로이다. 본 발명의 다양한 실시 예에서, 제2 인터페이스(120)는 호스트(100)의 VC 송신부(103)와 디스플레이 드라이버 IC(200)의 VC 수신부(202)를 연결하는 인터페이스로써, 가상 제어 데이터 라인(VC_DATA)과 가상 제어 클럭 라인(VC_CLK)을 포함할 수 있다. 가상 제어 클럭 라인(VC_CLK)은 VC 송신부(103)로부터 출력되는 타이밍 제어 신호를 디스플레이 드라이버 IC(200)로 전송하고, 가상 제어 데이터 라인(VC_DATA)은 VC 송신부(103)로부터 출력되는 영상 데이터를 디스플레이 드라이버 IC(200)로 전송할 수 있다.
디스플레이 드라이버 IC(200)는 제1 인터페이스(110) 또는 제2 인터페이스(120)를 통하여 호스트(110)로부터 수신되는 영상 데이터를 처리하고, 처리한 결과에 대응하는 데이터 신호를 생성할 수 있다. 디스플레이 드라이버 IC(200)는 디스플레이(300)와 연결되는 인터페이스 라인, 예를 들어 데이터 라인(DL)을 통해 데이터 신호를 디스플레이(300)로 전달하여, 영상 데이터에 대응하는 영상이 디스플레이(300)에서 출력되도록 할 수 있다.
디스플레이 드라이버 IC(200)는 디스플레이 모드에 따라 디스플레이 드라이버 IC(200) 내에 구현된 가상 제어 모드 처리 경로(PATH1)와 비디오 모드 처리 경로(PATH2) 중 어느 하나를 선택하고, 선택된 경로를 통하여 데이터 신호를 디스플레이(300)로 전송할 수 있다.
디스플레이 드라이버 IC(200)는 MIPI 수신부(201), VC 수신부(202), 프로세서(203), 프레임 버퍼(204) 및 표시 구동부(205)를 포함할 수 있다.
MIPI 수신부(201)는 제1 인터페이스(110)를 통해 호스트(100)로부터 타이밍 제어 신호와 영상 데이터를 수신하고, 이를 프로세서(203)로 전달할 수 있다. MIPI 수신부(201)는 하나의 클럭 레인 모듈과, 하나 또는 그 이상의 데이터 레인 모듈들을 포함한다. 각 레인 모듈은 도 3에 도시된 바와 같이, 송수신기들(HS-TX, HS-RX, LP-TX, LP-RX) 및 저전력 컨텐션 검출기(LP-CD)를 포함한다.
VC 수신부(202)는 제2 인터페이스(120)를 통해 호스트(100)로부터 타이밍 제어 신호와 영상 데이터를 수신하고, 이를 프로세서(203)로 전달할 수 있다. 본 명세서에서는 VC 수신부(202)가 별개의 구성 요소인 것으로 설명되지만, VC 수신부(202)는 MIPI 수신부(201) 및/또는 프로세서(203)와 함께 하나의 칩 상에 실장되거나 단일 구성 요소로써 마련될 수 있다.
프로세서(203)는 MIPI 수신부(201) 또는 VC 수신부(202)로부터 수신되는 타이밍 제어 신호에 기초하여 영상 데이터를 처리하여 출력 영상 신호를 생성할 수 있다. 또한, 프로세서(203)는 디스플레이 모드가 가상 제어 모드인지 또는 비디오 모드인지를 식별하고, 출력 영상 신호를 프레임 버퍼(204)를 통하여 디스플레이(300)로 전송할지(가상 제어 모드) 또는 프레임 버퍼(204)를 바이패스하여 디스플레이(300)로 전송할지(비디오 모드) 결정할 수 있다.
예를 들어, 프로세서(203)는 제1 인터페이스(110)를 통하여 영상 데이터 및 타이밍 제어 신호가 수신될 때, 디스플레이 모드가 비디오 모드인 것으로 식별할 수 있다. 또한, 프로세서(203)는 제2 인터페이스(120)를 통하여 영상 데이터 및 타이밍 제어 신호가 수신될 때, 디스플레이 모드가 가상 제어 모드인 것으로 식별할 수 있다.
디스플레이 모드가 가상 제어 모드인 것으로 식별되면, 프로세서(203)는 프레임 버퍼(204)를 경유하는 가상 제어 모드 처리 경로(PATH1)를 통하여 데이터 신호를 디스플레이(300)로 전송할 수 있다. 즉, 가상 제어 모드에서, 프로세서(203)는 프레임 버퍼(204)를 경유하여 표시 구동부(205)로 처리된 영상 데이터와 타이밍 제어 신호를 전달할 수 있다. 다시 말하면, 프로세서(203)는 가상 제어 모드에서 수신되는 영상 데이터를 프레임 버퍼(204)에 저장함으로써, 표시 구동부(205)가 프레임 버퍼(204)에 저장된 영상 데이터를 리드할 수 있도록 한다.
가상 제어 모드에서 호스트(100)는 제2 인터페이스(120)를 통해 영상 데이터 및 타이밍 제어 신호를 1회 디스플레이 드라이버 IC(200)로 전달한다. 호스트(100)로부터 전달된 영상 데이터는 상술한 바와 같이 프로세서(203)를 통해 프레임 버퍼(204)에 저장된다. 표시 구동부(205)는 프레임 버퍼(204)에 저장된 영상 데이터를 프레임 주기 단위로 리드하여 데이터 신호를 생성하고, 생성된 데이터 신호를 디스플레이(300)로 제공할 수 있다.
이러한 실시 예에서, 프로세서(203)는 타이밍 제어 신호를 생성하여 표시 구동부(205)로 제공할 수 있다. 가상 제어 모드 동안 호스트(100)로부터 타이밍 제어 신호가 공급되지 않으면, 표시 구동부(205)의 데이터 신호 출력 타이밍이 제어되지 못할 수 있다. 따라서, 가상 제어 모드 동안 프로세서(203)는 이전에 호스트(100)로부터 공급된 타이밍 제어 신호를 참조하여 직접 타이밍 제어 신호를 생성하고, 이를 표시 구동부(205)로 전달할 수 있다.
가상 제어 모드로 동작하는 동안, 호스트(100)는 영상 데이터와 타이밍 제어 신호를 1회만 디스플레이 드라이버 IC(200)로 제공한다. 그 이후에는 디스플레이 드라이버 IC(200)를 통해 타이밍 제어 신호와 영상 데이터가 디스플레이(300)에 직접 제공되므로, 호스트(100)는 실질적으로 표시 동작을 중단하고 슬립 모드에 진입할 수 있다. 그러면, 가상 제어 모드로 동작하는 동안 호스트(100)에 의한 전력 손실이 없고, 상대적으로 전력 소비가 적은 디스플레이 드라이버 IC(200)를 통해 표시 동작이 제어되므로, 전자 장치(1)의 저전력 구동이 가능하다.
디스플레이 모드가 비디오 모드인 것으로 식별되면, 프로세서(203)는 프레임 버퍼(204)를 경유하지 않는 비디오 모드 처리 경로(PATH2)를 통하여 데이터 신호를 디스플레이(300)로 전송할 수 있다. 즉, 비디오 모드에서, 프로세서(203)는 프레임 버퍼(204)를 경유하지 않고, 표시 구동부(205)로 직접 처리된 영상 데이터를 전달할 수 있다. 비디오 모드로 동작하는 동안, 프로세서(203)는 호스트(100)로부터 수신되는 영상 데이터 및 타이밍 제어 신호를 실시간으로 처리하여 비디오 모드 처리 경로(PATH2)를 통해 디스플레이(300)로 전송한다.
프레임 버퍼(204)는 프로세서(203)의 제어에 따라 영상 데이터를 수신하여 저장한다. 상술한 바와 같이 프레임 버퍼(204)는 가상 제어 모드에서 프로세서(203)로부터 전달되는 영상 데이터를 저장할 수 있다.
가상 제어 모드에서 프레임 버퍼(204)에 저장되는 영상 데이터는 정지 영상 데이터로써, 예를 들어 AoD 이미지용 데이터일 수 있다. AoD 이미지가 디스플레이(300)의 전체 표시 영역 중 일부에만 표시될 때, 영상 데이터는 해당 영역에 대응하는 데이터만을 포함할 수 있다. 따라서, 프레임 버퍼(204)에 저장되는 영상 데이터의 크기는 상대적으로 적은 용량을 갖는다.
이와 같이 본 발명에서는 적은 용량의 프레임 버퍼(204)를 이용하여 전자 장치(1)를 구현할 수 있다. 그에 따라, 본 발명에 따른 전자 장치(1)의 크기가 축소되고 제조 비용이 감소될 수 있다.
프레임 버퍼(204)는 그래픽 메모리(graphic memory)로 구현될 수 있다. 일 실시 예에서, 프레임 버퍼(204)의 리드(read) 동작은 표시 구동부(205)에 의해 수행될 수 있다. 일 예로, 표시 구동부(205)는 프레임 스캔 신호(미도시)의 하이 레벨 구간 동안 프레임 버퍼(204)에 저장된 영상 데이터를 리드할 수 있다.
표시 구동부(205)는 프레임 버퍼(204)를 경유하여, 또는 프로세서(203)로부터 직접 전달되는 영상 데이터를 처리하여, 데이터 신호를 생성한다. 표시 구동부(205)는 타이밍 제어 신호에 기초하여 데이터 신호를 정해진 타이밍에 디스플레이(300)로 공급할 수 있다. 예를 들어, 표시 구동부(205)는 수직 동기 신호에 의해 정의되는 프레임 단위로 데이터 신호를 출력하되, 데이터 인에이블 신호가 논리 하이 레벨을 갖는 동안 디스플레이(300)로 데이터 신호를 출력할 수 있다.
디스플레이(300)는 디스플레이 드라이버 IC(200)로부터 전송된 데이터 신호에 대응하는 영상을 표시할 수 있다. 디스플레이(300)는 LCD(liquid crystal display), LED(light emitting diode) 디스플레이, OLED(Organic LED) 디스플레이, 또는 AMOLED(active-matrix OLED) 디스플레이로 구현될 수 있다.
도 4는 본 발명에 따른 전자 장치의 구동 방법을 나타낸 흐름도이다. 도 5는 본 발명에 따른 전자 장치의 구동 방법을 나타낸 타이밍도이다. 도 4 및 도 5를 도 1 내지 도 3과 결부하여, 동영상 데이터 및 정지 영상 데이터가 순차적으로 디스플레이(300)에서 표시되는 과정을 설명한다.
호스트(100)가 디스플레이(300)를 통해 동영상을 표시하고자 할 때(401), 호스트(100)는 제1 인터페이스(110)를 통하여 영상 데이터와 타이밍 제어 신호를 출력할 수 있다(402). 즉, 동영상 데이터를 표시하고자 할 때, 호스트(100)는 디스플레이 모드를 비디오 모드로 설정할 수 있으며, 그에 따라 제1 인터페이스(110)의 데이터 레인(DATA)을 통하여 영상 데이터를 출력하고, 제1 인터페이스(110)의 클럭 레인(CLK)을 통하여 타이밍 제어 신호를 출력할 수 있다. 여기서 타이밍 제어 신호는 수직 동기 신호(Vsync1) 및 데이터 인에이블 신호(DE1) 등을 포함할 수 있다.
도 5에 도시된 타이밍도를 참조하면, 동영상 모드로 동작하는 동안, 호스트(100)는 클럭 레인(CLK)을 통하여 프레임 단위로 수직 동기 신호(Vsync1)를 디스플레이 드라이버 IC(200)에 전송한다. 또한, 호스트(100)는 클럭 레인(CLK)을 통하여 논리 하이 레벨의 데이터 인에이블 신호(DE1)가 전송되는 동안, 데이터 레인(DATA)을 통하여 영상 데이터를 디스플레이 드라이버 IC(200)에 전송한다.
제1 인터페이스(110)를 통하여 영상 데이터 및 타이밍 제어 신호가 수신되면, 디스플레이 드라이버 IC(200)는 영상 데이터를 처리하고, 그에 따른 데이터 신호를 생성할 수 있다. 디스플레이 드라이버 IC(200)는 비디오 모드 처리 경로(PATH2)를 설정하고(403), 타이밍 제어 신호에 기초하여 비디오 모드 처리 경로(PATH2)를 통해 데이터 신호를 디스플레이(300)로 전송할 수 있다(404).
디스플레이(300)는 수신된 데이터 신호를 이용하여 영상을 표시할 수 있다(405).
이후에, 호스트(100)가 디스플레이(300)를 통해 정지 영상을 표시하고자 할 때(406), 호스트(100)는 제2 인터페이스(120)를 통하여 영상 데이터와 타이밍 제어 신호를 출력할 수 있다(407). 즉, 정지 영상 데이터를 표시하고자 할 때, 호스트(100)는 디스플레이 모드를 가상 제어 모드로 설정할 수 있으며, 그에 따라 제2 인터페이스(120)의 가상 제어 데이터 라인(VC_DATA)을 통하여 영상 데이터를 출력하고, 제2 인터페이스(120)의 가상 제어 클럭 라인(VC_CLK)을 통하여 타이밍 제어 신호를 출력할 수 있다. 여기서 타이밍 제어 신호는 수직 동기 신호(Vsync2) 및 데이터 인에이블 신호(DE2) 등을 포함할 수 있다.
일 실시 예에서, 호스트(100)는 제1 인터페이스(110)가 아직 활성화되어 있는 동안, 제1 인터페이스(110)를 통해 모드 전환을 알리기 위한 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 그러면, 디스플레이 드라이버 IC(200)는 제어 신호를 통해서, 이후에 제2 인터페이스(120)를 통해 영상 데이터 및 타이밍 제어 신호가 수신될 것임을 안지하고 제2 인터페이스(120)를 활성화하거나 제2 인터페이스(120)를 통해 수신되는 데이터를 처리하기 위한 동작을 수행할 수 있다.
제2 인터페이스(120)를 통하여 영상 데이터 및 타이밍 제어 신호가 수신되면, 디스플레이 드라이버 IC(200)는 영상 데이터를 처리하고, 그에 따른 데이터 신호를 생성할 수 있다. 디스플레이 드라이버 IC(200)는 가상 제어 모드 처리 경로(PATH1)를 설정하고(408), 타이밍 제어 신호에 기초하여 가상 제어 모드 처리 경로(PATH1)를 통해 데이터 신호를 디스플레이(300)로 전송할 수 있다(409). 영상 데이터가 가상 제어 모드 처리 경로(PATH1)로 처리됨에 따라, 프레임 버퍼(204)에는 영상 데이터가 저장될 수 있다.
디스플레이(300)는 수신된 데이터 신호를 이용하여 영상을 표시할 수 있다(410).
가상 제어 모드로 동작하는 동안, 호스트(100)는 영상 데이터와 타이밍 제어 신호를 출력하지 않는다. 즉, 호스트(100)는 수직 동기 신호(Vsync1) 및 데이터 인에이블 신호(DE1)의 출력을 오프시킨다(411). 대신에, 가상 제어 모드로 동작하는 동안, 디스플레이 드라이버 IC(200)가 타이밍 제어 신호를 직접 생성할 수 있다. 이를 위하여, 디스플레이 드라이버 IC(200)는 수직 동기 신호(Vsync2) 및 데이터 인에이블 신호(DE2)의 출력을 온시킨다(412).
그리고 디스플레이 드라이버 IC(200)는 수직 동기 신호(Vsync2)에 기초하여 프레임 버퍼(204)에 저장된 동영상 데이터를 매 프레임 주기로 리드하고, 데이터 인에이블(DE2) 신호의 하이 레벨 동안, 데이터 신호를 디스플레이(300)로 전송할 수 있다(413). 디스플레이(300)는 이렇게 수신되는 데이터 신호를 이용하여 영상을 표시할 수 있다(414).
이후에, 호스트(100)가 다시 디스플레이(300)를 통해 동영상을 표시하고자 하는 경우(415), 호스트(100)는 수직 동기 신호(Vsync1) 및 데이터 인에이블 신호(DE1)의 출력을 온시킬 수 있다(416). 그리고 호스트(100)는 제1 인터페이스(110)를 통하여 영상 데이터와 타이밍 제어 신호를 출력할 수 있다(417).
일 실시 예에서, 호스트(100)는 제2 인터페이스(120)가 아직 활성화되어 있는 동안, 제2 인터페이스(120)를 통해 모드 전환을 알리기 위한 제어 신호를 디스플레이 드라이버 IC(200)로 전송할 수 있다. 그러면, 디스플레이 드라이버 IC(200)는 제어 신호를 통해서, 이후에 제1 인터페이스(110)를 통해 영상 데이터 및 타이밍 제어 신호가 수신될 것임을 안지하고 제1 인터페이스(110)를 활성화하거나 제1 인터페이스(110)를 통해 수신되는 데이터를 처리하기 위한 동작을 수행할 수 있다. 예를 들어, 디스플레이 드라이버 IC(200)는 비디오 모드 처리 경로(PATH2)를 설정한 후, 수직 동기 신호(Vsync2)와 데이터 인에이블 신호(DE2)의 직접 생성을 오프시키고(418), 프레임 버퍼(402)로부터의 데이터 리드를 중단할 수 있다. 실시 예에 따라, 디스플레이 드라이버 IC(200)는 프레임 버퍼(402)에 저장된 영상 데이터를 삭제할 수도 있다.
디스플레이 드라이버 IC(200)는 제1 인터페이스(110)를 통해 수신된 영상 데이터 및 타이밍 제어 신호에 기초하여 데이터 신호를 디스플레이(300)로 출력할 수 있다(419). 디스플레이(300)는 수신된 데이터 신호를 이용하여 영상을 표시할 수 있다(420).
본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구의 범위에 의하여 나타내어지며, 특허청구의 범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
1: 전자 장치
100: 호스트
200: 디스플레이 드라이버 IC
300: 디스플레이

Claims (18)

  1. 표시하고자 하는 영상에 대응하여 영상 데이터 및 타이밍 제어 신호를 출력하는 호스트;
    상기 호스트와 제1 인터페이스 및 제2 인터페이스를 통해 연결되며, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 디스플레이 드라이버 IC; 및
    상기 데이터 신호에 기초하여 영상을 표시하는 디스플레이를 포함하되,
    상기 호스트는,
    디스플레이 모드에 따라 상기 제1 인터페이스 및 상기 제2 인터페이스 중 어느 하나를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는, 전자 장치.
  2. 제1항에 있어서, 상기 호스트는,
    상기 영상 데이터가 동영상 데이터인 경우, 상기 제1 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하고, 상기 영상 데이터가 정지 영상 데이터인 경우, 상기 제2 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는, 전자 장치.
  3. 제2항에 있어서, 상기 정지 영상 데이터는,
    AoD(Always on Display) 용 영상 데이터인, 전자 장치.
  4. 제2항에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 영상 데이터를 저장하는 메모리 버퍼를 포함하는, 전자 장치.
  5. 제4항에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 제1 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터로부터 상기 데이터 신호를 생성하여 상기 디스플레이로 출력하는, 전자 장치.
  6. 제4항에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터를 상기 메모리 버퍼에 저장하고, 상기 메모리 버퍼로부터 상기 영상 데이터를 리드(read)하여 상기 데이터 신호를 생성하는, 전자 장치.
  7. 제6항에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 타이밍 제어 신호를 생성하고, 상기 타이밍 제어 신호에 기초하여 상기 데이터 신호를 상기 디스플레이로 출력하는, 전자 장치.
  8. 제7항에 있어서, 상기 영상 데이터 및 상기 타이밍 제어 신호는, 상기 정지 영상 데이터가 표시되는 동안 상기 제2 인터페이스를 통해 1회 출력되는, 전자 장치.
  9. 제1항에 있어서, 상기 제1 인터페이스는,
    MIPI(Mobile Industry Processor Interface)이고,
    상기 제2 인터페이스는,
    상기 제1 인터페이스와 상이한 독립적인 전송 선로인, 전자 장치.
  10. 호스트, 상기 호스트와 제1 인터페이스 및 제2 인터페이스를 통해 연결되는 디스플레이 드라이버 IC를 포함하는 전자 장치의 구동 방법으로,
    상기 호스트가, 디스플레이 모드에 따라 상기 제1 인터페이스 및 상기 제2 인터페이스 중 어느 하나를 통하여 상기 디스플레이 드라이버 IC로 영상 데이터 및 타이밍 제어 신호를 출력하는 단계; 및
    상기 디스플레이 드라이버 IC가, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계를 포함하는, 전자 장치의 구동 방법.
  11. 제10항에 있어서, 상기 디스플레이 드라이버 IC로 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계는,
    상기 영상 데이터가 동영상 데이터인 경우, 상기 제1 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계; 및
    상기 영상 데이터가 정지 영상 데이터인 경우, 상기 제2 인터페이스를 통하여 상기 영상 데이터 및 상기 타이밍 제어 신호를 출력하는 단계를 포함하는, 전자 장치의 구동 방법.
  12. 제11항에 있어서, 상기 정지 영상 데이터는,
    AoD(Always on Display) 용 영상 데이터인, 전자 장치의 구동 방법.
  13. 제11항에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 영상 데이터를 저장하는 메모리 버퍼를 포함하는, 전자 장치의 구동 방법.
  14. 제13항에 있어서, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는,
    상기 제1 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터로부터 상기 데이터 신호를 생성하는 단계; 및
    상기 생성된 데이터 신호를 출력하는 단계를 포함하는, 전자 장치의 구동 방법.
  15. 제14항에 있어서, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는,
    상기 제2 인터페이스를 통해 상기 영상 데이터가 수신되면, 상기 영상 데이터를 상기 메모리 버퍼에 저장하는 단계;
    상기 메모리 버퍼로부터 상기 영상 데이터를 리드(read)하여 상기 데이터 신호를 생성하는 단계; 및
    상기 생성된 데이터 신호를 출력하는 단계를 포함하는, 전자 장치의 구동 방법.
  16. 제15항에 있어서, 상기 영상 데이터에 기초하여 데이터 신호를 출력하는 단계는,
    타이밍 제어 신호를 생성하는 단계; 및
    상기 타이밍 제어 신호에 기초하여 상기 데이터 신호를 상기 디스플레이로 출력하는 단계를 포함하는, 전자 장치의 구동 방법.
  17. 제16항에 있어서, 상기 영상 데이터 및 상기 타이밍 제어 신호는, 상기 정지 영상 데이터가 표시되는 동안 상기 제2 인터페이스를 통해 1회 출력되는, 전자 장치의 구동 방법.
  18. 제10항에 있어서, 상기 제1 인터페이스는,
    MIPI(Mobile Industry Processor Interface)이고,
    상기 제2 인터페이스는,
    상기 제1 인터페이스와 상이한 독립적인 전송 선로인, 전자 장치의 구동 방법.
KR1020190109587A 2019-09-04 2019-09-04 전자 장치 및 전자 장치의 구동 방법 KR20210028793A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020190109587A KR20210028793A (ko) 2019-09-04 2019-09-04 전자 장치 및 전자 장치의 구동 방법
US16/932,389 US11501734B2 (en) 2019-09-04 2020-07-17 Electronic device having multiple interfaces and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190109587A KR20210028793A (ko) 2019-09-04 2019-09-04 전자 장치 및 전자 장치의 구동 방법

Publications (1)

Publication Number Publication Date
KR20210028793A true KR20210028793A (ko) 2021-03-15

Family

ID=74681676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190109587A KR20210028793A (ko) 2019-09-04 2019-09-04 전자 장치 및 전자 장치의 구동 방법

Country Status (2)

Country Link
US (1) US11501734B2 (ko)
KR (1) KR20210028793A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11893925B2 (en) 2021-09-16 2024-02-06 Apple Inc. Always-on display signal generator
CN114630182A (zh) * 2022-02-28 2022-06-14 海信视像科技股份有限公司 一种虚拟现实视频的播放方法及设备

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9286851B2 (en) * 2011-08-16 2016-03-15 Himax Technologies Limited Display panel driving device and driving method for saving electrical energy thereof
DE102012107954A1 (de) * 2011-09-02 2013-03-07 Samsung Electronics Co. Ltd. Anzeigetreiber, Betriebsverfahren davon, Host zum Steuern des Anzeigetreibers und System mit dem Anzeigetreiber und dem Host
KR102035986B1 (ko) * 2013-11-13 2019-10-24 삼성전자 주식회사 타이밍 컨트롤러와 상기 타이밍 컨트롤러를 포함하는 디스플레이 시스템
KR102211123B1 (ko) * 2014-07-23 2021-02-02 삼성전자주식회사 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작방법
KR102424434B1 (ko) 2015-10-30 2022-07-25 삼성디스플레이 주식회사 타이밍 컨트롤러를 포함하는 표시 장치 및 타이밍 컨트롤러의 양방향 통신 방법
US10171909B2 (en) 2016-06-13 2019-01-01 General Electric Company Processing of signals from luminaire mounted microphones for enhancing sensor capabilities
KR102549463B1 (ko) * 2016-08-30 2023-06-30 삼성전자주식회사 이미지 처리 방법 및 이를 지원하는 전자 장치
KR102565948B1 (ko) 2018-08-27 2023-08-11 삼성디스플레이 주식회사 전자 장치 및 전자 장치의 구동 방법

Also Published As

Publication number Publication date
US11501734B2 (en) 2022-11-15
US20210065652A1 (en) 2021-03-04

Similar Documents

Publication Publication Date Title
KR102565948B1 (ko) 전자 장치 및 전자 장치의 구동 방법
US10199005B2 (en) Display driving circuit configured to secure sufficient time to stabilize channel amplifiers and display device comprising the same
US20160329033A1 (en) Display driver, display device, and display system
US10430918B2 (en) Display driver, display system, and method of operating the display driver
KR20160046620A (ko) 디스플레이 구동 회로 및 디스플레이 시스템
US10997895B2 (en) Display driving method according to display configuration and electronic device for supporting the same
CN104347023B (zh) 用于控制显示驱动器的操作时钟信号频率的主机和系统
CN108508968A (zh) 包括具有圆角的显示器的电子设备
US20170336851A1 (en) Operating method for display corresponding to luminance, driving circuit, and electronic device supporting the same
US9411162B2 (en) Mixed reality presenting system, virtual reality presenting system, display apparatus, information processing apparatus, control method, and program
US7624218B2 (en) System and method for DVI native and docking support
US11501734B2 (en) Electronic device having multiple interfaces and method of driving the same
KR20160103364A (ko) 다수의 프로세서들을 가지는 전자장치에서 디스플레이 제어 방법 및 장치
US11967263B2 (en) Display screen control method and electronic device supporting same
US20180286345A1 (en) Adaptive sync support for embedded display
KR102437567B1 (ko) 애플리케이션 프로세서의 동작 방법 및 디스플레이 시스템
US20230176689A1 (en) Electronic device and method for controlling touch function
KR20150007948A (ko) 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템
US20220208145A1 (en) Display wall synchronization using variable refresh rate modules
US20240071273A1 (en) Transceiver, electronic device, and driver
KR102660266B1 (ko) 전자 장치 및 전자 장치의 제어 방법
US20200201538A1 (en) Electronic device and controlling method of electronic device
KR20240026819A (ko) 대기 모드를 포함하는 전자 장치, 디스플레이 장치, 디스플레이 시스템 및 그 제어 방법
KR20220156326A (ko) 터치를 인식하고, 디스플레이를 수행하는 전자 장치
US20040239665A1 (en) Multiplex command on data line of digital interface display devices

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right