KR20120085061A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20120085061A
KR20120085061A KR1020110006460A KR20110006460A KR20120085061A KR 20120085061 A KR20120085061 A KR 20120085061A KR 1020110006460 A KR1020110006460 A KR 1020110006460A KR 20110006460 A KR20110006460 A KR 20110006460A KR 20120085061 A KR20120085061 A KR 20120085061A
Authority
KR
South Korea
Prior art keywords
contact pads
lines
data
gate
substrate
Prior art date
Application number
KR1020110006460A
Other languages
English (en)
Other versions
KR101853454B1 (ko
Inventor
이상명
노남석
채경태
전형일
배주한
양지훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020110006460A priority Critical patent/KR101853454B1/ko
Priority to US13/170,253 priority patent/US9128337B2/en
Publication of KR20120085061A publication Critical patent/KR20120085061A/ko
Application granted granted Critical
Publication of KR101853454B1 publication Critical patent/KR101853454B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13336Combining plural substrates to produce large-area displays, e.g. tiled displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/42Arrangements for providing conduction through an insulating substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

표시장치는 표시 패널과 상기 표시 패널에 연결된 적어도 하나의 연성 회로 기판을 포함한다. 상기 표시 패널은 다수의 신호 라인들과, 상기 신호 라인들에 연결된 다수의 화소들, 및 상기 신호 라인들의 일단들로부터 상기 신호 라인들의 연장 방향으로 연장되어 제공된 접촉 패드들을 구비한다. 상기 연성 회로 기판은 상기 접촉 패드들에 일대일로 대응하며 상기 접촉 패드들과 중첩하여 연결되는 연결 배선들을 갖는 팬-아웃(fan-out)부와, 상기 연결 배선들에 연결되어 상기 화소들에 구동 신호를 제공하는 구동 드라이버를 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 상세하게는 팬-아웃부를 갖는 연성 회로 기판을 갖는 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치와 같은 영상 표시 장치는 하부기판, 하부기판과 마주하는 상부기판, 및 하부기판과 상부기판과의 사이에 개재된 표시부로 이루어진 표시 패널을 구비한다. 하부기판의 표시 영역에는 다수의 게이트 라인 및 다수의 게이트 라인과 직교하는 다수의 데이터 라인이 구비된다.
상기 표시 패널은 화상이 표시되는 표시 영역과 화상이 표시되지 않은 비표시 영역을 포함한다. 상기 비표시 영역에는 외부에서 제공된 다수의 게이트 라인에 게이트 신호를 출력하는 게이트 드라이버 또는 다수의 데이터 라인에 데이터 신호를 출력하는 데이터 드라이버를 연결하기 위해서 연결 배선들이 제공되는 바, 상기 연결 배선들이 형성되는 공간이 요구되므로 상기 비표시 영역이 넓어진다.
본 발명의 목적은 영상이 표시되지 않은 비표시 영역이 최소화된 표시 장치를 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 실시예들에 따른 표시 장치는, 표시 패널들과 상기 표시 패널에 연결된 적어도 하나의 연성 회로 기판을 포함한다.
상기 표시 패널은 다수의 신호 라인들과, 상기 신호 라인들에 연결된 다수의 화소들, 및 상기 신호 라인들의 일단들로부터 상기 신호 라인들의 연장 방향으로 연장되어 제공된 접촉 패드들을 구비한다.
상기 연성 회로 기판은 상기 접촉 패드들에 일대일로 대응하며 상기 접촉 패드들과 중첩하여 연결되는 연결 배선들을 갖는 팬-아웃(fan-out)부와, 상기 연결 배선들에 연결되어 상기 화소들에 구동 신호를 제공하는 구동 드라이버를 포함한다.
상기 표시 패널은 평면 상에서 볼 때 영상을 표시하는 표시 영역과, 상기 표시 영역을 제외한 비표시 영역을 가진다. 상기 표시 패널은 상기 신호 라인들 및 상기 접촉 패드들이 구비된 제1 기판과, 상기 제1 기판에 대향하는 제2 기판, 상기 제2 기판의 둘레를 따라 제공되어 상기 제1 기판과 상기 제2 기판의 사이의 공간을 제공하되는 실링제, 및 상기 공간에 제공된 표시부를 포함한다.
상기 접촉 패드들은 상기 표시 영역 또는 상기 비표시 영역에 제공될 수 있으며, 상기 실링제는 상기 비표시 영역에 제공된다.
상기 신호 라인들은 데이터 라인들 및/또는 게이트 라인들을 포함할 수 있으며, 상기 구동 드라이버는 데이터 드라이버 및/또는 게이트 드라이버를 포함할 수 있다.
상기 표시 장치에 있어서, 상기 표시 패널은 복수로 제공될 수 있으며, 이 경우에는 멀티 패널 표시 장치가 된다.
본 발명의 실시예들에 따르면, 데이터 라인들과 데이터 드라이버를 연결하는 팬-아웃부가 연성 회로 기판에 형성되므로 일반적인 표시 장치보다 비표시 영역이 좁은 표시 장치를 제공한다.
도 1은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1에 도시된 A 부분의 확대도이다.
도 3은 도 2의 I-I'선에 따른 단면도이다.
도 4는 본 발명의 제2 실시예에 따른 표시 장치의 평면도이다.
도 5는 도 4의 II-II'선에 따른 단면도이다.
도 6은 본 발명의 제3 실시예에 따른 표시 장치의 평면도이다.
도 7은 도 6의 III-III'선에 따른 단면도이다.
도 8은 본 발명의 제4 실시예에 따른 표시 장치의 평면도이다.
도 9은 본 발명의 제5 실시예에 따른 표시 장치의 평면도이다.
도 10은 도 9의 IV-IV'선에 따른 단면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
도 1은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다. 도 2는 도 1에 도시된 A 부분의 확대도이고, 도 3은 도 2의 I-I'선에 따른 단면도이다. 도 2 및 도 3에서는 표시 패널과 연성 회로 기판의 연결 구조의 일부를 도시하였으나, 나머지 부분들도 동일한 구조로 연결되므로 중복되는 부분은 생략한다.
본 명세서에 있어서 사용된 용어 중 신호 라인은 전기적 신호를 전달하기 위한 배선을 뜻하며, 게이트 라인, 데이터 라인, 스토리지 라인 등일 수 있다. 또한, 구동 드라이버는 특정 신호를 출력하여 상기 신호 라인에 제공하는 구동 소자를 뜻하며, 게이트 드라이버, 및 데이터 드라이버 등일 수 있다.
도 1 내지 도 3을 참조하면, 본 발명의 제1 실시예에 따른 표시 장치는 표시 패널과 상기 표시 패널에 연결된 적어도 하나의 연성 회로 기판(FPC)을 포함한다.
먼저, 표시 패널을 설명하면, 상기 표시 패널은 평면 상에서 볼 때 영상을 표시하는 표시 영역(DP)과, 상기 표시 영역(DP)을 제외하는 비표시 영역(NDP)을 갖는다. 상기 비표시 영역(NDP)은 일반적으로 상기 표시 영역(DP)의 둘레를 따라 제공되며, 상기 비표시 영역(NDP)에는 상기 표시 영역(DP)의 불필요한 광이 누설되는 것을 차단하기 위하여 블랙 매트릭스(미도시)가 구비될 수 있다.
상기 표시 패널은 제1 기판, 상기 제1 기판에 마주하는 제2 기판, 및 상기 제1 기판과 상기 제2 기판 사이에 제공된 실링제(SL)와, 상기 제1 기판과 상기 제2 기판 사이에 제공된 표시부(LC)를 포함한다.
상기 제1 기판은 제1 절연 기판(SUB1), 다수의 게이트 라인들(GL; GL1, GL2,..., GLn), 상기 게이트 라인들(GL)에 연결된 게이트 드라이버(GDV), 다수의 데이터 라인들(DL; DL1, DL2,..., DLm), 상기 데이터 라인들(DL)에 연결된 데이터 접촉 패드들(DPD), 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL)에 연결된 박막 트랜지스터들(TFT), 상기 박막 트랜지스터들(TFT)를 커버하는 보호막(PL), 및 상기 박막 트랜지스터들(TFT)에 전기적으로 연결된 화소 전극들(PE)을 포함한다.
상기 게이트 라인들(GL)은 제1 절연 기판(SUB1) 상에 제1 방향(D1)으로 연장되어 제공되며, 제1 내지 제n 게이트 라인(GL1 ~ GLn)을 포함한다. 여기서, 상기 게이트 라인들(GL)은 실질적으로 등간격으로 배열되며, 서로 인접한 두 게이트 라인들(GL) 사이의 간격은 제1 방향(D1)을 따라 실질적으로 일정하게 유지된다.
상기 게이트 드라이버(GDV)는 상기 비표시 영역(NDP)에 제공되며 상기 게이트 라인들(GL)의 일단에 연결되어 상기 게이트 라인들(GL)에 게이트 신호를 순차적으로 출력한다.
상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되어 제공된다. 상기 데이터 라인들(DL)은 상기 게이트 라인들(GL)과 게이트 절연막(GI)을 사이에 두고 절연되어 제공된다. 상기 데이터 라인들(DL)은 제1 내지 제m 데이터 라인(DL1 ~ DLm)을 포함한다. 여기서, 상기 데이터 라인들(DL)은 실질적으로 등간격으로 배열되며, 서로 인접한 두 상기 데이터 라인들(DL) 사이의 간격은 제2 방향(D2)을 따라 실질적으로 일정하게 유지된다.
상기 데이터 접촉 패드들(DPD)은 상기 비표시 영역(NDP)에 상기 데이터 라인들(DL)의 일단들로부터 상기 제1 방향(D1)으로 연장되어 상기 데이터 라인들(DL)에 대해 일대일로 제공된다. 각 데이터 접촉 패드(DPD)는 후술할 연결 배선들(CL)과의 전기적 연결이 용이하도록 상기 제1 방향(D1)의 폭이 각 데이터 라인(DL)보다 폭보다 크게 형성된다.
각 박막 트랜지스터들(TFT)은 상기 게이트 라인들(GL) 중 대응하는 하나와 상기 데이터 라인들(DL) 중 대응하는 하나와 연결된다. 좀더 상세하게는 상기 각 박막 트랜지스터(TFT)는 상기 게이트 라인들(GL) 중 대응하는 하나로부터 분지된 게이트 전극(GE), 상기 데이터 라인들(DL) 중 대응되는 하나로부터 분지된 소스 전극(SE), 상기 게이트 전극(GE)을 사이에 두고 상기 소스 전극(SE)으로부터 이격되어 제공되는 드레인 전극(DE)을 포함한다. 상기 소스 전극(SE)과 상기 드레인 전극(DE) 사이에는 반도체 패턴(SM)이 형성되어 상기 소스 전극(SE)과 드레인 전극(DE) 사이에서 전도 채널을 이룬다.
상기 보호막(PL)은 상기 박막 트랜지스터들(TFT)을 커버하며, 상기 각 박막 트랜지스터(TFT)의 상기 드레인 전극(DE)의 일부를 노출하는 콘택홀들(CH)과, 상기 데이터 접촉 패드들(DPD)이 형성된 영역에 대응하는 상면을 노출하는 노출홀들(EH)을 갖는다. 상기 노출홀들(EH)은 상기 데이터 접촉 패드들(DPD)이 후술할 연결 배선들(CL)에 용이하게 접촉할 수 있도록 하기 위한 것으로 비표시 영역(NDP)에 제공된다.
상기 화소 전극들(PE)은 상기 보호막(PL) 상에 제공된다. 상기 화소 전극들(PE)은 상기 콘택홀들(CH)을 통해 상기 박막 트랜지스터들(TFT)의 드레인 전극들(DE)에 각각 연결된다.
여기서, 도 1에 있어서, 도시되지는 않았으나, 도 2 및 도 3에서와 같이, 상기 제1 절연 기판(SUB1) 상에 상기 게이트 라인들(GL)과 절연되도록 상기 제1 방향(D1)으로 다수의 스토리지 라인들(STL)이 제공될 수 있다. 상기 스토리지 라인들(STL)은 상기 화소 전극들(PE)과 상기 보호막(PL)을 사이에 두고 스토리지 커패시터들을 형성한다.
상기 제2 기판은 제2 절연 기판(SUB2)과 상기 제2 절연 기판(SUB2) 상에 제공된 공통 전극(CE)을 포함한다. 상기 공통 전극(CE)은 상기 화소 전극(PE)과 전계를 형성한다.
상기 실링제(SL)는 상기 비표시 영역(NDP)에 구비되며, 상기 제2 기판의 둘레를 따라 상기 제1 기판과 상기 제2 기판 사이에 형성되어 상기 제1 기판과 상기 제2 기판 사이의 공간을 제공한다. 도 2와 도 3에 있어서, 상기 실링제(SL)는 평면 상에서 볼 때 상기 데이터 접촉 패드들(DPD)과 중첩하지 않도록 도시되었으나, 상기 데이터 접촉 패드들(DPD)의 일부와 중첩할 수 있다.
상기 표시부(LC)는 상기 제1 기판, 상기 제2 기판, 및 상기 실링제(SL)에 의해 제공된 상기 공간에 제공되며, 상기 화소 전극(PE)과 상기 공통 전극(CE) 사이에 인가된 전계에 의해 영상을 표시한다. 상기 표시부(LC)는 액정층, 전기 영동층, 유기 발광층 등일 수 있으며, 상기 전계에 의해 영상을 표시하는 것이라면 특별히 한정되는 것은 아니다.
여기서, 상기 제1 내지 제n 게이트 라인(GL1 ~ GLn)과 상기 제1 내지 제m 데이터 라인(DL1 ~ DLm)에 의해서 매트릭스 형태로 화소 영역이 정의되고, 각 화소 영역의 상기 박막 트랜지스터들(TFT), 상기 화소 전극들(PE), 상기 공통 전극(CE), 및 상기 표시부(LC)는 화소들을 구성한다.
다음으로, 상기 연성 회로 기판(FPC)은 베이스 기판(BS)과, 상기 베이스 기판(BS) 상에 다수의 연결 배선들(CL; CL1, CL2, ..., CLm)이 구비된 팬-아웃부와, 상기 연결 배선들(CL)에 연결된 적어도 하나의 데이터 드라이버(DDV)를 포함한다.
상기 베이스 기판(BS)은 유연성을 가지는 고분자 물질로 이루어지며, 상기 팬-아웃부는 상기 베이스 기판(BS) 상에 형성된 다수의 연결 배선들(CL)을 포함한다. 상기 연성 회로 기판(FPC)은 유연성을 가지기 때문에 상기 표시 패널의 어느 위치에 제공되느냐에 따라 복수 회 절곡될 수 있다. 예를 들어, 도 1 내지 도 3에서는 상기 연성 회로 기판(FPC)이 상기 제1 절연 기판(SUB1)의 상면과 평행하게 배치된 것을 도시하였으나, 상기 연성 회로 기판(FPC)은 상기 제1 기판의 측면과 배면의 일부를 감싸도록 상기 제1 기판의 가장자리를 따라 절곡될 수 있다.
또한, 상기 연성 회로 기판(FPC)은 외부의 인쇄 회로 기판(미도시) 등에 연결되어 외부로부터 제공되는 각종 신호들을 수신하여 상기 데이터 드라이버(DDV)로 공급할 수 있다.
상기 연결 배선들(CL)은 상기 제1 기판 쪽의 일단들이 상기 데이터 접촉 패드들(DPD)과 일대일로 연결되며, 상기 데이터 라인들(DL)의 개수와 동일하게 제1 내지 제m 연결 배선들(CL; CL1, CL2,..., CLm)을 포함한다. 상기 연결 배선들(CL)은 상기 노출홀(EH)이 형성된 영역에서 상기 데이터 접촉 패드들(DPD)과 이방성 도전 필름(ACF)을 사이에 두고 연결되며, 상기 연결 배선들(CL)은 평면 상에서 볼 때 상기 데이터 접촉 패드들(DPD)과 일부 중첩한다. 상기 이방성 도전 필름(ACF)은 상기 연성 회로 기판(FPC)과 상기 제1 기판과의 중첩 영역에 제공되며 상기 제1 방향(D1)으로 연장되도록 제공된다.
상기 연결 배선들(CL)의 타단은 상기 데이터 드라이버(DDV)에 연결된다. 서로 인접한 두 연결 배선들(CL) 사이의 간격은 상기 데이터 접촉 패드들(DPD)로부터 상기 데이터 드라이버(DDV) 쪽으로 갈수록 작아진다. 각 연결 배선(CL)은 상기 데이터 접촉 패드들(DPD)와 상기 데이터 드라이버(DDV)를 사이에서 신호를 전달하기 위해 상기 데이터 접촉 패드들(DPD) 중 대응하는 데이터 접촉 패드로부터 상기 데이터 드라이버(DDV) 방향으로 연결되며, 평면 상에서 적어도 1회 이상 절곡될 수 있다.
상기 데이터 드라이버(DDV)는 상기 데이터 라인들(DL)에 데이터 신호들을 출력한다. 상기 데이터 드라이버(DDV)는 복수로 제공될 수 있으며, 이 경우, 상기 데이터 라인들(DL)은 복수의 그룹으로 나누어져 각 그룹마다 하나의 데이터 드라이버(DDV)가 매치될 수 있다. 도 1에서는 설명의 편의상 3개의 데이터 드라이버(DDV)를 도시하였으나, 이에 한정되는 것은 아니며, 예를 들어 1개의 데이터 드라이버(DDV)를 가질 수 있다.
상기한 구조를 갖는 표시 장치에 있어서, 상기 게이트 드라이버(GDV)로부터 출력된 게이트 신호가 순차적으로 상기 게이트 라인들(GL)에 제공되고, 상기 데이터 드라이버(DDV)로부터 출력된 데이터 신호가 상기 제1 기판에 구비된 제1 내지 제m 데이터 라인들(DL1, DL2, ..., DLm)로 공급된다. 이에 따라, 상기 박막 트랜지스터들(TFT)을 통해 상기 화소 전극(PE)에 전압이 인가됨으로써 영상이 표시된다.
본 발명의 제1 실시예에 따른 표시 장치는 데이터 라인들(DL)과 데이터 드라이버(DDV)를 연결하는 팬-아웃부가 연성 회로 기판(FPC)에 형성되므로 일반적인 표시 장치보다 비표시 영역(NDP)이 좁은 표시 장치를 제공한다. 본 발명의 제1 실시예에 따르면 상기 연성 회로 기판(FPC)을 상기 제1 기판의 측면과 배면의 일부를 감싸도록 상기 제1 기판의 가장자리를 따라 절곡시킬 수 있기 때문에, 상기 비표시 영역(NDP)의 폭이 최소화된다. 이에 비해, 일반적인 표시 장치의 경우에는 팬-아웃부가 제1 기판의 비표시 영역(NDP) 상에 형성되며 상기 팬-아웃부의 단부에 연성 회로 기판(FPC)이 연결되기 때문에, 비표시 영역 내에 상기 팬-아웃부가 구비되어야만 한다. 이에 따라, 상기 팬-아웃부를 구비하기 위한 추가 면적이 요구되며, 그 결과 일반적인 표시 장치의 비표시 영역은 본 발명에 비해 상대적으로 폭이 넓다.
또한, 본 발명의 제1 실시예에 따른 표시 장치는 데이터 라인들(DL)의 연장 방향을 따라 데이터 접촉 패드들(DPD)을 형성되기 때문에 서로 인접한 데이터 접촉 패드들(DPD) 사이의 간격이 충분히 넓다. 이에 따라, 상기 데이터 접촉 패드들(DPD)의 폭을 넓게 형성할 수 있으므로, 상기 데이터 접촉 패드들(DPD)을 상기 연결 배선들(CL)과의 연결시에 상기 데이터 접촉 패드들(DPD)과 이에 대응하는 연결 배선들(CL)이 중첩할 수 있는 영역이 넓어진다. 그 결과, 상기 데이터 접촉 패드들(DPD)과 상기 연결 배선들(CL) 사이의 얼라인 불량이 감소한다.
도 4는 본 발명의 제2 실시예에 따른 표시 장치의 평면도로서, 제2 실시예에 있어서 도 1에 도시된 A 부분에 대응하는 부분의 확대도이다. 도 5는 도 4의 II-II'선에 따른 단면도이다. 제2 실시예의 설명에서는 제1 실시예와 구별되는 부분만 발췌하여 설명하기로 하며, 설명이 생략되거나 요약된 부분은 제1 실시예에 따른다. 그리고, 설명의 편의를 위하여 동일한 구성요소에 대하여는 동일한 도면번호를 부여하여 설명하도록 한다.
도 1, 도 4, 및 도 5를 참조하면, 본 발명의 제2 실시예에 따른 표시 장치에 있어서, 상기 데이터 접촉 패드들(DPD)의 일부분은 상기 표시 영역(DP)에, 다른 일부는 상기 비표시 영역(NDP)에 제공되도록 배치된다. 그러나, 상기 데이터 접촉 패드들(DPD)는 상기 표시 영역(DP)에만 제공될 수도 있다. 도 4 및 도 5에서는 일 예로서 상기 데이터 접촉 패드들(DPD)이 상기 표시 영역(DP)과 상기 비표시 영역(NDP)에 걸쳐 구비된 것을 도시하였다.
좀더 상세하게 설명하면, 상기 데이터 접촉 패드들(DPD)은 상기 데이터 라인들(DL)의 일단들로부터 상기 제2 방향(D2)으로 연장되어 상기 데이터 라인들(DL)에 대해 일대일로 제공된다. 여기서, 상기 데이터 접촉 패드들(DPD)은 적어도 일부 영역이 영상이 표시되는 표시 영역(DP)과 중첩하도록, 즉 상기 연성 회로 기판(FPC)에 가장 인접한 행의 화소 영역 내에 배치된다. 이때, 각 데이터 접촉 패드(DPD)는 상기 연결 배선들(CL)과의 전기적 연결이 용이하도록 적어도 일부 영역에서 상기 제1 방향(D1)의 폭이 각 데이터 라인(DL)보다 폭보다 크게 형성된다.
각 박막 트랜지스터들(TFT)은 상기 게이트 라인들(GL) 중 대응하는 하나와 상기 데이터 라인들(DL) 중 대응하는 하나와 연결된다.
상기 보호막(PL)은 상기 박막 트랜지스터들(TFT)을 커버하며, 상기 각 박막 트랜지스터(TFT)의 드레인 전극(DE)의 일부를 노출하는 콘택홀들(CH)과, 상기 데이터 접촉 패드들(DPD)이 형성된 영역에 대응하는 상면을 노출하는 노출홀들(EH)을 갖는다. 상기 노출홀들(EH)은 상기 데이터 접촉 패드들(DPD)이 후술할 연결 배선들(CL)에 용이하게 접촉할 수 있도록 하기 위한 것으로 상기 표시 영역(DP)과 상기 비표시 영역(NDP)에 제공된다.
상기 화소 전극들(PE)은 상기 보호막(PL) 상에 제공되며, 상기 데이터 접촉 패드들(DPD)이 형성된 영역에 대응하는 부분에는 형성되지 않는다. 상기 화소 전극들(PE)은 상기 콘택홀들(CH)을 통해 상기 박막 트랜지스터들(TFT)의 드레인 전극들(DE)에 각각 연결된다.
상기 실링제(SL)는 상기 제2 기판의 둘레를 따라 상기 제1 기판과 상기 제2 기판 사이에 형성되어 상기 제1 기판과 상기 제2 기판 사이의 공간을 제공한다. 상기 실링제(SL)는 평면 상에서 볼 때 상기 데이터 접촉 패드들(DPD)과 중첩한다. 그러나, 상기 실링제(SL)는 상기 데이터 접촉 패드들(DPD)이 표시 영역(DP)에만 형성되는 경우, 상기 실링제(SL)와 상기 데이터 접촉 패드들(DPD)은 중첩하지 않을 수도 있다.
상기 연성 회로 기판(FPC)은 상기 표시 영역(DP)과 상기 비표시 영역(NDP)에 걸쳐, 상기 표시 영역(DP)의 일부 및 상기 비표시 영역(NDP)과 중첩하도록 제공된다. 이에 따라, 평면 상에서 볼 때 상기 실링제(SL)가 형성된 영역은 상기 연성 회로 기판(FPC)이 제공된 영역에 중첩한다. 또한, 상기 연성 회로 기판(FPC)은 상기 표시 영역(DP) 내에서 상기 화소 전극들(PE)과 적어도 일부분이 중첩할 수 있다. 상기 연성 회로 기판(FPC)의 상기 베이스 기판(BS)은 투명 고분자 물질로 이루어져 있어, 상기 연성 회로 기판(FPC)이 상기 화소 전극들(PE)과 중첩된 부분에서도 화상이 제공될 수 있다.
상기 연결 배선들(CL)은 상기 제1 기판 쪽의 일단들이 상기 데이터 접촉 패드들(DPD)과 일대일로 연결되며, 상기 데이터 라인들(DL)의 개수와 동일하게 제1 내지 제m 연결 배선들(CL)을 포함한다. 상기 연결 배선들(CL)은 상기 노출홀(EH)이 형성된 영역에서 상기 데이터 접촉 패드들(DPD)와 이방성 도전 필름(ACF)을 사이에 두고 연결된다. 상기 이방성 도전 필름(ACF)은 상기 연성 회로 기판(FPC)과 상기 제1 기판의 중첩 영역에 제공된다. 여기서, 상기 이방성 도전 필름(ACF)은 평면상에서 상기 제1 방향(D1)으로 연장되어 제공된다.
본 발명의 제2 실시예에 따르면, 평면 상에서 상기 실링제(SL)가 제공된 영역만이 상기 비표시 영역(NDP)에 해당된다. 이에 따라 본 발명의 제2 실시예는 일반 표시 장치뿐만 아니라 본 발명의 제1 실시예에 따른 표시 장치보다도 더 좁은 비표시 영역(NDP)을 갖는 표시 장치를 제공한다.
도 6은 본 발명의 제3 실시예에 따른 표시 장치의 평면도로서, 제3 실시예에 있어서 도 1에 도시된 A 부분에 대응하는 부분의 확대도이다. 도 7은 도 6의 III-III'선에 따른 단면도이다. 제3 실시예의 설명에서는 제2 실시예와 구별되는 부분만 발췌하여 설명하기로 하며, 설명이 생략되거나 요약된 부분은 제2 실시예에 따른다. 그리고, 설명의 편의를 위하여 동일한 구성요소에 대하여는 동일한 도면번호를 부여하여 설명하도록 한다.
도 1, 도 6, 및 도 7를 참조하면, 본 발명의 제3 실시예에 따른 표시 장치에 있어서, 상기 제1 기판은 상기 데이터 접촉 패드들(DPD)에 연결된 데이터 패드 전극들(DPE)을 갖는 바, 좀 더 상세하게 설명하면 다음과 같다.
본 발명의 제3 실시예에 따르면, 보호막(PL)은 상기 박막 트랜지스터(TFT)를 커버하며, 상기 각 박막 트랜지스터(TFT)의 드레인 전극(DE)의 일부를 노출하는 콘택홀들(CH)과 상기 데이터 접촉 패드들(DPD)의 일부를 노출하는 노출홀들(EH)을 갖는다.
상기 보호막(PL) 상에는 상기 콘택홀들(CH)을 통해 상기 드레인 전극들(DE)에 연결된 화소 전극들(PE)과, 상기 노출홀들(EH)을 통해 상기 데이터 접촉 패드들(DPD)에 연결된 데이터 패드 전극들(DPE)이 제공된다. 상기 데이터 패드 전극들(DPE)은 상기 화소 전극들(PE)을 형성할 때 상기 화소 전극(PE)을 형성하는 공정을 이용하여 함께 형성될 수 있다. 이 경우에는 상기 데이터 패드 전극들(DPE)은 상기 화소 전극들(PE)과 동일한 물질로 동일한 층(상기 보호막(PL)) 상에 상기 화소 전극들(PE)로부터 이격되도록 형성된다.
본 발명의 제3 실시예에 따르면 상기 연성 회로 기판(FPC)은 상기 데이터 패드 전극들(DPE)과 이방성 도전 필름(ACF)을 사이에 두고 연결된다. 상기 이방성 도전 필름(ACF)은 상기 연성 회로 기판(FPC)과 상기 제1 기판의 중첩 영역에 제공된다.
이때, 상기 연성 회로 기판(FPC)은 상기 표시 영역(DP)의 일부와 상기 비표시 영역(NDP)과 중첩하도록 제공되며, 평면 상에서 볼 때 상기 실링제(SL)가 형성된 영역은 상기 연성 회로 기판(FPC)이 제공된 영역에 중첩한다.
본 발명의 제3 실시예에 따르면 상기 데이터 접촉 패드(DPD) 대신 상기 보호막(PL) 상에 형성된 상기 데이터 패드 전극들(DPE)에 상기 연성 회로 기판(FPC)이 연결되기 때문에, 상기 제1 기판의 상면의 대체적으로 동일한 높이로 제공된다. 이에 따라, 상기 제2 기판 상면의 단차로 인해 발생할 수 있는 상기 데이터 접촉 패드들(DPD)과 상기 연성 회로 기판(FPC) 사이의 접촉 불량을 감소시킬 수 있다. 여기서, 상기 데이터 패드 전극들(DPE)은 상기 화소 전극(PE)을 형성할 때 동시에 형성할 수 있으므로 상기 데이터 패드 전극들(DPE)을 형성하기 위한 추가 공정이 필요하지 않다.
도 8은 본 발명의 제4 실시예에 따른 표시 장치의 평면도이다. 제4 실시예의 설명에서는 제1 실시예와 구별되는 부분만 발췌하여 설명하기로 하며, 설명이 생략되거나 요약된 부분은 제1 실시예에 따른다. 그리고, 설명의 편의를 위하여 동일한 구성요소에 대하여는 동일한 도면번호를 부여하여 설명하도록 한다.
본 발명의 제4 실시예에 따른 표시 장치는 게이트 접촉 패드들을 포함하는 표시 패널과, 신호 라인들 중 게이트 라인들(GL)에 연결되는 게이트 연결 배선들(CL'; CL1', CL2',..., CLn')을 가지는 팬-아웃부와 상기 팬 아웃부에 연결된 게이트 드라이버(GDV)를 갖는 적어도 하나의 게이트 연성 회로 기판(GFPC)을 갖는다.
상기 표시 패널과 상기 게이트 연성 회로 기판(GFPC)의 구조는 제1 실시예 내지 제3 실시예에 있어서의 표시 패널과 연성 회로 기판(FPC; 실질적으로는 데이터 연성 회로 기판)의 구조와 실질적으로 동일하거나 유사하게 제공된다. 즉, 상기 게이트 접촉 패드들(미도시)은 상기 데이터 접촉 패드들(DPD)에 대응되며, 상기 게이트 라인들(GL)에 연결된 게이트 연결 배선들(CL')은 상기 데이터 라인들(DL)에 연결된 연결 배선들(CL)에 대응된며, 상기 게이트 드라이버(GDV)는 상기 데이터 드라이버(DDV)에 대응된다.
별도의 평면도와 단면도로 도시하지는 않았으나, 제4 실시예에 따르면 상기 제1 기판은 제1 절연 기판(SUB1), 다수의 게이트 라인들(GL), 상기 게이트 라인들(GL)에 연결된 게이트 접촉 패드들, 다수의 데이터 라인들(DL), 상기 데이터 라인들(DL)에 연결된 데이터 접촉 패드들(DPD), 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL)에 연결된 박막 트랜지스터들(TFT), 상기 박막 트랜지스터들(TFT)를 커버하는 보호막(PL), 및 상기 박막 트랜지스터들(TFT)에 전기적으로 연결된 화소 전극들(PE)을 포함한다.
상기 게이트 라인들(GL)은 제1 절연 기판(SUB1) 상에 제1 방향(D1)으로 연장되어 제공되며, 제1 내지 제n 게이트 라인(GL1 ~ GLn)을 포함한다. 여기서, 상기 게이트 라인들(GL)은 실질적으로 등간격으로 배열되며, 서로 인접한 두 상기 게이트 라인들(GL) 사이의 간격은 제1 방향(D1)을 따라 실질적으로 일정하게 유지된다. 상기 게이트 라인들(GL) 상에는 상기 게이트 라인들(GL)을 커버하며, 상기 게이트 접촉 패드들의 상면을 노출시키는 게이트 노출홀들(미도시)을 갖는 게이트 절연막(GI)이 구비된다.
구체적으로 도시하지는 않았으나, 상기 게이트 접촉 패드들은 상기 비표시 영역(NDP)에 상기 게이트 라인들(GL)의 일단들로부터 상기 제1 방향(D1)으로 연장되어 상기 게이트 라인들(GL)에 대해 일대일로 제공된다. 각 게이트 접촉 패드는 후술할 연결 배선들(CL)과의 전기적 연결이 용이하도록 상기 제2 방향(D2)의 폭이 각 게이트 라인(GL)보다 폭보다 크게 형성된다. 상기 게이트 접촉 패드들의 폭이 넓게 형성됨으로써 상기 게이트 연결 배선들(CL')과의 사이에서 얼라인 미스가 감소된다. 상기 게이트 연결 배선들(CL')은 제1 기판 쪽의 일단들이 상기 게이트 접촉 패드들과 일대일로 연결되며, 상기 게이트 라인들(GL)의 개수와 동일하게 제1 내지 제n 게이트 연결 배선들(CL')을 포함한다.
상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되어 제공된다. 상기 데이터 라인들(DL)은 상기 게이트 라인들(GL)과 게이트 절연막(GI)을 사이에 두고 절연되어 제공된다. 상기 데이터 라인들(DL)은 제1 내지 제m 데이터 라인(DL1 ~ DLm)을 포함한다.
상기 데이터 접촉 패드들(DPD)은 상기 비표시 영역(NDP)에 상기 데이터 라인들(DL)의 일단들로부터 상기 제2 방향(D2)으로 연장되어 상기 데이터 라인들(DL)에 대해 일대일로 제공된다.
상기 보호막(PL)은 상기 박막 트랜지스터들(TFT)을 커버하며, 상기 각 박막 트랜지스터(TFT)의 드레인 전극(DE)의 일부를 노출하는 콘택홀들(CH)과, 상기 게이트 접촉 패드들과 데이터 접촉 패드들(DPD)이 형성된 영역에 대응하는 상면을 노출하는 노출홀들(EH)을 갖는다. 상기 노출홀들(EH)은 상기 게이트 접촉 패드들과 상기 데이터 접촉 패드들(DPD)이 후술할 연결 배선들(CL, CL')에 용이하게 접촉할 수 있도록 하기 위한 것으로 비표시 영역(NDP)에 제공된다.
상기 화소 전극들(PE)은 상기 보호막(PL) 상에 제공된다. 상기 화소 전극들(PE)은 상기 콘택홀들(CH)을 통해 상기 박막 트랜지스터들(TFT)의 드레인 전극들(DE)에 각각 연결된다.
상기 게이트 연결 배선들(CL')은 상기 게이트 노출홀들(EH)과 상기 노출홀들(EH)이 형성된 영역에서 상기 게이트 접촉 패드들와 이방성 도전 필름(ACF)을 사이에 두고 연결되며, 상기 게이트 연결 배선들(CL')은 평면 상에서 볼 때 상기 게이트 접촉 패드들과 일부 중첩한다. 상기 이방성 도전 필름(ACF)은 상기 연성 회로 기판(FPC)과 상기 제1 기판의 중첩 영역에 제공되며, 평면상에서 상기 데이터 접촉 패드들(DPD)과 중첩하도록 상기 제1 방향(D1)으로 연장되도록 제공된다.
상기 게이트 연성 회로 기판(GFPC)은 베이스 기판(BS)과, 상기 베이스 기판(BS) 상에 구비되며 상기 게이트 연결 배선들(CL')을 갖는 팬-아웃부와, 상기 팬-아웃부에 연결된 적어도 하나의 데이터 드라이버(DDV)를 포함한다.
상기 게이트 연결 배선들(CL')은 상기 제1 기판 쪽의 일단들이 상기 게이트 접촉 패드들과 일대일로 연결되며, 상기 게이트 라인들(GL)의 개수와 동일하게 제1 내지 제n 게이트 연결 배선들(CL')을 포함한다. 상기 게이트 연결 배선들(CL')은 상기 게이트 노출홀(미도시)과 상기 노출홀(EH)이 형성된 영역에서 상기 데이터 접촉 패드들(DPD)과 이방성 도전 필름(ACF)을 사이에 두고 연결된다.
상기 게이트 드라이버(GDV)는 상기 게이트 라인들(GL)에 게이트 신호를 순차적으로 출력한다. 상기 게이트 드라이버(GDV)는 복수로 제공될 수 있으며, 이 경우, 상기 게이트 라인들(GL)은 복수의 그룹으로 나누어져 각 그룹마다 하나의 게이트 드라이버(GDV)가 매치될 수 있다. 도 8에서는 설명의 편의상 1개의 게이트 드라이버(GDV)를 도시하였으나, 이에 한정되는 것은 아니다.
상기한 구조를 갖는 따른 표시 장치는 데이터 라인들(DL)에 연결된 연성 회로 기판(FPC)에 더해, 게이트 라인들(GL)에 연결된 게이트 연성 회로 기판(GFPC)이 제공됨으로써 일반적인 표시 장치보다 비표시 영역(NDP)이 좁은 표시 장치를 제공한다. 본 발명의 제4 실시예에 따르면 상기 게이트 연성 회로 기판(GFPC)을 또한 제1 실시예와 유사하게, 상기 제1 기판의 측면과 배면의 일부를 감싸도록 상기 제1 기판의 가장자리를 따라 절곡시킬 수 있기 때문에, 상기 비표시 영역(NDP)의 폭이 최소화된다.
도 9은 본 발명의 제5 실시예에 따른 표시 장치의 평면도, 도 10은 도 9의 IV-IV'선에 따른 단면도이다.
상술한 본 발명의 제1 실시예 내지 제4 실시예에 따르면 본 발명의 실시예들에 따른 표시 장치는 일반적인 표시 장치에 비해 매우 좁은 비표시 영역(NDP)을 갖는다. 이에 따라, 제1 내지 제4 실시예들에 따른 표시 장치들은 복수 개의 표시 패널들을 이용한 멀티 패널 표시 장치에 사용될 수 있으며, 이 경우에는 비표시 영역(NDP)이 최소화됨으로써 서로 인접한 표시 패널 사이에 있어서의 영상의 연속성을 확보할 수 있다.
도 9 내지 도 10을 참조하면, 본 발명의 제5 실시예에 따르면 본 발명에 따른 표시 장치는 표시 패널을 다수 개 포함할 수 있는 바, 일 예로서 제1 표시 패널(PNL1)과 제2 표시 패널(PNL2)을 포함한 것을 도시하였다.
상기 제1 표시 패널(PNL1)과 상기 제2 표시 패널(PNL2)에는 각각 제1 연성 회로 기판(FPC1)과 제2 연성 회로 기판(FPC2)이 연결된다. 상기 제1 및 제2 연성 회로 기판(FPC1, FPC2)들은 대응하는 상기 표시 패널들(PNL1, PNL2)의 어느 가장자리에도 연결될 수 있으나, 서로 인접한 표시 패널들 사이에 구비될 수 있다. 특히, 상기 표시 패널들이 매트릭스 형태로 배열되는 경우에는 서로 인접한 표시 패널들 사이에 구비될 수 있으며, 이러한 경우에도 서로 인접한 표시 패널들 사이의 비표시 영역(NDP)이 좁기 때문에 사용자에게 시인되는 부분이 좁다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 예를 들어, 본 발명의 실시예들에 있어서는 팬-아웃부를 구비하는 연성 회로 기판이 데이터 드라이버를 실장한 경우와, 데이터 드라이버와 게이트 드라이버를 실장한 경우를 나타내었으나, 이에 한정되는 것은 아니며, 게이트 드라이버만을 실장할 수도 있다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
ACF : 이방성 도전 필름 CL : 연결 라인
DDV : 데이터 드라이버 DL : 데이터 라인
DP : 표시 영역 DPD : 데이터 접촉 패드
D1 : 제1 방향 D2 : 제2 방향
GPD : 게이트 접촉 패드 FPC : 연성 회로 기판
GDV : 게이트 드라이버 GL : 게이트 라인
NDP : 비표시 영역 SL : 실링제
TFT : 박막 트랜지스터

Claims (20)

  1. 다수의 신호 라인들과, 상기 신호 라인들에 연결된 다수의 화소들, 및 상기 신호 라인들의 일단들로부터 상기 신호 라인들의 연장 방향으로 연장되어 제공된 접촉 패드들을 구비한 표시 패널; 및
    상기 접촉 패드들에 일대일로 대응하며 상기 접촉 패드들과 중첩하여 연결되는 연결 배선들을 갖는 팬-아웃(fan-out)부와, 상기 연결 배선들에 연결되어 상기 화소들에 구동 신호를 제공하는 구동 드라이버를 포함하는 적어도 하나의 연성 회로 기판을 포함하는 표시 장치.
  2. 제1항에 있어서,
    상기 표시 패널은 평면 상에서 볼 때 영상을 표시하는 표시 영역과, 상기 표시 영역을 제외한 비표시 영역을 가지며,
    상기 표시 패널은 상기 신호 라인들 및 상기 접촉 패드들이 구비된 제1 기판과, 상기 제1 기판에 대향하는 제2 기판, 상기 제2 기판의 둘레를 따라 제공되어 상기 제1 기판과 상기 제2 기판의 사이의 공간을 제공하되는 실링제, 및 상기 공간에 제공된 표시부를 포함하는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서,
    상기 신호 라인들은 상기 표시 영역에 제공되고 상기 접촉 패드들과 상기 실링제는 상기 비표시 영역에 제공되는 것을 특징으로 하는 표시 장치.
  4. 제2항에 있어서,
    상기 신호 라인들 및 상기 접촉 패드들은 상기 표시 영역에 제공되며, 상기 실링제는 상기 비표시 영역에 제공되는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서,
    상기 실링제는 평면 상에서 볼 때 상기 연성 회로 기판과 중첩하는 것을 특징으로 하는 표시 장치.
  6. 제1항에 있어서,
    상기 신호 라인들은 제1 방향으로 연장되어 제공되는 다수의 게이트 라인들과, 상기 제1 방향에 교차하는 제2 방향으로 연장되어 제공되는 다수의 데이터 라인들 중 적어도 어느 하나의 라인들인 것을 특징으로 하는 표시 장치.
  7. 제6항에 있어서,
    상기 신호 라인들은 상기 데이터 라인들인 것을 특징으로 하는 표시 장치.
  8. 제7항에 있어서,
    상기 구동 드라이버는 상기 데이터 라인들에 데이터 신호들을 출력하는 데이터 드라이버인 것을 특징으로 하는 표시 장치.
  9. 제6항에 있어서,
    상기 신호 라인들은 상기 게이트 라인들인 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서,
    상기 구동 드라이버는 상기 게이트 라인들에 게이트 신호를 순차적으로 출력하는 게이트 드라이버인 것을 특징으로 하는 표시 장치.
  11. 제1항에 있어서,
    각 화소는
    상기 신호 라인들 중 대응하는 신호 라인에 연결된 박막 트랜지스터;
    상기 박막 트랜지스터를 커버하며 상기 박막 트랜지스터의 드레인 전극의 일부를 노출하는 컨택홀을 가지는 보호막; 및
    상기 콘택홀을 통해 상기 드레인 전극에 연결된 화소 전극을 포함하는 것을 특징으로 하는 표시 장치.
  12. 제11항에 있어서,
    상기 보호막은 상기 접촉 패드들이 형성된 영역에 대응하는 영역에서 상기 접촉 패드들을 노출시키는 노출홀들을 갖는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서,
    상기 연결 배선들은 노출된 상기 접촉 패드들과 이방성 도전 필름을 사이에 두고 연결되는 것을 특징으로 하는 표시 장치.
  14. 제12항에 있어서,
    상기 노출홀을 통해 상기 접촉 패드에 연결되는 패드 전극들을 더 포함하며, 상기 연결 배선들은 상기 패드 전극들과 이방성 도전 필름을 사이에 두고 연결되는 것을 특징으로 하는 표시 장치.
  15. 제14항에 있어서,
    상기 패드 전극들은 상기 화소 전극과 동일한 물질로 형성되는 것을 특징으로 하는 표시 장치.
  16. 제1항에 있어서,
    각 접촉 패드는 상기 연장 방향에 수직한 방향으로 각 신호 라인보다 더 넓은 폭을 갖는 것을 특징으로 하는 표시 장치.
  17. 제1항에 있어서,
    상기 신호 라인들 중 서로 인접한 신호 라인들 사이의 간격은 일정한 것을 특징으로 하는 표시 장치.
  18. 제17항에 있어서,
    각 연결 배선들의 일단은 상기 접촉 패드들에 연결되고 상기 각 연결 배선들의 타단은 상기 구동 드라이버에 연결되며, 서로 인접한 두 연결 배선들 사이의 간격은 상기 접촉 패드들로부터 상기 구동 드라이버 쪽으로 갈수록 작아지는 것을 특징으로 하는 표시 장치.
  19. 제1항에 있어서,
    상기 표시 패널은 복수로 제공되는 것을 특징으로 하는 표시 장치.
  20. 제19항에 있어서,
    상기 연성 회로 기판은 각 표시 패널들마다 적어도 하나 이상으로 제공되며, 상기 연성 회로 기판들은 대응하는 상기 표시 패널들 중 서로 인접한 표시 패널 사이에 구비되는 것을 특징으로 하는 표시 장치.
KR1020110006460A 2011-01-21 2011-01-21 표시 장치 KR101853454B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020110006460A KR101853454B1 (ko) 2011-01-21 2011-01-21 표시 장치
US13/170,253 US9128337B2 (en) 2011-01-21 2011-06-28 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110006460A KR101853454B1 (ko) 2011-01-21 2011-01-21 표시 장치

Publications (2)

Publication Number Publication Date
KR20120085061A true KR20120085061A (ko) 2012-07-31
KR101853454B1 KR101853454B1 (ko) 2018-05-02

Family

ID=46544488

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110006460A KR101853454B1 (ko) 2011-01-21 2011-01-21 표시 장치

Country Status (2)

Country Link
US (1) US9128337B2 (ko)
KR (1) KR101853454B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130130352A (ko) * 2012-05-22 2013-12-02 엘지디스플레이 주식회사 유기 전계 발광 표시 패널의 제조 방법
KR20170005254A (ko) * 2015-07-01 2017-01-12 엘지디스플레이 주식회사 디스플레이 장치
KR20180079079A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 표시 장치 및 이를 이용한 멀티 스크린 표시 장치

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103135826B (zh) * 2011-11-27 2015-10-21 宸鸿科技(厦门)有限公司 触控感测装置及其制造方法
US9110320B2 (en) * 2012-08-14 2015-08-18 Apple Inc. Display with bent inactive edge regions
US20160205781A1 (en) * 2012-11-26 2016-07-14 E Ink Holdings Inc. Flexible display apparatus and manufacturing method thereof
CN104155784A (zh) * 2013-05-13 2014-11-19 刘国勇 超窄边液晶屏的一种实现方法
KR20150055188A (ko) * 2013-11-12 2015-05-21 삼성디스플레이 주식회사 표시장치 및 그 제조 방법
KR102544695B1 (ko) * 2015-12-14 2023-06-16 삼성디스플레이 주식회사 표시 장치
CN107232700A (zh) * 2017-06-12 2017-10-10 捷开通讯(深圳)有限公司 一种智能穿戴设备
KR102416126B1 (ko) * 2017-08-17 2022-07-05 삼성디스플레이 주식회사 표시장치
TWI790297B (zh) * 2017-10-16 2023-01-21 美商康寧公司 具有邊緣包覆之導體的無框顯示圖塊及製造方法
CN107861301B (zh) * 2017-12-07 2021-04-23 Tcl华星光电技术有限公司 一种阵列基板及显示面板
CN109581768A (zh) * 2018-12-07 2019-04-05 武汉华星光电技术有限公司 显示装置
KR102657409B1 (ko) * 2018-12-20 2024-04-16 엘지디스플레이 주식회사 표시패널 및 표시장치
CN109448564B (zh) * 2019-01-04 2021-01-29 京东方科技集团股份有限公司 一种显示面板及其制作方法、显示装置
KR20210014265A (ko) 2019-07-29 2021-02-09 삼성디스플레이 주식회사 디스플레이 장치
US20230077048A1 (en) * 2020-01-24 2023-03-09 Kyocera Corporation Display device and method for manufacturing display device
GB2605316A (en) * 2020-06-05 2022-09-28 Boe Technology Group Co Ltd Display device and manufacturing method therefor
KR20220049895A (ko) * 2020-10-15 2022-04-22 엘지디스플레이 주식회사 스트레쳐블 표시 장치
CN112711349B (zh) * 2020-12-30 2023-06-27 武汉华星光电半导体显示技术有限公司 触控显示屏、触控显示装置
US11550414B2 (en) 2020-12-30 2023-01-10 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Touch display screen and touch display device
CN114141811B (zh) * 2021-11-30 2023-07-25 深圳市华星光电半导体显示技术有限公司 拼接显示屏的制备方法和拼接显示屏

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6043690U (ja) 1983-09-02 1985-03-27 昭和飛行機工業株式会社 クレ−ンにおける補助ジブの張出し装置
JPH0643690U (ja) 1992-11-26 1994-06-10 古河電気工業株式会社 ディスプレーパネル駆動回路用プリント配線板
US5951304A (en) * 1997-05-21 1999-09-14 General Electric Company Fanout interconnection pad arrays
KR100269947B1 (ko) 1997-09-13 2000-10-16 윤종용 인쇄회로기판및이를이용한엘씨디모듈
US6859219B1 (en) 1999-10-08 2005-02-22 Gateway, Inc. Method and apparatus having multiple display devices
JP2001133756A (ja) 1999-11-02 2001-05-18 Seiko Epson Corp 液晶表示モジュール
KR20010073679A (ko) 2000-01-19 2001-08-01 구본준, 론 위라하디락사 분리형 인쇄 회로 기판들을 가지는 액정표시모듈
JP4774161B2 (ja) 2001-04-13 2011-09-14 シチズンホールディングス株式会社 液晶装置
US7170568B2 (en) * 2001-09-26 2007-01-30 Citizen Watch Co., Ltd. Liquid crystal shutter device for color imaging on photosensitive medium
KR100437837B1 (ko) * 2001-12-29 2004-06-30 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 제조방법
JP4483177B2 (ja) 2003-02-21 2010-06-16 セイコーエプソン株式会社 光変調装置、表示装置、及び電子機器
TWI318698B (en) * 2005-10-06 2009-12-21 Au Optronics Corp Display panels
KR100759758B1 (ko) * 2006-04-11 2007-09-20 삼성전자주식회사 디스플레이장치 및 그 제조방법
KR101287042B1 (ko) * 2006-12-01 2013-07-17 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
KR20080060442A (ko) * 2006-12-27 2008-07-02 엘지디스플레이 주식회사 액정표시장치와 그 제조방법
JP4591502B2 (ja) * 2007-12-25 2010-12-01 セイコーエプソン株式会社 液晶装置および電子機器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130130352A (ko) * 2012-05-22 2013-12-02 엘지디스플레이 주식회사 유기 전계 발광 표시 패널의 제조 방법
KR20170005254A (ko) * 2015-07-01 2017-01-12 엘지디스플레이 주식회사 디스플레이 장치
KR20180079079A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 표시 장치 및 이를 이용한 멀티 스크린 표시 장치

Also Published As

Publication number Publication date
KR101853454B1 (ko) 2018-05-02
US9128337B2 (en) 2015-09-08
US20120190220A1 (en) 2012-07-26

Similar Documents

Publication Publication Date Title
KR101853454B1 (ko) 표시 장치
US10802358B2 (en) Display device with signal lines routed to decrease size of non-display area
US9922585B2 (en) Display device and method of testing the same
US9875699B2 (en) Display device
US11796878B2 (en) Active matrix substrate and display panel
KR101500680B1 (ko) 표시 장치
US9778521B2 (en) Display apparatus
US20110007257A1 (en) Liquid crystal display
KR20150047400A (ko) 표시 장치 멀티 패널 표시 장치
JP2016071083A (ja) 表示装置及び駆動回路
US10845658B2 (en) Display device having a plurality of peripheral wirings
KR101987384B1 (ko) 표시장치
KR102076841B1 (ko) 보조 공통 배선을 구비한 평판 표시장치용 박막 트랜지스터 기판
KR20080102730A (ko) 표시장치
KR102381908B1 (ko) 표시패널과 그 정전기 방전 방법
KR20180062574A (ko) 표시장치
KR102248646B1 (ko) 연성회로기판 및 이를 포함하는 표시장치
KR20180003243A (ko) 면적이 감소된 연성필름 및 이를 구비한 표시장치
KR20070000674A (ko) 표시 기판, 이의 제조 방법 및 이를 갖는 액정표시장치
KR20160068131A (ko) 표시장치
KR20150144914A (ko) 표시 장치
KR20150074779A (ko) 평판표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant