KR20110134350A - 반도체 웨이퍼를 위한 인터페이스 어셈블리 - Google Patents

반도체 웨이퍼를 위한 인터페이스 어셈블리 Download PDF

Info

Publication number
KR20110134350A
KR20110134350A KR1020110112439A KR20110112439A KR20110134350A KR 20110134350 A KR20110134350 A KR 20110134350A KR 1020110112439 A KR1020110112439 A KR 1020110112439A KR 20110112439 A KR20110112439 A KR 20110112439A KR 20110134350 A KR20110134350 A KR 20110134350A
Authority
KR
South Korea
Prior art keywords
pad
interface assembly
test
metal
bonding
Prior art date
Application number
KR1020110112439A
Other languages
English (en)
Inventor
마크 아담 배치만
데니얼 패트릭 체서
태호 국
세일리쉬 엠. 머천트
Original Assignee
에이저 시스템즈 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=35221223&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR20110134350(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 에이저 시스템즈 인크 filed Critical 에이저 시스템즈 인크
Publication of KR20110134350A publication Critical patent/KR20110134350A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/32Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/039Methods of manufacturing bonding areas involving a specific sequence of method steps
    • H01L2224/0392Methods of manufacturing bonding areas involving a specific sequence of method steps specifically adapted to include a probing step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

플립칩 범핑 처리의 수행 이전에 반도체 웨이퍼를 테스트하는 방법 및 인터페이스 어셈블리(20)가 제공된다. 상기 인터페이스 어셈블리는 상기 범핑 처리를 수행하기 위한 영역(28)을 갖는 플립칩 본딩 패드(24)를 포함한다. 테스트 패드(22)는 상기 본딩 패드와 통합적으로(integrally) 구성되고 상기 범핑 처리의 수행 이전에 웨이퍼-레벨 테스팅을 수행하기 위한 프로브 영역(26)을 포함한다. 본딩 및 테스팅 패드들의 통합적 구성은 예를 들어, 그를 통과하는 테스트 신호들에 대한 전파 지연들의 도입을 방지하고 그에 따라 웨이퍼 테스트 결과들의 정확성 및 신뢰성을 개선한다.

Description

반도체 웨이퍼를 위한 인터페이스 어셈블리{An interface assembly for a semiconductor wafer}
본 발명은 일반적으로 반도체 디바이스들에 관한 것으로, 특히 플립칩 어셈블리에서 범핑 처리 이전에 웨이퍼 레벨 테스트를 가능하게 하는 구조들 및 기술들에 관한 것이다.
배경설명으로서, 플립칩 마이크로전자 어셈블리는 일반적으로 칩 본드 패드들 상의 도전성의 범프들에 의해 기판들, 회로 보드들, 또는 캐리어들로의 페이스-다운(face-down)(본 명세서에서는 "플립된(flipped)") 전자 컴포넌트들의 직접적 전기 접속을 나타낸다. 비교를 위해, 와이어 본딩 기술은 일반적으로 각각의 패드로의 와이어 접속을 갖는 페이스-업 칩들을 사용한다. 플립칩 기술은 특히 인에이블된 상당한 입력/출력(I/O) 접속 가용성을 갖는다. 예를 들어, 와이어 본드 접속들은 일반적으로 접속들의 수가 증가함에 따라 다이(die) 크기들이 증가하는 다이의 경계에 대해 제한된다. 더욱 작은 다이상에 더욱 많은 접속들을 수용하는, 영역 어레이 범프들과 같은 플립칩 접속들은, 다이의 전체 영역을 사용할 수 있다.
도 1은 금속 본딩 패드(8) 상에 범프 영역(10)을 포함하는 반도체 디바이스의 금속 본딩 패드(8)(예컨대, Al 또는 Cu 본딩 패드)의 상부의 개략적 표현을 도시한다. 도 1은 종래 기술에서 만나는 어려움들 중 일부를 도시하기 위해 제공된다. 범프 영역(10)(범핑 처리는 플립칩 어셈블리를 위한 전기적 도전성의 범프(예컨대, 솔더 범프)를 구성하기 위해 수행됨)은 본딩 패드를 둘러싸는 패시베이션층의 패시베이션 개구부(passivation opening; 12)에 의해 규정될 수 있다.
플립칩 기술을 사용하는 반도체 디바이스에 대해, 회로 기능성을 검증하기 위해 범핑 처리를 수행하기 이전에 금속 본딩 패드를 통해 웨이퍼-레벨 테스팅을 수행하는 것은 일반적으로 바람직하지 않은 것으로 알려져 있다. 예를 들어, 본딩 패드와 접촉하여 위치될 수 있는 테스트 프로브 팁(test probe tip)은 금속 패드 표면을 고우지(gouge)할 수 있다. 범프 패드상의 결과적 표면 불규칙성은 범프의 형성동안 증착될 수 있는 하나 이상의 금속층들에 대해 강한 부착성을 확립 및 유지하는데 어려움들을 초래할 수 있다. 예를 들어, 범프 형성 이전에, 하부 범프 금속화(under bump metallization; UBM)로 불리는 처리는 금속 패드와 솔더 범프의 상호작용을 방지하기 위해 배리어 금속의 제조를 허용한다. UBM 구조는, 강하고, 저-응력(low-stress)의 전기기계 결합을 제공하기 위해 본드 패드 금속 및 서라운딩 패시베이션층 모두를 양호하게 부착시키는 "부착층(adhesion layer)"을 포함한다. 유사하게, "확산 배리어(diffusion barrier)" 층이 하부측 물질로의 솔더의 확산을 제한하기 위해 증착될 수 있다.
상기한 이슈들을 해결하기 위한 알려진 시도들은, 물리적으로 분리되었지만 상호접속 라인들에 의해 본딩 패드에 전기적으로 접속된 주변 테스트 패드들(peripheral test pads)의 구성을 포함한다. 상기 구조들은 산업계에서 공통적으로 "재분배층(redistribution layers; RDL)"으로 불린다. 상기 RDL 상호접속 라인들이 테스트 신호들에 대한 바람직하지 않은 전파 지연들을 도입할 수 있고, 상기 지연들은 낮은 디바이스 스피드를 초래할 수 있다는 것이 관찰되었다. 구리 본딩 패드들의 경우에서, 최상위 레벨에서의 알루미늄-합금 RDL의 사용은 알루미늄 RDL의 제조가 증착, 패터닝 및 에칭의 부가적인 처리 단계들을 필요로 하기 때문에 부가적인 비용을 유발할 수 있다. 더욱이, 알루미늄 RDL들의 사용은 증가된 처리 단계들이 바람직하지 않은 입자(particle)들의 확률을 증가시키고, 그에 따라 생산량을 제한함으로서 더욱 낮은 디바이스 생산량을 초래할 수 있다.
와이어 본드 접속들에 대해 제안된 한가지 접근방식 및 그에 따른 플립칩 접속들을 포함하는 반도체들의 실제 사용은 Lois Young 등에 의해 2003년 5월 "전자 컴포넌트들 및 기술 회의(Electronic Components and Technology Conference)"로 제목된 IEEE 출판물의 1323-1329면에서 설명되고 있다. 이러한 접근방식은 일반적으로 와이어 본드 영역으로부터 분리된 프로브 영역을 형성하기 위해 적어도 두개의 물리적으로 서로 다른 금속 패드들을 서로 스태킹(stacking)하는 것을 필요로 한다. 더욱 상세하게, 상기 제안된 접근방식은 알루미늄 캡의 바로 아래 배치된 구리 패드 상에 확대된 알루미늄 캡의 일부를 스태킹하는 것을 필요로 한다. 확대된 알루미늄 캡의 나머지 부분(예컨대, 프로브 영역이 위치됨)은 유전체 물질 상에 배치되고, 상기 배열은 프로브가 프로브 영역에 대해 강한 힘을 적용할 수 있기 때문에 유전체에 크랙들을 유발할 수 있다. 더욱이, 구리에 대해 와이어 본딩을 수행하는 것은 와이어 본딩 접속들을 포함하는 생산 환경에서 일반적으로 매우 어렵기 때문에, 구리 패드 상의 알루미늄 "캐핑 패드(capping pad)"의 특정 요구사항은 단순한 설계적 선택이 아니다. 상기 고려사항들은 플립칩 접속들에 대해 적용가능하지 않다.
다른 알려진 시도들은 범핑 처리가 수행된 이후 웨이퍼들을 프로빙하는 것을 포함한다. 다른 고려사항들에 대해, 상기 시도 또한 완전히 만족스러운 해결방안을 제공하기에는 실패적이다. 예를 들어, 이러한 범핑 후 프로빙 기술(post-bumping probing technique)은 비용 증가를 초래할 수 있고, 이는 범핑 처리(유용한 시간 및 자원들을 소비함)가 어떠한 상기 범프 제조 처리들을 지속하기 이전에 폐기되어야 하는 이미 불완전한 웨이퍼에서 수행될 수 있는 가능성이 존재하기 때문이다. 더욱이, 진단 분할 검토(diagnostic partitioning study)들이 웨이퍼에 대해 수행되지 않는다면, 범핑 처리 자체 동안 발생할 수 있는 잘못된 처리 단계들(mis-processing steps)을 식별할 수 없을 수도 있다.
따라서, 웨이퍼 레벨 테스트들이 금속 본딩 패드들의 통합성을 손상시키지 않고 테스트 목적들로 사용되는 신호들에 대해 지연들을 도입하지 않고 착수될 수 있도록, 범핑 처리 이전에 반도체 디바이스 또는 웨이퍼가 테스트 되도록하는 구조 및 기술들을 제공하는 것이 바람직하다.
본 발명의 이러한 및 다른 이점들은 도면들을 고려하여 다음 설명으로부터 더욱 명백해진다.
본 발명을 통해 웨이퍼 레벨 테스트들이 금속 본딩 패드들의 통합성을 손상시키지 않고 테스트 목적들로 사용되는 신호들에 대해 지연들을 도입하지 않고 수행될 수 있으며, 또한 웨이퍼 테스트 결과들의 정확성 및 신뢰성이 개선될 수 있다.
도 1은 반도체 웨이퍼를 범핑 및 프로빙하는 공통 영역을 갖는 종래기술의 금속 플립칩 본딩 패드의 상부를 개략적으로 도시하는 도면.
도 2는 본 발명의 양상들을 실시하는 예시적 플립칩 인터페이스 어셈블리의 상부를 도시하는 도면.
도 3 및 도 4는 본딩 패드와 통합적으로 구성된 본딩 패드 및/또는 테스트 패드에 대한 각각의 예시적 배열들을 도시하는 도면.
도 5는 본 발명의 양상들을 실시하는 인터페이스 어셈블리가 하나 이상의 금속 재분배층들과 함께 사용될 수 있는 예시적 실시예를 도시하는 도면.
도 2는 본 발명의 양상들을 실시하는 예시적 플립칩 인터페이스 어셈블리(20)의 상부도이다. 특히, 도 2는 도전성 본딩 패드(24)와 통합적으로 구성되는 도전성 테스트 패드(22)를 도시한다. 상기 배열은 적어도 다음의 이점들을 제공한다: 도전체 테스트 패드(22)는, 예를 들어 웨이퍼 레벨 테스팅을 수행하기 위해 프로브 팁이 위치될 수 있는 개별 프로브 영역(26)을 제공한다. 본딩 패드(24)는 더이상 프로브 팁과의 기계적 접촉 및 결과적 표면 불규칙성에 제약받지 않는 범프 영역(28)을 포함한다. 테스트 패드 및 본딩 패드가 상호접속 라인들을 더이상 필요로 하지 않고 그를 통과하는 테스트 신호의 전파 지연들을 방지 또는 실질적으로 감소시키는 통합적 구조를 포함하기 때문에, 본 발명의 양상들을 실시하는 인터페이스 어셈블리는 더욱 신뢰적이고 정확한 테스트 결과들을 유발할 것이라는 것이 계획된다.
도 2는 프로브 영역(26) 및 범프 영역(28) 각각에 대해 개개의 패시베이션 개구부들(30, 32)을 더 도시한다. 어떠한 다른 기하학적 형태도 금속 본딩 패드에 대해 동일하게 효과적으로 사용될 수 있기 때문에, 금속 본딩 패드(24)의 형태는 다각형으로 제한되지 않는다는 것이 이해된다. 예를 들어, 도 4는 금속 본딩 패드(44)에 대해 예시적인 원의 형태를 도시한다.
유사하게, 다른 기하학적 형태들, 예컨대 직사각형, 삼각형 등이 동일하게 효과적으로 작용할 수 있기 때문에, 테스트 패드(22)의 형태는 원형으로 제한되지 않는다. 또한, 본딩 패드(24)에 대한 테스트 패드(22)의 배치는 어떠한 특정 방향으로 제한되지 않는다. 예를 들어, 도 2는 테스트 패드(22)가 6시 위치에 위치된 예시적 배열을 도시하는 반면, 도 3은 테스트 패드(22)가 3시 위치에 위치된 다른 예시적 배열을 도시한다. 따라서, 테스트 패드가 본딩 패드의 주변을 따라 어느 곳에도 통합적으로 구성될 수 있다는 것이 이해된다.
도 5는 본 발명의 양상들을 실시하는 인터페이스 어셈블리(50)가, 금속 본딩 패드(24)를 예를 들어, 금속 러너들(metal runners) 또는 상호접속 라인들 또는 다른 패드들에 직접적으로 또는 비아(via; 56)와 같은 비아들을 통해 상호접속하는 금속 재분배층들(52, 54)과 같은 하나 이상의 금속 재분배층들과 함께 사용될 수 있는 예시적 실시예를 도시한다. 일 예시적 실시예에서, 금속 재분배층(52)은 본딩 패드(24) 및 테스트 패드(22)와 동일 평면상에 있을 수 있고, 비아(56)를 통해 금속 재분배층(52)에 전기적으로 접속된 금속 재분배층(54)은 본딩 패드(24) 및 테스트 패드(22)와 다른 레벨에 위치될 수 있다. 이러한 재분배층들(52, 54)은 상기한 종래 기술에서 실시되는 바와 같이 반드시 본드 패드들 주변일 필요없이 본딩 패드를 칩의 다른 영역들에 접속하기 위해 사용될 수 있다.
본 발명의 바람직한 실시예들이 본 명세서에서 도시되고 설명되는 동안, 상기 실시예들은 단지 예시적으로 제공되었다는 것이 명백하다. 다수의 변동들, 변화들 및 대체들이 본 발명으로부터 벗어남 없이 당업자에게 발생할 것이다. 따라서, 본 발명은 단지 첨부된 청구범위의 정신 및 범위에 의해 제한되는 것으로 의도된다.
20, 50 : 인터페이스 어셈블리 22 : 도전성 테스트 패드
24 : 도전성 본딩 패드 26 : 개별 프로브 영역
28 : 범프 영역 30, 32 : 패시베이션 개구부들
52, 54 : 금속 재분배층들 56 : 비아

Claims (6)

  1. 반도체 웨이퍼를 위한 인터페이스 어셈블리에 있어서:
    범핑 처리를 수행하기 위한 영역을 포함하는 플립칩 본딩 패드;
    통합적 도전 구조를 형성하여 테스트 패드로부터 상기 본딩 패드에의 분리된 상호접속 테스트 라인들이 상기 통합적 도전 구조에 존재하지 않도록 하는 상기 본딩 패드와 통합적으로 구성되는 테스트 패드로서, 상기 테스트 패드는 상기 플립칩 본딩 패드에 대해 동일 평면상에 있고(co-planar), 상기 범핑 처리를 수행하기 이전에 웨이퍼-레벨 테스팅을 수행하는 프로브 영역을 포함하는, 상기 테스트 패드; 및
    상기 본딩 패드 및 테스트 패드들과 전기적으로 접속되고 서로 동일 평면상에 있는 제 1 금속 재배치층으로서, 상기 제 1 금속 재배치층은 상기 제 1 금속 배치층과는 다른 평면에 배치된 제 2 재배치층에 비아에 의해서 전기적으로 접속되는, 상기 제 1 금속 재배치층을 포함하는, 인터페이스 어셈블리.
  2. 제 1 항에 있어서, 상기 테스트 패드는 상기 본딩 패드의 주변을 따라 어느 곳에도 배치될 수 있는, 인터페이스 어셈블리.
  3. 제 1 항에 있어서, 상기 본딩 패드는 다각형 형상 및 원형 형상으로 구성된 그룹으로부터 선택된 형상을 포함하는, 인터페이스 어셈블리.
  4. 제 1 항에 있어서, 상기 테스트 패드는 다각형 형상 및 원형 형상으로 구성된 그룹으로부터 선택된 형상을 포함하는, 인터페이스 어셈블리.
  5. 제 1 항에 있어서, 범핑될 영역은 패시베이션층의 제 1 개구부(opening)에 의해 규정되는, 인터페이스 어셈블리.
  6. 제 5 항에 있어서, 상기 프로브 영역은 상기 패시베이션층의 제 2 개구부에 의해 규정되고, 상기 제 1 및 제 2 개구부들은 서로 떨어져 있는, 인터페이스 어셈블리.
KR1020110112439A 2004-09-29 2011-10-31 반도체 웨이퍼를 위한 인터페이스 어셈블리 KR20110134350A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/953,291 2004-09-29
US10/953,291 US7221173B2 (en) 2004-09-29 2004-09-29 Method and structures for testing a semiconductor wafer prior to performing a flip chip bumping process

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020050091160A Division KR20060051833A (ko) 2004-09-29 2005-09-29 플립칩 범핑 처리의 수행 이전에 반도체 웨이퍼를테스트하는 방법 및 구조

Publications (1)

Publication Number Publication Date
KR20110134350A true KR20110134350A (ko) 2011-12-14

Family

ID=35221223

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020050091160A KR20060051833A (ko) 2004-09-29 2005-09-29 플립칩 범핑 처리의 수행 이전에 반도체 웨이퍼를테스트하는 방법 및 구조
KR1020110112439A KR20110134350A (ko) 2004-09-29 2011-10-31 반도체 웨이퍼를 위한 인터페이스 어셈블리

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020050091160A KR20060051833A (ko) 2004-09-29 2005-09-29 플립칩 범핑 처리의 수행 이전에 반도체 웨이퍼를테스트하는 방법 및 구조

Country Status (5)

Country Link
US (1) US7221173B2 (ko)
JP (1) JP2006100828A (ko)
KR (2) KR20060051833A (ko)
GB (1) GB2418778B (ko)
TW (1) TWI364082B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177422A (ja) * 2007-01-19 2008-07-31 Toshiba Corp プリント回路板及び電子機器
US8987014B2 (en) * 2008-05-21 2015-03-24 Stats Chippac, Ltd. Semiconductor wafer and method of forming sacrificial bump pad for wafer probing during wafer sort test
WO2013010512A2 (en) * 2012-10-22 2013-01-24 Spreadtrum Communications (Shanghai) Co., Ltd. Apparatus and method of electrical testing for flip chip
CN103779250B (zh) * 2012-10-22 2017-02-15 展讯通信(上海)有限公司 用于倒装芯片的电学测试的装置和方法
US9207275B2 (en) 2012-12-14 2015-12-08 International Business Machines Corporation Interconnect solder bumps for die testing
CN105593981B (zh) * 2013-09-23 2018-06-05 展讯通信(上海)有限公司 一种倒装芯片的扇出装置和方法
JP6215755B2 (ja) 2014-04-14 2017-10-18 ルネサスエレクトロニクス株式会社 半導体装置
KR102372355B1 (ko) 2015-08-26 2022-03-11 삼성전자주식회사 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지
US10199318B2 (en) * 2016-05-19 2019-02-05 Mediatek Inc. Semiconductor package assembly
JP6767789B2 (ja) * 2016-06-29 2020-10-14 ローム株式会社 半導体装置
BR102019017782A2 (pt) * 2019-08-27 2022-03-03 Ceitec - Centro Nacional De Tecnologia Eletrônica Avançada S.A. Método de montagem de chip com pads de teste expostos e chip com pads de teste expostos

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07201865A (ja) * 1993-12-31 1995-08-04 Casio Comput Co Ltd バンプを備えた半導体装置
TW396480B (en) * 1994-12-19 2000-07-01 Matsushita Electric Ind Co Ltd Semiconductor chip and semiconductor wafer with power pads used for probing test
JPH10116834A (ja) * 1996-10-11 1998-05-06 Toshiba Corp 半導体装置の製造方法
JP2002090422A (ja) * 2000-09-13 2002-03-27 Toshiba Corp 半導体装置及びその製造方法
US6359342B1 (en) * 2000-12-05 2002-03-19 Siliconware Precision Industries Co., Ltd. Flip-chip bumping structure with dedicated test pads on semiconductor chip and method of fabricating the same
TW546804B (en) * 2001-11-16 2003-08-11 Advanced Semiconductor Eng Electric testing method for bumps
TWI229401B (en) * 2003-02-19 2005-03-11 Via Tech Inc A wafer lever test and bump process and a chip structure with test pad

Also Published As

Publication number Publication date
JP2006100828A (ja) 2006-04-13
TW200633102A (en) 2006-09-16
KR20060051833A (ko) 2006-05-19
US7221173B2 (en) 2007-05-22
US20060066327A1 (en) 2006-03-30
TWI364082B (en) 2012-05-11
GB0518447D0 (en) 2005-10-19
GB2418778A (en) 2006-04-05
GB2418778B (en) 2009-07-29

Similar Documents

Publication Publication Date Title
KR20110134350A (ko) 반도체 웨이퍼를 위한 인터페이스 어셈블리
US10663512B2 (en) Testing of semiconductor chips with microbumps
US11018125B2 (en) Multi-chip package with offset 3D structure
KR100772604B1 (ko) 집적화된 전자 칩 및 상호접속 디바이스와 그 제조프로세스
US9508701B2 (en) 3D device packaging using through-substrate pillars
US11532587B2 (en) Method for manufacturing semiconductor package with connection structures including via groups
US20090174069A1 (en) I/o pad structure for enhancing solder joint reliability in integrated circuit devices
US9508702B2 (en) 3D device packaging using through-substrate posts
US6900532B1 (en) Wafer level chip scale package
TW202013636A (zh) 半導體裝置及其形成方法
US20130299966A1 (en) Wsp die with offset redistribution layer capture pad
US8691600B2 (en) Method for testing through-silicon-via (TSV) structures
US11199576B2 (en) Probe head structure of probe card and testing method
KR101375818B1 (ko) 직접 관통하는 비아 웨이퍼 레벨 팬아웃 패키지
CN112530893A (zh) 集成电路结构
JP2001135795A (ja) 半導体装置
Schulte et al. Interconnect Structure for Room Temperature 3D-IC Stacking Employing Binary Alloying for High Temperature Stability

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application