KR20110019591A - 영상 표시장치의 신호 전송라인 및 그 배선방법 - Google Patents
영상 표시장치의 신호 전송라인 및 그 배선방법 Download PDFInfo
- Publication number
- KR20110019591A KR20110019591A KR1020090077193A KR20090077193A KR20110019591A KR 20110019591 A KR20110019591 A KR 20110019591A KR 1020090077193 A KR1020090077193 A KR 1020090077193A KR 20090077193 A KR20090077193 A KR 20090077193A KR 20110019591 A KR20110019591 A KR 20110019591A
- Authority
- KR
- South Korea
- Prior art keywords
- supply lines
- control signal
- signal supply
- lines
- signal transmission
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
Abstract
본 발명은 영상 표시장치의 신호 전송라인 중첩에 의해 발생되는 RC(resistor capacitor) 지연 편차를 최소화함으로써 영상의 표시 화질을 향상시킬 수 있도록 한 영상 표시장치의 신호 전송라인 및 그 배선방법에 관한 것으로, 적어도 하나의 구동회로가 영상 표시영역과 일체로 형성되는 표시 패널상에 상기 각 구동회로를 제어하기 위한 제어신호들을 공급받도록 형성되는 복수의 제어신호 공급라인; 및 상기 복수의 제어신호 공급라인과 교차되도록 형성됨과 아울러 상기 복수의 제어신호 공급라인 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되어 상기 각각의 제어신호를 상기 각 구동회로로 전송하는 복수의 제어신호 전송라인을 구비하며, 상기 복수의 제어신호 전송라인은 상기 복수의 제어신호 공급라인들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된 것을 특징으로 한다.
발광 표시장치, 제어신호 공급라인, 전송라인, 전원 공급라인,
Description
본 발명은 영상 표시장치에 관한 것으로 특히, 영상 표시장치의 신호 전송라인 중첩에 의해 발생되는 RC(resistor capacitor) 지연 편차를 최소화함으로써 영상의 표시 화질을 향상시킬 수 있도록 한 영상 표시장치의 신호 전송라인 및 그 배선방법에 관한 것이다.
최근, 퍼스널 컴퓨터, 휴대용 단말기 및 각종 정보기기의 모니터 등에 사용되는 영상 표시장치로 경량 박형의 평판 표시장치(Flat Panel Display)가 주로 이용되고 있다. 이러한, 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 발광 표시장치(Light Emitting Display), 플라즈마 표시패널(Plasma Display Panel), 전계방출 표시장치(Field Emission Display) 등이 대두되고 있다.
통상의 평판 표시장치들은 복수의 화소들이 매트릭스 형태로 배열되어 영상을 표시하는 표시패널, 표시패널을 구동하기 위한 복수의 구동회로 및 각 구동회로들을 제어하기 위한 제어회로를 구비한다. 여기서, 각각의 구동회로들은 적어도 하나의 게이트 구동부와 데이터 구동부 등이 될 수 있으며, 제어회로는 타이밍 제 어부 등이 될 수 있다.
이와 같이 구성된 제어회로나 구동회로들은 비디오 카드 등의 외부 시스템으로부터 각종 동기신호 및 제어신호들을 공급받아 표시패널을 구동하게 된다. 특히, 타이밍 제어부 등의 제어회로는 외부 시스템 등으로부터 동기신호들을 공급받아 각 구동회로들을 제어하기 위한 복수의 제어신호들을 생성하고, 각 구동회로들은 제어회로로부터 생성된 복수의 제어신호들을 공급받아 표시패널의 각 화소들을 구동하게 된다.
하지만, 최근에는 상기의 구동회로들 중 일부 구성요소들 예를 들어, 게이트 구동부 등이 표시패널에 일체로 형성되는 GIP(Gate In Panel) 방식으로 형성되어, 각 구동회로들에 공급되는 제어신호들이 왜곡되는 등의 문제가 발생하였다.
구체적으로 설명하면, 각 구동회로들이 영상 표시패널과 별도로 형성되는 종래의 경우에는 각 제어회로나 구동회로들에 그 출력 특성을 유지할 수 있도록 하는 출력 버퍼들이 구비되었다. 하지만, GIP 방식의 경우에는 각 구동회로 등에 별도의 출력 버퍼가 구비될 수 없었거나, 구비되어도 그 효과가 적었기 때문에 각각의 제어신호들이 그 공급라인 또는 전송라인들에 형성되는 RC(resistor capacitor) 영향을 받아 RC 지연 편차를 발생시키게 된다. 특히, 제어회로로부터 제어신호를 공급받는 복수의 공급라인들과 각 공급라인들로부터의 제어신호들을 구동회로들로 전송하기 위한 전송라인들 간에 중첩되는 면적이 서로 다르기 때문에 RC 지연 편차는 더더욱 크게 발생하게 되어 영상의 표시 화질은 더욱 저하되었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 영상 표시장치의 신호 전송라인 중첩에 의해 발생되는 RC 지연 편차를 최소화함으로써 영상의 표시 화질을 향상시킬 수 있도록 한 영상 표시장치의 신호 전송라인 및 그 배선방법에 관한 것이다.
상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 영상 표시장치의 신호 전송라인은 적어도 하나의 구동회로가 영상 표시영역과 일체로 형성되는 표시 패널상에 상기 각 구동회로를 제어하기 위한 제어신호들을 공급받도록 형성되는 복수의 제어신호 공급라인; 및 상기 복수의 제어신호 공급라인과 교차되도록 형성됨과 아울러 상기 복수의 제어신호 공급라인 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되어 상기 각각의 제어신호를 상기 각 구동회로로 전송하는 복수의 제어신호 전송라인을 구비하며, 상기 복수의 제어신호 전송라인은 상기 복수의 제어신호 공급라인들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된 것을 특징으로 한다.
상기 복수의 제어신호 전송라인은 상기 복수의 제어신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제어신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량이 동일하게 형성되는 것을 특징으로 한다.
상기 표시 패널에는 외부로부터 제 1 및 제 2 전원신호들을 각각 공급받는 복수의 전원신호 공급라인 및 상기 복수의 전원신호 공급라인과 교차되도록 형성됨과 아울러 상기 복수의 전원신호 공급라인 중 적어도 하나의 전원라인과 전기적으로 각각 접속되어 상기 제 1 또는 제 2 전원신호를 상기 각 구동회로나 상기 영상 표시영역으로 전송하는 복수의 전원신호 전송라인이 구비되며, 상기 복수의 전원신호 전송라인은 상기 복수의 전원신호 공급라인과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된 것을 특징으로 한다.
상기 복수의 전원신호 전송라인은 상기 복수의 전원신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 전원신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량이 동일하게 형성된 것을 특징으로 한다.
상기 복수의 전원신호 전송라인은 상기 복수의 전원신호 공급라인과 더불어 상기 복수의 제어신호 공급라인과도 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 한 것을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 영상 표시장치의 신호 전송라인 배선방법은 적어도 하나의 구동회로가 영상 표시영역과 일체로 형성되는 표시 패널상에 상기 각 구동회로를 제어하기 위한 제어신호들을 공급받도록 복수의 제어신호 공급라인을 형성하는 단계; 및 상기 복수의 제어신호 공급라인 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되도록 하여 상기 각 각의 제어신호를 상기 각 구동회로로 전송하도록 복수의 제어신호 전송라인을 형성하는 단계를 포함하고, 상기 복수의 제어신호 전송라인 형성 단계는 상기 복수의 제어신호 공급라인과 교차되도록 함으로써 상기 복수의 제어신호 공급라인들과 교차 중첩되는 면적이 모두 동일하도록 형성하는 것을 특징으로 한다.
상기 복수의 제어신호 전송라인 형성 단계는 상기 복수의 제어신호 공급라인들과 전기적으로 접속되도록 연장되는 길이가 모두 동일하도록 형성하여, 상기 복수의 제어신호 공급라인들과 교차 중첩되어 형성되는 기생 커패시터의 용량도 동일하게 형성되도록 한 것을 특징으로 한다.
상기 표시패널에 외부로부터 제 1 및 제 2 전원신호들을 각각 공급받는 복수의 전원신호 공급라인을 형성하는 단계, 및 상기 복수의 전원신호 공급라인과 교차되도록 함과 아울러 상기 복수의 전원신호 공급라인들 중 적어도 하나의 전원라인들과 전기적으로 각각 접속되어 상기 제 1 또는 제 2 전원신호를 상기 각 구동회로나 상기 영상 표시영역으로 전송하도록 복수의 전원신호 전송라인을 형성하는 단계를 더 포함하며, 상기 복수의 전원신호 전송라인 형성 단계는 상기 복수의 전원신호 공급라인과 교차됨으로써 중첩되는 면적이 모두 동일해지도록 형성하는 것을 특징으로 한다.
상기 복수의 전원신호 전송라인 형성 단계는 상기 복수의 전원신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일해지도록 형성함으로써, 상기 복수의 전원신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량도 동일해지도록 형성하는 것을 특징으로 한다.
상기 복수의 전원신호 전송라인 형성 단계는 상기 복수의 전원신호 공급라인과 더불어 상기 복수의 제어신호 공급라인과도 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 하는 것을 특징으로 한다.
상기와 같은 특징을 갖는 본 발명의 실시 예에 따른 영상 표시장치의 신호라인 및 그 배선방법은 영상 표시장치의 신호 전송라인 중첩에 의해 발생되는 RC 지연 편차를 최소화시킬 수 있다. 이로 인해, 본 발명은 RC 지연 편차에 의해 나타날 수 있는 규칙/불규칙성의 얼룩 발생을 방지하여 영상의 표시 화질을 향상시킬 수 있다.
이하, 상기와 같은 특징 및 효과를 갖는 본 발명의 실시 예에 따른 영상 표시장치의 신호라인과 그 배선방법을 첨부된 도면을 참조하여 더욱 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 영상 표시장치를 나타낸 구성도이다.
도 1에 도시된 영상 표시장치는 복수의 서브 화소(P)들이 배열된 영상 표시영역(2)과 영상 표시영역(2)의 게이트 라인(GL1)들을 구동하는 게이트 구동부(4)가 일체로 형성된 표시패널(1); 영상 표시영역(2)의 데이터 라인(DL1)들을 구동하기 위한 복수의 데이터 구동부(3)가 실장된 복수의 회로필름(5); 및 상기 복수의 회로 필름이 연결되는 인쇄 회로기판(PCB; Printed Circuit Board)을 구비한다.
이와 같이 구성되는 본 발명의 영상 표시장치는 액정 표시장치(Liquid Crystal Display), 발광 표시장치(Light Emitting Display), 플라즈마 표시패널(Plasma Display Panel), 전계방출 표시장치(Field Emission Display) 중 어느 하나의 평판 표시장치가 될 수 있다. 하지만, 이하에서는 GIP(Gate In Panel) 방식으로 형성됨으로써, 각 게이트 구동부(4)로 공급되는 제어신호들의 출력 특성에 가장 민감하게 반응하는 발광 표시장치로 구성된 예를 설명하기로 한다.
도 1과 같이 구성되는 본 발명의 발광 표시장치는 도면으로 도시되지 않았지만, 영상 표시영역(2)의 전원라인들에 제 1 및 제 2 전원신호(VDD,GND)를 인가하는 전원 공급부; 및 외부로부터 입력되는 영상 데이터를 영상 표시영역(2)의 크기 및 해상도에 알맞게 정렬하여 각 데이터 구동부(3)에 공급함과 아울러 데이터 및 게이트 제어신호들을 생성하여 상기 데이터 및 게이트 구동부(3,4)를 제어하는 타이밍 제어부를 더 구비한다.
도 2는 도 1의 표시패널에 형성되는 제어신호 공급라인들과 전송라인들 및 영상 표시부를 구체적으로 나타낸 회로도이다.
도 1 및 도 2에 도시된 바와 같이, 영상 표시영역(2)에는 복수의 서브 화소(P)들이 매트릭스 형태로 배열되어 영상을 표시하게 된다. 여기서, 각 서브 화소(P)는 어느 한 게이트 라인(GL1) 및 데이터 라인(DL1)과 접속된 제 1 스위칭 소자(T1), 제 1 스위칭 소자(T1)와 제 1 전원신호(VDD) 전송라인(LP1) 및 발광 셀(OL) 사이에 접속된 제 2 스위칭 소자(T2), 제 1 전원신호(VDD) 전송라인(LP1)과 제 1 스위칭 소자(T1) 사이에 접속된 스토리지 커패시터(C) 및 제 2 스위칭 소 자(T2)와 제 2 전원신호(GND) 전송라인(LP2)의 사이에 접속되어 등가적으로는 다이오드로 표현되는 발광 셀(OL)을 구비한다.
제 1 스위칭 소자(T1)의 게이트 전극은 게이트 라인(GL1)에 접속되고, 소스 전극은 데이터 라인(DL1)에 접속되며, 드레인 전극은 제 2 스위칭 소자(T2)의 게이트 전극에 접속된다. 이러한, 제 1 스위칭 소자(T1)는 게이트 라인(GL1)에 게이트 온 신호가 공급되면 턴-온되어 데이터 라인(DL1)에 공급된 데이터 신호를 스토리지 커패시터(C) 및 제 2 스위칭 소자(T2)의 게이트 전극으로 공급한다.
제 2 스위칭 소자(T2)의 소스 전극은 제 1 전원신호(VDD) 전송라인(LP1)과 접속되고 드레인 전극은 발광 셀(OL)에 접속된다. 이러한, 제 2 스위칭 소자(T2)는 제 1 스위칭 소자로부터의 데이터 신호에 응답하여 제 1 전원신호(VDD) 전송라인(LP1)으로부터 발광 셀(OL)로 공급되는 전류(I)를 제어함으로써 발광 셀(OL)의 발광량을 조절하게 된다.
스토리지 커패시터(C)는 제 1 전원신호(VDD) 전송라인(LP1)과 제 2 스위칭 소자(T2)의 게이트 전극 사이에 접속된다. 그리고, 제 2 스위칭 소자(T2)는 제 1 스위칭 소자(T1)가 턴-오프 되더라도 스토리지 커패시터(C)에 충전된 전압에 의해 온 상태를 유지하여 다음 프레임의 데이터 신호가 공급될 때까지 발광 셀(OL)의 발광을 유지시킨다. 여기서, 제 1 및 제 2 스위칭 소자(T1, T2)는 PMOS 또는 NMOS 트랜지스터가 사용될 수 있으나 상기에서는 NMOS 트랜지스터가 사용된 경우만을 설명하였다.
게이트 구동부(4)는 타이밍 제어부로부터의 게이트 제어신호 예를 들어, 게 이트 스타트 펄스(GSP; Gate Start Pulse)와 게이트 쉬프트 클럭(GSC; Gate Shift Clock)에 응답하여 게이트 온 신호를 순차적으로 생성하고, 게이트 출력 인에이블(GOE; Gate Output Enable) 신호에 따라 게이트 온 신호의 펄스 폭 제어한다. 그리고, 게이트 온 신호들을 게이트 라인들(GL1)에 순차적으로 공급한다. 여기서, 게이트 라인들(GL1)에 게이트 온 전압이 공급되지 않는 기간에는 게이트 오프 전압이 공급된다. 이와 같은 게이트 구동부(4)는 상술한 바와 같은 GIP 방식에 의해 표시패널(1)에 상기의 각 서브 화소(P)들과 일체로 형성된다.
데이터 구동부(3)는 복수의 데이트 구동 IC로 이루어지며, 각각의 데이트 구동 IC는 타이밍 제어부로부터의 데이터 제어신호 중 소스 스타트 펄스(SSP; Source Start Pulse)와 소스 쉬프트 클럭(SSC; Source Shift Clock) 등을 이용하여 타이밍 제어부(5)로부터 입력되는 영상 데이터를 아날로그 전압 즉, 아날로그의 영상신호로 변환한다. 그리고, 소스 출력 인에이블(SOE; Source Output Enable) 신호에 응답하여 영상신호를 각 데이터 라인(DL1)에 공급한다. 구체적으로, 각각의 데이트 구동 IC는 SSC에 따라 입력되는 영상 데이터를 래치한 후, SOE 신호에 응답하여 각 게이트 라인(GL1 내지 GLn)에 스캔펄스가 공급되는 1수평 주기마다 1수평 라인분의 영상신호를 각 데이터 라인(DL1)에 공급한다.
한편, 도시되지 않은 타이밍 제어부는 외부로부터 입력되는 영상 데이터를 영상 표시영역(2)의 크기 및 해상도 등에 알맞게 정렬하고 정렬된 영상 데이터(Data)를 데이터 구동부(3)에 공급한다. 또한, 타이밍 제어부는 외부로부터 입력되는 동기신호들 예를 들어, MCLK, DE, Hsync, Vsync 신호들을 이용하여 게이트 및 데이터 제어신호를 생성하고 이를 게이트 구동부(4)와 데이터 구동부(3)에 공급한다.
아울러, 본원발명의 영상 표시장치에는 도시되지 않은 전원 공급부가 더 구비되어 표시패널(1)과 게이트 및 데이터 구동부(4,3) 등에 제 1 전원신호(VDD)와 제 2 전원신호(GND)를 공급한다. 여기서, 제 1 전원신호(VDD)는 발광 셀(OL)을 구동하기 위한 구동전압을 의미하며, 제 2 전원신호(GND)는 그라운드 전압 또는 로우 전압을 의미하기도 한다. 이러한, 제 1 전원신호(VDD)와 제 2 전원신호(GND)의 차이에 의해 각 서브 화소(P)에서는 영상 신호에 대응되는 전류가 흐르기도 한다.
도 2에 도시된 복수의 제어신호 공급라인(CL1 내지 CL4)들은 상기 복수의 게이트 제어신호들 중 적어도 하나의 신호들 예를 들어, GSC, GSP 및 GOE 등을 이루는 복수의 클럭 펄스(CLK1 내지 CLK4) 공급라인이 될 수 있다. 그리고, 복수의 제어신호 전송라인(LC1 내지 LC4)들은 각 제어신호 공급라인(CL1 내지 CL4)들로 공급된 각각의 클럭 펄스(CLK1 내지 CLK4)들을 게이트 구동부(4)로 전송하기 위한 라인이다. 이러한, 제어신호 공급라인(CL1 내지 CL4)들과 제어신호 전송라인(LC1 내지 LC4)들을 첨부된 도면을 참조하여 좀 더 구체적으로 설명하면 다음과 같다.
도 3은 도 2에 도시된 복수의 제어신호 공급라인과 전송라인들을 구체적으로 나타낸 구성도이다.
도 2 및 도 3에 도시된 바와 같이, 본 발명의 게이트 구동부(4)와 영상 표시영역(2)이 일체로 형성된 표시 패널(1)에는 게이트 구동부(4)를 제어하기 위한 복수의 게이트 제어신호를 공급받는 복수의 제어신호 공급라인(CL1 내지 CL4); 및 복 수의 제어신호 공급라인(CL1 내지 CL4)들과 교차되도록 형성됨과 아울러 복수의 제어신호 공급라인(CL1 내지 CL4)들 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되어 각각의 게이트 제어신호를 게이트 구동부(4)로 전송하는 복수의 제어신호 전송라인(LC1 내지 LC4)이 구비된다. 여기서, 복수의 제어신호 전송라인(LC1 내지 LC4)들은 복수의 제어신호 공급라인(CL1 내지 CL4)들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된다.
구체적으로, 복수의 제어신호 전송라인(LC1 내지 LC4)들은 복수의 제어신호 공급라인(CL1 내지 CL4)들과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제어신호 공급라인(CL1 내지 CL4)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성된다. 여기서, 도 3에 도시된 빗금친 교차 영역들은 각 제어신호 공급라인(CL1 내지 CL4)들과 제어신호 전송라인(CL1 내지 LC4)들 간의 중첩 영역을 나타낸다. 이와 같이, 각각의 제어신호 공급라인(CL1 내지 CL4)들과 전기적으로 접속되는 제어신호 전송라인(CL1 내지 LC4)의 접속 위치는 서로 다를 수 있지만, 각 제어신호 공급라인(CL1 내지 CL4)들과 제어신호 전송라인(CL1 내지 LC4)들 간의 중첩 면적은 모두 동일하게 형성된다.
도 4는 도 3에 도시된 I-I' 절단면을 나타낸 단면도이다.
도 4에 도시된 바와 같이, 상기 복수의 제어신호 전송라인(LC1 내지 LC4)들은 표시 패널(1)의 어느 한 기판 예를 들어, 표시 패널(1)의 하부 기판(1a)상에 게이트 전극 형성 물질로 형성될 수 있다.
제어신호 전송라인(LC1 내지 LC4)들이 영상 표시영역(2)의 게이트 라인 등과 동일 물질로 동일층에 패터닝되면, 제어신호 전송라인(LC1 내지 LC4)들이 형성된 하부 기판(1a)상에는 소정의 절연 물질로 게이트 절연막(1b)이 더 형성된다.
그리고 상기의 게이트 절연막(1b) 중 각 제어신호 공급라인(CL1 내지 CL4)과 제어신호 전송라인(LC1 내지 LC4) 간의 접속 위치에는 컨택홀(CH)이 형성되어, 이 후에 형성되는 각각의 제어신호 공급라인(CL1 내지 CL4)이 컨택홀(CH)을 통해 각각의 제어신호 전송라인(LC1 내지 LC4)과 서로 전기적으로 접속되도록 한다.
이 후, 제어신호 전송라인(LC1 내지 LC4)들이 형성된 하부 기판(1a)상에는 소정의 절연 물질로 보호막(1c)이 더 형성되기도 한다.
도 4와 같이, 컨택홀(CH)이 형성된 각각의 영역에서는 제어신호 공급라인(CL1 내지 CL4)과 제어신호 전송라인(LC1 내지 LC4)들이 서로 전기적으로 접속되지만, 제어신호 공급라인(CL1 내지 CL4)과 제어신호 전송라인(LC1 내지 LC4)들이 절연막(1b)을 사이에 두고 서로 중첩된 부분에는 기생 커패시터들이 형성된다. 하지만, 본 발명의 경우 도 3으로 도시된 바와 같이 제어신호 공급라인(CL1 내지 CL4)들과 제어신호 전송라인(CL1 내지 LC4)들 간의 중첩 면적이 모두 동일하기 때문에 기생 커패시터의 용량 또한 모두 동일하다. 따라서, 각 제어신호 공급라인(CL1 내지 CL4)들 및 제어신호 전송라인(LC1 내지 LC4)들에서 발생할 수 있는 RC 지연 편차를 최소화할 수 있다.
한편, 제어신호 공급라인(CL1 내지 CL4)들과 제어신호 전송라인(CL1 내지 LC4)들이 영상 표시영역(2)과 함께 형성되는 표시 패널(1)에는 제 1 및 제 2 전원 신호(VDD,GND)들을 각각 공급받는 복수의 전원신호 공급라인(PL1,PL2); 및 복수의 전원신호 공급라인(PL1,PL2)과 교차되도록 형성됨과 아울러 복수의 전원신호 공급라인(PL1,PL2)들 중 적어도 하나의 전원라인들과 전기적으로 각각 접속되어 각각의 제 1 또는 제 2 전원신호(VDD,GND)를 게이트 구동부(4)나 영상 표시영역(2)으로 전송하는 복수의 전원신호 전송라인(LP1,LP2)이 구비된다. 여기서, 복수의 전원신호 전송라인(LP1,LP2)들은 복수의 전원신호 공급라인(PL1,PL2)들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된다.
구체적으로, 복수의 전원신호 전송라인(LP1,LP2)들은 복수의 전원신호 공급라인(PL1,PL2)들과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 전원신호 공급라인(PL1,PL2)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성된다. 이와 같이, 각각의 전원신호 공급라인(PL1,PL2)들과 전기적으로 접속되는 전원신호 전송라인(LP1,LP2)들의 접속 위치는 서로 다를 수 있지만, 각 전원신호 공급라인(PL1,PL2)들과 전원신호 전송라인(LP1,LP2)들 간의 중첩 면적은 모두 동일하게 형성된다.
한편, 복수의 전원신호 전송라인(LP1,LP2)들은 전원신호 공급라인(PL1,PL2)들 외에도 제어신호 공급라인(CL1 내지 CL4)들과 더 교차되어 중첩될 수도 있다. 하지만, 이 경우에도 제어신호 공급라인(CL1 내지 CL4)들과 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 제어신호 공급라인(CL1 내지 CL4)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 할 수 있다.
도 5는 도 1의 표시패널에 형성되는 제어신호 공급라인들과 전송라인들 및 복수의 게이트 구동부를 나타낸 다른 회로도이다.
도 5에 도시된 바와 같이, 본 발명의 표시 패널(1)에는 복수의 구동회로 다시 말해, 복수의 게이트 구동부(4a,4b)가 형성될 수도 있다. 이러한, 복수의 게이트 구동부(4a,4b) 각각은 영상 표시영역(2)에 형성되는 복수의 게이트 라인(GL1 내지 GL8)들을 서로 나누어서 구동하기도 한다.
예를 들어, 제 1 게이트 구동부(4a)는 전체의 게이트 라인(GL1 내지 GL8)들 중 홀수 번째의 게이트 라인(GL1, GL3, GL5, ...)들을 순차적으로 구동함과 아울러, 제 2 게이트 구동부(4b) 또한 전체의 게이트 라인(GL1 내지 GL8)들 중 짝수 번째의 게이트 라인(GL2, GL4, GL6, ...)들을 홀수 번째의 게이트 라인(GL1, GL3, GL5, ...)들과는 교번적으로 순차 구동하기도 한다. 이와 같이, 전체의 게이트 라인(GL1 내지 GL8)들을 나눠서 서로 교번적으로 순차 구동하기 위해서는 상기 각각의 게이트 구동부(4a,4b)가 서로 다른 복수의 게이트 제어신호들을 공급받을 수 있도록 해야 한다.
이를 위해, 본 발명의 표시패널(1)에는 제 1 게이트 구동부(4a)로 공급될 복수의 제 1 게이트 제어신호를 공급받는 복수의 제 1 제어신호 공급라인(CL1 내지 CL4), 제 1 제어신호 공급라인(CL1 내지 CL4)으로 공급되는 제 1 게이트 제어신호를 제 1 게이트 구동부(4a)로 전송하는 복수의 제 1 제어신호 전송라인(CL1 내지 LC4), 제 2 게이트 구동부(4b)로 공급될 복수의 제 2 게이트 제어신호를 공급받는 복수의 제 2 제어신호 공급라인(CL5 내지 CL6), 제 2 제어신호 공급라인(CL5 내지 CL8)으로 공급되는 제 2 게이트 제어신호를 제 2 게이트 구동부(4b)로 전송하는 복수의 제 2 제어신호 전송라인(LC1_1 내지 LC4_1)이 형성된다.
여기서, 복수의 제 1 제어신호 전송라인(LC1 내지 LC4)들 각각은 복수의 제 1 제어신호 공급라인(CL1 내지 CL4)들과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제어신호 공급라인(CL1 내지 CL4)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성된다. 그리고, 복수의 제 2 제어신호 전송라인(LC1_1 내지 LC4_1)들 또한 복수의 제 2 제어신호 공급라인(CL5 내지 CL8)들과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제 2 제어신호 공급라인(CL5 내지 CL8)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성된다.
한편, 제 1 및 제 2 제어신호 공급라인(CL1 내지 CL8)들과 제 1 및 제 2 제어신호 전송라인(CL1 내지 LC4_1)들이 형성되는 표시 패널(1)에는 제 1 및 제 2 전원신호(VDD,GND)들을 각각 공급받는 복수의 전원신호 공급라인(PL1,PL2) 및 복수의 전원신호 공급라인(PL1,PL2)과 교차되도록 형성됨과 아울러 복수의 전원신호 공급라인(PL1,PL2)들 중 적어도 하나의 전원라인들과 전기적으로 각각 접속되어 각각의 제 1 또는 제 2 전원신호(VDD,GND)를 제 1 및 제 2 게이트 구동부(4a,4b)로 각각 전송하는 복수의 제 1 및 제 2 전원신호 전송라인(LP1,LP2,LP1_1,LP2_1)이 구비된다. 여기서, 복수의 제 1 및 제 2 전원신호 전송라인(LP1,LP2)들 각각은 복수의 전원신호 공급라인(PL1,PL2)들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된다.
구체적으로, 복수의 제 1 및 제 2 전원신호 전송라인(LP1,LP2,LP1_1,LP2_1)들 각각은 복수의 전원신호 공급라인(PL1,PL2)들과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제 1 및 제 2 전원신호 공급라인(PL1,PL2)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성된다.
이때, 복수의 제 1 및 제 2 전원신호 전송라인(LP1,LP2,LP1_1,LP2_1)들은 전원신호 공급라인(PL1,PL2)들 외에도 제 1 또는 제 2 제어신호 공급라인(CL1 내지 CL8)들과 더 교차되어 중첩될 수도 있다. 하지만, 이 경우에도 제 1 또는 제 2 제어신호 공급라인(CL1 내지 CL8)들과 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 제어신호 공급라인(CL1 내지 CL8)들과 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 할 수 있다.
이상에서 상술한 바와 같이, 본 발명의 실시 예에 따른 영상 표시장치의 신호라인 및 그 배선방법은 영상 표시장치의 신호 전공라인 즉, 제어신호 공급라인들과 제어신호 전송라인들의 중첩에 의해 발생되는 기생 커패시터 용량이 최대한 동일해지도록 형성한다. 이에, 본 발명은 제어신호 공급라인들과 제어신호 전송라인들 각각에서 나타날 수 있는 RC 지연 편차를 최소화시킬 수 있다. 이에 따라, 본 발명은 RC 지연 편차에 의해 나타날 수 있는 규칙/불규칙성의 얼룩 발생을 방지하여 영상의 표시 화질을 향상시킬 수 있다.
이상에서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시 예 를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면 후술 될 특허 청구 범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음이 자명하다.
도 1은 본 발명의 실시 예에 따른 영상 표시장치를 나타낸 구성도.
도 2는 도 1의 표시패널에 형성되는 제어신호 공급라인들과 전송라인들 및 영상 표시부를 구체적으로 나타낸 회로도.
도 3은 도 2에 도시된 복수의 제어신호 공급라인과 전송라인들을 구체적으로 나타낸 구성도.
도 4는 도 3에 도시된 I-I' 절단면을 나타낸 단면도.
도 5는 도 1의 표시패널에 형성되는 제어신호 공급라인들과 전송라인들 및 복수의 게이트 구동부를 나타낸 다른 회로도.
*도면의 주요 부분에 대한 부호의 간단한 설명*
1: 표시 패널 2: 영상 표시영역
3: 데이터 구동부 4: 게이트 구동부
5: 회로필름
CL1 내지 CL4: 제 1 내지 제 4 제어신호 공급라인
LC1 내지 LC4: 제 1 내지 제 4 제어신호 전송라인
PL1,PL2: 제 1 및 제 2 전원신호 공급라인
LP1,LP2: 제 1 및 제 2 전원신호 전송라인
GL1 내지 GL8: 제 1 내지 제 8 게이트 라인
Claims (10)
- 적어도 하나의 구동회로가 영상 표시영역과 일체로 형성되는 표시 패널상에 상기 각 구동회로를 제어하기 위한 제어신호들을 공급받도록 형성되는 복수의 제어신호 공급라인; 및상기 복수의 제어신호 공급라인과 교차되도록 형성됨과 아울러 상기 복수의 제어신호 공급라인 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되어 상기 각각의 제어신호를 상기 각 구동회로로 전송하는 복수의 제어신호 전송라인을 구비하며,상기 복수의 제어신호 전송라인은 상기 복수의 제어신호 공급라인들과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된 것을 특징으로 하는 영상 표시장치의 신호 전송라인.
- 제 1 항에 있어서,상기 복수의 제어신호 전송라인은상기 복수의 제어신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 제어신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량이 동일하게 형성되는 것을 특징으로 하는 영상 표시장치의 신호 전송라인.
- 제 2 항에 있어서,상기 표시 패널에는외부로부터 제 1 및 제 2 전원신호들을 각각 공급받는 복수의 전원신호 공급라인, 및상기 복수의 전원신호 공급라인과 교차되도록 형성됨과 아울러 상기 복수의 전원신호 공급라인 중 적어도 하나의 전원라인과 전기적으로 각각 접속되어 상기 제 1 또는 제 2 전원신호를 상기 각 구동회로나 상기 영상 표시영역으로 전송하는 복수의 전원신호 전송라인이 구비되며,상기 복수의 전원신호 전송라인은 상기 복수의 전원신호 공급라인과 교차됨으로써 중첩되는 면적이 모두 동일하도록 형성된 것을 특징으로 하는 영상 표시장치의 신호 전송라인.
- 제 3 항에 있어서,상기 복수의 전원신호 전송라인은상기 복수의 전원신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일하게 형성됨으로써, 상기 복수의 전원신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량이 동일하게 형성된 것을 특징으로 하는 영상 표시장치의 신호 전송라인.
- 제 4 항에 있어서,상기 복수의 전원신호 전송라인은상기 복수의 전원신호 공급라인과 더불어 상기 복수의 제어신호 공급라인과도 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 한 것을 특징으로 하는 영상 표시장치의 신호 전송라인.
- 적어도 하나의 구동회로가 영상 표시영역과 일체로 형성되는 표시 패널상에 상기 각 구동회로를 제어하기 위한 제어신호들을 공급받도록 복수의 제어신호 공급라인을 형성하는 단계; 및상기 복수의 제어신호 공급라인 중 적어도 하나의 공급라인들과 전기적으로 각각 접속되도록 하여 상기 각각의 제어신호를 상기 각 구동회로로 전송하도록 복수의 제어신호 전송라인을 형성하는 단계를 포함하고,상기 복수의 제어신호 전송라인 형성 단계는상기 복수의 제어신호 공급라인과 교차되도록 함으로써 상기 복수의 제어신호 공급라인들과 교차 중첩되는 면적이 모두 동일하도록 형성하는 것을 특징으로 하는 영상 표시장치의 신호 전송라인 배선방법.
- 제 6 항에 있어서,상기 복수의 제어신호 전송라인 형성 단계는상기 복수의 제어신호 공급라인들과 전기적으로 접속되도록 연장되는 길이가 모두 동일하도록 형성하여, 상기 복수의 제어신호 공급라인들과 교차 중첩되어 형성되는 기생 커패시터의 용량도 동일하게 형성되도록 한 것을 특징으로 하는 영상 표시장치의 신호 전송라인 배선 방법.
- 제 7 항에 있어서,상기 표시패널에 외부로부터 제 1 및 제 2 전원신호들을 각각 공급받는 복수의 전원신호 공급라인을 형성하는 단계, 및상기 복수의 전원신호 공급라인과 교차되도록 함과 아울러 상기 복수의 전원신호 공급라인들 중 적어도 하나의 전원라인들과 전기적으로 각각 접속되어 상기 제 1 또는 제 2 전원신호를 상기 각 구동회로나 상기 영상 표시영역으로 전송하도록 복수의 전원신호 전송라인을 형성하는 단계를 더 포함하며,상기 복수의 전원신호 전송라인 형성 단계는상기 복수의 전원신호 공급라인과 교차됨으로써 중첩되는 면적이 모두 동일해지도록 형성하는 것을 특징으로 하는 영상 표시장치의 신호 전송라인 배선방법.
- 제 8 항에 있어서,상기 복수의 전원신호 전송라인 형성 단계는상기 복수의 전원신호 공급라인과 전기적으로 접속되도록 하기 위해 연장되는 길이가 모두 동일해지도록 형성함으로써, 상기 복수의 전원신호 공급라인과 교차 중첩되어 형성되는 기생 커패시터의 용량도 동일해지도록 형성하는 것을 특징으 로 하는 영상 표시장치의 신호 전송라인 배선방법.
- 제 9 항에 있어서,상기 복수의 전원신호 전송라인 형성 단계는상기 복수의 전원신호 공급라인과 더불어 상기 복수의 제어신호 공급라인과도 교차되어 중첩되는 면적이 모두 동일해지도록 형성함으로써 교차 중첩되어 형성되는 기생 커패시터의 용량 또한 모두 동일하게 형성되도록 하는 것을 특징으로 하는 영상 표시장치의 신호 전송라인 배선방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090077193A KR101327887B1 (ko) | 2009-08-20 | 2009-08-20 | 영상 표시장치의 신호 전송라인 및 그 배선방법 |
US12/856,038 US8587577B2 (en) | 2009-08-20 | 2010-08-13 | Signal transmission lines for image display device and method for wiring the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090077193A KR101327887B1 (ko) | 2009-08-20 | 2009-08-20 | 영상 표시장치의 신호 전송라인 및 그 배선방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110019591A true KR20110019591A (ko) | 2011-02-28 |
KR101327887B1 KR101327887B1 (ko) | 2013-11-13 |
Family
ID=43604978
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090077193A KR101327887B1 (ko) | 2009-08-20 | 2009-08-20 | 영상 표시장치의 신호 전송라인 및 그 배선방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8587577B2 (ko) |
KR (1) | KR101327887B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150127922A (ko) * | 2014-05-07 | 2015-11-18 | 엘지디스플레이 주식회사 | 표시장치 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101800356B1 (ko) * | 2011-11-09 | 2017-11-22 | 엘지디스플레이 주식회사 | 게이트 인 패널 구조 유기전계 발광소자용 어레이 기판 |
KR102497761B1 (ko) * | 2015-10-30 | 2023-02-07 | 엘지디스플레이 주식회사 | 어레이 기판 |
CN205263423U (zh) * | 2015-12-30 | 2016-05-25 | 京东方科技集团股份有限公司 | 一种基板及显示装置 |
CN111883066B (zh) * | 2020-07-09 | 2022-02-22 | 深圳市华星光电半导体显示技术有限公司 | 栅电极驱动设计方法、装置及电子设备 |
CN115210802A (zh) * | 2020-10-30 | 2022-10-18 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4650601B2 (ja) * | 2001-09-05 | 2011-03-16 | 日本電気株式会社 | 電流駆動素子の駆動回路及び駆動方法ならびに画像表示装置 |
KR100617401B1 (ko) * | 2004-03-05 | 2006-09-01 | 일진디스플레이(주) | 액정 디스플레이 구동회로 |
KR101211345B1 (ko) * | 2005-12-14 | 2012-12-11 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 제조방법 |
KR20070073020A (ko) * | 2006-01-03 | 2007-07-10 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동방법 |
JP4992347B2 (ja) * | 2006-09-05 | 2012-08-08 | ソニー株式会社 | 映像信号供給回路及び表示装置、並びに映像表示装置 |
KR101369883B1 (ko) * | 2007-02-26 | 2014-03-25 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
-
2009
- 2009-08-20 KR KR1020090077193A patent/KR101327887B1/ko active IP Right Grant
-
2010
- 2010-08-13 US US12/856,038 patent/US8587577B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150127922A (ko) * | 2014-05-07 | 2015-11-18 | 엘지디스플레이 주식회사 | 표시장치 |
Also Published As
Publication number | Publication date |
---|---|
KR101327887B1 (ko) | 2013-11-13 |
US8587577B2 (en) | 2013-11-19 |
US20110043508A1 (en) | 2011-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102360787B1 (ko) | 내장형 게이트 드라이버 및 그를 이용한 표시 장치 | |
KR102505897B1 (ko) | Oled 표시패널 | |
KR102607402B1 (ko) | 게이트 구동 회로와 이를 이용한 표시장치 | |
KR101410955B1 (ko) | 표시장치 및 표시장치의 구동방법 | |
JP6370357B2 (ja) | 表示装置 | |
CN111048025B (zh) | 移位寄存器和使用该移位寄存器的显示装置 | |
US10181276B2 (en) | Gate driving circuit and display device including the same | |
KR101323020B1 (ko) | 표시 장치 및 그 구동 방법 | |
US10417977B2 (en) | Scan driving circuit that provides a scan line two sub-scan signals within a scan cycle, array substrate and display panel | |
KR101327887B1 (ko) | 영상 표시장치의 신호 전송라인 및 그 배선방법 | |
KR20070016463A (ko) | 평판 디스플레이 장치 및 그것의 제조 방법 | |
KR20190036461A (ko) | Oled 표시패널과 이를 이용한 oled 표시 장치 | |
KR102455584B1 (ko) | Oled 표시패널과 이를 이용한 oled 표시 장치 | |
KR102428239B1 (ko) | 게이트구동부 및 이를 포함하는 표시장치 | |
KR101942984B1 (ko) | 게이트 드라이버 및 그를 포함하는 영상표시장치 | |
KR102558898B1 (ko) | Gip 구동 장치 및 이를 구비하는 유기발광 표시 장치 | |
KR102238637B1 (ko) | 표시장치 | |
KR20170038415A (ko) | 표시 장치 및 그 구동방법 | |
US10304406B2 (en) | Display apparatus with reduced flash noise, and a method of driving the display apparatus | |
KR20190036447A (ko) | 표시패널과 이를 이용한 oled 표시 장치 | |
KR102067243B1 (ko) | 표시 장치, 게이트 드라이버 및 패널 | |
KR102028326B1 (ko) | 표시장치 | |
KR102420492B1 (ko) | 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치 | |
KR102251620B1 (ko) | 구동회로 및 이를 포함하는 표시장치 | |
KR102581297B1 (ko) | 디스플레이 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20161012 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20171016 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20181015 Year of fee payment: 6 |