KR20100086357A - 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판 - Google Patents

저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판 Download PDF

Info

Publication number
KR20100086357A
KR20100086357A KR1020090005681A KR20090005681A KR20100086357A KR 20100086357 A KR20100086357 A KR 20100086357A KR 1020090005681 A KR1020090005681 A KR 1020090005681A KR 20090005681 A KR20090005681 A KR 20090005681A KR 20100086357 A KR20100086357 A KR 20100086357A
Authority
KR
South Korea
Prior art keywords
circuit board
printed circuit
layer
copper
thin film
Prior art date
Application number
KR1020090005681A
Other languages
English (en)
Other versions
KR101026000B1 (ko
Inventor
김정익
김상겸
안중규
채영욱
한흥남
Original Assignee
엘에스엠트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘에스엠트론 주식회사 filed Critical 엘에스엠트론 주식회사
Priority to KR1020090005681A priority Critical patent/KR101026000B1/ko
Publication of KR20100086357A publication Critical patent/KR20100086357A/ko
Application granted granted Critical
Publication of KR101026000B1 publication Critical patent/KR101026000B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/06Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base
    • H01C17/075Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base by thin film techniques
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)

Abstract

본 발명은 인쇄회로기판 내에 임베디드(Embeded)되는 저항층 코팅 도전체에 관한 것으로서, 동박; 상기 동박의 일면에 형성된 구리박막층; 및 상기 구리박막층에 형성된 저항층;을 포함하는 저항층 코팅 도전체가 개시된다.
인쇄회로기판, 저항층 코팅 도전체, 임베디드, 동박, 구리증착막

Description

저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판{Resistance layer coated conductor, fabrication method thereof and printed circuit board including the same}
본 발명은 저항층 코팅 도전체에 관한 것으로서, 더욱 상세하게는 인쇄회로기판(PCB) 내에 임베디드(Embedded) 저항을 형성하기 위해 동박에 박막의 저항층이 형성된 구조를 가진 인쇄회로기판용 저항층 코팅 도전체와 그 제조방법 및 인쇄회로기판에 관한 것이다.
최근 각종 휴대용 전자기기 등에 사용되는 인쇄회로기판은 소자의 고속동작이나 고밀도화, 기기 소형화 등을 실현하기 위해 회로배선이나 부품이 임베디드 타입으로 구성되는 추세를 보이고 있다.
임베디드 타입의 인쇄회로기판은 저항이나 커패시터 등 수동부품과 집적회로(IC) 등이 기판 자체에 내장되어 점유면적과 신호간섭 등을 줄일 수 있는 장점을 가진 차세대 제품으로서, 경박단소화 되어가는 IT 관련 제품에 유용하게 적용될 수 있다. 특히 인쇄회로기판에 임베디드 저항이 형성된 경우에는 기존 표면실장 타입에서 저항이 실장되어야 할 위치에 다른 부품을 배치할 수 있으므로 기판의 이용효 율을 높일 수 있는 장점이 있다.
인쇄회로기판에 임베디드 저항을 형성하기 위한 기술로서, 종래에는 Asahi chemical사의 카본(Carbon)계 임베디드 페이스트(paste)를 도포하는 방법이 널리 사용되었다. 이와 관련된 기술로는 대한민국 공개특허 제2007-77823호(임베디드 저항을 구비하는 인쇄회로기판 및 그 제작방법)을 들 수 있다.
그런데, 임베디드 페이스트를 사용하는 경우에는 저항편차와 저항변화율이 커서 적용 가능한 인쇄회로기판 제품의 사양이 제한적이라는 취약점이 있다. 임베디드 저항의 저항편차가 너무 크면 국부적으로 저항값이 너무 작거나 크게 되어 원하는 제품 특성을 구현할 수 없고, 저항변화율이 크면 제품 설계에 어려움이 있다.
최근에는 미국의 Gould사에서 저항편차와 저항변화율이 작은 박막형 저항층 코팅 도전체를 출시하여 이를 이용한 임베디드 PCB가 양산되고 있다. 그러나, 이 제품의 경우에는 표면저항이 수십 Ω/sqare(이하, 'Ω/sq'로 표기) 정도에 불과한 저저항을 갖도록 구성되는 특성상 모바일 기기 등에 필수적으로 사용되는 고저항체의 형성이 불가능한 단점이 있다. 이와 같이 저항값이 너무 작으면 저항층이 그 역할을 제대로 할 수 없다. 한편 임베디드 저항의 저항값이 지나치게 큰 경우에는 발열량이 커서 회로 손상의 위험이 있으므로 적정 저항값 이내에서 표면저항의 설계가 이루어져야 한다.
그러나, 적정 저항값에 따라 표면저항을 설계하다보면 인쇄회로기판으로 사용되는 FR-4 수지와 임베디드 저항 간의 박리강도가 충분하지 않아 임베디드 저항이 박리되는 현상이 종종 발생하게 되므로 인쇄회로기판의 수지와 임베디드 저항을 견고하게 밀착시키기 위한 방안이 요구되고 있다.
본 발명은 상기와 같은 문제점을 고려하여 창안된 것으로서, 박리강도의 향상을 위해 인쇄회로기판의 수지에 물리적으로 밀착 가능한 적층 구조를 가진 저항층 코팅 도전체와 그 제조방법 및 인쇄회로기판을 제공하는 데 목적이 있다.
상기와 같은 목적을 달성하기 위해 본 발명은, 동박; 상기 동박의 일면에 형성된 구리박막층; 및 상기 구리박막층에 형성된 저항층;을 포함하는 것을 특징으로 하는 저항층 코팅 도전체를 개시한다.
상기 구리박막층은 100~2000Å 두께의 구리증착막인 것이 바람직하다.
상기 저항층은 100~2000Å 두께의 니켈(Ni)-크롬(Cr) 합금층인 것이 바람직하다.
상기 동박은 12~70㎛의 두께를 갖도록 형성될 수 있다.
본 발명의 다른 측면에 따르면, 인쇄회로기판 내에 임베디드(Embeded)되는 저항층 코팅 도전체의 제조방법에 있어서, (a) 전해동박을 준비하는 단계; (b) 상기 전해동박의 일면에 구리를 증착하여 구리박막층을 형성하는 단계; 및 (c) 상기 구리박막층 위에 저항물질을 증착하여 저항층을 형성하는 단계;를 포함하는 것을 특징으로 하는 저항층 코팅 도전체의 제조방법이 제공된다.
상기 저항물질로는 니켈(Ni)-크롬(Cr) 합금을 사용할 수 있다.
상기 단계 (c)에서는 100~2000Å 두께의 저항층을 형성하는 것이 바람직하다.
상기 단계 (b)에서는 100~2000Å 두께의 구리박막층을 형성하는 것이 바람직하다.
본 발명의 또 다른 측면에 따르면, 베이스 기판; 및 동박, 상기 동박의 일면에 형성된 구리박막층 및 상기 구리박막층에 형성된 저항층을 포함하고, 상기 베이스 기판 내에 임베디드(Embedded) 되는 저항층 코팅 도전체;를 포함하는 인쇄회로기판이 제공된다.
본 발명에 따르면 저항층 코팅 도전체의 동박과 저항층 사이에 구리증착막을 구비함으로써 인쇄회로기판의 수지에 대한 저항층 코팅 도전체의 박리강도를 향상시킬 수 있다. 따라서, 저항값의 설계가 자유롭고 폭 넓은 사양의 인쇄회로기판 제품에 적용 가능한 임베디드 저항을 실현할 수 있는 장점이 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
도 1은 본 발명의 바람직한 실시예에 따른 저항층 코팅 도전체의 구성을 도시한 사시도이다.
도 1을 참조하면, 인쇄회로기판용 저항층 코팅 도전체는 동박(101)과, 동박(101)의 일면에 형성된 구리박막층(102)과, 구리박막층 위에 형성된 저항층(103)을 포함한다.
동박(101)은 일반적인 전해동박 제조공정에 따라 제조된 전해동박 형태로 제공되며, 그 두께는 12~70㎛로 구성되는 것이 바람직하다.
구리박막층(102)은 동박(101)의 일면에 구리가 증착됨으로써 형성된다. 구리박막층(102)은 동박(101)과 저항층(103)을 상호 물리적으로 밀착시켜 저항층 코팅 도전체의 박리강도를 향상시키는 작용을 하게 된다. 박리강도를 효과적으로 높이기 위해 구리박막층의 두께는 100~2000Å인 것이 바람직하다.
저항층(103)은 구리박막층(103)의 표면에 저항물질이 증착됨으로써 형성된다. 고저항을 달성하기 위해 저항물질로는 니켈(Ni)-크롬(Cr) 합금이 채택되는 것이 바람직하다. 동박(101) 및 구리박막층(102)의 두께와 박리강도 개선효과 등을 고려할 때 저항층(103)의 두께는 100~2000Å인 것이 효과적이다.
도 2에는 본 발명의 바람직한 실시예에 따른 저항층 코팅 도전체의 제조 과정이 도시되어 있다. 도 2에 나타난 바와 같이, 저항층 코팅 도전체의 제조 과정은 전해동박 준비공정(단계 S100), 구리박막층 형성공정(단계 S110) 및 저항층 형성공정(단계 S120)을 포함한다.
전해동박은 진공증착을 통해 박막 형태의 시드층(Seed layer)을 제작한 후 구리를 전기도금하는 공정을 통해 제공된다.
구리박막층 형성공정(단계 S110)에서는 진공 스퍼터(Sputter)를 이용하여 전해동박의 일면에 구리를 증착하는 작업을 실시한다. 박리강도를 효과적으로 향상시키기 위해, 구리박막층 형성공정에서는 스퍼터에 인가되는 전압 및 전류 조건을 제어하여 100~2000Å 두께의 구리증착막을 형성하는 것이 바람직하다.
저항층 형성공정(단계 S120)에서는 다시 진공 스퍼터(Sputter)를 이용하여 구리박막층 위에 저항물질을 증착하는 작업을 실시한다. 이때 저항물질로는 고저항 달성에 유리한 니켈(Ni)-크롬(Cr) 합금을 사용하는 것이 바람직하다. 박리강도를 효과적으로 향상시키기 위해, 저항층 형성공정에서는 스퍼터에 인가되는 전압 및 전류 조건을 제어하여 100~2000Å 두께의 저항층을 형성하는 것이 바람직하다.
이상과 같은 제조 과정을 통해 저항층 코팅 도전체는 예컨대, 도 3에 도시된 바와 같은 적층구조로 제작되어 인쇄회로기판 내에 임베디드 된다. 저항층 코팅 도전체는 패터닝(Patterning)된 동박(101)과 저항층(103)이 구리박막층(102)에 의해 물리적으로 상호 밀착된 상태로 베이스 기판(100) 위에 부착되며, 후속 공정에 의해 인쇄회로기판 내에 임베디드 됨으로써 임베디드 저항과 회로배선을 제공한다. 여기서, 저항층 코팅 도전체의 형태가 도면에 도시된 것에 한정되지 않고 다양한 패턴으로 설계될 수 있음은 물론이다.
도 4에는 본 발명의 실시예와 비교예에 따른 저항층 코팅 도전체의 박리강도 특성을 측정한 결과가 나타나 있다. 도 4를 참조하면, 본 발명에 따라 전해동박에 구리 증착을 실시하여 100Å, 600Å, 1000Å 등의 두께로 구리박막층을 형성하면 구리 증착을 실시하지 않은 종래기술에 비해 박리강도 수준이 20% 정도 향상됨을 확인할 수 있다.
이상에서 본 발명은 비록 한정된 실시예와 도면에 의해 설명되었으나, 본 발명은 이것에 의해 한정되지 않으며 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.
본 명세서에 첨부되는 다음의 도면들은 본 발명의 바람직한 실시예를 예시하는 것이며, 상술한 발명의 상세한 설명과 함께 본 발명의 기술사상을 더욱 이해시키는 역할을 하는 것이므로, 본 발명은 그러한 도면에 기재된 사항에만 한정되어 해석되어서는 아니된다.
도 1은 본 발명의 바람직한 실시예에 따른 저항층 코팅 도전체의 구성을 도시한 사시도이다.
도 2는 본 발명의 바람직한 실시예에 따른 저항층 코팅 도전체의 제조방법이 수행되는 과정을 도시한 흐름도이다.
도 3은 본 발명의 바람직한 실시예에 따른 인쇄회로기판의 구성을 도시한 사시도이다.
도 4는 본 발명의 실시예와 비교예에 따른 저항층 코팅 도전체의 박리강도 특성을 측정한 결과를 나타낸 테이블이다.
<도면의 주요 참조부호에 대한 설명>
100: 베이스 기판 101: 동박
102: 구리박막층 103: 저항층

Claims (12)

  1. 인쇄회로기판 내에 임베디드(Embeded)되는 저항층 코팅 도전체에 있어서,
    동박;
    상기 동박의 일면에 형성된 구리박막층; 및
    상기 구리박막층에 형성된 저항층;을 포함하는 것을 특징으로 하는 저항층 코팅 도전체.
  2. 제1항에 있어서,
    상기 구리박막층은 100~2000Å 두께의 구리증착막인 것을 특징으로 하는 저항층 코팅 도전체.
  3. 제1항에 있어서,
    상기 저항층은 100~2000Å 두께의 니켈(Ni)-크롬(Cr) 합금층인 것을 특징으로 하는 저항층 코팅 도전체.
  4. 제1항에 있어서,
    상기 동박은 12~70㎛의 두께를 갖는 것을 특징으로 하는 저항층 코팅 도전체.
  5. 인쇄회로기판 내에 임베디드(Embeded)되는 저항층 코팅 도전체의 제조방법에 있어서,
    (a) 전해동박을 준비하는 단계;
    (b) 상기 전해동박의 일면에 구리를 증착하여 구리박막층을 형성하는 단계; 및
    (c) 상기 구리박막층 위에 저항물질을 증착하여 저항층을 형성하는 단계;를 포함하는 것을 특징으로 하는 저항층 코팅 도전체의 제조방법.
  6. 제5항에 있어서,
    상기 저항물질로서 니켈(Ni)-크롬(Cr) 합금을 사용하는 것을 특징으로 하는 저항층 코팅 도전체의 제조방법.
  7. 제5항 또는 제6항에 있어서, 상기 단계 (c)에서,
    100~2000Å 두께의 저항층을 형성하는 것을 특징으로 하는 저항층 코팅 도전체의 제조방법.
  8. 제5항에 있어서, 상기 단계 (b)에서,
    100~2000Å 두께의 구리박막층을 형성하는 것을 특징으로 하는 저항층 코팅 도전체의 제조방법.
  9. 베이스 기판; 및
    동박, 상기 동박의 일면에 형성된 구리박막층 및 상기 구리박막층에 형성된 저항층을 포함하고, 상기 베이스 기판 내에 임베디드(Embedded) 되는 저항층 코팅 도전체;를 포함하는 인쇄회로기판.
  10. 제9항에 있어서,
    상기 구리박막층은 100~2000Å 두께의 구리증착막인 것을 특징으로 하는 인쇄회로기판.
  11. 제9항에 있어서,
    상기 저항층은 100~2000Å 두께의 니켈(Ni)-크롬(Cr) 합금층인 것을 특징으로 하는 인쇄회로기판.
  12. 제9항에 있어서,
    상기 동박은 12~70㎛의 두께를 갖는 것을 특징으로 하는 인쇄회로기판.
KR1020090005681A 2009-01-22 2009-01-22 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판 KR101026000B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090005681A KR101026000B1 (ko) 2009-01-22 2009-01-22 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090005681A KR101026000B1 (ko) 2009-01-22 2009-01-22 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판

Publications (2)

Publication Number Publication Date
KR20100086357A true KR20100086357A (ko) 2010-07-30
KR101026000B1 KR101026000B1 (ko) 2011-03-30

Family

ID=42644953

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090005681A KR101026000B1 (ko) 2009-01-22 2009-01-22 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판

Country Status (1)

Country Link
KR (1) KR101026000B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW386936B (en) * 1997-07-18 2000-04-11 Get Inc Making jig for a branch opening and pipe lining working method for a branch opening

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0541573A (ja) * 1991-08-06 1993-02-19 Fujitsu Ltd プリント配線板の製造方法
TW289900B (ko) * 1994-04-22 1996-11-01 Gould Electronics Inc
KR100301107B1 (ko) * 1998-09-15 2001-09-06 오길록 멀티칩모듈기판및그제조방법
US6841084B2 (en) * 2002-02-11 2005-01-11 Nikko Materials Usa, Inc. Etching solution for forming an embedded resistor

Also Published As

Publication number Publication date
KR101026000B1 (ko) 2011-03-30

Similar Documents

Publication Publication Date Title
JPH06112630A (ja) 回路配線パタ−ンの形成法
KR100951939B1 (ko) 연성인쇄회로기판의 제조방법
CN107920415A (zh) 具厚铜线路的电路板及其制作方法
TWI284683B (en) Etching solution for forming an embedded resistor
KR20070106669A (ko) 회로기판 및 그 제조방법
US7453702B2 (en) Printed wiring board
TW201427499A (zh) 柔性電路板及其製作方法
KR101026061B1 (ko) 저항층 내장 도전체 및 그 제조방법과 인쇄회로기판
CN111405774B (zh) 一种线路板及其制造方法
JP2009252952A (ja) 銅充填めっき方法及びその方法で製造されたプリント配線基板
KR101026000B1 (ko) 저항층 코팅 도전체 및 그 제조방법과 인쇄회로기판
JP2011139010A5 (ko)
TW200906264A (en) Method of producing printed circuit board incorporating resistance element
WO2019172123A1 (ja) 配線基板およびその製造方法
JP3894162B2 (ja) 転写用基材及び配線板の製造方法
KR20090081839A (ko) 인쇄회로기판용 저항 적층 도전체 및 그 제조방법과인쇄회로기판
KR20080087622A (ko) 무접착 양면 fccl, 및 이를 이용한 fpcb 및 그제조 방법
JP2004009357A (ja) 金属蒸着/金属メッキ積層フィルム及びこれを用いた電子部品
CN103607846A (zh) 一种挠性印刷基板的制造方法
CN110999546B (zh) 印刷电路板
KR20100083563A (ko) 인쇄회로기판용 저항층 내장 도전체 및 그 제조방법과 인쇄회로기판
JP4123637B2 (ja) フィルムキャリアの製造方法
JP2005064110A (ja) 電子部品用部材並びにこれを用いた電子部品
KR20070078148A (ko) 저항체 내장형 인쇄회로기판 및 그 제조방법
US20150027761A1 (en) Printed circuit board and method of manufacturing the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140210

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150119

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160211

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee