KR20100016387A - 표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램 - Google Patents

표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램 Download PDF

Info

Publication number
KR20100016387A
KR20100016387A KR1020097023420A KR20097023420A KR20100016387A KR 20100016387 A KR20100016387 A KR 20100016387A KR 1020097023420 A KR1020097023420 A KR 1020097023420A KR 20097023420 A KR20097023420 A KR 20097023420A KR 20100016387 A KR20100016387 A KR 20100016387A
Authority
KR
South Korea
Prior art keywords
luminance
light emission
light emitting
coefficient
unit
Prior art date
Application number
KR1020097023420A
Other languages
English (en)
Inventor
히데또 모리
겐 기꾸찌
야스오 이노우에
다께야 메구로
히데히꼬 시다라
마사히로 이또
도요 오스미
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20100016387A publication Critical patent/KR20100016387A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/73Colour balance circuits, e.g. white balance circuits or colour temperature control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/048Preventing or counteracting the effects of ageing using evaluation of the usage time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Abstract

선형 특성을 갖는 영상 신호로부터 발광량을 검출하는 발광량 검출부와, 발광량 검출부에 의해 검출된 발광량에 기초하여 발광 소자의 발광 시간을 산출하는 발광 시간 산출부와, 산출된 발광 시간을 기록하는 발광 시간 기록부와, 발광 시간 기록부에 기록된 발광 시간을 이용하여 발광 소자의 휘도 정보를 취득하는 휘도 취득부와, 휘도 취득부에 의해 취득된 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하는 계수 산출부와, 영상 신호에 대하여 계수 산출부에 의해 산출된 계수를 승산하는 계수 승산부를 포함하는, 표시 장치가 제공된다.
Figure P1020097023420
영상 신호, 발광량, 발광 시간 산출부, 휘도 취득부, 계수 승산부

Description

표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램{DISPLAY DEVICE, DISPLAY DEVICE DRIVE METHOD, AND COMPUTER PROGRAM}
본 발명은, 표시 장치 및 표시 장치의 구동 방법에 관한 것으로, 더욱 상세하게는 소정의 주사 주기로 화소를 선택하는 주사선과, 화소를 구동하기 위한 휘도 정보를 부여하는 데이터선과, 상기 휘도 정보에 기초하여 전류량을 제어하고, 전류량에 따라 발광 소자를 발광시키는 화소 회로가 매트릭스 형상으로 배치되어 구성되는 액티브 매트릭스형의 표시 장치 및 그 구동 방법에 관한 것이다.
평면이고 박형인 표시 장치로서, 액정을 사용한 액정 표시 장치, 플라즈마를 사용한 플라즈마 표시 장치 등이 실용화되고 있다.
액정 표시 장치는, 백라이트를 형성하고, 전압의 인가에 의해 액정 분자의 배열을 변화시킴으로써 백라이트로부터의 광을 통과시키거나 차단하거나 함으로써 화상을 표시하는 표시 장치이다. 또한, 플라즈마 표시 장치는, 기판 내에 봉입된 가스에 대하여 전압을 인가함으로써 플라즈마 상태가 되고, 플라즈마 상태로부터 원래의 상태로 복귀될 때에 발생하는 에너지에 의해 발생하는 자외선이, 형광체에 조사됨으로써 가시광이 되어, 화상을 표시하는 표시 장치이다.
한편, 최근에 있어서는, 전압을 인가하면 소자 자체가 발광하는 유기 EL(일 렉트로 루미네센스) 소자를 사용한 자발광형의 표시 장치의 개발이 진행되고 있다. 유기 EL 소자는, 전해에 의해 에너지를 받으면, 기저 상태로부터 여기 상태로 변화하다가, 여기 상태로부터 기저 상태로 복귀될 때에 차분의 에너지를 광으로서 방출한다. 유기 EL 표시 장치는, 이 유기 EL 소자가 방출하는 광을 사용하여 화상을 표시하는 표시 장치이다.
자발광형 표시 장치는, 백라이트를 필요로 하는 액정 표시 장치와는 달리, 소자가 스스로 발광하기 때문에 백라이트를 필요로 하지 않기 때문에 액정 표시 장치에 비교하여 얇게 구성하는 것이 가능하다. 또한, 액정 표시 장치와 비교하여 동화상 특성, 시야각 특성, 색 재현성 등이 우수하기 때문에 유기 EL 소자를 사용한 자발광형 표시 장치는 차세대의 평면 박형 표시 장치로서 주목받고 있다.
<특허 문헌 1> 일본 특허 공개 제2005-84353호 공보
그러나 자발광형 표시 장치는 소자가 스스로 발광하기 때문에, 발광을 계속하면 발광 소자의 열화가 발생한다. 그리고 발광 소자는 색의 삼원색인 적, 녹, 청 각각이 서로 다른 열화 특성을 갖고 있다. 따라서, 발광 소자의 열화에 수반하여 적, 녹, 청의 3색의 발광 밸런스가 붕괴되어, 그 결과 화상의 색 온도가 원하는 것과 다르게 화면에 표시되어버리는 문제가 있었다.
따라서, 본 발명은, 상기 문제를 감안하여 이루어진 것이며, 본 발명이 목적으로 하는 점은 영상 신호로부터 발광 시간을 산출하고, 산출된 발광 시간으로부터 발광 소자의 휘도를 취득하고, 취득된 휘도의 정보에 기초하여 색 온도의 보정을 행하는 것이 가능한, 신규이면서 개량된 표시 장치, 표시 장치의 구동 방법 및 컴퓨터 프로그램을 제공하는 것에 있다.
상기 과제를 해결하기 위해, 본 발명의 어느 한 관점에 따르면, 전류량에 따라 자발광하는 발광 소자와 영상 신호에 따라 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 영상 신호를 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치로서, 선형 특성을 갖는 영상 신호를 입력하여 영상 신호로부터 발광량을 검출하는 발광량 검출부와, 발광량 검출부에 의해 검출된 발광량에 기초하여 발광 소자의 발광 시간을 산출하는 발광 시간 산출부와, 산출된 발광 시간을 기록하는 발광 시간 기록부와, 발광 시간 기록부에 기록된 발광 시간을 이용하여 발광 소자의 휘도 정보를 취득하는 휘도 취득부와, 휘도 취득부에 의해 취득된 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하는 계수 산출부와, 영상 신호에 대하여 계수 산출부에 의해 산출된 계수를 승산하는 계수 승산부를 포함하는, 표시 장치가 제공된다.
이러한 구성에 따르면, 발광량 검출부는 선형 특성을 갖는 영상 신호를 입력하여, 영상 신호로부터 발광량을 검출하고, 발광 시간 산출부는 발광량 검출부에 의해 검출된 발광량에 기초하여 발광 소자의 발광 시간을 산출하고, 발광 시간 기록부는 산출된 발광 시간을 기록하고, 휘도 취득부는 발광 시간 기록부에 기록된 발광 시간을 이용하여 발광 소자의 휘도 정보를 취득하고, 계수 산출부는 휘도 취득부에 의해 취득된 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하고, 계수 승산부는 영상 신호에 대하여 계수 산출부에 의해 산출된 계수를 승산한다. 그 결과, 영상 신호로부터 발광 시간을 산출하고, 산출된 발광 시간으로부터 발광 소자의 휘도를 취득하고, 취득된 휘도의 정보에 기초하여 계수를 산출한다. 그리고 산출된 계수를 영상 신호에 승산함으로써, 화면에 표시하는 영상의 색 온도의 보정을 행할 수 있다.
상기 표시 장치는, 감마 특성을 갖는 영상 신호를, 선형 특성을 갖는 영상 신호로 변환하는 선형 변환부를 더 포함하고 있어도 된다. 이러한 구성에 따르면, 선형 변환부는 감마 특성을 갖는 영상 신호를, 선형 특성을 갖는 영상 신호로 변환한다. 선형 변환부에 의해 변환된 선형 특성을 갖는 영상 신호는 발광량 검출부에 입력되어 영상 신호로부터 발광량이 검출된다. 그 결과, 영상 신호에 대한 각종 신호 처리를 용이하게 행할 수 있다.
상기 표시 장치는, 선형 특성을 갖는 계수 승산부의 출력 신호를, 감마 특성을 갖도록 변환하는 감마 변환부를 더 포함하고 있어도 된다. 이러한 구성에 따르면, 감마 변환부는 선형 특성을 갖는 계수 승산부의 출력 신호를, 감마 특성을 갖도록 변환한다. 그 결과, 영상 신호가 감마 특성을 가짐으로써, 표시부가 갖는 감마 특성을 캔슬하고, 신호의 전류에 따라 표시부의 내부의 자발광 소자가 발광하도록 선형 특성을 가질 수 있다.
계수 산출부는, 휘도 취득부에 의해 휘도 정보를 취득한 결과, 가장 휘도가 저하되어 있는 색의 휘도에 다른 색의 휘도를 맞추는 계수를 산출해도 된다. 이러한 구성에 따르면, 계수 산출부는 휘도 취득부에 의해 휘도 정보를 취득한 결과, 가장 휘도가 저하되어 있는 색의 휘도에 다른 색의 휘도를 맞추는 계수를 산출한다. 그 결과, 가장 휘도가 저하되어 있는 색의 휘도에 다른 색의 휘도를 맞추어, 휘도를 저하시켜 영상을 표시하므로, 자발광 소자의 열화 속도를 늦출 수 있다.
발광량 검출부는, 화면상의 복수의 영역에 대하여 발광량을 검출하고, 신호 레벨 보정부는 가장 휘도가 저하되어 있는 영역에 맞추어 발광량을 보정해도 된다. 이러한 구성에 따르면, 발광량 검출부는 화면상의 복수의 영역에 대하여 발광량을 검출하고, 신호 레벨 보정부는 가장 휘도가 저하되어 있는 영역에 맞추어 발광량을 보정한다. 그 결과, 화면 전체의 휘도를 가장 휘도가 저하되어 있는 영역에 맞추므로, 화면 전체의 색 온도를 맞출 수 있다.
발광량 검출부는, 화면상의 복수의 영역에 대하여 영역을 상하 이동시켜 발광량을 검출해도 된다. 이러한 구성에 따르면, 발광량 검출부는, 발광량을 검출할 때에 화면상의 복수의 영역에 대하여 영역을 상하 이동시켜 발광량을 검출한다. 그 결과, 화면상의 휘도를 골고루 검출할 수 있어 더욱 효과적인 색 온도의 보정을 행할 수 있다.
또한, 상기 과제를 해결하기 위해 본 발명의 다른 관점에 따르면, 전류량에 따라 자발광하는 발광 소자 및 영상 신호에 따라 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 영상 신호를 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치의 구동 방법으로서, 선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하는 발광량 검출 스텝과, 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하는 발광 시간 산출 스텝과, 산출된 발광 시간을 기록하는 발광 시간 기록 스텝과, 발광 시간 기록 스텝에서 기록한 발광 시간과 발광 소자의 휘도의 관계로부터 발광 소자의 휘도를 취득하는 휘도 취득 스텝과, 휘도 취득 스텝에서 취득한 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하는 계수 산출 스텝과, 영상 신호에 대하여 계수 산출 스텝에서 산출한 계수를 승산하는 계수 승산 스텝을 포함하는, 표시 장치의 구동 방법이 제공된다.
이러한 구성에 따르면, 발광량 검출 스텝은 선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하고, 발광 시간 산출 스텝은 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하고, 발광 시간 기록 스텝은 산출한 발광 시간을 기록하고, 휘도 취득 스텝은 발광 시간 기록 스텝에서 기록한 발광 시간과 발광 소자의 휘도의 관계로부터 발광 소자의 휘도를 취득하고, 계수 산출 스텝은 휘도 취득 스텝에서 취득한 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하고, 계수 승산 스텝은 영상 신호에 대하여 계수 산출 스텝에서 산출한 계수를 승산한다. 그 결과, 영상 신호로부터 발광 시간을 산출하고, 산출된 발광 시간으로부터 발광 소자의 휘도를 취득하고, 취득된 휘도의 정보에 기초하여 계수를 산출한다. 그리고 산출된 계수를 영상 신호에 승산함으로써 화면에 표시하는 영상의 색 온도의 보정을 행할 수 있다.
또한, 상기 과제를 해결하기 위해 본 발명의 다른 관점에 따르면, 전류량에 따라 자발광하는 발광 소자 및 영상 신호에 따라 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 영상 신호를 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치의 제어를 컴퓨터에 실행시키는 컴퓨터 프로그램이며, 선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하는 발광량 검출 스텝과, 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하는 발광 시간 산출 스텝과, 산출된 발광 시간을 기록하는 발광 시간 기록 스텝과, 발광 시간 기록 스텝에서 기록한 발광 시간과 발광 소자의 휘도의 관계로부터 발광 소자의 휘도를 취득하는 휘도 취득 스텝과, 휘도 취득 스텝에서 취득한 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하는 계수 산출 스텝과, 영상 신호에 대하여 계수 산출 스텝에서 산출한 계수를 승산하는 계수 승산 스텝을 포함하는, 컴퓨터 프로그램이 제공된다.
이러한 구성에 따르면, 발광량 검출 스텝은 선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하고, 발광 시간 산출 스텝은 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하고, 발광 시간 기록 스텝은 산출한 발광 시간을 기록하고, 휘도 취득 스텝은 발광 시간 기록 스텝에서 기록한 발광 시간과 발광 소자의 휘도의 관계로부터 발광 소자의 휘도를 취득하고, 계수 산출 스텝은 휘도 취득 스텝에서 취득한 휘도 정보에 기초하여, 영상 신호에 승산하는 계수를 산출하고, 계수 승산 스텝은 영상 신호에 대하여 계수 산출 스텝에서 산출한 계수를 승산한다. 그 결과, 영상 신호로부터 발광 시간을 산출하고, 산출된 발광 시간으로부터 발광 소자의 휘도를 취득하고, 취득된 휘도의 정보에 기초하여 계수를 산출한다. 그리고 산출된 계수를 영상 신호에 승산함으로써, 화면에 표시하는 영상의 색 온도의 보정을 행할 수 있다.
이상 설명한 바와 같이 본 발명에 따르면, 영상 신호로부터 발광 시간을 산출하고, 발광 시간과 발광 소자의 휘도의 정보에 기초하여 색 온도의 보정을 행하는 것이 가능한, 신규이면서 개량된 표시 장치, 표시 장치의 구동 방법 및 컴퓨터 프로그램을 제공할 수 있다.
도 1은 본 발명의 일 실시 형태에 따른 표시 장치(100)의 구성에 관하여 설명하는 설명도이다.
도 2A는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 2B는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 2C는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 2D는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 2E는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 2F는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다.
도 3은 패널(158)에 형성되는 화소 회로의 단면 구조의 일례를 도시하는 단면도이다.
도 4는 5Tr/1C 구동 회로의 등가 회로도이다.
도 5는 5Tr/1C 구동 회로의 구동의 타이밍차트이다.
도 6A는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6B는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6C는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6D는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6E는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6F는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6G는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6H는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 6I는 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 7은 2Tr/1C 구동 회로의 등가 회로도이다.
도 8은 2Tr/1C 구동 회로의 구동의 타이밍차트이다.
도 9A는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 9B는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 9C는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 9D는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 9E는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 9F는 2Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 도시하는 설명도이다.
도 10은 4Tr/1C 구동 회로의 등가 회로도이다.
도 11은 3Tr/1C 구동 회로의 등가 회로도이다.
도 12는 장기 색 온도 보정부(124) 및 장기 색 온도 보정부(124)에 관계하는 구성 요소에 관하여 설명하는 설명도이다.
도 13은 유기 EL 소자의 LT 특성의 일례에 관하여 설명하는 설명도이다.
도 14A는 유기 EL 소자의 LT 특성의 일례에 관하여 설명하는 설명도이다.
도 14B는 유기 EL 소자의 LT 특성의 일례에 관하여 설명하는 설명도이다.
도 15는 본 발명의 일 실시 형태에 따른, 휘도를 취득하기 위하여 분할하는 화면상의 영역을 도시하는 설명도이다.
도 16은 본 발명의 일 실시 형태에 따른, 화면의 수평 좌표와 게인의 관계를 그래프로 도시하는 설명도이다.
도 17은 본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 관하여 설명하는 흐름도이다.
도 18은 본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 관하여 설명하는 흐름도이다.
도 19A는 본 발명의 일 실시 형태에 따른 색 온도의 조절에 관하여 설명하는 설명도이다.
도 19B는 본 발명의 일 실시 형태에 따른 색 온도의 조절에 관하여 설명하는 설명도이다.
도 20은 본 발명의 일 실시 형태에 따른, 시간과 검출 영역의 관계를 그래프로 도시하는 설명도이다.
<부호의 설명>
100 : 표시 장치
104 : 제어부
106 : 기록부
110 : 신호 처리 집적 회로
112 : 에지 블러부
114 : I/F부
116 : 선형 변환부
118 : 패턴 생성부
120 : 색 온도 조정부
122 : 정지 화상 검파부
124 : 장기 색 온도 보정부
126 : 발광 시간 제어부
128 : 신호 레벨 보정부
130 : 불균일 보정부
132 : 감마 변환부
134 : 디더(dither) 처리부
136 : 신호 출력부
138 : 장기 색 온도 보정 검파부
140 : 게이트 펄스 출력부
142 : 감마 회로 제어부
150 : 기억부
152 : 데이터 드라이버
154 : 감마 회로
156 : 과전류 검출부
158 : 패널
162 : 발광 시간 산출부
164 : 발광 시간 기억부
166 : 휘도 취득부
168 : 계수 산출부
170 : 계수 승산부
이하에 첨부 도면을 참조하면서 본 발명의 적합한 실시 형태에 대하여 상세하게 설명한다. 또한, 본 명세서 및 도면에 있어서, 실질적으로 동일한 기능 구성을 갖는 구성 요소에 대해서는 동일한 번호를 부여함으로써 중복 설명을 생략한다.
우선, 본 발명의 일 실시 형태에 따른 표시 장치의 구성에 관하여 설명한다. 도 1은 본 발명의 일 실시 형태에 따른 표시 장치(100)의 구성에 관하여 설명하는 설명도이다. 이하, 도 1을 사용하여 본 발명의 일 실시 형태에 따른 표시 장치(100)의 구성에 관하여 설명한다.
도 1에 도시된 바와 같이, 본 발명의 일 실시 형태에 따른 표시 장치(100)는, 제어부(104)와, 기록부(106)와, 신호 처리 집적 회로(110)와, 기억부(150)와, 데이터 드라이버(152)와, 감마 회로(154)와, 과전류 검출부(156)와, 패널(158)을 포함하여 구성된다.
그리고 신호 처리 집적 회로(110)는 에지 블러부(112)와, I/F부(114)와, 선형 변환부(116)와, 패턴 생성부(118)와, 색 온도 조정부(120)와, 정지 화상 검파부(122)와, 장기 색 온도 보정부(124)와, 발광 시간 제어부(126)와, 신호 레벨 보정부(128)와, 불균일 보정부(130)와, 감마 변환부(132)와, 디더(dither) 처리부(134)와, 신호 출력부(136)와, 장기 색 온도 보정 검파부(138)와, 게이트 펄스 출력부(140)와, 감마 회로 제어부(142)를 포함하여 구성된다.
표시 장치(100)는 영상 신호의 공급을 받으면, 그 영상 신호를 분석하고, 분석한 내용에 따라 후술하는 패널(158)의 내부에 배치되는 화소를 점등함으로써, 패널(158)을 통하여 영상을 표시하는 것이다.
제어부(104)는 신호 처리 집적 회로(110)의 제어를 행하는 것이며, I/F부(114)와의 사이에서 신호의 수수를 행한다. 또한, 제어부(104)는 I/F부(114)로부터 받은 신호에 대하여 각종 신호 처리를 행한다. 제어부(104)에 의해 행하는 신호 처리에는, 예를 들어 패널(158)에 표시하는 화상의 휘도의 조정에 사용하는 게인의 산출이 있다.
기록부(106)는, 제어부(104)에 있어서 신호 처리 집적 회로(110)를 제어하기 위한 정보를 저장하기 위한 것이다. 기록부(106)로서, 표시 장치(100)의 전원이 꺼져 있는 상태에서도 정보를 소거하지 않고 저장할 수 있는 메모리를 사용하는 것이 바람직하다. 기록부(106)로서 채용하는 메모리로서, 예를 들어 전기적으로 내용을 재기입할 수 있는 EEPROM(Electronically Erasable and Programmable Read Only Memory)을 사용하는 것이 바람직하다. EEPROM은 기판에 실장한 채로 데이터의 기입이나 소거를 행할 수 있는 불휘발성의 메모리이며, 시시각각 변화하는 표시 장치(100)의 정보를 저장하기 위하여 적합한 메모리이다.
신호 처리 집적 회로(110)는, 영상 신호를 입력하고, 입력된 영상 신호에 대하여 신호 처리를 실시하는 것이다. 본 실시 형태에서는, 신호 처리 집적 회로(110)에 입력되는 영상 신호는 디지털 신호이며, 신호 폭은 10비트이다. 입력한 영상 신호에 대한 신호 처리는 신호 처리 집적 회로(110)의 내부의 각 부에서 행한다.
에지 블러(blur)부(112)는 입력된 영상 신호에 대하여 에지를 흐리게 하기 위한 신호 처리를 행하는 것이다. 구체적으로는, 에지 블러부(112)는 패널(158)에의 화상의 번인 현상을 방지하기 위해 화상을 의도적으로 어긋나게 해둠으로써 에지를 흐리게 하여 화상의 번인 현상을 방지하는 것이다.
선형 변환부(116)는 입력에 대한 출력이 감마 특성을 갖는 영상 신호를, 감마 특성으로부터 선형 특성을 갖도록 변환하는 신호 처리를 행하는 것이다. 선형 변환부(116)에 의해 입력에 대한 출력이 선형 특성을 갖도록 신호 처리를 행함으로써, 패널(158)에 의해 표시하는 화상에 대한 다양한 처리가 쉬워진다. 선형 변환부(116)에서의 신호 처리에 의해, 영상 신호의 신호 폭이 10비트로부터 14비트로 넓어진다. 선형 변환부(116)에 의해 선형 특성을 갖도록 영상 신호를 변환하면 후술하는 감마 변환부(132)에 있어서 감마 특성을 갖도록 변환한다.
패턴 생성부(118)는 표시 장치(100)의 내부의 화상 처리에서 사용하는 테스 트 패턴을 생성하는 것이다. 표시 장치(100)의 내부의 화상 처리에서 사용하는 테스트 패턴으로서는, 예를 들어 패널(158)의 표시 검사에 사용하는 테스트 패턴이 있다.
색 온도 조정부(120)는 화상의 색 온도의 조정을 행하는 것이며, 표시 장치(100)의 패널(158)에 의해 표시하는 색의 조정을 행하는 것이다. 도 1에는 도시하고 있지는 않으나, 표시 장치(100)에는 색 온도를 조정하기 위한 색 온도 조정 수단을 구비하고 있으며, 이용자가 색 온도 조정 수단을 조작함으로써 화면에 표시되는 화상의 색 온도를 수동으로 조정할 수 있다.
장기 색 온도 보정부(124)는 유기 EL 소자의 R(적), G(녹), B(청) 각 색의 휘도·시간 특성(LT 특성)이 서로 다른 것에 의한 경년 열화를 보정하는 것이다. 유기 EL 소자에는 R, G, B 각 색의 LT 특성이 서로 다르기 때문에 발광 시간의 경과에 수반하여 색의 밸런스가 붕괴된다. 그 색의 밸런스를 보정하는 것이다.
발광 시간 제어부(126)는 영상을 패널(158)에 표시할 때의 펄스의 듀티비를 산출하여, 유기 EL 소자의 발광 시간을 제어하는 것이다. 표시 장치(100)는 펄스가 HI 상태인 동안에 패널(158) 내부의 유기 EL 소자에 대하여 전류를 흘림으로써 유기 EL 소자를 발광시켜 화상의 표시를 행한다.
신호 레벨 보정부(128)는 화상의 번인 현상을 방지하기 위해 영상 신호의 신호 레벨을 보정함으로써 패널(158)에 표시하는 영상의 휘도를 조정하는 것이다. 화상의 번인 현상은, 특정한 화소의 발광 빈도가 다른 화소에 비교하여 높은 경우에 발생하는 발광 특성의 열화 현상을 의미하며, 열화되어버린 화소는 다른 열화되 지 않은 화소에 비교하여 휘도의 저하를 초래하여, 주변의 열화되지 않은 부분과의 휘도차가 커진다. 이 휘도의 차에 의해 화면에 문자가 번인된 것처럼 보인다.
신호 레벨 보정부(128)는 영상 신호와 발광 시간 제어부(126)에 의해 산출된 펄스의 듀티비로부터 각 화소 또는 화소군의 발광량을 산출하고, 산출된 발광량에 기초하여, 필요에 따라 휘도를 저하시키기 위한 게인을 산출하고, 산출된 게인을 영상 신호에 승산하는 것이다.
장기 색 온도 보정 검파부(138)는 장기 색 온도 보정부(124)에 의해 보정하기 위한 정보를 검지하는 것이다. 장기 색 온도 보정 검파부(138)에 의해 검지된 정보는, I/F부(114)를 통하여 제어부(104)에 보내져, 제어부(104)를 경유하여 기록부(106)에 기록된다.
불균일 보정부(130)는 패널(158)에 표시되는 화상이나 영상의 불균일을 보정하는 것이다. 불균일 보정부(130)에 있어서, 패널(158)의 가로 줄, 세로 줄 및 화면 전체의 얼룩을 입력 신호의 레벨이나 좌표 위치를 기준으로 보정을 행한다.
감마 변환부(132)는 선형 변환부(116)에 의해 선형 특성을 갖도록 변환한 영상 신호에 대하여 감마 특성을 갖도록 변환하는 신호 처리를 실시하는 것이다. 감마 변환부(132)에 의해 행하는 신호 처리는, 패널(158)이 갖는 감마 특성을 캔슬하여, 신호의 전류에 따라 패널(158)의 내부의 유기 EL 소자가 발광하도록 선형 특성을 갖도록 신호로 변환하는 신호 처리이다. 감마 변환부(132)에 의해 신호 처리를 행함으로써, 신호 폭이 14비트로부터 12비트로 변화한다.
디더 처리부(134)는 감마 변환부(132)에 의해 변환된 신호에 대하여 디더링 을 실시하는 것이다. 디더링은, 사용 가능한 색상 수가 적은 환경에서 중간색을 표현하기 위해 표시 가능한 색을 조합하여 표시하는 것이다. 디더 처리부(134)에 의해 디더링을 행함으로써, 원래 패널상에서는 표시할 수 없는 색을, 외관상 만들어 내어 표현할 수 있다. 디더 처리부(134)에서의 디더링에 의해 신호 폭이 12비트로부터 10비트로 변화한다.
신호 출력부(136)는 디더 처리부(134)에 의해 디더링이 실시된 후의 신호를 데이터 드라이버(152)에 대하여 출력하는 것이다. 신호 출력부(136)로부터 데이터 드라이버(152)로 전달되는 신호는 R, G, B 각 색의 발광량에 관한 정보가 실린 신호이며, 발광 시간의 정보가 실린 신호는 게이트 펄스 출력부(140)로부터 펄스의 형식으로 출력된다.
게이트 펄스 출력부(140)는 패널(158)의 발광 시간을 제어하는 펄스를 출력하는 것이다. 게이트 펄스 출력부(140)로부터 출력되는 펄스는 발광 시간 제어부(126)에 의해 산출된 듀티비에 의한 펄스이다. 게이트 펄스 출력부(140)로부터의 펄스에 의해 패널(158)에서의 각 화소의 발광 시간이 결정된다.
감마 회로 제어부(142)는 감마 회로(154)에 설정치를 부여하는 것이다. 감마 회로 제어부(142)가 부여하는 설정치는 데이터 드라이버(152)의 내부에 포함되는 D/A 변환기의 래더 저항에 부여하기 위한 기준 전압이다.
기억부(150)는 신호 레벨 보정부(128)에 의해 휘도를 보정할 때에 필요해지는, 소정의 휘도를 상회하여 발광하고 있는 화소 또는 화소군의 정보와, 당해 상회하고 있는 양의 정보를 대응시켜 저장하고 있는 것이다. 기억부(150)로서는, 기록 부(106)와는 달리, 전원이 꺼지면 내용이 소거되는 메모리를 사용해도 되고, 그러한 메모리로서, 예를 들어 SDRAM(Synchronous Dynamic Random Access Memory)을 사용하는 것이 바람직하다.
과전류 검출부(156)는 기판의 쇼트 등으로 과전류가 발생한 경우에 그 과전류를 검출하여, 게이트 펄스 출력부(140)에 통지하는 것이다. 과전류 검출부(156)로부터의 과전류 발생 통지에 의해 과전류가 발생한 경우에 그 과전류가 패널(158)에 인가되는 것을 방지할 수 있다.
데이터 드라이버(152)는 신호 출력부(136)로부터 받은 신호에 대하여 신호 처리를 행하고, 패널(158)에 대하여 패널(158)에 의해 영상을 표시하기 위한 신호를 출력하는 것이다. 데이터 드라이버(152)에는 도시하지 않았지만 D/A 변환기가 포함되어 있고, D/A 변환기는 디지털 신호를 아날로그 신호로 변환하여 출력한다.
감마 회로(154)는 데이터 드라이버(152)의 내부에 포함되는 D/A 변환기의 래더 저항에 기준 전압을 부여하는 것이다. 래더 저항에 부여하기 위한 기준 전압은, 상술한 바와 같이 감마 회로 제어부(142)에 의해 생성된다.
패널(158)은, 데이터 드라이버(152)로부터의 출력 신호 및 게이트 펄스 출력부(140)로부터의 출력 펄스를 입력하고, 입력된 신호 및 펄스에 따라, 자발광 소자의 일례인 유기 EL 소자를 발광시켜 동화상이나 정지 화상을 표시하는 것이다. 패널(158)은, 화상을 표시하는 면의 형상이 평면이다. 유기 EL 소자는 전압을 인가하면 발광하는 자발광형의 소자이며, 그 발광량은 전압에 비례한다. 따라서, 유기 EL 소자의 IL 특성(전류-발광량 특성)도 비례 관계를 갖는 것이 된다.
패널(158)에는, 도 1에는 도시하지 않았지만, 소정의 주사 주기로 화소를 선택하는 주사선과, 화소를 구동하기 위한 휘도 정보를 부여하는 데이터선과, 휘도 정보에 기초하여 전류량을 제어하고, 전류량에 따라 발광 소자인 유기 EL 소자를 발광시키는 화소 회로가 매트릭스 형상으로 배치되어 구성되어 있고, 이와 같이 주사선, 데이터선 및 화소 회로가 구성되어 있음으로써 표시 장치(100)는 영상 신호에 따라 영상을 표시할 수 있다.
이상, 도 1을 사용하여 본 발명의 일 실시 형태에 따른 표시 장치(100)의 구성에 관하여 설명했다. 또한, 도 1에 도시된 본 발명의 일 실시 형태에 따른 표시 장치(100)는 선형 변환부(116)에 의해 선형 특성을 갖도록 영상 신호를 변환한 후, 변환 후의 영상 신호를 패턴 생성부(118)에 입력했지만, 패턴 생성부(118)와 선형 변환부(116)를 교체해도 된다.
이어서, 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천에 관하여 설명한다. 도 2A 내지 도 2F는 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 특성의 변천을 그래프로 설명하는 설명도이다. 도 2A 내지 도 2F의 각 그래프는 횡축을 입력, 종축을 출력으로서 나타내고 있다.
도 2A는 피사체를 입력했을 때에, 피사체의 광량에 대한 출력(A)이 감마 특성을 갖는 영상 신호에 대하여, 선형 변환부(116)에 의해 반대의 감마 곡선(선형 감마)을 승산함으로써, 피사체의 광량에 대한 출력이 선형 특성을 갖도록 영상 신호를 변환한 것을 도시하고 있다.
도 2B는 피사체의 광량의 입력에 대한 출력(B)의 특성이 선형 특성을 갖도록 변환한 영상 신호에 대하여, 감마 변환부(132)에 의해 감마 곡선을 승산함으로써 피사체의 광량의 입력에 대한 출력이 감마 특성을 갖도록 영상 신호를 변환한 것을 도시하고 있다.
도 2C는 피사체의 광량의 입력에 대한 출력(C)의 특성이 감마 특성을 갖도록 변환한 영상 신호에 대하여, 데이터 드라이버(152)에 있어서의 D/A 변환이 행하여진 것을 도시하고 있다. D/A 변환은, 입력과 출력의 관계가 선형 특성이 갖고 있다. 따라서, 데이터 드라이버(152)에 의해 D/A 변환이 실시됨으로써, 피사체의 광량을 입력하면, 출력 전압은 감마 특성을 갖는다.
도 2D는 D/A 변환이 실시된 후의 영상 신호가, 패널(158)에 포함되는 트랜지스터에 입력됨으로써 양자의 감마 특성이 상쇄되는 것을 도시하고 있다. 트랜지스터의 VI 특성은, 피사체의 광량의 입력에 대한 출력 전압의 감마 특성과 반대의 커브를 갖는 감마 특성이다. 따라서, 피사체의 광량을 입력하면 출력 전류가 선형 특성을 갖도록 다시 변환할 수 있다.
도 2E는 피사체의 광량을 입력하면 출력 전류가 선형 특성을 갖는 신호가 패널(158)에 입력됨으로써 당해 선형 특성을 갖는 신호와, 상술한 바와 같이 선형 특성을 갖는 유기 EL 소자의 IL 특성이 승산되는 것을 도시하고 있다.
그 결과, 도 2F에 도시된 바와 같이, 피사체의 광량을 입력하면, 패널(OLED;Organic Light Emitting Diode)의 발광량이 선형 특성을 갖고 있기 때문에, 선형 변환부(116)에 의해 반대의 감마 곡선을 승산하여 선형 특성을 갖도록 영 상 신호를 변환함으로써 도 1에 도시된 신호 처리 집적 회로(110)에 있어서의 선형 변환부(116)로부터 감마 변환부(132)의 사이를 선형 영역으로서 신호 처리하는 것이 가능해진다.
이상, 본 발명의 일 실시 형태에 따른 표시 장치(100)에서 흐르는 신호의 신호 특성의 변천에 관하여 설명했다.
[화소 회로 구조]
이어서, 패널(158)에 형성되는 화소 회로의 구조의 일례에 관하여 설명한다.
도 3은 패널(158)에 형성되는 화소 회로의 단면 구조의 일례를 도시하는 단면도이다. 도 3에 도시된 바와 같이, 패널(158)에 형성되는 화소 회로는, 구동 트랜지스터(1022) 등을 포함하는 구동 회로가 형성된 유리 기판(1201) 위에 절연막(1202), 절연 평탄화막(1203) 및 윈드 절연막(1204)이 그 순서대로 형성되고, 당해 윈드 절연막(1204)의 오목부(1204A)에 유기 EL 소자(1021)가 형성된 구성으로 되어 있다. 여기에서는, 구동 회로의 각 구성 소자 중 구동 트랜지스터(1022)만을 도시하고, 다른 구성 소자에 대해서는 생략한다.
유기 EL 소자(1021)는 상기 윈드 절연막(1204)의 오목부(1204A)의 저부에 형성된 금속 등으로 이루어지는 애노드 전극(1205)과, 당해 애노드 전극(1205) 위에 형성된 유기층(전자 수송층, 발광층, 홀 수송층/홀 주입층)(1206)과, 당해 유기층(1206) 위에 전체 화소 공통으로 형성된 투명 도전막 등으로 이루어지는 캐소드 전극(1207)으로 구성되어 있다.
본 유기 EL 소자(1021)에 있어서, 유기층(1206)은 애노드 전극(1205) 위에 홀 수송층/홀 주입층(2061), 발광층(2062), 전자 수송층(2063) 및 전자 주입층(도시하지 않음)이 순차적으로 퇴적됨으로써 형성된다. 그리고 구동 트랜지스터(1022)에 의한 전류 구동 하에, 구동 트랜지스터(1022)로부터 애노드 전극(1205)을 통하여 유기층(1206)으로 전류가 흐름으로써 당해 유기층(1206) 내의 발광층(2062)에 있어서 전자와 정공이 재결합할 때에 발광하게 되어 있다.
구동 트랜지스터(1022)는 게이트 전극(1221)과, 반도체층(1222)의 한쪽에 형성된 소스/드레인 영역(1223)과, 반도체층(1222)의 다른 쪽에 형성된 드레인/소스 영역(1224)과, 반도체층(1222)의 게이트 전극(1221)과 대향하는 부분의 채널 형성 영역(1225)으로 구성되어 있다. 소스/드레인 영역(1223)은, 콘택트 홀을 통하여 유기 EL 소자(1021)의 애노드 전극(1205)과 전기적으로 접속되어 있다.
그리고 도 3에 도시된 바와 같이 구동 트랜지스터(1022)를 포함하는 구동 회로가 형성된 유리 기판(1201) 상에 절연막(1202), 절연 평탄화막(1203) 및 윈드 절연막(1204)을 개재하여 유기 EL 소자(1021)가 화소 단위로 형성된 후는, 패시베이션막(1208)을 개재하여 밀봉 기판(1209)이 접착제(1210)에 의해 접합되고, 당해 밀봉 기판(1209)에 의해 유기 EL 소자(1021)가 밀봉됨으로써 패널(158)이 형성된다.
[구동 회로]
이어서, 패널(158)에 형성되는 구동 회로의 구성의 일례에 관하여 설명한다.
유기 EL 소자를 구비한 발광부(ELP)를 구동하기 위한 구동 회로로서 각종 회로가 있지만, 이하 5 트랜지스터/1 용량부로 기본적으로 구성된 구동 회로(이하, 5Tr/1C 구동 회로라고 칭하는 경우가 있다), 4 트랜지스터/1 용량부로 기본적으로 구성된 구동 회로(이하, 4Tr/1C 구동 회로라고 칭하는 경우가 있다), 3 트랜지스터/1 용량부로 기본적으로 구성된 구동 회로(이하, 3Tr/1C 구동 회로라고 칭하는 경우가 있다), 2 트랜지스터/1 용량부로 기본적으로 구성된 구동 회로(이하, 2Tr/1C 구동 회로라고 칭하는 경우가 있다)에 공통된 사항을, 우선 설명한다.
편의상, 구동 회로를 구성하는 각 트랜지스터는, 원칙적으로 n 채널형의 박막 트랜지스터(TFT)로 구성되어 있다고 하여 설명한다. 단, 경우에 따라서는, 일부의 트랜지스터를 p 채널형의 TFT로 구성할 수도 있다. 또한, 반도체 기판 등에 트랜지스터를 형성한 구성으로 할 수도 있다. 구동 회로를 구성하는 트랜지스터의 구조는, 특별히 한정하는 것이 아니다. 이하의 설명에 있어서는, 구동 회로를 구성하는 트랜지스터는 인핸스먼트형으로서 설명하지만, 이것으로 한정되는 것이 아니다. 디프레션형의 트랜지스터가 사용되어도 된다. 또한, 구동 회로를 구성하는 트랜지스터는 싱글 게이트형이어도 되고, 듀얼 게이트형이어도 된다.
이하의 설명에 있어서, 표시 장치는, (N/3)×M개의 2차원 매트릭스 형상으로 배열된 화소로 구성되고, 1개의 화소는, 3개의 부화소(적색을 발광하는 적색 발광 부화소, 녹색을 발광하는 녹색 발광 부화소, 청색을 발광하는 청색 발광 부화소)로 구성되어 있다고 한다. 또한, 각 화소를 구성하는 발광 소자는, 선순차 구동된다고 하고 표시 프레임 레이트를 FR(회/초)로 한다. 즉, 제m행째(단, m=1, 2, 3, …, M)에 배열된 (N/3)개의 화소, 더욱 구체적으로는 N개의 부화소의 각각을 구성하는 발광 소자가 동시에 구동된다. 바꾸어 말하면, 1개의 행을 구성하는 각 발광 소자에 있어서는, 그 발광/비발광의 타이밍은, 그들이 속하는 행 단위로 제어된다. 또한, 1개의 행을 구성하는 각 화소에 대하여 영상 신호를 기입하는 처리는, 모든 화소에 대하여 동시에 영상 신호를 기입하는 처리(이하, 단순히 동시 기입 처리라고 칭하는 경우가 있다)이어도 되고, 각 화소마다 순차적으로 영상 신호를 기입하는 처리(이하, 단순히 순차 기입 처리라고 칭하는 경우가 있다)이어도 된다. 어느 기입 처리로 할지는, 구동 회로의 구성에 따라 적절히 선택하면 된다.
여기서, 원칙적으로 제m행째, 제n열(단, n=1, 2, 3, …, N)에 위치하는 발광 소자에 관한 구동, 동작을 설명하지만, 이러한 발광 소자를, 이하 제(n, m)번째의 발광 소자 혹은 제(n, m)번째의 부화소라고 칭한다. 그리고 제m행째에 배열된 각 발광 소자의 수평 주사 기간(제m번째의 수평 주사 기간)이 종료될 때까지 각종 처리(후술하는 임계치 전압 캔슬 처리, 기입 처리, 이동도 보정 처리)가 행하여진다. 또한, 기입 처리나 이동도 보정 처리는, 제m번째의 수평 주사 기간 내에 행하여질 필요가 있다. 한편, 구동 회로의 종류에 따라서는, 임계치 전압 캔슬 처리나 이것에 수반하는 전처리를 제m번째의 수평 주사 기간보다 선행하여 행할 수 있다.
그리고 상술한 각종 처리가 모두 종료된 후, 제m행째에 배열된 각 발광 소자를 구성하는 발광부를 발광시킨다. 또한, 상술한 각종 처리가 모두 종료된 후, 즉시 발광부를 발광시켜도 되고, 소정의 기간(예를 들어, 소정의 행수만큼의 수평 주사 기간)이 경과한 후에 발광부를 발광시켜도 된다. 이 소정의 기간은, 표시 장치의 사양이나 구동 회로의 구성 등에 따라 적절히 설정할 수 있다. 또한, 이하의 설명에 있어서는, 설명의 편의를 위해 각종 처리 종료 후, 즉시 발광부를 발광시키는 것으로 한다. 그리고 제m행째에 배열된 각 발광 소자를 구성하는 발광부의 발 광은, 제(m+m')행째에 배열된 각 발광 소자의 수평 주사 기간의 개시 직전까지 계속된다. 여기서, 「m'」은, 표시 장치의 설계 사양에 의해 결정된다. 즉, 어느 한 표시 프레임의 제m행째에 배열된 각 발광 소자를 구성하는 발광부의 발광은, 제(m+m'-1)번째의 수평 주사 기간까지 계속된다. 한편, 제(m+m')번째의 수평 주사 기간의 로부터, 다음 표시 프레임에 있어서의 제m번째의 수평 주사 기간 내에 있어서 기입 처리나 이동도 보정 처리가 완료될 때까지 제m행째에 배열된 각 발광 소자를 구성하는 발광부는, 원칙적으로 비발광 상태를 유지한다. 상술한 비발광 상태의 기간(이하, 단순히 비발광 기간이라고 칭하는 경우가 있다)을 설정함으로써, 액티브 매트릭스 구동에 수반하는 잔상 흐려짐이 감소하여 동화상 품위를 더욱 우수한 것으로 할 수 있다. 단, 각 부화소(발광 소자)의 발광 상태/비발광 상태는, 이상에서 설명한 상태에 한정하는 것이 아니다. 또한, 수평 주사 기간의 시간 길이는 (1/FR)×(1/M)초 미만의 시간 길이이다. (m+m')의 값이 M을 초과하는 경우, 초과한 만큼의 수평 주사 기간은 다음 표시 프레임에 있어서 처리된다.
1개의 트랜지스터가 갖는 2개의 소스/드레인 영역에 있어서, 「한쪽의 소스/드레인 영역」이라는 용어를, 전원부에 접속된 측의 소스/드레인 영역이라는 의미에 있어서 사용하는 경우가 있다. 또한, 트랜지스터가 온 상태에 있다는 것은, 소스/드레인 영역 사이에 채널이 형성되어 있는 상태를 의미한다. 이러한 트랜지스터의 한쪽의 소스/드레인 영역으로부터 다른 쪽의 소스/드레인 영역으로 전류가 흐르고 있는지의 여부는 상관없다. 한편, 트랜지스터가 오프 상태에 있다는 것은, 소스/드레인 영역 사이에 채널이 형성되어 있지 않은 상태를 의미한다. 또한, 어 느 한 트랜지스터의 소스/드레인 영역이 다른 트랜지스터의 소스/드레인 영역에 접속되어 있다는 것은, 어느 한 트랜지스터의 소스/드레인 영역과 다른 트랜지스터의 소스/드레인 영역이 동일한 영역을 차지하고 있는 형태를 포함한다. 또한, 소스/드레인 영역은, 불순물을 함유한 폴리실리콘이나 아몰퍼스 실리콘 등의 도전성 물질로 구성할 수 있을 뿐 아니라, 금속, 합금, 도전성 입자, 이들 적층 구조, 유기 재료(도전성 고분자)로 이루어지는 층으로 구성할 수 있다. 또한, 이하의 설명에서 사용하는 타이밍차트에 있어서, 각 기간을 나타내는 횡축의 길이(시간 길이)는 모식적인 것이며, 각 기간의 시간 길이의 비율을 나타내는 것이 아니다.
도 4 등에 도시된 구동 회로를 사용한 발광부(ELP)의 구동 방법은, 예를 들어,
(a) 제1 노드(ND1)와 제2 노드(ND2) 사이의 전위차가 구동 트랜지스터(TRD)의 임계치 전압을 초과하고, 또한 제2 노드(ND2)와 발광부(ELP)에 의해 구비된 캐소드 전극 사이의 전위차가 발광부(ELP)의 임계치 전압을 초과하지 않도록, 제1 노드(ND1)에 제1 노드 초기화 전압을 인가하고, 제2 노드(ND2)에 제2 노드(ND2) 초기화 전압을 인가하는 전처리를 행하고, 계속해서
(b) 제1 노드(ND1)의 전위를 유지한 상태에서, 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압을 감한 전위를 향하여 제2 노드(ND2)의 전위를 변화시키는 임계치 전압 캔슬 처리를 행하고, 그 후
(c) 주사선(SCL)으로부터의 신호에 의해 온 상태로 된 기입 트랜지스터(TRW)를 통하여 데이터선(DTL)으로부터 영상 신호를 제1 노드(ND1)에 인가하는 기입 처리를 행하고, 계속해서
(d) 주사선(SCL)으로부터의 신호에 의해 기입 트랜지스터(TRW)를 오프 상태로 함으로써 제1 노드(ND1)를 부유 상태로 하고 전원부(2100)로부터 구동 트랜지스터(TRD)를 통하여 제1 노드(ND1)과 제2 노드(ND2) 사이의 전위차의 값에 따른 전류를 발광부(ELP)로 흘림으로써, 발광부(ELP)를 구동하는 공정으로 이루어진다.
상술한 바와 같이, 상기 공정(b)에 있어서, 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압을 감한 전위를 향하여 제2 노드(ND2)의 전위를 변화시키는 임계치 전압 캔슬 처리를 행한다. 더욱 구체적으로는, 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압을 감한 전위를 향하여 제2 노드(ND2)의 전위를 변화시키기 위해, 상기 공정(a)에 있어서의 제2 노드(ND2)의 전위에 구동 트랜지스터(TRD)의 임계치 전압을 부가한 전압을 초과하는 전압을, 구동 트랜지스터(TRD)의 한쪽의 소스/드레인 영역에 인가한다. 정성적으로는, 임계치 전압 캔슬 처리에 있어서, 제1 노드(ND1)와 제2 노드(ND2) 사이의 전위차(환언하면, 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차)가 구동 트랜지스 터(TRD)의 임계치 전압에 근접하는 정도는, 임계치 전압 캔슬 처리의 시간에 따라 좌우된다. 따라서, 예를 들어 임계치 전압 캔슬 처리의 시간을 충분히 길게 확보한 형태에 있어서는, 제2 노드(ND2)의 전위는 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압을 감한 전위에 도달한다. 그리고 제1 노드(ND1)와 제2 노드(ND2) 사이의 전위차는 구동 트랜지스터(TRD)의 임계치 전압에 도달하고, 구동 트랜지스터(TRD)는 오프 상태로 된다. 한편, 예를 들어 임계치 전압 캔슬 처리의 시간을 짧게 설정해야하는 형태에 있어서는, 제1 노드(ND1)와 제2 노드(ND2) 사이의 전위차가 구동 트랜지스터(TRD)의 임계치 전압보다 커서, 구동 트랜지스터(TRD)는 오프 상태로는 되지 않는 경우가 있다. 임계치 전압 캔슬 처리의 결과로서, 반드시 구동 트랜지스터(TRD)가 오프 상태로 되는 것을 필요로 하지는 않는다.
이어서, 각 구동 회로마다 구동 회로의 구성 및 이들 구동 회로를 사용한 발광부(ELP)의 구동 방법에 관하여 이하 상세하게 설명한다.
[5Tr/1C 구동 회로]
5Tr/1C 구동 회로의 등가 회로도를 도 4에 도시하고, 도 4에 도시된 5Tr/1C 구동 회로의 구동의 타이밍차트를 모식적으로 도 5에 도시하고, 도 4에 도시된 5Tr/1C 구동 회로의 각 트랜지스터의 온/오프 상태 등을 모식적으로 도 6A 내지 도 6I에 도시된다.
이 5Tr/1C 구동 회로는, 기입 트랜지스터(TRW), 구동 트랜지스터(TRD), 제1 트랜지스터(TR1), 제2 트랜지스터(TR2), 제3 트랜지스터(TR3)의 5개의 트랜지스터로 구성되고, 또한 1개의 용량부(C1)로 구성되어 있다. 또한, 기입 트랜지스터(TRW), 제1 트랜지스터(TR1), 제2 트랜지스터(TR2) 및 제3 트랜지스터(TR3)를 p 채널형의 TFT로 형성해도 된다.
[제1 트랜지스터(TR1)]
제1 트랜지스터(TR1)의 한쪽의 소스/드레인 영역은, 전원부(2100)[전압(VCC)]에 접속되고, 제1 트랜지스터(TR1)의 다른 쪽의 소스/드레인 영역은, 구동 트랜지스터(TRD)의 한쪽의 소스/드레인 영역에 접속되어 있다. 또한, 제1 트랜지스터(TR1)의 온/오프 동작은, 제1 트랜지스터 제어 회로(2111)로부터 연장되어 제1 트랜지스터(TR1)의 게이트 전극에 접속된 제1 트랜지스터 제어선(CL1)에 의해 제어된다. 전원부(2100)는 발광부(ELP)에 전류를 공급하여 발광부(ELP)를 발광시키기 위하여 형성되어 있다.
[구동 트랜지스터(TRD)]
구동 트랜지스터(TRD)의 한쪽의 소스/드레인 영역은, 상술한 바와 같이 제1 트랜지스터(TR1)의 다른 쪽의 소스/드레인 영역에 접속되어 있다. 한편, 구동 트랜 지스터(TRD)의 다른 쪽의 소스/드레인 영역은,
(1) 발광부(ELP)의 애노드 전극,
(2) 제2 트랜지스터(TR2)의 다른 쪽의 소스/드레인 영역 및,
(3) 용량부(C1)의 한쪽의 전극
에 접속되어 있고, 제2 노드(ND2)를 구성한다. 또한, 구동 트랜지스터(TRD)의 게이트 전극은,
(1) 기입 트랜지스터(TRW)의 다른 쪽의 소스/드레인 영역,
(2) 제3 트랜지스터(TR3)의 다른 쪽의 소스/드레인 영역 및,
(3) 용량부(C1)의 다른 쪽의 전극
에 접속되어 있고, 제1 노드(ND1)를 구성한다.
여기서, 구동 트랜지스터(TRD)는, 발광 소자의 발광 상태에 있어서는, 이하의 수학식 1에 따라 드레인 전류(Ids)를 흘리도록 구동된다. 발광 소자의 발광 상태에 있어서는, 구동 트랜지스터(TRD)의 한쪽의 소스/드레인 영역은 드레인 영역으로서 작용하고, 다른 쪽의 소스/드레인 영역은 소스 영역으로서 작용한다. 설명의 편의를 위해, 이하의 설명에 있어서, 구동 트랜지스터(TRD)의 한쪽의 소스/드레인 영역을 단순히 드레인 영역이라고 칭하고, 다른 쪽의 소스/드레인 영역을 단순히 소스 영역이라고 칭하는 경우가 있다. 또한,
μ : 실효적인 이동도
L : 채널 길이
W : 채널 폭
Vgs : 게이트 전극과 소스 영역 사이의 전위차
Vth : 임계치 전압
Cox : (게이트 절연층의 비유전율)×(진공의 유전율)/(게이트 절연층의 두께)
k≡(1/2)·(W/L)·Cox
로 한다.
Figure 112009068903672-PCT00001
이 드레인 전류(Ids)가 발광부(ELP)를 흐름으로써, 발광부(ELP)가 발광한다. 또한, 이 드레인 전류(Ids)의 값의 대소에 의해 발광부(ELP)에 있어서의 발광 상태(휘도)가 제어된다.
[기입 트랜지스터(TRW)]
기입 트랜지스터(TRW)의 다른 쪽의 소스/드레인 영역은, 상술한 바와 같이 구동 트랜지스터(TRD)의 게이트 전극에 접속되어 있다. 한편, 기입 트랜지스터(TRW)의 한쪽의 소스/드레인 영역은 신호 출력 회로(2102)로부터 연장되는 데이터선(DTL)에 접속되어 있다. 그리고 데이터선(DTL)을 통하여 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig)가 한쪽의 소스/드레인 영역에 공급된다. 또한, 데이터선(DTL)을 통하여 VSig 이외의 다양한 신호·전압(프리차지 구동을 위한 신호나 각종 기준 전압 등)이, 한쪽의 소스/드레인 영역에 공급되어도 된다. 또한, 기입 트랜지스터(TRW)의 온/오프 동작은 주사 회로(2101)로부터 연장되어 기입 트랜지스터(TRW)의 게이트 전극에 접속된 주사선(SCL)에 의해 제어된다.
[제2 트랜지스터(TR2)]
제2 트랜지스터(TR2)의 다른 쪽의 소스/드레인 영역은, 상술한 바와 같이 구동 트랜지스터(TRD)의 소스 영역에 접속되어 있다. 한편, 제2 트랜지스터(TR2)의 한쪽의 소스/드레인 영역에는 제2 노드(ND2)의 전위[즉, 구동 트랜지스터(TRD)의 소스 영역의 전위]를 초기화하기 위한 전압(VSS)이 공급된다. 또한, 제2 트랜지스터(TR2)의 온/오프 동작은 제2 트랜지스터 제어 회로(2112)로부터 연장되어 제2 트랜지스터(TR2)의 게이트 전극에 접속된 제2 트랜지스터 제어선(AZ2)에 의해 제어된다.
[제3 트랜지스터(TR3)]
제3 트랜지스터(TR3)의 다른 쪽의 소스/드레인 영역은, 상술한 바와 같이 구동 트랜지스터(TRD)의 게이트 전극에 접속되어 있다. 한편, 제3 트랜지스터(TR3)의 한쪽의 소스/드레인 영역에는 제1 노드(ND1)의 전위[즉, 구동 트랜지스터(TRD)의 게이트 전극의 전위]를 초기화하기 위한 전압(VOfs)이 공급된다. 또한, 제3 트랜지스터(TR3)의 온/오프 동작은, 제3 트랜지스터 제어 회로(2113)로부터 연장되어 제3 트랜지스터(TR3)의 게이트 전극에 접속된 제3 트랜지스터 제어선(AZ3)에 의해 제어된다.
[발광부(ELP)]
발광부(ELP)의 애노드 전극은, 상술한 바와 같이 구동 트랜지스터(TRD)의 소스 영역에 접속되어 있다. 한편, 발광부(ELP)의 캐소드 전극에는 전압(VCat)이 인가된다. 발광부(ELP)의 용량을 부호 CEL로 나타낸다. 또한, 발광부(ELP)의 발광에 필요하게 되는 임계치 전압을 Vth-EL로 한다. 즉, 발광부(ELP)의 애노드 전극과 캐소드 전극 사이에 Vth-EL 이상의 전압이 인가되면, 발광부(ELP)는 발광한다.
이하의 설명에 있어서, 전압 혹은 전위의 값을 이하대로 하지만, 이것은 어디까지나 설명을 위한 값이며, 이들의 값으로 한정되는 것이 아니다.
VSig : 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호
…0볼트 내지 10볼트
VCC : 전원부(2100)의 전압
…20볼트
VOfs : 구동 트랜지스터(TRD)의 게이트 전극의 전위[제1 노드(ND1)의 전위]를 초기화하기 위한 전압
…0볼트
VSS : 구동 트랜지스터(TRD)의 소스 영역의 전위[제2 노드(ND2)의 전위]를 초기화하기 위한 전압
…-10볼트
Vth : 구동 트랜지스터(TRD)의 임계치 전압
…3볼트
VCat : 발광부(ELP)의 캐소드 전극에 인가되는 전압
…0볼트
Vth-EL: 발광부(ELP)의 임계치 전압
…3볼트
이하, 5Tr/1C 구동 회로의 동작 설명을 행한다. 또한, 상술한 바와 같이 각종 처리(임계치 전압 캔슬 처리, 기입 처리, 이동도 보정 처리)가 모두 완료된 후, 즉시 발광 상태가 시작되는 것으로서 설명하지만, 이것에 한정하는 것이 아니다. 후술하는 4Tr/1C 구동 회로, 3Tr/1C 구동 회로, 2Tr/1C 구동 회로의 설명에 있어서도 마찬가지이다.
[기간-TP(5)-1](도 5 및 도 6A 참조)
이 [기간-TP(5)-1]은, 예를 들어, 앞의 표시 프레임에 있어서의 동작이며, 전회의 각종 처리 완료 후에 제(n, m)번째의 발광 소자가 발광 상태에 있는 기간이다. 즉, 제(n, m)번째의 부화소를 구성하는 발광 소자에 있어서의 발광부(ELP)에는, 후술하는 수학식 5에 기초하는 드레인 전류(I'ds)가 흐르고 있으며, 제(n, m)번째의 부화소를 구성하는 발광 소자의 휘도는, 이러한 드레인 전류(I'ds)에 대응한 값이다. 여기서, 기입 트랜지스터(TRW), 제2 트랜지스터(TR2) 및 제3 트랜지스터(TR3)는 오프 상태이며, 제1 트랜지스터(TR1) 및 구동 트랜지스터(TRD)는 온 상태이다. 제(n, m)번째의 발광 소자의 발광 상태는 제(m+m')행째에 배열된 발광 소자의 수평 주사 기간의 개시 직전까지 계속된다.
도 5에 도시된 [기간-TP(5)0] 내지 [기간-TP(5)4]는 전회의 각종 처리 완료 후의 발광 상태가 종료된 후부터, 다음 기입 처리가 행하여지는 직전까지의 동작 기간이다. 즉, 이 [기간-TP(5)0] 내지 [기간-TP(5)4]은, 예를 들어 앞의 표시 프레임에 있어서의 제(m+m')번째의 수평 주사 기간의 시기(始期)부터, 현 표시 프레임에 있어서의 제(m-1)번째의 수평 주사 기간의 종기(終期)까지의 어느 한 시간 길이 의 기간이다. 또한, [기간-TP(5)1] 내지 [기간-TP(5)4]을, 현 표시 프레임에 있어서의 제m번째의 수평 주사 기간 내에 포함하는 구성으로 할 수도 있다.
그리고 이 [기간-TP(5)0] 내지 [기간-TP(5)4]에 있어서, 제(n, m)번째의 발광 소자는 원칙적으로 비발광 상태에 있다. 즉, [기간-TP(5)0] 내지 [기간-TP(5)1], [기간-TP(5)3] 내지 [기간-TP(5)4]에 있어서는, 제1 트랜지스터(TR1)는 오프 상태이므로, 발광 소자는 발광하지 않는다. 또한, [기간-TP(5)2]에 있어서는, 제1 트랜지스터(TR1)는 온 상태로 된다. 그러나 이 기간에 있어서는 후술하는 임계치 전압 캔슬 처리가 행하여지고 있다. 임계치 전압 캔슬 처리의 설명에 있어서 상세하게 설명하지만, 후술하는 수학식 2를 만족하는 것을 전제로 하면, 발광 소자가 발광하지는 않는다.
이하, [기간-TP(5)0] 내지 [기간-TP(5)4]의 각 기간에 관하여, 우선 설명한다. 또한, [기간-TP(5)1]의 시기나, [기간-TP(5)1] 내지 [기간-TP(5)4]의 각 기간의 길이는, 표시 장치의 설계에 따라 적절히 설정하면 된다.
[기간-TP(5)0]
상술한 바와 같이, 이 [기간-TP(5)0]에 있어서, 제(n, m)번째의 발광 소자는 비발광 상태에 있다. 기입 트랜지스터(TRW), 제2 트랜지스터(TR2), 제3 트랜지스 터(TR3)는 오프 상태이다. 또한, [기간-TP(5)-1]으로부터 [기간-TP(5)0]으로 이행되는 시점에서 제1 트랜지스터(TR1)가 오프 상태로 되기 때문에, 제2 노드(ND2)[구동 트랜지스터(TRD)의 소스 영역 혹은 발광부(ELP)의 애노드 전극]의 전위는 (Vth-EL+VCat)까지 저하하고, 발광부(ELP)는 비발광 상태로 된다. 또한, 제2 노드(ND2)의 전위 저하에 따르도록, 부유 상태의 제1 노드(ND1)[구동 트랜지스터(TRD)의 게이트 전극]의 전위도 저하된다.
[기간-TP(5)1](도 6B 및 도 6C 참조)
이 [기간-TP(5)1]에 있어서, 후술하는 임계치 전압 캔슬 처리를 행하기 위한 전처리가 행하여진다. 즉, [기간-TP(5)1]의 개시 시, 제2 트랜지스터 제어선(AZ2) 및 제3 트랜지스터 제어선(AZ3)을 하이 레벨로 함으로써, 제2 트랜지스터(TR2) 및 제3 트랜지스터(TR3)를 온 상태로 한다. 그 결과, 제1 노드(ND1)의 전위는 VOfs(예를 들어, 0볼트)로 된다. 한편, 제2 노드(ND2)의 전위는 VSS(예를 들어, -10볼트)로 된다. 그리고 이 [기간-TP(5)1]의 완료 이전에 있어서, 제2 트랜지스터 제어선(AZ2)을 로우 레벨로 함으로써, 제2 트랜지스터(TR2)를 오프 상태로 한다. 또한, 제2 트랜지스터(TR2) 및 제3 트랜지스터(TR3)를 동시에 온 상태로 해도 되고, 제2 트랜지스터(TR2)를 먼저 온 상태로 해도 되고, 제3 트랜지스터(TR3)를 먼저 온 상태 로 해도 된다.
이상의 처리에 의해, 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차가 Vth 이상이 된다. 구동 트랜지스터(TRD)는 온 상태이다.
[기간-TP(5)2](도 6D 참조)
다음에, 임계치 전압 캔슬 처리가 행하여진다. 즉, 제3 트랜지스터(TR3)의 온 상태를 유지한 채, 제1 트랜지스터 제어선(CL1)을 하이 레벨로 함으로써, 제1 트랜지스터(TR1)를 온 상태로 한다. 그 결과, 제1 노드(ND1)의 전위는 변화하지 않지만(VOfs=0볼트를 유지), 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압(Vth)을 감한 전위를 향하여 제2 노드(ND2)의 전위는 변화한다. 즉, 부유 상태의 제2 노드(ND2)의 전위가 상승한다. 그리고 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차가 Vth에 도달하면, 구동 트랜지스터(TRD)가 오프 상태로 된다. 구체적으로는, 부유 상태의 제2 노드(ND2)의 전위가 (VOfs-Vth=-3볼트>VSS)에 근접하여 최종적으로 (VOfs-Vth)로 된다. 여기서, 이하의 수학식 2가 보증되어 있으면, 즉 수학식 2를 만족하도록 전위를 선택, 결정해 두면 발광부(ELP)가 발광하지는 않는다.
Figure 112009068903672-PCT00002
이 [기간-TP(5)2]에 있어서는 제2 노드(ND2)의 전위는, 최종적으로 (VOfs-Vth)로 된다. 즉, 구동 트랜지스터(TRD)의 임계치 전압(Vth) 및, 구동 트랜지스터(TRD)의 게이트 전극을 초기화하기 위한 전압(VOfs)에만 의존하여 제2 노드(ND2)의 전위는 결정된다. 바꿔 말하면, 발광부(ELP)의 임계치 전압(Vth-EL)에는 의존하지 않는다.
[기간-TP(5)3](도 6E 참조)
그 후, 제3 트랜지스터(TR3)의 온 상태를 유지한 채, 제1 트랜지스터 제어선(CL1)을 로우 레벨로 함으로써, 제1 트랜지스터(TR1)를 오프 상태로 한다. 그 결과, 제1 노드(ND1)의 전위는 변화하지 않고(VOfs=0볼트를 유지), 부유 상태의 제2 노드(ND2)의 전위도 변화하지 않고, (VOfs-Vth=-3볼트)를 유지한다.
[기간-TP(5)4](도 6F 참조)
이어서, 제3 트랜지스터 제어선(AZ3)을 로우 레벨로 함으로써, 제3 트랜지스터(TR3)를 오프 상태로 한다. 제1 노드(ND1) 및 제2 노드(ND2)의 전위는, 실질적으로 변화하지 않는다. 실제로는, 기생 용량 등의 정전 결합에 의해 전위 변화가 발생할 수 있지만, 통상 이들은 무시할 수 있다.
이어서, [기간-TP(5)5] 내지 [기간-TP(5)7]의 각 기간에 관하여 설명한다. 또한, 후술하는 바와 같이, [기간-TP(5)5]에 있어서 기입 처리가 행하여지고, [기간-TP(5)6]에 있어서 이동도 보정 처리가 행하여진다. 상술한 바와 같이, 이들 처리는, 제m번째의 수평 주사 기간 내에 행하여질 필요가 있다. 설명의 편의를 위해, [기간-TP(5)5]의 시기와 [기간-TP(5)6]의 종기는, 각각 제m번째의 수평 주사 기간의 시기와 종기에 일치하는 것으로서 설명한다.
[기간-TP(5)5](도 6G 참조)
그 후, 구동 트랜지스터(TRD)에 대한 기입 처리를 실행한다. 구체적으로는, 제1 트랜지스터(TR1), 제2 트랜지스터(TR2) 및, 제3 트랜지스터(TR3)의 오프 상태를 유지한 채, 데이터선(DTL)의 전위를 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig)로 하고, 계속해서 주사선(SCL)을 하이 레벨로 함으로써, 기입 트랜지스터(TRW)를 온 상태로 한다. 그 결과, 제1 노드(ND1)의 전위는 VSig로 상승한다.
여기서, 용량부(C1)의 용량을 값(c1)으로 나타내고, 발광부(ELP)의 용량(CEL)의 용량을 값(cEL)으로 나타낸다. 그리고 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 기생 용량의 값을 cgs로 한다. 구동 트랜지스터(TRD)의 게이트 전극의 전위가 VOfs로부터 VSig(>VOfs)로 변화했을 때 용량부(C1)의 양단부의 전위[제1 노드(ND1) 및 제2 노드(ND2)의 전위]는 원칙적으로 변화한다. 즉, 구동 트랜지스터(TRD)의 게이트 전극의 전위[=제1 노드(ND1)의 전위]의 변화분(VSig-VOfs)에 기초하는 전하가, 용량부(C1), 발광부(ELP)의 용량(CEL), 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 기생 용량으로 배분된다. 그런데 값(cEL)이, 값(c1) 및 값(cgs)과 비교하여 충분히 큰 값이면, 구동 트랜지스터(TRD)의 게이트 전극의 전위의 변화분(VSig-VOfs)에 기초하는 구동 트랜지스터(TRD)의 소스 영역[제2 노드(ND2)]의 전위의 변화는 작다. 그리고 일반적으로, 발광부(ELP)의 용량(CEL)의 용량치(cEL)는 용량부(C1)의 용량치(c1) 및 구동 트랜지스터(TRD)의 기생 용량의 값(cgs)보다도 크다. 따라서, 설명의 편의를 위해, 특별한 필요가 있는 경우를 제외하고, 제1 노드(ND1)의 전위 변화에 의해 발생하는 제2 노드(ND2)의 전위 변화는 고려하지 않고 설명한다. 다른 구동 회로에 있어서도 마찬가지이다. 또한, 도 5에 도시된 구동의 타이밍차트도 제1 노드(ND1)의 전위 변화에 의해 발생하는 제2 노드(ND2)의 전위 변화를 고려하지 않고 나타냈다. 구동 트랜지스터(TRD)의 게이트 전극[제1 노드(ND1)]의 전위를 Vg, 구동 트랜지스터(TRD)의 소스 영역[제2 노드(ND2)]의 전위를 Vs로 했을 때, Vg의 값, Vs의 값은 이하와 같이 된다. 그로 인해, 제1 노드(ND1)와 제2 노드(ND2)의 전위차, 바꾸어 말하면 구동 트랜지스터(TRD)의 게이트 전극과 소 스 영역 사이의 전위차(Vgs)는 이하의 수학식 3으로 표현할 수 있다.
Figure 112009068903672-PCT00003
즉, 구동 트랜지스터(TRD)에 대한 기입 처리에 있어서 얻어진 Vgs는, 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig), 구동 트랜지스터(TRD)의 임계치 전압(Vth) 및 구동 트랜지스터(TRD)의 게이트 전극을 초기화하기 위한 전압(VOfs)에만 의존하고 있다. 그리고 발광부(ELP)의 임계치 전압(Vth-EL)과는 무관하다.
[기간-TP(5)6](도 6H 참조)
그 후, 구동 트랜지스터(TRD)의 이동도(μ)의 대소에 기초하는 구동 트랜지스터(TRD)의 소스 영역[제2 노드(ND2)]의 전위의 보정(이동도 보정 처리)을 행한다.
일반적으로, 구동 트랜지스터(TRD)를 폴리실리콘 박막 트랜지스터 등에 의해 제작한 경우 트랜지스터 사이에서 이동도(μ)에 편차가 발생하는 것은 피하기 어렵다. 따라서, 이동도(μ)에 차이가 있는 복수의 구동 트랜지스터(TRD)의 게이트 전극에 동일한 값의 영상 신호(VSig)를 인가했다고 해도 이동도(μ)가 큰 구동 트랜지 스터(TRD)에서 흐르는 드레인 전류(Ids)와, 이동도(μ)가 작은 구동 트랜지스터(TRD)에서 흐르는 드레인 전류(Ids) 사이에 차이가 발생해버린다. 그리고 이러한 차이가 발생하면 표시 장치의 화면의 균일성(유니포머티)이 손상되어버린다.
따라서, 구체적으로는 기입 트랜지스터(TRW)의 온 상태를 유지한 채, 제1 트랜지스터 제어선(CL1)을 하이 레벨로 함으로써, 제1 트랜지스터(TR1)를 온 상태로 하고 계속하여 소정의 시간(t0)이 경과한 후, 주사선(SCL)을 로우 레벨로 함으로써, 기입 트랜지스터(TRW)를 오프 상태로 하고 제1 노드(ND1)[구동 트랜지스터(TRD)의 게이트 전극]를 부유 상태로 한다. 그리고 이상의 결과, 구동 트랜지스터(TRD)의 이동도(μ)의 값이 큰 경우, 구동 트랜지스터(TRD)의 소스 영역에 있어서의 전위의 상승량(ΔV)(전위 보정치)은 커지고, 구동 트랜지스터(TRD)의 이동도(μ)의 값이 작은 경우, 구동 트랜지스터(TRD)의 소스 영역에 있어서의 전위의 상승량(ΔV)(전위 보정치)은 작아진다. 여기서, 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차(Vgs)는, 수학식 3으로부터 이하의 수학식 4와 같이 변형된다.
Figure 112009068903672-PCT00004
또한, 이동도 보정 처리를 실행하기 위한 소정의 시간([기간-TP(5)6]의 전체 시간(t0))은, 표시 장치의 설계 시 설계치로서 미리 결정해 두면 된다. 또한, 이때의 구동 트랜지스터(TRD)의 소스 영역에 있어서의 전위(VOfs-Vth+ΔV)가 이하의 수학식 2A를 만족하도록, [기간-TP(5)6]의 전체 시간(t0)은 결정되어 있다. 그리고 이에 의해 [기간-TP(5)6]에 있어서, 발광부(ELP)가 발광하는 일은 없다. 또한, 이 이동도 보정 처리에 의해 계수k(≡(1/2)·(W/L)·Cox)의 편차의 보정도 동시에 행하여진다.
Figure 112009068903672-PCT00005
[기간-TP(5)7](도 6I 참조)
이상의 조작에 의해, 임계치 전압 캔슬 처리, 기입 처리, 이동도 보정 처리가 완료된다. 그런데 주사선(SCL)이 로우 레벨로 된 결과, 기입 트랜지스터(TRW)가 오프 상태로 되고, 제1 노드(ND1), 즉 구동 트랜지스터(TRD)의 게이트 전극은 부유 상태로 된다. 한편, 제1 트랜지스터(TR1)는 온 상태를 유지하고 있으며, 구동 트랜지스터(TRD)의 드레인 영역은 전원부(2100)[전압(VCC), 예를 들어 20볼트]에 접속된 상태에 있다. 따라서, 이상의 결과로서 제2 노드(ND2)의 전위는 상승한다.
여기서, 전술한 바와 같이, 구동 트랜지스터(TRD)의 게이트 전극은 부유 상 태에 있으며, 게다가 용량부(C1)가 존재하기 때문에, 소위 부트 스트랩 회로에 있어서와 마찬가지의 현상이 구동 트랜지스터(TRD)의 게이트 전극에 발생하여, 제1 노드(ND1)의 전위도 상승한다. 그 결과, 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차(Vgs)는 수학식 4의 값을 유지한다.
또한, 제2 노드(ND2)의 전위가 상승하여, (Vth-EL+VCat)을 초과하므로 발광부(ELP)는 발광을 개시한다. 이때, 발광부(ELP)에서 흐르는 전류는, 구동 트랜지스터(TRD)의 드레인 영역으로부터 소스 영역으로 흐르는 드레인 전류(Ids)이므로, 수학식 1로 표현할 수 있다. 여기서, 수학식 1과 수학식 4로부터, 수학식 1은 이하의 수학식 5와 같이 변형할 수 있다.
Figure 112009068903672-PCT00006
따라서, 발광부(ELP)에서 흐르는 전류(Ids)는, 예를 들어 VOfs를 0볼트로 설정했다고 한 경우, 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig)의 값으로부터 구동 트랜지스터(TRD)의 이동도(μ)에 기인한 제2 노드(ND2)[구동 트랜지스터(TRD)의 소스 영역]에 있어서의 전위 보정치(ΔV)의 값을 감한 값의 2승에 비례한다. 바꿔 말하면, 발광부(ELP)에서 흐르는 전류(Ids)는, 발광부(ELP)의 임계치 전압(Vth-EL) 및 구동 트랜지스터(TRD)의 임계치 전압(Vth)에는 의존하지 않는다. 즉, 발광부(ELP)의 발광량(휘도)은, 발광부(ELP)의 임계치 전압(Vth-EL)의 영향 및 구동 트랜지스터(TRD)의 임계치 전압(Vth)의 영향을 받지 않는다. 그리고 제(n, m)번째의 발광 소자의 휘도는 이러한 전류(Ids)에 대응한 값이다.
게다가, 이동도(μ)가 큰 구동 트랜지스터(TRD)일수록, 전위 보정치(ΔV)가 커지므로 수학식 4의 좌변의 Vgs의 값이 작아진다. 따라서, 수학식 5에 있어서, 이동도(μ)의 값이 크더라도 (VSig-VOfs-ΔV)2의 값이 작아진 결과, 드레인 전류(Ids)를 보정할 수 있다. 즉, 이동도(μ)가 서로 다른 구동 트랜지스터(TRD)에 있어서도, 영상 신호(VSig)의 값이 동일하면 드레인 전류(Ids)가 대략 동일해진 결과, 발광부(ELP)를 흘러 발광부(ELP)의 휘도를 제어하는 전류(Ids)가 균일화된다. 즉, 이동도(μ)의 편차(또한, k의 편차)에 기인하는 발광부의 휘도의 편차를 보정할 수 있다.
발광부(ELP)의 발광 상태를 제(m+m'-1)번째의 수평 주사 기간까지 계속한다. 이 시점은, [기간-TP(5)-1]의 종료에 상당한다.
이상에 의해, 제(n, m)번째의 부화소를 구성하는 발광 소자(10)의 발광의 동작이 완료된다.
다음에, 2Tr/1C 구동 회로에 관한 설명을 행한다.
[2Tr/1C 구동 회로]
2Tr/1C 구동 회로의 등가 회로도를 도 7에 도시하고, 구동의 타이밍차트를 모식적으로 도 8에 도시하고, 각 트랜지스터의 온/오프 상태 등을 모식적으로 도 9A 내지 도 9F에 도시한다.
이 2Tr/1C 구동 회로에 있어서는, 전술한 5Tr/1C 구동 회로로부터 제1 트랜지스터(TR1), 제2 트랜지스터(TR2) 및 제3 트랜지스터(TR3)의 3개의 트랜지스터가 생략되어 있다. 즉, 이 2Tr/1C 구동 회로는 기입 트랜지스터(TRW) 및 구동 트랜지스터(TRD)의 2개의 트랜지스터로 구성되며, 또한 1개의 용량부(C1)로 구성되어 있다.
[구동 트랜지스터(TRD)]
구동 트랜지스터(TRD)의 구성은, 5Tr/1C 구동 회로에 있어서 설명한 구동 트랜지스터(TRD)의 구성과 동일하므로, 상세한 설명은 생략한다. 단, 구동 트랜지스터(TRD)의 드레인 영역은 전원부(2100)에 접속되어 있다. 또한, 전원부(2100)로부터는 발광부(ELP)를 발광시키기 위한 전압(VCC-H) 및 구동 트랜지스터(TRD)의 소스 영역의 전위를 제어하기 위한 전압(VCC-L)이 공급된다. 여기서, 전압(VCC-H 및 VCC-L)의 값으로서,
VCC-H=20볼트
VCC-L=-10볼트
를 예시할 수 있지만, 이들 값에 한정하는 것이 아니다.
[기입 트랜지스터(TRW)]
기입 트랜지스터(TRW)의 구성은, 5Tr/1C 구동 회로에 있어서 설명한 기입 트랜지스터(TRW)의 구성과 동일하므로, 상세한 설명은 생략한다.
[발광부(ELP)]
발광부(ELP)의 구성은, 5Tr/1C 구동 회로에 있어서 설명한 발광부(ELP)의 구성과 동일하므로, 상세한 설명은 생략한다.
이하, 2Tr/1C 구동 회로의 동작 설명을 행한다.
[기간-TP(2)-1](도 8 및 도 9A 참조)
이 [기간-TP(2)-1]은, 예를 들어 앞의 표시 프레임에 있어서의 동작이며, 실질적으로 5Tr/1C 구동 회로에 있어서 설명한 [기간-TP(5)-1]과 동일한 동작이다.
도 8에 도시된 [기간-TP(2)0] 내지 [기간-TP(2)2]은, 도 5에 도시된 [기간-TP(5)0] 내지 [기간-TP(5)4]에 대응하는 기간이며, 다음의 기입 처리가 행하여지기 직전까지의 동작 기간이다. 그리고 5Tr/1C 구동 회로와 마찬가지로, [기간-TP(2)0] 내지 [기간-TP(2)2]에 있어서, 제(n, m)번째의 발광 소자는 원칙적으로 비발광 상태에 있다. 단, 2Tr/1C 구동 회로의 동작에 있어서는, 도 8에 도시된 바와 같이 [기간-TP(2)3] 외에, [기간-TP(2)1] 내지 [기간-TP(2)2]도 제m번째의 수평 주사 기간에 포함되는 점이 5Tr/1C 구동 회로의 동작과는 다르다. 또한, 설명의 편의를 위해 [기간-TP(2)1]의 시기 및 [기간-TP(2)3]의 종기는, 각각 제m번째의 수평 주사 기간의 시기 및 종기에 일치하는 것으로서 설명한다.
이하, [기간-TP(2)0] 내지 [기간-TP(2)2]의 각 기간에 대해 설명한다. 또한, 5Tr/1C 구동 회로에 있어서 설명한 것과 마찬가지로, [기간-TP(2)1] 내지 [기간-TP(2)3]의 각 기간의 길이는 표시 장치의 설계에 따라 적절히 설정하면 된다.
[기간-TP(2)0](도 9B 참조)
이 [기간-TP(2)0]은, 예를 들어 앞의 표시 프레임으로부터 현 표시 프레임에 있어서의 동작이다. 즉, 이 [기간-TP(2)0]은 앞의 표시 프레임에 있어서의 제(m+m')번째의 수평 주사 기간부터 현 표시 프레임에 있어서의 제(m-1)번째의 수평 주사 기간까지의 기간이다. 그리고 이 [기간-TP(2)0]에 있어서, 제(n, m)번째의 발광 소자는 비발광 상태에 있다. 여기서, [기간-TP(2)-1]으로부터 [기간-TP(2)0]으로 이행되는 시점에서, 전원부(2100)로부터 공급되는 전압을 VCC-H로부터 전압(VCC- L)으로 절환한다. 그 결과, 제2 노드(ND2)의 전위는 VCC-L까지 저하되고, 발광부(ELP)는 비발광 상태로 된다. 또한, 제2 노드(ND2)의 전위 저하에 따르도록, 부유 상태의 제1 노드(ND1)[구동 트랜지스터(TRD)의 게이트 전극]의 전위도 저하된다.
[기간-TP(2)1](도 9C 참조)
그리고 현 표시 프레임에 있어서의 제m행째의 수평 주사 기간이 개시된다. 이 [기간-TP(2)1]에 있어서, 임계치 전압 캔슬 처리를 행하기 위한 전처리가 행하여진다. [기간-TP(2)1]의 개시 시, 주사선(SCL)을 하이 레벨로 함으로써, 기입 트랜지스터(TRW)를 온 상태로 한다. 그 결과, 제1 노드(ND1)의 전위는, VOfs(예를 들어, 0볼트)로 된다. 제2 노드(ND2)의 전위는 VCC-L(예를 들어, -10볼트)을 유지한다.
상기한 처리에 의해, 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차가 Vth 이상이 되고, 구동 트랜지스터(TRD)는 온 상태로 된다.
[기간-TP(2)2](도 9D 참조)
다음에, 임계치 전압 캔슬 처리가 행하여진다. 즉, 기입 트랜지스터(TRW)의 온 상태를 유지한 채, 전원부(2100)로부터 공급되는 전압을 VCC-L로부터 전압(VCC-H)으로 절환한다. 그 결과, 제1 노드(ND1)의 전위는 변화하지 않지만(VOfs=0볼트를 유지), 제1 노드(ND1)의 전위로부터 구동 트랜지스터(TRD)의 임계치 전압(Vth)을 감한 전위를 향하여 제2 노드(ND2)의 전위는 변화한다. 즉, 부유 상태의 제2 노드(ND2)의 전위가 상승한다. 그리고 구동 트랜지스터(TRD)의 게이트 전극과 소스 영역 사이의 전위차가 Vth에 도달하면, 구동 트랜지스터(TRD)가 오프 상태로 된다. 구체적으로는, 부유 상태의 제2 노드(ND2)의 전위가 (VOfs-Vth=-3볼트)에 근접하여, 최종적으로 (VOfs-Vth)로 된다. 여기서, 상술한 수학식 2가 보증되어 있으면, 바꿔 말하면 수학식 2를 만족하도록 전위를 선택, 결정해 두면, 발광부(ELP)가 발광하지는 않는다.
이 [기간-TP(2)2]에 있어서는, 제2 노드(ND2)의 전위는, 최종적으로 (VOfs-Vth)로 된다. 즉, 구동 트랜지스터(TRD)의 임계치 전압(Vth) 및 구동 트랜지스터(TRD)의 게이트 전극을 초기화하기 위한 전압(VOfs)에만 의존하여 제2 노드(ND2)의 전위는 결정된다. 그리고 발광부(ELP)의 임계치 전압(Vth-EL)과는 무관하다.
[기간-TP(2)3](도 9E 참조)
다음에, 구동 트랜지스터(TRD)에 대한 기입 처리 및, 구동 트랜지스터(TRD)의 이동도(μ)의 대소에 기초하는 구동 트랜지스터(TRD)의 소스 영역[제2 노드(ND2)]의 전위의 보정(이동도 보정 처리)을 행한다. 구체적으로는, 기입 트랜지스터(TRW)의 온 상태를 유지한 채, 데이터선(DTL)의 전위를 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig)로 한다. 그 결과, 제1 노드(ND1)의 전위는 VSig로 상승하고, 구동 트랜지스터(TRD)는 온 상태로 된다. 또한, 기입 트랜지스터(TRW)를, 일단 오프 상태로 하고 데이터선(DTL)의 전위를, 발광부(ELP)에 있어서의 휘도를 제어하기 위한 영상 신호(VSig)로 변경하고, 그 후 주사선(SCL)을 하이 레벨로 함으로써, 기입 트랜지스터(TRW)를 온 상태로 하고, 구동 트랜지스터(TRD)를 온 상태로 해도 된다.
5Tr/1C 구동 회로에 있어서 설명한 것과 달리, 구동 트랜지스터(TRD)의 드레인 영역에는 전원부(2100)로부터 전위(VCC-H)가 인가되어 있으므로, 구동 트랜지스터(TRD)의 소스 영역의 전위는 상승한다. 소정의 시간(t0)이 경과한 후, 주사선(SCL)을 로우 레벨로 함으로써, 기입 트랜지스터(TRW)를 오프 상태로 하고 제1 노드(ND1)[구동 트랜지스터(TRD)의 게이트 전극]를 부유 상태로 한다. 또한, 이 [기간-TP(2)3]의 전체 시간(t0)은 제2 노드(ND2)의 전위가 (VOfs-Vth+ΔV)이 되도록 표시 장치의 설계 시, 설계치로서 미리 결정해 두면 된다.
이 [기간-TP(2)3]에 있어서도, 구동 트랜지스터(TRD)의 이동도(μ)의 값이 큰 경우, 구동 트랜지스터(TRD)의 소스 영역에 있어서의 전위의 상승량(ΔV)은 크고, 구동 트랜지스터(TRD)의 이동도(μ)의 값이 작은 경우, 구동 트랜지스터(TRD)의 소스 영역에 있어서의 전위의 상승량(ΔV)은 작다.
[기간-TP(2)4](도 9E 참조)
이상의 조작에 의해, 임계치 전압 캔슬 처리, 기입 처리, 이동도 보정 처리가 완료된다. 그리고 5Tr/1C 구동 회로에 있어서 설명한 [기간-TP(5)7]과 동일한 처리가 이루어지고, 제2 노드(ND2)의 전위가 상승하여 (Vth-EL+VCat)를 초과하므로, 발광부(ELP)는 발광을 개시한다. 이때, 발광부(ELP)에서 흐르는 전류는, 전술한 수학식 5에서 얻을 수 있으므로, 발광부(ELP)에서 흐르는 전류(Ids)는 발광부(ELP)의 임계치 전압(Vth - EL) 및 구동 트랜지스터(TRD)의 임계치 전압(Vth)에는 의존하지 않는다. 즉, 발광부(ELP)의 발광량(휘도)은, 발광부(ELP)의 임계치 전압(Vth-EL)의 영향 및 구동 트랜지스터(TRD)의 임계치 전압(Vth)의 영향을 받지 않는다. 또한, 구동 트랜지스터(TRD)에 있어서의 이동도(μ)의 편차에 기인한 드레인 전류(Ids)의 편차 발생을 억제할 수 있다.
그리고 발광부(ELP)의 발광 상태를 제(m+m'-1)번째의 수평 주사 기간까지 계속한다. 이 시점은, [기간-TP(2)-1]의 종료에 상당한다.
이상에 의해, 제(n, m)번째의 부화소를 구성하는 발광 소자(10)의 발광의 동작이 완료된다.
이상, 바람직한 예에 기초하여 설명했지만, 본 발명에 있어서는 구동 회로의 구성은 이들의 예에 한정되는 것이 아니다. 각 예에 있어서 설명한 표시 장치, 발광 소자, 구동 회로를 구성하는 각종 구성 요소의 구성, 구조, 발광부의 구동 방법에 있어서의 공정은 예시이며, 적절히 변경할 수 있다. 예를 들어, 구동 회로로서 도 10에 도시된 4Tr/1C 구동 회로나, 도 11에 도시된 3Tr/1C 구동 회로를 사용해도 된다.
또한, 5Tr/1C 구동 회로의 동작 설명에 있어서는, 기입 처리와 이동도 보정을 별개로 행했으나, 이것에 한정하는 것이 아니다. 2Tr/1C 구동 회로의 동작 설명과 마찬가지로, 기입 처리에 있어서 이동도 보정 처리가 함께 행하여지는 구성으로 할 수도 있다. 구체적으로는, 발광 제어 트랜지스터(TEL_C)를 온 상태로 한 상태에서, 기입 트랜지스터(TSig)를 통하여 데이터선(DTL)으로부터 영상 신호(VSig_m)를 제1 노드에 인가하는 구성으로 하면 된다.
이어서, 본 발명의 일 실시 형태에 따른 장기 색 온도 보정부(124) 및 장기 색 온도 보정부(124)에 관한 구성 요소에 관하여 설명한다.
도 12는 본 발명의 일 실시 형태에 따른 장기 색 온도 보정부(124) 및 장기 색 온도 보정부(124)에 관련한 구성 요소에 관하여 설명하는 설명도이다. 이하, 도 12를 사용하여 본 발명의 일 실시 형태에 따른 장기 색 온도 보정부(124)와, 장기 색 온도 보정부(124)에 관한 구성 요소에 대하여 더욱 상세하게 설명한다.
장기 색 온도 보정부(124)는 R, G, B 각 색에 대응하는 영상 신호 및 제어부(104)로부터 보내지는 보정 계수(Cr', Cg', Cb')를 입력하고, R, G, B 각 색에 대응하는 영상 신호에 R, G, B 각 색에 대응하는 보정 계수(Cr', Cg', Cb')로부터 산출된 게인을 승산하고, 게인을 승산한 후의 R, G, B 각 색에 대응하는 영상 신호(R', G', B')를 출력하는 것이다.
도 12에 도시된 바와 같이, 장기 색 온도 보정부(124)는 계수 승산부(170)를 포함하여 구성된다. 계수 승산부(170)는 후술하는 계수 산출부(168)에 의해 산출된 보정 계수(Cr', Cg', Cb')를 영상 신호에 승산하고, 승산된 후의 R, G, B 각 색에 대응하는 영상 신호(R', G', B')를 출력하는 것이다.
제어부(104)는 본 발명의 발광량 검출부의 일례인 장기 색 온도 보정 검파부(138)에 의해 구한 R, G, B 각 색의 발광량의 정보를 입력하고, 입력된 발광량을 사용하여 패널(158) 내부의 유기 EL 소자의 발광 시간을 산출하고, 산출된 발광 시간을 기초로 하여 장기 색 온도 보정부(124)에 입력되는 R, G, B 각 색에 대응하는 영상 신호를 보정하기 위한 보정 계수(Cr', Cg', Cb')를 산출하는 것이다.
제어부(104)는 발광 시간 산출부(162)와, 발광 시간 기억부(164)와, 휘도 취득부(166)와, 계수 산출부(168)를 포함하여 구성된다. 이하, 본 발명의 일 실시 형태에 따른 제어부(104)의 구성에 관하여 설명한다.
발광 시간 산출부(162)는 장기 색 온도 보정 검파부(138)로부터 입력되는 유기 EL 소자의 발광량의 정보로부터, 유기 EL 소자의 발광 시간을 산출하는 것이다. 산출된 발광 시간의 정보는, 발광 시간 기억부(164)에 보낸다.
발광 시간 기억부(164)는 발광 시간 산출부(162)에 의해 산출된 발광 시간을 일시적으로 기억해 두고, 기억된 발광 시간을 소정의 간격으로 기록부(106)에 기록 하는 것이다. 기록부(106)는 본 발명의 발광 시간 기록부의 일례이다.
휘도 취득부(166)는 기록부(106)에 기록된 발광 시간의 정보를 사용하여 휘도를 취득하는 것이다. 취득된 R, G, B 각 색의 휘도는 계수 산출부(168)에 보낸다.
계수 산출부(168)는 휘도 취득부(166)에 의해 취득된 휘도를 사용하여 보정 계수(Cr', Cg', Cb')를 산출하고, 산출된 보정 계수(Cr', Cg', Cb')를 장기 색 온도 보정부(124)에 보내는 것이다.
계수 산출부(168)에 의해 보정 계수(Cr', Cg', Cb')를 산출할 때는 기록부(106)에 미리 기록되어 있는, 유기 EL 소자의 발광 시간과 휘도의 관계(LT 특성)에 관한 정보에 기초하여 산출한다. 기록부(106)에 기록되어 있는 유기 EL 소자의 LT 특성에 관한 정보는, 예를 들어 룩업 테이블(LUT;LookUp Table)의 형식으로 저장되어 있어도 된다.
도 13, 도 14A, 및 도 14B는 유기 EL 소자의 LT 특성의 일례에 관하여 설명하는 설명도이다. 도 13에 도시된 바와 같이, 일반적인 유기 EL 소자는 R, G, B 각 색이 동일한 LT 특성을 갖지 않고, R, G, B의 색마다 서로 다른 LT 특성을 갖고 있다. 도 13에 도시된 LT 특성에서는 R, G, B의 순서대로, 발광 시간의 경과에 수반하여 휘도의 열화가 진행된다.
따라서 도 13으로부터 발광 시간을 알면 유기 EL 소자가 발광하는 광의 휘도를 알 수 있으므로, 발광 시간으로부터 얻어지는 휘도 정보에 기초하여, 가장 휘도가 저하되어 있는 색에 맞추도록 보정 계수(게인)를 산출하는 것이 계수 산출 부(168)의 역할이다.
본 실시 형태에 있어서는, 도 13에 도시된 바와 같은 유기 EL 소자의 LT 특성에 관한 정보를 기록부(106)에 미리 저장해 둔다. 그리고 도 14A에 도시된 바와 같이 제어부(104)에 입력된 각 색의 발광량으로부터 발광 시간을 도출한다. 그리고 기록부(106)에 저장된 LT 특성에 관한 정보를 사용하여, 휘도 취득부(166)가 도출한 발광 시간으로부터 R, G, B 각 색의 휘도 정보를 취득한다. 그리고 휘도 취득부(166)가 취득한 R, G, B 각 색의 휘도 정보를 사용하여, 계수 산출부(168)가 영상 신호의 신호 레벨을 보정하기 위한 게인의 산출을 행한다. 유기 EL 소자의 열화를 억제하기 위해 게인은 R, G, B 각 색 중에서 가장 휘도가 저하되어 있는 색에 맞추도록 산출하는 것이 바람직하다.
이와 같이 보정 계수를 산출함으로써, 화이트 밸런스를 붕괴하지 않고 화상을 표시할 수 있다. 그리고 도 14B에 도시된 바와 같이 가장 휘도가 저하되어 있는 색에 다른 색의 휘도를 맞추도록 게인을 산출하므로, 유기 EL 소자의 열화를 억제할 수 있다.
이상, 본 발명의 일 실시 형태에 따른 제어부(104)의 구성에 관하여 설명했다.
장기 색 온도 보정 검파부(138)는 영상 신호를 입력하고, 입력된 영상 신호로부터 R, G, B 각 색의 휘도를 산출하는 것이다. 본 실시 형태에 있어서는, 1프레임의 영상 신호에 의해 1색의 휘도를 산출한다. 즉, R, G, B 3색의 휘도를 산출하기 위해서는 3프레임의 영상 신호를 입력한다.
장기 색 온도 보정 검파부(138)에서는, 화면을 복수의 영역으로 나누어, 그 영역마다의 평균의 휘도를 산출한다. 도 15는 본 발명의 일 실시 형태에 따른, 휘도를 산출하기 위하여 분할하는 화면상의 영역을 도시하는 설명도이다.
도 15에 도시된 바와 같이, 본 실시 형태에 있어서는 장기 색 온도 보정 검파부(138)에 있어서 화면상의 영역을 3개의 영역으로 분할하여 각각의 영역에 있어서의 R, G, B 각 색의 발광량을 산출하고, 산출된 발광량을 장기 색 온도 보정 검파부(138)로부터 제어부(104)로 보낸다. 그리고 제어부(104)에 있어서, 영역마다의 각 색의 발광량에 기초하여 발광 시간을 구한다.
이와 같이 영역마다의 각 색의 평균 휘도를 산출함으로써, 계수 산출부(168)에 있어서 게인을 산출할 때에, R, G, B의 색 단위뿐만 아니라, 영역마다 게인을 산출하여, 색 온도의 보정을 행하는 것이 가능해진다.
또한, 본 실시 형태에서는 화면을 복수의 영역으로 나누어, 그 영역마다의 평균의 휘도를 산출했지만, 본 발명은 이것에 한정되지 않고, 화소 단위로 휘도를 산출하고, 화소 단위로 산출된 휘도를 기초로 하여 색 온도를 보정해도 된다.
이상, 본 발명의 일 실시 형태에 따른 장기 색 온도 보정부(124) 및 장기 색 온도 보정부(124)에 관련한 구성 요소에 관하여 설명했다. 다음에, 본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 관하여 설명한다.
우선, 장기 색 온도 보정 검파부(138)에 영상 신호가 입력된다. 장기 색 온도 보정 검파부(138)에 입력되는 영상 신호는, 신호 레벨 보정부(128)를 통과한 후의 영상 신호이며, 실제로 패널(158)에 표시되는 영상의 기초가 되는 신호이다.
장기 색 온도 보정 검파부(138)에 영상 신호가 입력되면, 그 영상 신호로부터 영역 단위로 R, G, B 각 색의 발광량을 산출한다.
상술한 바와 같이, 장기 색 온도 보정 검파부(138)는 1프레임의 영상 신호에 의해 1색의 휘도를 얻을 수 있으므로, R, G, B 3색 분의 휘도를 취득하기 위해서는 3프레임의 영상 신호를 필요로 한다. 그리고 본 실시 형태에 있어서는 화면을 3개의 영역으로 나누어 각 영역에 있어서의 각 색의 휘도의 평균치를 산출하므로, 모든 영역에서 모든 색의 평균치를 취득하기 위해 9프레임의 영상 신호가 입력된다.
유기 EL 소자는, 상술한 바와 같이 입력하는 전류의 양과 발광량이 선형 관계에 있다. 그리고 전류와 전압 사이도 선형 관계가 있다. 따라서, 영상 신호의 신호 레벨(전압치)을 검출함으로써 신호 레벨에 따른 발광량을 취득할 수 있다.
장기 색 온도 보정 검파부(138)에 의해 영역마다의 평균 발광량을 산출하면, 산출된 영역마다의 평균 발광량을 제어부(104)에 보낸다. 제어부(104)에서는, 영역마다의 평균 발광량의 정보로부터 발광 시간을 구하여 기록부(106)에 기록하고, 유기 EL 소자의 각 색의 누적 발광 시간의 정보로부터 보정 계수(Cr', Cg', Cb')를 산출한다.
본 실시 형태에 있어서는, 보정 계수(Cr', Cg', Cb')는 기록부(106)에 기록되어 있는 유기 EL 소자의 LT 특성에 관한 정보를 사용하여 산출한다. 유기 EL 소자의 LT 특성에 관한 정보를 사용함으로써, 각각의 영역에 있어서의 R, G, B 각 색의 발광 시간의 정보로부터 유기 EL 소자의 휘도를 유도할 수 있다. 그리고 도출된 유기 EL 소자의 휘도로부터 영상 신호를 보정하기 위한 보정 계수를 산출한다.
본 실시 형태에 있어서는, 산출된 발광 시간을 양자화한다. 그리고 양자화된 발광 시간을 임의의 간격(예를 들어 1분 간격)으로 일시적으로 기억하고, 다른 임의의 간격(예를 들어 1시간 간격)으로 발광 시간을 기록부(106)에 기록한다. 그리고 휘도 취득부(166)에 의해 휘도 레벨을 취득할 때는, 기록부(106)에 기록한 발광 시간의 정보로부터 R, G, B 각 색의 휘도 레벨을 취득한다.
휘도 취득부(166)에 의해 R, G, B 각 색의 휘도 레벨을 취득하면, 취득된 휘도 레벨을 사용하여, 계수 산출부(168)에 의해 영상 신호의 신호 레벨을 보정하기 위한 보정 계수(Cr', Cg', Cb')를 산출한다.
계수 산출부(168)가 산출한 보정 계수(Cr', Cg', Cb')는, 제어부(104)로부터 장기 색 온도 보정부(124)로 보내진다. 장기 색 온도 보정부(124)에서는, 계수 산출부(168)가 산출한 보정 계수(Cr', Cg', Cb')를 계수 승산부(170)에 의해 영상 신호에 승산함으로써 영상 신호의 신호 레벨을 보정한다.
계수 산출부(168)는 취득한 보정 계수(Cr', Cg', Cb'), 즉 R, G, B 각 색의 휘도 레벨 중에서 휘도 레벨이 가장 작은 것을 검출하고, 그 휘도 레벨이 가장 작은 색에 다른 색의 휘도 레벨을 맞추는 게인을 산출한다. 예를 들어, 취득된 R, G, B 각 색의 휘도 레벨 중에서 R의 휘도 레벨이 가장 작으면, 다른 G, B 2색의 휘도 레벨을 R의 휘도 레벨에 맞추는 게인을 산출한다.
도 16은 본 발명의 일 실시 형태에 따른, 화면의 수평 좌표와 게인 관계를 그래프로 도시하는 설명도이다. 도 16에 도시된 바와 같이, 발광하지 않는 영역은 게인을 낮추어, 가장 휘도가 저하되어 있는 영역에 맞춘다.
산출된 게인은, 계수 산출부(168)로부터 계수 승산부(170)로 보내진다. 그리고 계수 승산부(170)에 있어서 영상 신호의 R, G, B 각 색의 성분에 대하여 게인을 승산하여 신호 레벨을 보정한다.
본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 대해 도면을 참조하면서 구체적으로 설명한다.
도 17 및 도 19는 본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 관하여 설명하는 흐름도이다. 도 17은 발광량을 취득하고나서 발광 시간을 기록할 때까지의 흐름을 설명하는 흐름도이며, 도 18은 발광 시간으로부터 휘도를 취득하여, 영상 신호에 게인을 승산할 때까지의 흐름을 설명하는 설명도이다.
우선, 장기 색 온도 보정 검파부(138)에 영상 신호가 입력되면, 입력된 영상 신호로부터 R, G, B 각 색의 발광량을 취득한다(스텝 S102). 장기 색 온도 보정 검파부(138)에서는, 1프레임의 영상 신호에 의해 1색의 휘도를 얻을 수 있으므로, R, G, B 3색 분의 휘도를 취득하기 위해서는 3프레임의 영상 신호를 필요로 한다.
3프레임의 영상 신호를 입력하여 1조의 R, G, B 각 색의 발광량의 데이터를 취득한 후는, 연속하여 다음 조의 R, G, B 각 색의 발광량의 데이터를 취득해도 되고, 소정의 시간을 두고 취득해도 된다.
본 실시 형태에 있어서는, 1조의 R, G, B 각 색의 발광량의 데이터를 취득한 후는, 3프레임 분의 시간을 두고 다음 조의 R, G, B 각 색의 발광량의 데이터를 취득하는 것으로 한다. 따라서, 발광량의 데이터를 취득하는 간격은 6V시간(=0.1초)이다. 따라서, 1분간에 취득할 수 있는 발광량의 데이터의 조는 600개가 된다.
장기 색 온도 보정 검파부(138)에 의해 발광량의 데이터를 소정수 취득하면, 장기 색 온도 보정 검파부(138)로부터 제어부(104)로 발광량의 데이터를 I/F부(114)를 통하여 보낸다. 발광량의 데이터는 발광 시간 산출부(162)가 받고, 발광 시간 산출부(162)가 취득한 발광량의 평균치를 산출한다(스텝 S104).
본 실시 형태에 있어서는, 발광량의 데이터를 1분간 취득하면, 즉 발광량의 데이터의 조를 600개 취득하면, 그 600개의 발광량의 데이터의 조를 사용하여 1분간의 평균 발광량을 산출한다.
발광 시간 산출부(162)가 평균 발광량을 산출하면, 계속하여 발광 시간 산출부(162)에 의해 산출된 평균 발광량으로부터 발광 시간을 산출한다(스텝 S106). 본 실시 형태에 있어서는, 1분간의 평균 발광량으로부터 발광 시간을 산출한다. 발광 시간은, 이하의 식으로 산출할 수 있다.
발광 시간= 평균 발광량÷기준치
여기서, 본 실시 형태에 있어서의 기준치는 전체 백색 200cd/㎡ 상당의 값이며, 듀티가 25%인 경우에는 64이다.
발광 시간을 산출하면, 산출된 발광 시간을 기록부(106)에 기록한다. 우선 기록부(106)에 기록하기 위해, 산출된 발광 시간의 양자화를 행한다(스텝 S108). 양자화할 때는 정수 부분을 「분」, 소수 부분을 「초」로 하고, 15초 단위의 값을 기록하기 위해 발광 시간을 4배로 하고, 소수점 이하를 잘라 버림으로써 행한다.
발광 시간을 4배로 하고 소수점 이하를 잘라 버림으로써, 기록부(106)에 높은 정밀도로 발광 시간을 기록할 수 있다. 또한, 본 발명은 이에 한정하지 않고, 발광 시간에 손을 대지 않고 그대로 기록부에 기록해도 된다.
발광 시간을 양자화하면, 양자화된 발광 시간을 기록부(106)에 기록한다(스텝 S110). 기록부(106)에의 기록은, 양자화될 때마다 행해도 되고, 일시적으로 양자화된 발광 시간을 기억해 두어 소정의 시간 간격으로 기록부(106)에 기억해도 된다.
여기서, 기록부(106)로서 채용하는 메모리의 사양에 따라서는, 양자화될 때마다 발광 시간을 기록하면, 메모리의 재기입 한도 횟수를 초과해버릴 우려가 있다. 본 실시 형태에 있어서는, 그러한 메모리를 기록부(106)로서 채용하는 경우를 고려하여 발광 시간 기억부(164)에 양자화된 발광 시간을 일시적으로 기억해 둔다. 그리고 평균 발광량을 산출하는 간격보다도 긴 간격으로 발광 시간 기억부(164)로부터 기록부(106)로 발광 시간을 기록하는 것이 바람직하다. 본 실시 형태에 있어서는, 1시간 간격으로 발광 시간 기억부(164)로부터 기록부(106)로 발광 시간을 기록한다. 물론, 기록부(106)의 재기입 횟수에 제한이 없는 경우이면, 발광 시간 산출부(162)로부터 직접 기록부(106)로 발광 시간을 기록해도 된다.
기록부(106)에 기록할 때는, 발광 시간의 덮어쓰기가 아니라 발광 시간을 축적하도록 보존한다. 기록부(106)에 기록되어 있는 발광 시간의 정보를 읽어내어 양자화하거나 또는 양자화되어 일정 시간 기억된 발광 시간의 정보와 가산하여, 기록부(106)에 발광 시간의 정보를 기록한다.
기록부(106)에 발광 시간의 정보가 축적되어 가면, 발광 시간의 정보와 LT 특성의 정보를 사용하여, 유기 EL 소자의 각 색의 휘도를 도출할 수 있다. 따라 서, 휘도 취득부(166)에 있어서, 기록부(106)에 축적된 발광 시간의 정보를 사용하여, 유기 EL 소자의 각 색의 휘도를 도출한다(스텝 S112).
휘도 취득부(166)에 의해 유기 EL 소자의 각 색의 휘도를 도출하면, 도출된 각 색의 휘도를 계수 산출부(168)에 보낸다. 계수 산출부(168)는 각 색의 휘도로부터 보정 계수를 산출하고(스텝 S114), 산출된 보정 계수를 장기 색 온도 보정부(124)에 대하여 출력한다(스텝 S116). 장기 색 온도 보정부(124)가 보정 계수를 받으면, 계수 승산부(170)에 있어서 영상 신호의 R, G, B 각 색의 성분에 대하여 계수 산출부(168)가 산출한 보정 계수를 승산하여 신호 레벨을 보정한다(스텝 S118).
휘도 취득부(166)가 도출한 유기 EL 소자의 발광 시간으로부터 얻어지는 R, G, B 각 색의 휘도 레벨을 각각 Yr, Yg, Yb로 한다. R, G, B 각 색의 수명 곡선과 R, G, B 각 색의 발광 시간은 각각 상이하다는 점에서 Yr, Yg, Yb의 값도 각각 다른 것으로 되어 있다.
따라서 우선 R, G, B 각 색의 휘도 레벨(Yr, Yg, Yb) 중에서 가장 휘도 레벨이 작은 것을 산출하고, 휘도 레벨이 가장 작은 것에 맞추도록 다른 색의 휘도 레벨을 보정하기 위한 보정 계수를 산출한다.
Ymin=min(Yr, Yg, Yb)
Cr'=Ymin/Yr
Cg'=Ymin/Yg
Cb'=Ymin/Yb
이와 같이, 발광량의 정보로부터 발광 시간을 산출하고, 산출된 발광 시간으로부터 R, G, B 각 색의 휘도 레벨을 구한다. 그리고 R, G, B 각 색의 휘도 레벨을 맞추는 보정 계수를 산출함으로써 색 온도의 보정을 행할 수 있다.
도 19A 및 도 19B는 본 발명의 일 실시 형태에 따른 색 온도의 조절에 관하여 설명하는 설명도이다.
도 19A에 도시된 바와 같이, 본 실시 형태에 따른 표시 장치(100)는 패널 상에서 가로와 세로의 비율이 16:9인 영상(가로 960도트, 세로 540도트)을 표시할 수 있다. 그러나 텔레비전 방송에 있어서는 가로와 세로의 비율이 4:3인 영상도 아직 존재한다. 그러한 영상을 본 실시 형태에 따른 표시 장치(100)에 표시하면, 중앙 부분에만 영상이 표시되고, 화면의 좌우 양단부 부분에 아무것도 영상이 표시되지 않아 검게 표시되는 경우가 있다.
따라서, 도 19B에 도시된 바와 같이 표시 장치(100)에 가로와 세로의 비율이 4:3인 영상을 계속하여 표시하면, 검게 표시되는 양단부 부분에 비교하여 중앙 부분이 특히 열화되게 된다.
이와 같이, 표시 장치(100)에 가로와 세로의 비율이 4:3인 영상을 계속하여 표시하여, 중앙 부분의 발광 특성이 열화된 경우에는 화면의 좌우 양단부 부분의 휘도를 화면의 중앙 부분의 휘도에 맞추는 보정을 행해도 되고, 화면의 중앙 부분의 휘도를 가장 휘도 레벨이 저하되어 있는 색에 맞추도록 화면 전체에서 보정을 행해도 된다.
또한, 본 실시 형태에 있어서는, 발광량을 검출할 때에 있어서의 화면상의 검출 영역은 세로 512라인(512=29)이다. 한편, 패널상에서는 세로 방향으로 540라인이 있다. 따라서, 발광량을 검출할 때는 시간의 경과와 함께 검출 영역을 상하로 이동시켜도 된다.
도 20은 본 발명의 일 실시 형태에 따른, 시간과 검출 영역의 관계를 그래프로 도시하는 설명도이다. 횡축은 시간(t)을 나타내고, 종축은 패널의 최상부를 기준으로 한, 검출 영역의 상단부의 개시 라인을 좌표로서 나타내고 있다.
시간(t)이 0일 때는 검출 영역은 패널의 최상부로부터 세로로 512라인을 검출 영역으로서 발광량의 검출을 행한다. 그 후, 시간의 경과에 수반하여 검출 영역의 상단부를 서서히 내려가, 검출 영역의 상단부가 위에서 28라인째에 도달하면, 이번에는 검출 영역의 상단부를 서서히 내려간다. 이와 같이, 시간의 경과와 함께 검출 영역을 상하 이동시킴으로써, 화면 전체의 발광량을 골고루 취득하는 것이 가능해진다.
또한, 도 20에 도시된 그래프에 있어서의 직선의 기울기, 즉 검출 영역의 시간당 이동량은, 고정치이어도 되고, 가변치이어도 된다. 또한, 가변치일 경우에는 외부로부터 설정을 가능하게 하기 위해 이동량을 파라미터로서 개방해도 된다.
이상, 본 발명의 일 실시 형태에 따른 색 온도 보정 방법에 관하여 설명했다. 또한, 상술한 본 발명의 일 실시 형태에 따른 색 온도 보정 방법은, 표시 장치(100)의 내부의 기록 매체[예를 들어 기록부(106)]에 미리 본 발명의 일 실시 형태에 따른 색 온도 보정 방법을 실행하도록 작성된 컴퓨터 프로그램을 기록해 두 고, 해당 컴퓨터 프로그램을 연산 장치[예를 들어 제어부(104)]가 순차적으로 읽어내어 실행함으로써 행해도 된다.
이상 설명한 바와 같이, 본 발명의 일 실시 형태에 따르면 영상 신호로부터 유기 EL 소자의 발광량을 구하고, 구한 발광량으로부터 발광 시간을 산출하고, 산출된 발광 시간의 정보로부터 R, G, B 각 색의 휘도 레벨을 산출할 수 있다. 그리고 산출된 R, G, B 각 색의 휘도 레벨 중, 가장 휘도 레벨이 낮은 색에 맞추도록 게인을 산출하고, 산출된 게인을 영상 신호에 승산함으로써 색 온도를 보정하여, 표시 장치(100)의 패널을 통하여 화면에 표시되는 화상의 화이트 밸런스의 붕괴를 방지할 수 있다.
또한, 본 발명의 일 실시 형태에 따르면, 선형 특성을 갖는 영상 신호의 신호 레벨로부터 R, G, B 각 색의 휘도 레벨을 산출할 수 있으므로, 패널(158)로부터 실제로 발광한 R, G, B 각 색의 휘도 레벨의 정보를 취득하지 않아도 R, G, B 각 색의 휘도 레벨을 취득하여, 색 온도의 보정을 행하는 것이 가능해진다. 또한, 선형 특성을 갖는 영상 신호에 대한 각종 신호 처리는 간단한 연산이면 되므로, 연산을 행하는 회로는 단순한 회로 구성으로 충분하다. 그 결과, 회로 면적 전체의 감소로 이어지며, 나아가서는 표시 장치(100)의 박형화나 경량화로 이어지는 것이다.
이상, 첨부 도면을 참조하면서 본 발명의 적합한 실시 형태에 관하여 설명했지만, 본 발명은 이러한 예에 한정되지 않는 것은 물론이다. 당업자라면 특허 청구 범위에 기재된 범주 내에 있어서, 각종 변경예 또는 수정예에 상도할 수 있는 것은 명확하며, 그들에 대해서도 당연히 본 발명의 기술적 범위에 속하는 것으로 이해된다.
예를 들어, 상기 실시 형태에서는 제어부(104)의 내부에 형성한 휘도 취득부(166)에 의해, 기록부(106)에 기록된 발광 시간과 LUT로부터 휘도를 취득하고, 취득된 휘도로부터 계수 산출부(168)에 의해 보정 계수(Cr', Cg', Cb')를 산출하고, 산출된 보정 계수를 장기 색 온도 보정부(124)에 보냄으로써, 장기 색 온도 보정부(124)의 내부에 형성한 계수 승산부(170)에 의해 계수를 승산하고 있었지만, 본 발명은 이러한 예에 한정되지 않는 것은 물론이다. 예를 들어, 제어부(104)의 내부는 R, G, B 각 색의 휘도 레벨의 취득까지 행하고, 취득된 휘도 레벨을 장기 색 온도 보정부(124)에 보내어 장기 색 온도 보정부(124)에 의해 보정 계수(Cr', Cg', Cb')의 산출을 행하도록 해도 된다.

Claims (13)

  1. 전류량에 따라 자발광하는 발광 소자와 영상 신호에 따라 상기 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 상기 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 상기 영상 신호를 상기 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치로서,
    선형 특성을 갖는 영상 신호를 입력하여, 상기 영상 신호로부터 발광량을 검출하는 발광량 검출부와,
    상기 발광량 검출부에 의해 검출된 발광량에 기초하여 상기 발광 소자의 발광 시간을 산출하는 발광 시간 산출부와,
    산출된 상기 발광 시간을 기록하는 발광 시간 기록부와,
    상기 발광 시간 기록부에 기록된 발광 시간을 이용하여 상기 발광 소자의 휘도 정보를 취득하는 휘도 취득부와,
    상기 휘도 취득부에 의해 취득된 상기 휘도 정보에 기초하여, 상기 영상 신호에 승산하는 계수를 산출하는 계수 산출부와,
    상기 영상 신호에 대하여 상기 계수 산출부에 의해 산출된 계수를 승산하는 계수 승산부를 포함하는, 표시 장치.
  2. 제1항에 있어서, 감마 특성을 갖는 영상 신호를, 상기 선형 특성을 갖는 영 상 신호로 변환하는 선형 변환부를 더 포함하는, 표시 장치.
  3. 제1항에 있어서, 선형 특성을 갖는 상기 계수 승산부의 출력 신호를, 감마 특성을 갖도록 변환하는 감마 변환부를 더 포함하는, 표시 장치.
  4. 제1항에 있어서, 상기 계수 산출부는, 상기 휘도 취득부에 의해 상기 휘도 정보를 취득한 결과, 가장 휘도가 저하되어 있는 색의 휘도에 다른 색의 휘도를 맞추는 계수를 산출하는, 표시 장치.
  5. 제1항에 있어서, 상기 발광량 검출부는, 상기 화면상의 복수의 영역에 대하여 발광량을 검출하고,
    가장 휘도가 저하되어 있는 영역에 맞추어 발광량을 보정하는 신호 레벨 산출부를 더 포함하는, 표시 장치.
  6. 제5항에 있어서, 상기 발광량 검출부는 발광량을 검출할 때에, 상기 화면상의 복수의 영역에 대하여 영역을 상하 이동시켜 발광량을 검출하는, 표시 장치.
  7. 전류량에 따라 자발광하는 발광 소자 및 영상 신호에 따라 상기 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 상기 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 상기 영 상 신호를 상기 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치의 구동 방법으로서,
    선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하는 발광량 검출 스텝과,
    상기 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하는 발광 시간 산출 스텝과,
    산출된 상기 발광 시간을 기록하는 발광 시간 기록 스텝과,
    상기 발광 시간 기록 스텝에서 기록한 발광 시간과 상기 발광 소자의 휘도의 관계로부터, 상기 발광 소자의 휘도를 취득하는 휘도 취득 스텝과,
    상기 휘도 취득 스텝에서 취득한 상기 휘도 정보에 기초하여, 상기 영상 신호에 승산하는 계수를 산출하는 계수 산출 스텝과,
    상기 영상 신호에 대하여 상기 계수 산출 스텝에서 산출한 계수를 승산하는 계수 승산 스텝을 포함하는, 표시 장치의 구동 방법.
  8. 제7항에 있어서, 감마 특성을 갖는 영상 신호를, 상기 선형 특성을 갖는 영상 신호로 변환하는 스텝을 더 포함하는, 표시 장치의 구동 방법.
  9. 제7항에 있어서, 선형 특성을 갖는 상기 계수 승산 스텝의 출력 신호를, 감마 특성을 갖도록 변환하는 스텝을 더 포함하는, 표시 장치의 구동 방법.
  10. 제7항에 있어서, 상기 계수 산출 스텝은, 상기 휘도 취득 스텝에서 상기 휘도 정보를 취득한 결과, 가장 휘도가 저하되어 있는 색의 휘도에 다른 색의 휘도를 맞추는 계수를 산출하는, 표시 장치의 구동 방법.
  11. 제7항에 있어서, 상기 발광량 검출 스텝은, 상기 화면상의 복수의 영역에 대하여 발광량을 검출하고, 가장 휘도가 저하되어 있는 영역에 맞추어 발광량을 보정하는 신호 레벨 산출 스텝을 더 포함하는, 표시 장치의 구동 방법.
  12. 제11항에 있어서, 상기 발광량 검출 스텝은, 발광량을 검출할 때에 상기 화면상의 복수의 영역에 대하여 영역을 상하 이동시켜 발광량을 검출하는, 표시 장치의 구동 방법.
  13. 전류량에 따라 자발광하는 발광 소자 및 영상 신호에 따라 상기 발광 소자에 인가하는 전류를 제어하는 화소 회로를 구비하는 화소와, 발광시킬 상기 화소를 선택하는 선택 신호를 소정의 주사 주기로 상기 화소에 공급하는 주사선과, 상기 영상 신호를 상기 화소에 공급하는 데이터선이 매트릭스 형상으로 배치되는 표시부를 구비하는 표시 장치의 제어를 컴퓨터에 실행시키는 컴퓨터 프로그램으로서,
    선형 특성을 갖는 영상 신호를 입력하여 발광량을 검출하는 발광량 검출 스텝과,
    상기 발광량 검출 스텝에서 검출한 발광량에 기초하여 발광 시간을 산출하는 발광 시간 산출 스텝과,
    산출된 상기 발광 시간을 기록하는 발광 시간 기록 스텝과,
    상기 발광 시간 기록 스텝에서 기록한 발광 시간과 상기 발광 소자의 휘도의 관계로부터, 상기 발광 소자의 휘도를 취득하는 휘도 취득 스텝과,
    상기 휘도 취득 스텝에서 취득한 상기 휘도 정보에 기초하여, 상기 영상 신호에 승산하는 계수를 산출하는 계수 산출 스텝과,
    상기 영상 신호에 대하여 상기 계수 산출 스텝에서 산출한 계수를 승산하는 계수 승산 스텝을 포함하는, 컴퓨터 프로그램.
KR1020097023420A 2007-05-18 2008-05-15 표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램 KR20100016387A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007133229 2007-05-18
JPJP-P-2007-133229 2007-05-18

Publications (1)

Publication Number Publication Date
KR20100016387A true KR20100016387A (ko) 2010-02-12

Family

ID=40027029

Family Applications (2)

Application Number Title Priority Date Filing Date
KR20080039192A KR101487548B1 (ko) 2007-05-18 2008-04-28 표시 장치, 표시 장치의 제어 방법 및 컴퓨터 프로그램이 기록된 기록 매체
KR1020097023420A KR20100016387A (ko) 2007-05-18 2008-05-15 표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR20080039192A KR101487548B1 (ko) 2007-05-18 2008-04-28 표시 장치, 표시 장치의 제어 방법 및 컴퓨터 프로그램이 기록된 기록 매체

Country Status (12)

Country Link
US (2) US8228268B2 (ko)
EP (1) EP2148316A4 (ko)
JP (1) JPWO2008143130A1 (ko)
KR (2) KR101487548B1 (ko)
CN (2) CN101675463B (ko)
AU (1) AU2008254175B2 (ko)
BR (1) BRPI0811208A2 (ko)
CA (1) CA2683663A1 (ko)
MX (1) MX2009010996A (ko)
RU (1) RU2469415C2 (ko)
TW (1) TW200910298A (ko)
WO (1) WO2008143130A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10255839B2 (en) 2014-10-28 2019-04-09 Samsung Display Co., Ltd. Driving unit, display device and method of driving a display panel
US10861387B2 (en) 2016-07-28 2020-12-08 Samsung Electronics Co., Ltd. Electronic device and operation control method of electronic device

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009031451A (ja) * 2007-07-25 2009-02-12 Eastman Kodak Co 表示装置
JP5446216B2 (ja) * 2008-11-07 2014-03-19 ソニー株式会社 表示装置及び電子機器
JP5304211B2 (ja) * 2008-12-11 2013-10-02 ソニー株式会社 表示装置、輝度調整装置、バックライト装置、輝度調整方法及びプログラム
JP5321032B2 (ja) * 2008-12-11 2013-10-23 ソニー株式会社 表示装置、輝度調整装置、輝度調整方法及びプログラム
KR101849786B1 (ko) 2009-03-18 2018-04-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 조명 장치
KR20110006112A (ko) * 2009-07-13 2011-01-20 삼성전자주식회사 카메라 시스템에서 디스플레이 패널의 백라이트를 제어하는 장치 및 그 방법
JP2011059596A (ja) * 2009-09-14 2011-03-24 Sony Corp 表示装置、ムラ補正方法およびコンピュータプログラム
JP5582778B2 (ja) * 2009-12-21 2014-09-03 キヤノン株式会社 投射装置、プログラム、及び投射装置の制御方法
KR101142590B1 (ko) * 2010-05-03 2012-05-03 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
JP5696463B2 (ja) * 2010-12-15 2015-04-08 ソニー株式会社 表示装置及び表示装置の駆動方法
EP2469505B1 (en) * 2010-12-23 2019-02-27 BlackBerry Limited Handheld electronic communication device having an age compensating display
US8514179B2 (en) 2010-12-23 2013-08-20 Research In Motion Limited Handheld electronic communication device having an age compensating display
CN102890924B (zh) * 2011-07-21 2015-07-22 晨星软件研发(深圳)有限公司 对面板进行色校正的方法与相关修正模块
CN103050071B (zh) * 2011-10-14 2016-06-22 晨星软件研发(深圳)有限公司 校正面板的方法与相关的显示控制器
JP2014126698A (ja) * 2012-12-26 2014-07-07 Sony Corp 自発光表示装置
JP2014126699A (ja) * 2012-12-26 2014-07-07 Sony Corp 自発光表示装置、自発光表示装置の制御方法及びコンピュータプログラム
US20150080142A1 (en) * 2013-09-19 2015-03-19 Michael J. Kline System, Apparatus, And Method For Using Mobile Sporting Goods
US9083320B2 (en) 2013-09-20 2015-07-14 Maofeng YANG Apparatus and method for electrical stability compensation
EP3146889A4 (en) * 2014-05-14 2018-01-10 Olympus Corporation Image pickup system
CN104185059A (zh) * 2014-09-02 2014-12-03 上海杠点信息技术有限公司 一种增强电视终端视觉效果的装置及方法
CN104318893B (zh) * 2014-09-29 2019-02-22 青岛海信电器股份有限公司 一种消除静态图像显示区域残影缺陷的方法和系统
JP6566663B2 (ja) * 2015-03-10 2019-08-28 キヤノン株式会社 画像表示装置及びその制御方法
CN106157929B (zh) * 2015-04-22 2018-06-26 上海和辉光电有限公司 显示屏亮度衰减的调整系统及其亮度调整方法
JP2016218238A (ja) * 2015-05-20 2016-12-22 三菱電機株式会社 Led表示装置および映像表示装置
KR102334211B1 (ko) * 2015-07-24 2021-12-02 삼성전자주식회사 디스플레이 장치 및 디스플레이 방법
JP6437123B2 (ja) * 2015-08-24 2018-12-12 三菱電機株式会社 Led表示装置およびその輝度補正方法
US20180005598A1 (en) * 2016-06-29 2018-01-04 Intel Corporation Oled-aware content creation and content composition
KR102561188B1 (ko) * 2016-09-22 2023-07-28 삼성디스플레이 주식회사 표시장치
CN106611583B (zh) * 2017-02-24 2020-03-03 京东方科技集团股份有限公司 电致发光显示器件的伽马电压调试方法及装置
KR102447018B1 (ko) * 2017-09-22 2022-09-27 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치
JP7035614B2 (ja) * 2018-02-23 2022-03-15 オムロン株式会社 画像センサシステム及び画像センサ
CN110225177B (zh) * 2018-03-01 2022-03-15 阿里巴巴(中国)有限公司 一种界面调节方法、计算机存储介质及终端设备
CN110321907B (zh) * 2018-03-28 2021-08-17 京东方科技集团股份有限公司 一种数据处理顺序的确定方法、显示装置及其显示方法
JP7066537B2 (ja) * 2018-06-06 2022-05-13 株式会社ジャパンディスプレイ 表示装置及び表示装置の駆動方法
KR102483946B1 (ko) * 2018-08-03 2023-01-02 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
US11308883B2 (en) 2018-09-26 2022-04-19 Hewlett-Packard Development Company, L.P. Temperature based OLED sub-pixel luminosity correction
CN109147663A (zh) * 2018-11-28 2019-01-04 南京中电熊猫平板显示科技有限公司 一种有机发光显示装置及其亮度补偿方法
CN109300446B (zh) * 2018-12-12 2022-05-06 惠科股份有限公司 显示面板的保护方法、显示面板及计算机可读存储介质
CN112185308B (zh) * 2019-07-04 2022-03-15 奇景光电股份有限公司 显示控制系统及其区域数字增益控制器
CN114694599B (zh) * 2020-12-25 2024-04-09 海信视像科技股份有限公司 显示设备和mura处理方法
CN113129844B (zh) * 2021-04-06 2022-08-23 Tcl华星光电技术有限公司 背光驱动电路、驱动方法及背光模组

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6072526A (en) * 1990-10-15 2000-06-06 Minolta Co., Ltd. Image sensing device that can correct colors corresponding to skin in a video signal
JP3887060B2 (ja) * 1997-04-09 2007-02-28 ペンタックス株式会社 電子スチルカメラの画像補正情報記録装置および画像復元処理装置
JP2000338922A (ja) 1999-03-25 2000-12-08 Victor Co Of Japan Ltd 映像処理装置
RU2249858C2 (ru) * 1999-03-30 2005-04-10 Эвикс Инк. Система полноцветного светодиодного дисплея
JP4292679B2 (ja) * 1999-05-10 2009-07-08 コニカミノルタホールディングス株式会社 固体撮像装置
JP3892648B2 (ja) * 2000-06-30 2007-03-14 株式会社リコー 画像入力装置、ホワイトバランス調整方法、およびその方法を実行するためのプログラムを格納したコンピュータが読取可能な記録媒体
TW518528B (en) * 2001-01-08 2003-01-21 Chi Mei Optoelectronics Corp Driving method of active matrix electro-luminescent display
JP3904996B2 (ja) 2001-09-28 2007-04-11 株式会社半導体エネルギー研究所 発光装置及び電子機器
SG120889A1 (en) * 2001-09-28 2006-04-26 Semiconductor Energy Lab A light emitting device and electronic apparatus using the same
SG120888A1 (en) * 2001-09-28 2006-04-26 Semiconductor Energy Lab A light emitting device and electronic apparatus using the same
JP2003202838A (ja) * 2001-10-31 2003-07-18 Matsushita Electric Ind Co Ltd 表示装置
KR100472438B1 (ko) * 2001-11-14 2005-02-21 삼성전자주식회사 플라즈마 디스플레이 패널의 휘도 감쇠장치 및 방법
US20040150594A1 (en) * 2002-07-25 2004-08-05 Semiconductor Energy Laboratory Co., Ltd. Display device and drive method therefor
EP1391865A1 (en) 2002-08-23 2004-02-25 Deutsche Thomson-Brandt Gmbh Plasma display panel (PDP) - Reduction of dithering noise while displaying less video levels than required
JP2004252289A (ja) 2003-02-21 2004-09-09 Mitsubishi Electric Corp 画像表示装置の駆動方法
JP3715969B2 (ja) * 2003-03-05 2005-11-16 キヤノン株式会社 色信号補正装置及び画像表示装置
CN101325024B (zh) * 2003-03-27 2011-02-16 三洋电机株式会社 显示斑块的校正方法
JP2005084335A (ja) 2003-09-08 2005-03-31 Sony Corp 光導波モジュール
JP3960287B2 (ja) * 2003-09-09 2007-08-15 ソニー株式会社 画像処理装置およびその方法
JP4855648B2 (ja) * 2004-03-30 2012-01-18 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 有機el表示装置
US20050285828A1 (en) * 2004-06-25 2005-12-29 Sanyo Electric Co., Ltd. Signal processing circuit and method for self-luminous type display
JP2006163069A (ja) * 2004-12-08 2006-06-22 Sanyo Electric Co Ltd 自発光型ディスプレイの信号処理回路および信号処理方法
CN100423063C (zh) * 2004-06-25 2008-10-01 三洋电机株式会社 自发光型显示器的信号处理电路和信号处理方法
JP4974507B2 (ja) * 2004-10-29 2012-07-11 株式会社半導体エネルギー研究所 表示装置
JP4462081B2 (ja) * 2005-03-18 2010-05-12 セイコーエプソン株式会社 有機el装置及びその駆動方法並びに電子機器
EP1865709A4 (en) * 2005-03-29 2010-07-07 Panasonic Corp PROJECTOR AND IMAGE DISPLAY METHOD
JP5352047B2 (ja) * 2005-07-27 2013-11-27 株式会社半導体エネルギー研究所 表示装置及び電子機器
US20070200803A1 (en) * 2005-07-27 2007-08-30 Semiconductor Energy Laboratory Co., Ltd. Display device, and driving method and electronic device thereof
US7564438B2 (en) * 2006-03-24 2009-07-21 Marketech International Corp. Method to automatically regulate brightness of liquid crystal displays

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10255839B2 (en) 2014-10-28 2019-04-09 Samsung Display Co., Ltd. Driving unit, display device and method of driving a display panel
US10861387B2 (en) 2016-07-28 2020-12-08 Samsung Electronics Co., Ltd. Electronic device and operation control method of electronic device

Also Published As

Publication number Publication date
US8144085B2 (en) 2012-03-27
AU2008254175B2 (en) 2013-05-02
CN101308626A (zh) 2008-11-19
RU2469415C2 (ru) 2012-12-10
CN101675463A (zh) 2010-03-17
AU2008254175A1 (en) 2008-11-27
EP2148316A1 (en) 2010-01-27
KR101487548B1 (ko) 2015-01-29
EP2148316A4 (en) 2012-03-14
US20080284767A1 (en) 2008-11-20
RU2009142410A (ru) 2011-05-27
BRPI0811208A2 (pt) 2014-10-29
CN101675463B (zh) 2012-06-20
TW200910298A (en) 2009-03-01
CN101308626B (zh) 2011-06-15
MX2009010996A (es) 2009-10-30
JPWO2008143130A1 (ja) 2010-08-05
WO2008143130A1 (ja) 2008-11-27
US20100118062A1 (en) 2010-05-13
CA2683663A1 (en) 2008-11-27
US8228268B2 (en) 2012-07-24
KR20080101675A (ko) 2008-11-21

Similar Documents

Publication Publication Date Title
KR20100016387A (ko) 표시 장치, 표시 장치의 구동 방법, 및 컴퓨터 프로그램
TWI417836B (zh) A display device, a driving method of a display device, and a computer-readable medium
JP5381709B2 (ja) 表示装置、表示装置の駆動方法およびコンピュータプログラム
KR101450937B1 (ko) 표시 장치, 영상 신호 처리 방법 및 기록 매체
KR101489016B1 (ko) 표시 장치, 영상 신호 처리 방법, 및 기록 매체
TWI413962B (zh) Display device and display device
KR101471225B1 (ko) 표시 장치, 영상 신호 처리 방법 및 기록 매체
TWI413060B (zh) A display device, a lightening unevenness correction method, and a computer program product
KR101594189B1 (ko) 표시 장치, 영상 신호 처리 방법, 및 기록 매체

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
WITB Written withdrawal of application