KR20100002195A - 내부에 질화물층을 가지는 전극간 유전체를 포함하는 보호 게이트 트렌치 전계효과 트렌지스터를 형성하기 위한 구조 및 방법 - Google Patents
내부에 질화물층을 가지는 전극간 유전체를 포함하는 보호 게이트 트렌치 전계효과 트렌지스터를 형성하기 위한 구조 및 방법 Download PDFInfo
- Publication number
- KR20100002195A KR20100002195A KR1020090057034A KR20090057034A KR20100002195A KR 20100002195 A KR20100002195 A KR 20100002195A KR 1020090057034 A KR1020090057034 A KR 1020090057034A KR 20090057034 A KR20090057034 A KR 20090057034A KR 20100002195 A KR20100002195 A KR 20100002195A
- Authority
- KR
- South Korea
- Prior art keywords
- dielectric
- oxide layer
- protective
- electrode
- gate
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 76
- 150000004767 nitrides Chemical class 0.000 title claims abstract description 70
- 230000001681 protective effect Effects 0.000 claims abstract description 106
- 230000005669 field effect Effects 0.000 claims abstract description 32
- 239000004065 semiconductor Substances 0.000 claims abstract description 28
- 230000008569 process Effects 0.000 claims description 21
- 239000000758 substrate Substances 0.000 claims description 13
- 230000003647 oxidation Effects 0.000 claims description 11
- 238000007254 oxidation reaction Methods 0.000 claims description 11
- 210000000746 body region Anatomy 0.000 claims description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 17
- 229920005591 polysilicon Polymers 0.000 description 17
- 230000008901 benefit Effects 0.000 description 8
- 238000005530 etching Methods 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- 230000005684 electric field Effects 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 239000003989 dielectric material Substances 0.000 description 4
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 230000035945 sensitivity Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000035508 accumulation Effects 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/407—Recessed field plates, e.g. trench field plates, buried field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/51—Insulating materials associated therewith
- H01L29/511—Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
- H01L29/513—Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66325—Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
- H01L29/66333—Vertical insulated gate bipolar transistors
- H01L29/66348—Vertical insulated gate bipolar transistors with a recessed gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66712—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/66734—Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
보호 게이트 전계효과 트랜지스터(FET)는 반도체 영역 내로 연장된 복수의 트렌치들을 포함한다. 보호 전극은 상기 트렌치들 각각의 바닥 부분 내에 위치하고, 게이트 전극은 상기 트렌치들 각각 내에서 상기 보호 전극 상에 위치한다. 전극간 유전체는 상기 보호 전극과 상기 게이트 전극 사이에서 연장된다. 상기 전극간 유전체는 제1 산화물층과 상기 제1 산화물층 상의 질화물층을 포함한다.
전계효과 트렌지스터, 보호 게이트, 전극간 유전체, 질화물층
Description
본 발명은 일반적으로 반도체 기술에 관한 것이고, 보다 상세하게는 보호 게이트 트렌치 전계효과 트랜지스터들 내의 전극간 유전체들 및 게이트 유전체들을 형성하기 위한 구조들 및 방법들에 관한 것이다.
보호 게이트 트렌치 전계효과 트랜지스터들은, 보호 전극이 게이트-드레인 캐피시턴스(Cgd)를 감소시키고 온-저항의 손실없이 트랜지스터의 항복 전압을 개선시키는 점에서 종래의 전계효과 트랜지스터들에 비하여 잇점들이 있다. 종래의 보호 게이트 트렌치 전계효과 트랜지스터들은 게이트 전극 하측에 보호 전극을 포함한다. 상기 보호 전극 및 상기 게이트 전극은 전극간 유전체 또는 IED(inter-electrode dielectric)으로 지칭되는 유전체층에 의하여 서로 절연된다. 상기 게이트 전극은 게이트 유전체에 의하여 인접한 몸체 영역들로부터 절연된다. 상기 전극간 유전체 및 상기 게이트 유전체를 형성하는 종래의 방법들은 열산화 공정 및 /또는 화학 기상 증착(CVD) 공정을 포함한다.
종래의 보호 게이트 트렌치 전계효과 트랜지스터들은 많은 단점들이 있다. 게이트 전극들은 높은 전기장을 야기하는 날카로운 구석들을 포함하고, 이에 따라 게이트 누설을 증가시킬 수 있다. 또한, 열산화에 의하여 형성된 전극간 유전체 또는 게이트 유전체는 인접한 트렌치들 사이에서 및 트렌치 측벽들을 따라서 메사 영역을 소비하고, 이에 따라 임계 치수(critical dimension, CD) 손실을 야기한다. 또한, 화학 기상 증착(CVD)에 의하여 형성된 전극간 유전체 또는 게이트 유전체는 상대적으로 높은 계면 전하들과 유전 트랩 전하들을 가지며, 이에 따라 누설을 증가시키고, 유전 품질을 감소시킨다.
따라서, 개선된 전극간 유전체 및 게이트 유전체층들을 가지는 보호 게이트 트렌치 전계효과 트랜지스터들을 형성하기 위한 구조들 및 방법들이 요구된다.
본 발명이 이루고자 하는 기술적 과제는, 개선된 전극간 유전체 및 게이트 유전체층들을 가지는 보호 게이트 트렌치 전계효과 트랜지스터들의 구조들을 제공하는 것이다.
또한, 본 발명이 이루고자 하는 다른 기술적 과제는, 개선된 전극간 유전체 및 게이트 유전체층들을 가지는 보호 게이트 트렌치 전계효과 트랜지스터들을 형성하기 위한 방법들을 제공하는 것이다.
본 발명의 일실시예에 따라서, 보호 게이트 전계효과 트랜지스터(FET)는 반도체 영역 내로 연장된 복수의 트렌치들을 포함한다. 보호 전극은 상기 트렌치들 각각의 바닥 부분 내에 위치하고, 게이트 전극은 상기 트렌치들 각각 내에서 상기 보호 전극 상에 위치한다. 전극간 유전체는 상기 보호 전극과 상기 게이트 전극 사이에서 연장된다. 상기 전극간 유전체는 제1 산화물층과 상기 제1 산화물층 상의 질화물층을 포함한다.
일 실시예에 있어서, 상기 보호 게이트 전계효과 트랜지스터는 상기 트렌치들 각각의 하부 측벽들과 바닥을 라이닝하는 보호 유전체를 더 포함한다. 상기 보호 전극의 대향하는 측들에 인접한 리세스들을 형성하기 위하여, 상기 보호 유전체의 최상 표면들은 상기 보호 전극의 최상 표면에 대하여 상대적으로 리세스된다. 상기 제1 산화물층과 상기 질화물층은 상기 리세스들을 매립한다.
다른 실시예에 있어서, 상기 제1 산화물층과 상기 질화물층은, 상기 복수의 트렌치들의 깊이를 따라서 상기 보호 전극과 중첩한다.
다른 실시예에 있어서, 상기 보호 게이트 전계효과 트랜지스터는 상기 게이트 전극과 상기 반도체 영역 사이에서 연장된 게이트 유전체를 더 포함한다. 상기 게이트 유전체는 제1 산화물층 및 상기 제1 산화물층 상의 질화물층을 포함한다.
다른 실시예에 있어서, 상기 전극간 유전체 내의 상기 질화물층과 상기 게이트 유전체 내의 상기 질화물층은 접촉한다.
다른 실시예에 있어서, 상기 게이트 유전체는, 상기 게이트 전극과 상기 질화물층 사이에서 수직으로 연장된 제2 산화물층을 더 포함한다.
또 다른 실시예에 있어서, 상기 전극간 유전체는 상기 질화물층 상의 제2 산화물층을 더 포함한다.
본 발명의 다른 실시예에 따라서, 보호 게이트 전계효과 트랜지스터는 다음과 같이 형성된다. 반도체 영역 내에 복수의 트렌치들을 형성한다. 상기 트렌치들 각각의 바닥 부분 내에 보호 전극을 형성한다. 상기 보호 전극 상에서 모두 측방향으로 연장된 제1 산화물층과 질화물층을 포함하는 유전체층을 형성한다. 상기 보호 전극 상에 게이트 전극을 형성한다.
일실시예에 있어서, 상기 유전체층을 형성하는 단계는, 상기 제1 산화물층을 형성하는 단계, 상기 제1 산화물층 상에 상기 질화물층을 형성하는 단계; 및 상기 질화물층 상에 제2 산화물층을 형성하는 단계를 포함한다.
다른 실시예에 있어서, 상기 트렌치들 각각의 하부 측벽들과 바닥을 라이닝 하는 보호 유전체를 형성한다. 상기 보호 전극의 대향하는 측들에 인접한 리세스들을 형성하기 위하여, 상기 보호 유전체의 최상 표면들은 상기 보호 전극의 최상 표면에 대하여 상대적으로 리세스된다. 상기 제1 산화물층과 상기 질화물층은 상기 리세스들을 매립한다.
다른 실시예에 있어서, 상기 질화물층은, 상기 게이트 전극과 상기 반도체 영역 사이에서 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 더 연장된다.
다른 실시예에 있어서, 상기 제1 산화물층은 열산화 공정을 이용하여 형성하고, 이에 따라 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 연장된 산화물층을 또한 형성한다.
또 다른 실시예에 있어서, 측방향으로 연장된 상기 제1 산화물층의 두께는, 상기 트렌치들 각각의 상기 상부 측벽들을 따라서 수직으로 연장된 상기 산화물층의 두께에 비하여 두껍다.
하기의 상세한 설명과 첨부된 도면들은 본 발명의 본질과 잇점들에 대한 더 깊은 이해를 위하여 제공된다.
본 발명의 실시예들에 따른 전극간 유전체 및 게이트 유전체는, 감소된 임계 치수 손실, 용이하게 측정가능한 두께, 보호 전극과 게이트 전극 사이의 낮은 전기장과 감소된 게이트 누설, 상대적으로 낮은 계면 전하들 및 유전 트랩 전하들, 낮은 게이트 누설 및 개선된 유전 품질, 보호 전극의 도핑의 변화들에 대한 감소된 두께 민감도, 유전체층들 내로의 감소된 도판트 확산, 및 파티클들과 핀홀들에 대 하여 더 강건함과 같은 잇점이 있다.
본 발명의 실시예들에 따라서, 보호 게이트 트렌치 전계효과 트랜지스터(field effect transistor, FET)의 전극간 유전체(inter-electrode dielectric, IED)와 게이트 유전체는 제1 산화물층과 질화물층을 포함한다. 또한, 일부 실시예들은 상기 질화물층 상의 제2 산화물층을 포함한다. 상기 제1 산화물층 및 상기 질화물층은 보호 전극의 대향하는 측면들에 인접한 상기 보호 유전체 상에 리세스들을 매립하며, 그렇지 않으면 상기 게이트 전극의 바닥 상에 날카로운 구석들을 형성할 수 있다. 이것은 상기 보호 전극과 상기 게이트 전극 사이의 누설을 감소시킨다. 본 발명의 이러한 실시예들과 다른 실시예들 및 다른 형상들과 장점들이 하기에 상세하게 설명된다.
도 1a 내지 도 1f는 본 발명의 일실시예에 따른 보호 게이트 트렌치 전계효과 트랜지스터의 전극간 유전체 및 게이트 유전체층들을 형성하는 공정의 다양한 단계들에서의 개략적인 단면도들이다. 하기의 설명들은 단지 예시적이고, 본 발명의 범위는 이러한 특정한 예들에 한정되는 것은 아님을 이해하여야 한다. 이러한 어플리케이션의 도면들에서의 다양한 치수들은 정확한 축적이 아니며, 다양한 구조적 형상들을 보다 명확하게 나타내기 위하여 적절하게 그 크기가 확대되거나 감소될 수 있다.
도 1a에 있어서, 보호 게이트 트렌치 전계효과 트랜지스터를 형성하기 위한 기초로서 반도체 영역(100)이 제공된다. 공지된 기술들을 이용하여, 반도체 영 역(100)의 표면 상에 하드 마스크(102)를 형성한다. 일실시예에 있어서, 하드 마스크(102)는 산화물을 포함한다. 도 1b에 있어서, 종래의 포토리소그래피 및 식각 기술들을 이용하여, 반도체 영역(100) 내에 트렌치(104)를 형성한다. 일실시예에 있어서, 반도체 영역(100)은 고농도 도핑된 n+ 형 기판 상에 형성된 n 형 에피택셜층을 포함한다. 일부 실시예들에 있어서, 트렌치(104)는 상기 에피택셜층 내로 연장되고, 그 내에서 종료된다. 다른 실시예들에 있어서, 트렌치(104)는 상기 에피택셜층을 관통하여 연장되고 상기 기판 내에서 종료된다. 트렌치(104)를 형성한 후에, 하드 마스크(102)를 제거할 수 있다.
도 1c에 있어서, 공지된 기술들을 이용하여, 트렌치(104)의 측벽들과 바닥을 따라서, 또한 트렌치(104)에 인접한 메사 영역들 상에 보호 유전체(106)를 형성한다. 일실시예에 있어서, 보호 유전체(106)는 700Å 내지 1300Å의 범위의 두께를 갖는 산화물을 포함하고, 종래의 산화물 증착 또는 열산화 공정을 이용하여 형성될 수 있다.
도 1d에 있어서, 공지된 기술들을 이용하여 트렌치(104)의 하측 부분 내의 보호 유전체(106) 상에 보호 전극(108)을 형성한다. 보호 전극(108)의 형성은 트렌치(104)를 매립하도록 보호 유전체(106) 상에 폴리실리콘 층을 증착하는 단계를 포함할 수 있다. 종래의 폴리실리콘 증착 기술들을 이용하여, 상기 폴리실리콘을 증착할 수 있다. 이어서, 공지된 기술들을 이용하여, 상기 폴리실리콘을 식각할 수 있고, 이에 따라 상기 폴리실리콘을 리세스하고, 트렌치(104)의 하측 부분 내에 보호 전극(108)을 형성할 수 있다.
공지된 유전체 식각 기술들을 이용하여, 트렌치(104)의 상부 측벽들을 따라서 및 트렌치(104)에 인접한 메사 영역들 상의 보호 유전체(106)의 부분들을 제거할 수 있다. 이러한 유전체 식각 공정은 보호 유전체(106)의 최상 표면들이 보호 전극(108)의 최상 표면에 대하여 상대적으로 리세스되도록 보호 유전체(106)를 식각하고, 이에 따라 보호 전극(108)의 상측 부분과 반도체 영역(100) 사이에 리세스들(110)을 형성한다.
도 1e에 있어서, 보호 전극(108) 상에 및 트렌치(104)의 상부 측벽들을 따라서, 전극간 유전체(117) 및 게이트 유전체(119)를 형성한다. 전극간 유전체(117) 및 게이트 유전체(119)는 제1 산화물층(112a, 112b) 및 질화물층(114)을 포함한다. 또한, 일부 실시예들은 제2 산화물층(116)을 포함한다.
공지된 기술들을 이용하여, 상부 트렌치 측벽들 (부분 112a) 및 보호 전극(108) (부분 112b)을 따라서 제1 산화물층(112a, 112b)을 형성한다. 또한, 제1 산화물층(112a, 112b)은 트렌치(104)에 인접한 메사 영역들을 덮을 수 있다. 일실시예에 있어서, 종래의 열산화 공정을 이용하여 제1 산화물층(112a, 112b)을 형성할 수 있고, 제1 산화물층(112a, 112b)은 150Å 내지 300Å의 범위의 두께를 가질 수 있다. 일부 실시예들에 있어서, 상기 게이트 전극 및 상기 보호 전극 사이의 누설을 감소시키도록, 게이트 유전체(119)에 비하여 더 두꺼운 전극간 유전체(117)를 가지는 것이 바람직하다. 이러한 실시예들에 있어서, 공지된 기술들을 이용하여 저온 열산화 공정(예를 들어, 약 850℃)을 수행할 수 있고, 이에 따라 상부 트렌치 측벽들을 따라서 형성된 산화물층(112a)에 비하여 상기 폴리실리콘 보호 전극 의 최상측을 따라서 더 두꺼운 산화물층(112b)을 형성한다 (도 1e에 도시된 바와 같음). 이러한 공정을 이용하여, 1.5:1 내지 2:1 범위의 두께 비율 및 그 보다 높은 두께 비율을 달성할 수 있다.
제1 산화물층(112a, 112b) 상에 질화물층(114)을 형성한다. 일실시예에 있어서, 종래의 저압 화학기상증착(low pressure chemical vapor deposition, LPCVD) 공정을 이용하여, 질화물층(114)을 형성할 수 있고, 질화물층(114)은 200Å 내지 600Å의 범위의 두께를 가질 수 있다. 일실시예에 있어서, 질화물층(114) 및 제1 산화물층(112a, 112b)의 두께들은, 질화물층(114) 및 제1 산화물층(112a, 112b)이 리세스들(110)을 매립하는 것을 보장하도록 선택된다. 상기 저압 화학기상증착(LPCVD) 공정은 임계 치수(CD) 손실을 감소시키는 이점이 있고, 이는 열산화 공정과 같이 상기 트렌치 측벽들을 따라서 상기 반도체 영역을 소비하지 않기 때문이다.
일실시예에 있어서, 도 1f에 도시된 바와 같이, 제1 산화물층(112a, 112b) 및 질화물층(114)은 리세스들(110)을 매립하여 영역들(118)을 형성한다. 영역들(118)은 트렌치(104)의 깊이를 따라서 보호 전극(108)과 중첩된다. 종래의 보호 게이트 트렌치 전계효과 트랜지스터들에 있어서, 영역들(118)은 통상적으로 폴리실리콘으로 매립되고, 이에 따라 높은 전기장과 증가된 게이트 누설을 야기하는, 상기 게이트 전극의 바닥 상에 날카로운 구석들을 형성한다. 따라서, 제1 산화물층(112a, 112b)과 질화물층(114)을 이용하여 영역들(118)을 매립함으로써 전기장을 낮추고 게이트 누설을 감소시킨다.
종래의 방법들을 이용하여, 질화물층(114) 상에 제2 산화물층(116)을 형성할 수 있다. 일실시예에 있어서, 종래의 열산화 공정을 이용하여, 제2 산화물층(116)을 형성될 수 있고, 제2 산화물층(116)은 25Å 내지 45Å의 범위의 두께를 가질 수 있다. 제2 산화물층(116)은 부분적으로 형성될 수 있으며, 이는 폴리실리콘 게이트(120) 및 질화물층(114)이 좋은 계면을 형성하지 않기 때문이다.
도 1f에 있어서, 트렌치(104)의 상측 부분 내에 게이트 전극(120)을 형성한다. 게이트 전극(120)의 형성은 트렌치(104)를 매립하기 위하여 전극간 유전체(117) 및 게이트 유전체(119) 상에 폴리실리콘을 증착하는 단계를 포함할 수 있다. 종래의 폴리실리콘 증착 기술들을 이용하여, 상기 폴리실리콘을 증착할 수 있다. 이어서, 트렌치(104)의 상기 상측 부분 내에 게이트 전극(120)을 형성하기 위하여, 공지된 기술들을 이용하여, 상기 증착된 폴리실리콘을 식각한다. 도 1f에 도시된 바와 같이, 게이트 전극(120)의 최상측은 반도체 영역(100)의 표면 이하로 리세스될 수 있다. 상기 폴리실리콘 식각은 트렌치(104)에 인접한 메사 영역들 상으로 연장된 제1 산화물층(112a, 112b), 질화물층(114), 및 제2 산화물층(116)의 부분들을 또한 제거할 수 있다. 일실시예에 있어서, 상기 폴리실리콘 리세스 식각은 제2 산화물층(116) 상에서 종료되는 제1 폴리실리콘 식각 단계를 포함한다. 상기 메사 영역들 상의 제2 산화물층(116)을 제거하기 위하여, 짧은 산화물 식각 단계가 이어질 수 있다. 이어서, 게이트 전극(120)을 리세스 하기 위하여 위한 적시의 폴리실리콘 식각 단계를 수행할 수 있다. 상기 단계는 상기 메사 영역들 상의 질화물층(114)을 또한 제거할 수 있으며, 반면, 상기 제1 산화물층(112a, 112b)은 잔존하여 상기 메사 표면들을 보호한다. 상기 메사 영역들 상의 제1 산화물층(112a, 112b)을 제거하기 위하여, 최종 산화물 식각 단계를 수행할 수 있다. 또는, 상기 메사 영역들 상으로 연장된 제1 산화물층(112a, 112b), 질화물층(114), 및 제2 산화물층(116)의 부분들은 폴리실리콘 리세스 식각 이후에 제거될 수 있다.
보호 게이트 트렌치 전계효과 트랜지스터 구조의 남은 부분들은 수 많은 공지된 기술들 중의 어느 하나를 이용하여 형성될 수 있다. 도 2는 본 발명의 일실시예에 따른 더 완성된 보호 게이트 트렌치 전계효과 트랜지스터 구조의 개략적인 단면도이다
도 2에 있어서, 반도체 영역(200)은 고농도 도핑된 n+ 형 기판(222) 상의 n 형 드리프트 영역(224)을 포함한다. 본 실시예에 있어서, 트렌치(204)는 드리프트 영역(224) 내로 연장된다. p 형 전도성의 몸체 영역들(226)은 드리프트 영역(224) 상에서 연장된다. n+ 형 전도성의 소스 영역들(228)이 트렌치(104)의 측면에 위치한다. 일실시예에 있어서, 공지된 기술들을 이용하여, 기판(222) 상에 형성된 n 형 에피택셜층의 상측 부분 내에 드리프트 영역(224)을 형성한다. 또는, 트렌치(204)를 식각하기 전에, 소스 영역들(228)과 몸체 영역들(226)을 형성할 수 있다. 도 1a 내지 도 1f와 관련하여 설명한 기술과 유사한 기술을 이용하여, 보호 유전체(206), 보호 전극(208), 게이트 전극(220), 전극간 유전체(217), 및 게이트 유전체(219)를 형성할 수 있다.
도 2의 단면은 스트라이프-형상이고 서로에 대하여 평행하게 연장된 소스 영역들(228)과 트렌치(204)와 함께 개방형 셀 구성이 이용되는 실시예에 상응한다. 본 실시예에 있어서, 주기적으로 또는 연속적으로 상기 소스 스트라이프를 따르는 p+ 형 도전형의 고농도 몸체 영역들(230)을 형성하기 위하여, 종래의 기술들을 이용한다. 상기 구조 상에 유전체층(예를 들어, BPSG)을 형성하고, 후속의 리플로우 공정에 이어서 유전체 돔(232, dielectric dome)을 형성하기 위하여 패터닝한다. 소스 영역들(228) 및 고농도 몸체 영역들(230)과 전기적으로 접촉되는 최상측 전도성 상호연결층(234)(예를 들어, 금속을 포함함)을 전체 구조 상에 형성할 수 있다. 이와 유사하게, 공지된 기술들을 이용하여, 기판(222)의 하측과 전기적으로 접촉하고, 예를 들어, 금속을 포함하는, 바닥측 전도성 상호연결층(미도시)을 형성할 수 있다. 본 발명의 방법은 개방형 셀 구성에 한정되는 것은 아니다. 폐쇄형 셀 구성에의 본 발명의 변형은 본 개시를 고려하여 본 기술분야의 당업자에게는 명백하다.
도 2에 도시된 실시예가 n 채널 전계효과 트랜지스터를 도시한다고 하여도, 다양한 반도체 영역들의 극성을 반대로 함으로써 p 채널 전계효과 트랜지스터를 구현할 수 있다. 또한, 반도체 영역들(100, 200)이 기판 상에서 연장된 에피택셜층을 포함하는 실시예들에 있어서, 기판과 에피택셜층이 동일한 도전형인 모스펫(MOSFET)들을 구현할 수 있고, 또한 기판과 에피택셜층이 반대인 도전형인 절연 게이트 양극성 트랜지스터(IGBT)들을 구현할 수 있다.
다른 잇점들 및 특징들 중에서, 본 발명의 실시예들에 따른 전극간 유전체 및 게이트 유전체는, 감소된 임계 치수 손실(메사 영역들 또는 트렌치 측벽들을 소비하지 않는 질화물층(114)의 증착 공정을 이용함), 용이하게 측정가능한 두께(질 화물층(114)은 상기 메사 영역들 또는 트렌치 측벽들의 추가적인 소비 없이 더 두꺼워질 수 있음), 보호 전극과 게이트 전극 사이의 낮은 전기장과 감소된 게이트 누설(게이트 폴리실리콘을 대신하여 제1 산화물층(112a, 112b) 및 질화물층(114)으로 영역들(118)을 매립함에 의함), 상대적으로 낮은 계면 전하들 및 유전 트랩 전하들(제1 산화물층(112a, 112b)에 대하여 열산화 공정을 이용하고, 이는 증착막에 비하여 우수한 품질을 가짐), 낮은 게이트 누설 및 개선된 유전 품질(산화막과 질화막 모두를 포함하는 유전체를 이용함), 보호 전극(108)의 도핑의 변화들에 대한 감소된 두께 민감도(질화물층(114)에 대하여 증착 공정을 이용하고, 이는 열공정에 비하여 도핑의 변화들이 덜 민감함), 유전체층들 내로의 감소된 도판트 확산(질화물층(114)은 확산에 대한 방지물로 작용함), 및 파티클들과 핀홀들에 대하여 더 강함(각각의 막 내의 결함들이 정렬되는 확률을 감소시키는 유전체 내의 하나 이상의 막을 이용함)의 잇점이 있다. 또한, 본 명세서에 설명된 본 발명의 실시예들은 종래의 공정들과 용이하게 결합하도록 변경하는 것이 간단한 잇점이 있다. 예를 들어, 희생층을 요구하지 않는다. 증착되는 각각의 유전막은 최종 전극간 유전체 및 게이트 유전체의 부분으로 잔류한다. 또한, 종래의 공정들과는 달리, 본 발명의 실시예에 따라서, 전극간 유전체와 게이트 유전체는 동시에 형성될 수 있다. 전극간 유전체를 위하여 요구되는 공정 단계들과는 개별적으로, 게이트 유전체를 형성하기 위하여 추가적인 공정 단계들이 요구되지 않는다.
지금까지 특정한 실시예들이 도시되고 설명되었다고 하여도, 본 발명의 실시예들은 이에 한정되는 것은 아니다. 예를 들어, 본 발명으로부터 벗어나지 않고, 도시되고 설명된 구조들의 도핑 극성들이 반대로 되고 및/또는 다양한 원소들의 도핑 농도들이 변화할 수 있음을 이해할 수 있다. 또한, 상술한 다양한 실시예들은 실리콘, 실리콘 탄화물, 갈륨 비소, 갈륨 질화물, 다이아몬드, 또는 다른 반도체 물질들에 대하여 적용될 수 있다. 또한, 본 발명의 범위를 벗어나지 않고, 본 발명의 하나 또는 그 이상의 실시예들의 특징들이 본 발명의 다른 실시예들의 하나 또는 그 이상의 특징들과 결합할 수 있다.
그러므로, 본 발명의 범위는 상술한 설명을 참조하여 한정되는 것이 아니며, 균등물의 모든 범위를 포함하면서, 첨부된 청구항들을 참조하여 결정되어야 한다.
도 1a 내지 도 1f는 본 발명의 일실시예에 따른 보호 게이트 트렌치 전계효과 트랜지스터의 전극간 유전체 및 게이트 유전체를 형성하는 공정들의 다양한 단계들에서의 개략적인 단면도들이다.
도 2는 본 발명의 일실시예에 따른 보호 게이트 트렌치 전계효과 트랜지스터 구조의 개략적인 단면도이다.
Claims (36)
- 반도체 영역 내로 연장된 복수의 트렌치들;상기 트렌치들 각각의 바닥 부분 내의 보호 전극;상기 보호 전극 상의 게이트 전극; 및상기 보호 전극과 상기 게이트 전극 사이에서 연장된 전극간 유전체(inter-electrode dielectric, IED);를 포함하고,상기 전극간 유전체는:(i) 제1 산화물층; 및(ii) 상기 제1 산화물층 상의 질화물층;을 포함하는 보호 게이트 전계효과 트랜지스터(FET).
- 제 1 항에 있어서,상기 반도체 영역은:기판 상에서 연장된 제1 도전형의 드리프트 영역으로서, 상기 기판은 상기 드리프트 영역에 비하여 높은 도핑 농도를 가지는 상기 드리프트 영역;상기 드리프트 영역 상에서 연장된 제2 도전형의 몸체 영역; 및상기 몸체 영역 내의 상기 트랜치들 각각과 인접한 상기 제1 도전형의 소스 영역들;을 더 포함하고,상기 복수의 트렌치들은 상기 드리프트 영역 내로 연장되고, 상기 드리프트 영역 내에서 종료되는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 1 항에 있어서,상기 반도체 영역은:기판 상에서 연장된 제1 도전형의 드리프트 영역으로서, 상기 기판은 상기 드리프트 영역에 비하여 높은 도핑 농도를 가지는 상기 드리프트 영역;상기 드리프트 영역 상에서 연장된 제2 도전형의 몸체 영역; 및상기 몸체 영역 내의 상기 트랜치들 각각과 인접한 상기 제1 도전형의 소스 영역들;을 더 포함하고,상기 복수의 트렌치들은 상기 기판 내로 연장되고, 상기 기판 내에서 종료되는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 1 항에 있어서,상기 트렌치들 각각의 하부 측벽들과 바닥을 라이닝하는 보호 유전체를 더 포함하고,상기 보호 전극의 대향하는 측들에 인접한 리세스들을 형성하기 위하여, 상기 보호 유전체의 최상 표면들은 상기 보호 전극의 최상 표면에 대하여 상대적으로 리세스되고,상기 제1 산화물층과 상기 질화물층은 상기 리세스들을 매립하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 4 항에 있어서,상기 제1 산화물층과 상기 질화물층은, 상기 복수의 트렌치들의 깊이를 따라서 상기 보호 전극과 중첩하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 1 항에 있어서,상기 게이트 전극과 상기 반도체 영역 사이에서 연장된 게이트 유전체를 더 포함하고,상기 게이트 유전체는:(i) 상기 제1 산화물층; 및(ii) 상기 제1 산화물층 상의 상기 질화물층;을 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 6 항에 있어서,상기 전극간 유전체 내의 상기 질화물층과 상기 게이트 유전체 내의 상기 질화물층은 접촉하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 6 항에 있어서,상기 질화물층은 상기 제1 산화물층에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 6 항에 있어서,상기 질화물층은 상기 제1 산화물층에 비하여 얇은 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 6 항에 있어서,상기 전극간 유전체 내의 상기 제1 산화물층의 두께는, 상기 게이트 유전체 내의 상기 제1 산화물층의 두께에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 6 항에 있어서,상기 게이트 유전체는, 상기 게이트 전극과 상기 질화물층 사이에서 수직으로 연장된 제2 산화물층을 더 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 11 항에 있어서,상기 제2 산화물층은 또한 상기 전극간 유전체의 부분으로 형성되고, 상기 질화물층 상에서 연장된 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 12 항에 있어서,상기 전극간 유전체 내의 상기 제2 산화물층과 상기 게이트 유전체 내의 상기 제2 산화물층은 접촉하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 13 항에 있어서,상기 제1 산화물층은 상기 제2 산화물층에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 반도체 영역 내로 연장된 복수의 트렌치들;상기 트렌치들 각각의 바닥 부분 내의 보호 전극;상기 보호 전극 상의 게이트 전극; 및상기 보호 전극과 상기 게이트 전극 사이에서 연장된 전극간 유전체;를 포함하고,상기 전극간 유전체는:(i) 제1 산화물층; 및(ii) 상기 제1 산화물층 상의 질화물층;을 포함하고,상기 질화물층은 상기 보호 전극과 상기 게이트 전극 사이에서 측방향으로 연장되고,상기 질화물층은 하측 방향으로 연장된 외측 부분들을 가지는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 15 항에 있어서,하측 방향으로 연장된 상기 질화물층의 상기 외측 부분들은, 상기 복수의 트렌치들의 깊이를 따라서 상기 보호 전극과 중첩되는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 15 항에 있어서,상기 트렌치들 각각의 하부 측벽들과 바닥을 라이닝하는 보호 유전체를 더 포함하고,상기 보호 전극의 대향하는 측들에 인접한 리세스들을 형성하기 위하여, 상기 보호 유전체의 최상 표면들은 상기 보호 전극의 최상 표면에 대하여 상대적으로리세스되고,하측 방향으로 연장된 상기 질화물층의 상기 외측 부분들은 상기 리세스들을 매립하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 15 항에 있어서,상기 게이트 전극과 상기 반도체 영역 사이에서 연장된 게이트 유전체를 더 포함하고,상기 게이트 유전체는:(i) 상기 제1 산화물층; 및(ii) 상기 제1 산화물층 상의 상기 질화물층;을 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 18 항에 있어서,상기 전극간 유전체 내의 상기 질화물층과 상기 게이트 유전체 내의 상기 질화물층은 접촉하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 18 항에 있어서,상기 전극간 유전체 내의 상기 제1 산화물층의 두께는, 상기 게이트 유전체 내의 상기 제1 산화물층의 두께에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 18 항에 있어서,상기 게이트 유전체는, 상기 게이트 전극과 상기 질화물층 사이에서 수직으로 연장된 제2 산화물층을 더 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 21 항에 있어서,상기 전극간 유전체는, 상기 질화물층 상의 상기 제2 산화물층을 더 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 22 항에 있어서,상기 전극간 유전체 내의 상기 제2 산화물층과 상기 게이트 유전체 내의 상기 제2 산화물층은 접촉하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 제 23 항에 있어서,상기 제1 산화물층은 상기 제2 산화물층에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터.
- 반도체 영역 내에 복수의 트렌치들을 형성하는 단계;상기 트렌치들 각각의 바닥 부분 내에 보호 전극을 형성하는 단계;상기 보호 전극 상에서 모두 측방향으로 연장된 제1 산화물층과 질화물층을 포함하는 유전체층을 형성하는 단계; 및상기 유전체층 상에 게이트 전극을 형성하는 단계;를 포함하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 25 항에 있어서,상기 유전체층을 형성하는 단계는:(i) 상기 제1 산화물층을 형성하는 단계;(ii) 상기 제1 산화물층 상에 상기 질화물층을 형성하는 단계; 및(iii) 상기 질화물층 상에 제2 산화물층을 형성하는 단계;를 포함하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 25 항에 있어서,상기 트렌치들 각각의 하부 측벽들과 바닥을 라이닝하는 보호 유전체층을 형성하는 단계를 더 포함하고,상기 보호 전극의 대향하는 측들에 인접한 리세스들을 형성하기 위하여, 상기 보호 유전체의 최상 표면들은 상기 보호 전극의 최상 표면에 대하여 상대적으로리세스되고,상기 제1 산화물층과 상기 질화물층은 상기 리세스들을 매립하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 27 항에 있어서,상기 제1 산화물층과 상기 질화물층은, 상기 복수의 트렌치들의 깊이를 따라서 상기 보호 전극과 중첩하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 25 항에 있어서,상기 질화물층은, 상기 게이트 전극과 상기 반도체 영역 사이에서 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 더 연장된 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 29 항에 있어서,상기 제1 산화물층은 열산화 공정을 이용하여 형성하고, 이에 따라 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 연장된 산화물층을 또한 형성하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 30 항에 있어서,측방향으로 연장된 상기 제1 산화물층의 두께는, 상기 트렌치들 각각의 상기 상부 측벽들을 따라서 수직으로 연장된 상기 산화물층의 두께에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 반도체 영역 내에 복수의 트렌치들을 형성하는 단계;상기 트렌치들 각각의 대향하는 측벽들 및 바닥을 라이닝하는 보호 유전체를 형성하는 단계;상기 트렌치들 각각의 바닥 부분 내의 상기 보호 유전체 상에 보호 전극을 형성하는 단계;상기 보호 전극의 상측 부분과 상기 반도체 영역 사이에 리세스를 형성하도록, 상기 보호 전극의 최상 표면의 하측으로 상기 보호 유전체를 리세스하는 단계;상기 트렌치들 각각 내의 상기 보호 전극 상에 상기 리세스들을 부분적으로 매립하는 질화물층을 형성하는 단계; 및상기 질화물층 상에 상기 트렌치들 각각의 상측 부분 내에 게이트 전극을 형성하는 단계;를 포함하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 32 항에 있어서,상기 보호 전극과 상기 게이트 전극 사이에서 연장된 유전체층을 형성하는 단계를 더 포함하고,상기 유전체층은:(i) 제1 산화물층;(ii) 상기 제1 산화물층 상의 질화물층; 및(iii) 상기 질화물층 상의 제2 산화물층;을 포함하고,적어도 상기 제1 산화물층 및 상기 질화물층은 상기 리세스들을 매립하고, 상기 복수의 트렌치들의 깊이를 따라서 상기 보호 전극과 중첩되는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 32 항에 있어서,상기 질화물층은, 상기 게이트 전극과 상기 반도체 영역 사이에서 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 더 연장된 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 32 항에 있어서,상기 제1 산화물층은 열산화 공정을 이용하여 형성하고, 이에 따라 상기 트렌치들 각각의 상부 측벽들을 따라서 수직으로 연장된 산화물층을 또한 형성하는 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
- 제 35 항에 있어서,측방향으로 연장된 상기 제1 산화물층의 두께는, 상기 트렌치들 각각의 상기 상부 측벽들을 따라서 수직으로 연장된 상기 산화물층의 두께에 비하여 두꺼운 것을 특징으로 하는 보호 게이트 전계효과 트랜지스터의 형성 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/146,791 | 2008-06-26 | ||
US12/146,791 US7872305B2 (en) | 2008-06-26 | 2008-06-26 | Shielded gate trench FET with an inter-electrode dielectric having a nitride layer therein |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100002195A true KR20100002195A (ko) | 2010-01-06 |
KR101644372B1 KR101644372B1 (ko) | 2016-08-01 |
Family
ID=41413026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090057034A KR101644372B1 (ko) | 2008-06-26 | 2009-06-25 | 내부에 질화물층을 가지는 전극간 유전체를 포함하는 보호 게이트 트렌치 전계효과 트렌지스터를 형성하기 위한 구조 및 방법 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7872305B2 (ko) |
KR (1) | KR101644372B1 (ko) |
CN (1) | CN101615632B (ko) |
DE (1) | DE102009030510B4 (ko) |
TW (1) | TW201010079A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120106574A (ko) * | 2011-03-16 | 2012-09-26 | 페어차일드 세미컨덕터 코포레이션 | 차폐된 게이트 mosfet 소자의 인터-폴리 유전체 |
US8890212B2 (en) | 2012-09-28 | 2014-11-18 | Samsung Electronics Co., Ltd. | Normally-off high electron mobility transistor |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050163704A1 (en) * | 2004-01-23 | 2005-07-28 | Ovonic Battery Company | Base-facilitated production of hydrogen from biomass |
US7872305B2 (en) * | 2008-06-26 | 2011-01-18 | Fairchild Semiconductor Corporation | Shielded gate trench FET with an inter-electrode dielectric having a nitride layer therein |
US8592266B2 (en) * | 2010-10-27 | 2013-11-26 | International Business Machines Corporation | Replacement gate MOSFET with a high performance gate electrode |
US8633539B2 (en) * | 2011-06-27 | 2014-01-21 | Infineon Technologies Austria Ag | Trench transistor and manufacturing method of the trench transistor |
US8889532B2 (en) * | 2011-06-27 | 2014-11-18 | Semiconductor Components Industries, Llc | Method of making an insulated gate semiconductor device and structure |
US8878287B1 (en) | 2012-04-12 | 2014-11-04 | Micrel, Inc. | Split slot FET with embedded drain |
TWI512841B (zh) * | 2012-07-13 | 2015-12-11 | Ubiq Semiconductor Corp | 溝槽式閘極金氧半場效電晶體的製造方法 |
KR101927408B1 (ko) | 2012-07-20 | 2019-03-07 | 삼성전자주식회사 | 고전자 이동도 트랜지스터 및 그 제조방법 |
KR101792276B1 (ko) * | 2012-08-23 | 2017-11-02 | 매그나칩 반도체 유한회사 | 반도체 소자 및 그 소자의 제조 방법 |
TWI529900B (zh) * | 2012-08-26 | 2016-04-11 | 萬國半導體股份有限公司 | 在sgt mosfet 中靈活調節crss 以平滑波形避免直流-直流器件中電磁干擾 |
JP5811973B2 (ja) | 2012-09-12 | 2015-11-11 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
JP6056292B2 (ja) * | 2012-09-12 | 2017-01-11 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
JP2014056913A (ja) | 2012-09-12 | 2014-03-27 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置 |
US9000497B2 (en) * | 2012-09-14 | 2015-04-07 | Renesas Electronics Corporation | Trench MOSFET having an independent coupled element in a trench |
KR102156130B1 (ko) | 2014-04-10 | 2020-09-15 | 삼성전자주식회사 | 반도체 소자 형성 방법 |
CN105789043B (zh) * | 2014-12-25 | 2019-03-12 | 华润微电子(重庆)有限公司 | 沟槽型半导体器件及其制作方法 |
CN106057903A (zh) * | 2016-08-01 | 2016-10-26 | 上海华虹宏力半导体制造有限公司 | 屏蔽栅沟槽型mosfet及其制造方法 |
CN106876276A (zh) * | 2017-01-04 | 2017-06-20 | 上海华虹宏力半导体制造有限公司 | 沟槽型双层栅mos结构的制造方法 |
CN106920752A (zh) * | 2017-03-15 | 2017-07-04 | 西安龙腾新能源科技发展有限公司 | 低压超结mosfet栅源氧化层结构及制造方法 |
TWI678805B (zh) * | 2017-05-19 | 2019-12-01 | 帥群微電子股份有限公司 | 溝槽式功率半導體元件及其製造方法 |
CN108962972B (zh) * | 2017-05-19 | 2021-12-21 | 帅群微电子股份有限公司 | 沟槽式功率半导体元件及其制造方法 |
CN109216450B (zh) * | 2017-06-30 | 2021-11-30 | 帅群微电子股份有限公司 | 沟槽式功率半导体元件的制造方法 |
CN109216449B (zh) * | 2017-06-30 | 2021-07-30 | 帅群微电子股份有限公司 | 沟槽式功率半导体元件及其制造方法 |
CN107492486A (zh) * | 2017-08-15 | 2017-12-19 | 上海华虹宏力半导体制造有限公司 | 沟槽型双层栅mos介质层的工艺方法 |
CN108493251A (zh) * | 2018-04-19 | 2018-09-04 | 张帅 | 屏蔽栅场效应晶体管及其制造方法 |
WO2020180338A1 (en) * | 2019-03-01 | 2020-09-10 | Ipower Semiconductor | Method of manufacturing shielded gate trench mosfet devices |
CN111863617A (zh) * | 2019-04-24 | 2020-10-30 | 帅群微电子股份有限公司 | 沟槽式功率半导体组件及其制造方法 |
CN110896026A (zh) * | 2019-11-22 | 2020-03-20 | 矽力杰半导体技术(杭州)有限公司 | 沟槽型mosfet结构及其制造方法 |
CN111681963B (zh) * | 2020-08-11 | 2020-11-20 | 中芯集成电路制造(绍兴)有限公司 | 一种屏蔽栅场效应晶体管及其形成方法 |
CN111933529B (zh) * | 2020-10-13 | 2021-01-05 | 江苏长晶科技有限公司 | 一种沟槽型mosfet的制造方法及其结构 |
CN114242578B (zh) * | 2022-02-21 | 2022-06-17 | 威海银创微电子技术有限公司 | SGT Mosfet中IPO厚度的可控方法、装置及介质 |
CN115132587B (zh) * | 2022-07-05 | 2023-05-09 | 上海功成半导体科技有限公司 | 一种功率器件及其制备方法 |
CN116013776B (zh) * | 2023-03-02 | 2023-09-15 | 绍兴中芯集成电路制造股份有限公司 | 屏蔽栅沟槽型晶体管的制备方法及屏蔽栅沟槽型晶体管 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040031987A1 (en) * | 2002-03-19 | 2004-02-19 | Ralf Henninger | Method for fabricating a transistor configuration including trench transistor cells having a field electrode, trench transistor, and trench configuration |
US7091573B2 (en) * | 2002-03-19 | 2006-08-15 | Infineon Technologies Ag | Power transistor |
US20070114600A1 (en) * | 2005-08-31 | 2007-05-24 | Franz Hirler | Trench transistor and method for fabricating a trench transistor |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6351018B1 (en) * | 1999-02-26 | 2002-02-26 | Fairchild Semiconductor Corporation | Monolithically integrated trench MOSFET and Schottky diode |
US6437386B1 (en) * | 2000-08-16 | 2002-08-20 | Fairchild Semiconductor Corporation | Method for creating thick oxide on the bottom surface of a trench structure in silicon |
DE10063443B4 (de) * | 2000-12-20 | 2005-03-03 | Infineon Technologies Ag | Verfahren zur Herstellung einer Elektrode eines mittels Feldeffekt steuerbaren Halbleiterbauelements und mittels Feldeffekt steuerbares Halbleiterbauelement |
US6870220B2 (en) * | 2002-08-23 | 2005-03-22 | Fairchild Semiconductor Corporation | Method and apparatus for improved MOS gating to reduce miller capacitance and switching losses |
DE10341592B4 (de) * | 2002-07-31 | 2008-01-24 | Infineon Technologies Ag | Leistungstransistor mit besonders ausgeformter Gate- und Feldelektrode |
KR100467023B1 (ko) * | 2002-10-31 | 2005-01-24 | 삼성전자주식회사 | 자기 정렬 접촉 구조 및 그 형성 방법 |
US7087959B2 (en) * | 2004-08-18 | 2006-08-08 | Agere Systems Inc. | Metal-oxide-semiconductor device having an enhanced shielding structure |
WO2006108011A2 (en) * | 2005-04-06 | 2006-10-12 | Fairchild Semiconductor Corporation | Trenched-gate field effect transistors and methods of forming the same |
US7504303B2 (en) * | 2005-05-26 | 2009-03-17 | Fairchild Semiconductor Corporation | Trench-gate field effect transistors and methods of forming the same |
US7872305B2 (en) | 2008-06-26 | 2011-01-18 | Fairchild Semiconductor Corporation | Shielded gate trench FET with an inter-electrode dielectric having a nitride layer therein |
-
2008
- 2008-06-26 US US12/146,791 patent/US7872305B2/en active Active
-
2009
- 2009-06-25 DE DE102009030510.6A patent/DE102009030510B4/de not_active Expired - Fee Related
- 2009-06-25 KR KR1020090057034A patent/KR101644372B1/ko active IP Right Grant
- 2009-06-25 TW TW098121358A patent/TW201010079A/zh unknown
- 2009-06-26 CN CN2009101502930A patent/CN101615632B/zh not_active Expired - Fee Related
-
2010
- 2010-12-02 US US12/958,689 patent/US8129241B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040031987A1 (en) * | 2002-03-19 | 2004-02-19 | Ralf Henninger | Method for fabricating a transistor configuration including trench transistor cells having a field electrode, trench transistor, and trench configuration |
US7091573B2 (en) * | 2002-03-19 | 2006-08-15 | Infineon Technologies Ag | Power transistor |
US20070114600A1 (en) * | 2005-08-31 | 2007-05-24 | Franz Hirler | Trench transistor and method for fabricating a trench transistor |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120106574A (ko) * | 2011-03-16 | 2012-09-26 | 페어차일드 세미컨덕터 코포레이션 | 차폐된 게이트 mosfet 소자의 인터-폴리 유전체 |
US8890212B2 (en) | 2012-09-28 | 2014-11-18 | Samsung Electronics Co., Ltd. | Normally-off high electron mobility transistor |
Also Published As
Publication number | Publication date |
---|---|
DE102009030510A1 (de) | 2010-01-14 |
TW201010079A (en) | 2010-03-01 |
US20090321817A1 (en) | 2009-12-31 |
US8129241B2 (en) | 2012-03-06 |
KR101644372B1 (ko) | 2016-08-01 |
CN101615632A (zh) | 2009-12-30 |
US7872305B2 (en) | 2011-01-18 |
US20110081773A1 (en) | 2011-04-07 |
DE102009030510B4 (de) | 2020-11-12 |
CN101615632B (zh) | 2013-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101644372B1 (ko) | 내부에 질화물층을 가지는 전극간 유전체를 포함하는 보호 게이트 트렌치 전계효과 트렌지스터를 형성하기 위한 구조 및 방법 | |
KR101945336B1 (ko) | 트렌치형 게이트 소자를 위한 두꺼운 저부 유전체의 구조 및 그 제조 방법 | |
US8329538B2 (en) | Shielded gate trench FET with an inter-electrode dielectric having a low-k dielectric therein | |
US10446678B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
US8497549B2 (en) | Method and structure for shielded gate trench FET | |
KR101311673B1 (ko) | 트랜치-게이트 전계 효과 트랜지스터 내에서 측방향으로연장되는 유전체층을 형성하는 구조 및 방법 | |
US20130134505A1 (en) | Semiconductor device for power and method of manufacture thereof | |
WO2016152058A1 (ja) | 半導体装置 | |
US20130026563A1 (en) | Structures and methods for forming high density trench field effect transistors | |
KR20040033313A (ko) | 셀 트렌치 게이트 전계 효과 트렌지스터 및 그 제조 방법 | |
US9991378B2 (en) | Trench power semiconductor device | |
EP3772110A1 (en) | Charge-balance power device, and process for manufacturing the charge-balance power device | |
TWI731714B (zh) | 功率元件及其製造方法 | |
TWI809577B (zh) | 溝槽式功率半導體元件及其製造方法 | |
EP4109552A1 (en) | Power semiconductor device having low-k dielectric gaps between adjacent metal contacts |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant |