KR20080089602A - Fdma 통신 시스템에서의 파일롯 신호 - Google Patents

Fdma 통신 시스템에서의 파일롯 신호 Download PDF

Info

Publication number
KR20080089602A
KR20080089602A KR1020087017593A KR20087017593A KR20080089602A KR 20080089602 A KR20080089602 A KR 20080089602A KR 1020087017593 A KR1020087017593 A KR 1020087017593A KR 20087017593 A KR20087017593 A KR 20087017593A KR 20080089602 A KR20080089602 A KR 20080089602A
Authority
KR
South Korea
Prior art keywords
point
sequence
pilot
subcarriers
parallel
Prior art date
Application number
KR1020087017593A
Other languages
English (en)
Other versions
KR101273230B1 (ko
Inventor
제임스 더블유. 맥코이
Original Assignee
프리스케일 세미컨덕터, 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프리스케일 세미컨덕터, 인크. filed Critical 프리스케일 세미컨덕터, 인크.
Publication of KR20080089602A publication Critical patent/KR20080089602A/ko
Application granted granted Critical
Publication of KR101273230B1 publication Critical patent/KR101273230B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/204Multiple access
    • H04B7/208Frequency-division multiple access [FDMA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • H04L27/26134Pilot insertion in the transmitter chain, e.g. pilot overlapping with data, insertion in time or frequency domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J1/00Frequency-division multiplex systems
    • H04J1/02Details
    • H04J1/04Frequency-transposition arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J1/00Frequency-division multiplex systems
    • H04J1/02Details
    • H04J1/12Arrangements for reducing cross-talk between channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2668Details of algorithms
    • H04L27/2669Details of algorithms characterised by the domain of operation
    • H04L27/2672Frequency domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)

Abstract

파일롯 심볼(330)을 생성하기 위한 방법들(500, 800) 및 대응하는 시스템들(100, 200, 300, 400, 900)은 CAZAC 시퀀스(312, 504-508)의 이산 푸리에 변환인 M-포인트 병렬 변환 시퀀스를 제공하는 단계를 포함한다. M-포인트 병렬 변환 시퀀스(312)는 N-포인트 주파수 도메인 시퀀스(318)를 형성하기 위해 N개의 서브캐리어들 가운데 M개의 서브캐리어들의 세트에 배포된다(316, 510). 여기서, M개의 서브캐리어들은 균일하게 이격된다. N-포인트 역 고속 푸리에 변환(320, 512)은 N-포인트 주파수 도메인 시퀀스를 N-포인트 시간 도메인 시퀀스(322)로 변환하기 위해 수행된다. N-포인트 시간 도메인 시퀀스는 직렬 시퀀스(326)로 변환되고(324, 514), 순환 프리픽스는 파일롯 심볼(330)을 형성하기 위해 직렬 시퀀스에 부가된다(328, 516).
CDMA, FDMA, 파일롯 신호, 통신 시스템, 캐리어, CAZAC

Description

FDMA 통신 시스템에서의 파일롯 신호{Pilot signal in an FDMA communication system}
본 발명은 일반적으로 다수의 서브캐리어들을 포함하는 캐리어를 이용한 통신 시스템들에 관한 것으로, 보다 상세하게는 다중 캐리어 통신 시스템에서 파일롯 신호를 생성 및 이용하기 위한 기술들 및 장치들에 관한 것이다.
다중 캐리어 변조 시스템들은 전송된 비트스트림을 많은 상이한 서브스트림들로 나누고 이것들을 많은 상이한 서브 채널들을 통해 전송한다. 일반적으로, 서브 채널들은 이상적인 전파 상태들 하에서 직교한다. 서브 채널들의 각각에서 데이터 레이트는 총 데이터 레이트보다 훨씬 작고, 대응하는 서브 채널 대역폭은 총 시스템 대역폭보다도 훨씬 작다. 서브스트림들의 수는 각 서브 채널이 채널의 코히어런스 대역폭(coherence bandwidth)보다 작은 대역폭을 가진다는 것을 보장하도록 선택되어, 서브 채널들은 상대적 플랫 페이딩(flat fading)을 경험한다. 이것은 각 서브 채널 상의 심볼 간 간섭(inter symbol interference; ISI)을 작게 만든다.
일반적으로 직교 주파수 분할 다중화(orthogonal frequency division multiplexing; OFDM) 시스템(또는 다중 캐리어 또는 이산 멀티톤 변조 시스템들)이라 불리는 보다 복잡한 시스템들에서, 데이터는 정확한 주파수들로 이격되는 다수의 캐리어들을 통해 배포된다. 주파수 스페이싱은 복조기들이 그 자신의 것과 다른 주파수들을 보는 것을 방지하기 위해 "직교성(orthogonality)"을 제공한다. OFDM의 이득들로는 높은 스펙트럼 효율성, RF 간섭에 대한 복원, 및 낮은 다중 경로 왜곡이 있다. 이것은 통상적인 지상파 방송 시나리오에는 다중 경로 채널들(즉, 전송된 신호는 상이한 길이의 다양한 경로들을 이용하여 수신기에 도착한다)이 있기 때문에 유용하다. 다수의 신호 버전들은 심볼 간 간섭(ISI)을 통해 서로 간섭하기 때문에, 수신기가 원래 전송된 데이터를 추출하는 것은 매우 어려워진다.
OFDM 시스템에서, 데이터는 코히런트하게 복조되어야 한다. 그러므로, 수신기에서 채널의 진폭 및 위상을 아는 것이 필요하다. 파일롯 신호는 수신기가 채널의 진폭 및 위상을 결정할 수 있도록 데이터를 가지고 전송된다. 파일롯 신호는 또한 수신기가 "채널 추정"으로 알려진 프로세스를 통해 전송기 및 수신기 간에 채널의 전달 특성들을 측정하도록 허용한다.
첨부된 도면들은 동일한 참조 부호들이 별개의 도면들 전체에 걸쳐 동일하거나 또는 기능적으로 유사한 요소들을 나타내며, 이하의 상세한 설명과 함께 명세에 포함되고 명세의 일부를 형성하며, 본 발명에 따라 다양한 실시예들을 또한 설명하고, 다양한 원리들 및 이점들을 설명하는 역할을 한다.
도 1은 하나 이상의 실시예들에 따른 데이터 통신 시스템에서 사용하기 위한 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA)의 일부들에 대한 고레벨 블록도를 단순화하고 대표적인 형태로 설명한 도면.
도 2는 하나 이상의 실시예에 따라 도 1의 전송기에 의해 전송된 데이터를 수신하는데 사용된 SC-FDMA 부분들의 고레벨 블록도를 대표적 형태로 도시한 도면.
도 3은 하나 이상의 실시예에 따라 도 1의 SC-SDMA 전송기의 부분들에 대한 보다 상세한 고레벨 대표 블록도를 설명한 도면.
도 4는 하나 이상의 실시예에 따라 도 2의 SC-SDMA의 부분들에 대한 보다 상세한 고레벨 대표 블록도를 설명한 도면.
도 5는 하나 이상의 실시예에 따라 도 1 및 도 3의 SC-SDMA 전송기에 의해 실행된 프로세스들의 고레벨 흐름도.
도 6 및 도 7은 하나 이상의 실시예에 따라 서브캐리어들의 세트들로의 파일롯 신호 정보의 배포들을 대표적 형태로 도시한 도면.
도 8은 하나 이상의 실시예에 따라 도 2 및 도 4의 SC-SDMA 수신기에 의해 실행된 프로세스들의 고레벨 흐름도.
도 9는 하나 이상의 실시예에 따라 도 2의 SC-SDMA 수신기의 일부들에 대한 대안적인 고레벨 대표 블록도를 도시한 도면.
개요에서, 본 개시는 통신 시스템에서 통신 채널의 전달 특성들을 추정하기 위해 사용될 파일롯 신호에 관한 것이다. 특히, 방법들 및 장치들에 구체화된 다양한 본 발명의 개념들 및 원리들이 통신 시스템에서 데이터 신호로 전송하기 위한 파일롯 신호를 생성하고 통신 시스템의 수신기에서 파일롯 신호를 복조하기 위해 사용될 수 있다.
특정 관심사인 파일롯 신호(생성기/복조기)가 광범위하게 변화할 수 있지만, 일 실시예는 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA) 변조 방식을 이용하여 송신기 및 수신기를 갖는 무선 셀룰러 통신 시스템에서 유리하게 사용될 수 있다. 그러나, 본 명세서에 설명된 본 발명의 개념들 및 원리들은 다른 미디어에 전송된 다중화된 통신 링크들을 갖는 다른 광대역 통신 시스템들에 유리하게 적용될 수 있다.
인스턴트 개시는 적용 시에, 본 발명에 따른 다양한 실시예들을 만들고 이용하는 최상의 모드들을 가능한 방식으로 추가 설명하기 위해 제공된다. 개시는 또한 임의의 방식으로 본 발명을 제한하기보다는, 본 발명의 원리들 및 이점들에 대한 이해 및 감지를 향상시키기 위해 제공된다. 본 발명은 본 출원의 계류 기간 동안에 이루어진 임의의 보정들을 포함하여, 첨부된 청구항들 및 발행된 청구항들에 대한 모든 등가물들에 의해서만 규정된다.
또한, 만약에 있다면, 제 1 및 제 2, 상부 및 하부 등과 같은 관계 용어들의 사용은 엔티티들 또는 동작들 간의 순서 또는 임의의 실제 관계를 반드시 요청 또 는 포함하지 않고 또 다른 것으로부터의 하나의 엔티티 또는 동작을 구별하기 위해서만 사용된다는 것을 또한 이해해야 한다.
본 발명의 기능성의 대부분 및 본 발명의 원리들의 대부분이 가능하게는 애플리케이션 특정 집적 회로들(ICs)을 포함하여 IC들, 또는 구현된 소프트웨어 또는 펌웨어에 의해 제어된 집적 처리를 갖는 IC들과 함께 또는 그 안에 구현되는 것이 양호하다. 예를 들면 이용가능한 시간, 현재 기술, 및 경제적 고려사항들에 의해 동기화된 많은 디자인 선택들 및 상당한 노력에도 불구하고, 이 기술분야의 숙련자는 본 명세서에 개시된 개념들 및 원리들에 의해 가이드될 때 소프트웨어 명령들 및 프로그램들과 최소의 실험을 갖는 IC들을 용이하게 생성할 수 있을 것이다. 그러므로, 본 발명에 따른 원리들 및 개념들을 불명료하게 하는 임의의 위험을 최소화하고 간결하게 하기 위해, 만약에 있다면, 그러한 소프트웨어 및 IC들에 대한 추가 논의가 다양한 실시예들의 원리들 및 개념들에 대하여 필수 불가결한 것에 제한될 것이다.
도 1을 참조하면, 하나 이상의 실시예들에 따른 데이터 통신 시스템에서 사용하기 위한 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA) 전송기의 부분들에 대한 고레벨도가 간단히 논의되고 설명될 것이다. 도 1에서, SC-FDMA 전송기(100)는 예를 들면, 셀룰러 통신 시스템의 가입자 유닛에서 동작하는 애플리케이션에 의해, 또는 아마도 미디어를 스트리밍하는 전송에 의해, 또는 파일 또는 데이터를 전달하는 다른 유사한 프로세스들을 전달함으로써 생성된 사용자 데이터 또는 트래픽 데이터인 데이터 시퀀스(104)를 생성하는, 데이터 소스(102)를 포함한다.
전송된 신호는 수신기에서 코히어런트하게 복조될 것이기 때문에, 수신기에서 채널의 진폭 및 위상을 아는 것이 요구된다. 수신기가 채널의 진폭 및 위상을 결정할 수 있도록 데이터를 갖는 파일롯 신호가 전송된다. 파일롯 신호는 또한 수신기가 "채널 추정(channel estimation)"으로서 알려진 프로세스를 통해 전송기 및 수신기 간에 채널의 전달 특성들을 측정하도록 허용한다.
도 1에 도시된 바와 같이, 파일롯 시퀀스 생성기(106)는 데이터 소스(102)로부터 트래픽 데이터(104)를 갖고 번갈아 그리고 주기적으로 전송될 수 있는 파일롯 시퀀스(108)를 생성한다. 파일롯 시퀀스(108)는 알려진 특성들을 갖는 알려진 데이터 시퀀스를 포함한다. 파일롯 시퀀스(108)의 특성들로는 (1) 일정한 크기; (2) 제로 원형 자기상관(zero circular autocorrelation); (3) 플랫 주파수 도메인 응답; 및 (4) 시퀀스 길이가 소수라면, 낮고 일정한 크기를 갖는 두 개의 시퀀스들 간의 원형 상호 상관이 있다.
이들 특성들을 갖는 하나의 시퀀스는 일정 진폭 제로 자기상관(constant-amplitude zero-aucorrelation; CAZAC) 시퀀스로서 또한 알려진 밀레브스키 시퀀스(Milewski sequence), 자도프-츄(Zadoff-Chu), 및 프랭크-자도프(Frand-Zadoff)로서 알려져 있다. CAZAC 시퀀스는 다음과 같이 규정된다. L은 임의의 양수이고, k는 L을 갖는 비교적 우위인 임의의 수라고 하자. 그 후, k번째 자도프-츄 CAZAC 시퀀스의 n번째 엔트리는 다음과 같이 주어진다.
L이 홀수이면,
Figure 112008051725305-PCT00001
L이 짝수이면,
Figure 112008051725305-PCT00002
여기서, n은 0 내지 L-1의 범위에 있다.
CAZAC 시퀀스는 일반화된 첩형(generalized chirp like; GCL) 시퀀스들과 같은, 다상 첩 시퀀스들의 특별한 서브세트이다. CAZAC 시퀀스의 "일정 진폭 제로 자기상관" 특성은 시퀀스가 시간 도메인 및 주파수 도메인으로 또는 그로부터 변환된 것으로 유지된다. 따라서, CAZAC 시퀀스는 SC-FDMA 기술들을 이용한 전송이 시간 도메인에서 낮은 피크 대 평균 전력비를 갖는 신호를 제공하기 때문에 무선 주파수 전력 증폭기에 대한 이득들을 갖는다. 부가적으로, CAZAC 시퀀스는 신호가 주파수 도메인에서 일정한 진폭을 가지기 때문에 채널 추정을 돕는다.
스위치 제어기(110)는 데이터 시퀀스(104) 및 파일롯 시퀀스(108)를 선택하는 사이에서 번갈아 일어나는 스위치(112)를 제어한다. 일 실시예에서, 스위치 제어기(110)는 매 2개의 파일롯 시퀀스들(108)에 대해 6개의 데이터 시퀀스(104)의 심볼들을 허용한다. 데이터 및 파일롯 시퀀스들의 다른 비들이 이용될 수 있다.
스위치(112)에 의해 선택된 후, 파일롯 시퀀스(108)는 직렬 대 병렬 변환기(114)에 결합된다. 직렬 대 병렬 변환기(114)는 데이터의 직렬 스트림을 수신하여 그것을 병렬 데이터 출력으로 변환한다. 파일롯 시퀀스(108)가 수신되면, 직렬 대 병렬 변환기(114)는 그것을 M-포인트 병렬 CAZAC 시퀀스(116)로 변환하며, 여기서, M은 시퀀스에서의 복소값(complex valued) 샘플들의 수이다.
직렬 대 병렬 변환기(114)의 M-포인트 병렬 출력은 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA) 변조기(118)의 입력에 결합된다. SC-FDMA 변조기(118)는 OFDM 전송을 위해 요구되는 직교 캐리어들을 생성하기 위해 디지털 수학 기술들을 이용하는 다중 캐리어 변조 블록이다. SC-FDAM 변조기(118)의 출력은 OFDM 변조된 파일롯 심볼(120)에 대한 디지털 기저대역 표현이다. 데이터 전송기(100)의 디지털 처리 시스템의 보다 상세한 도면이, 이하에 논의될 도 3에 도시된다.
OFDM 변조된 파일롯 심볼(120)은 전송기 블록(122)에 결합된다. 전송기 블록(122) 내에서, 디지털 신호는 디지털 대 아날로그(D/A) 변환기에 의해 아날로그 신호로 변환된다. 그 후, 아날로그 신호는 증폭된 무선 주파수 신호(124)를 생성하기 위해 상향 변환기, 및 전력 증폭기에 결합된다. 무선 주파수 신호(124)는 전송된 무선 신호(128)를 전송하기 위해 안테나(126)에 결합된다. 전송된 무선 신호(128)는 채널의 특성들에 따라 환경에 영향을 받고, 따라서 신호(128)는 수신기에서 "수신된" 신호가 된다.
도 2를 참조하면, 하나 이상의 실시예에 따라 파일롯 신호를 수신, 복조, 및 이용하기 위한 기능 블록들을 예시하는 수신기의 대표 블록도를 설명한다. 도시된 바와 같이, 수신기(200)는 수신된 신호(204)를 수신하기 위해 안테나(202)를 포함한다. 안테나(202)는 수신된 신호(204)로부터 무선 주파수 캐리어를 제거하고 아날로그 신호를 디지털 샘플들(208)의 직렬 스트림으로 변환하는, 하향 변환기 및 아날로그 대 디지털(A/D) 변환기(206)에 결합된다.
하향 변환기 및 A/D 변환기(206)로부터의 디지털 샘플들(208)은 동기화 제어기(210) 및 OFDM 다중 캐리어 복조기(212)에 결합된다. 동기화 제어기(210)는 파일 롯 신호 검출기(214)를 이용하여 파일롯 신호를 검출하기 위해 디지털 샘플들(208)을 모니터한다. 동기화 제어기(210)의 목적은 심볼 타이밍 또는 동기화 정보를 제공하는 알려진 신호이며, 또한 채널 추정 및 채널 등화 계수들의 산출을 허용하는, 참조 신호(예로서, 파일롯 신호)를 복구하는 것이다. 그러한 동기화 및 채널 추정 정보(216)는 복조기(212)가 디지털 샘플들(208)에 의해 나타내어진 OFDM 신호를 복조하기 위해 정확히 동기화될 수 있도록 OFDM 다중 캐리어 복조기(212)에 결합된다. OFDM 다중 캐리어 복조기(212)는 수신된 신호(204)에 전달된 데이터인, 트래픽 데이터 또는 사용자 데이터(218)를 그 출력에 제공한다. OFDM 다중 캐리어 복조기(212) 내에서 그와 유사한 기능들은 파일롯 심볼들을 수신 및 복조하기 위해 동기화 제어기(210) 내에서 사용될 수 있다.
이제 도 3을 참조하면, 하나 이상의 실시예들에 따라 파일롯 심볼을 생성하기 위한 전송기(100)(도 1 참조)의 부분들(300)에 대한 보다 상세한 대표도를 설명하고 있다. 도 3에 예시된 바와 같이, 직렬 파일롯 시퀀스(304)는 짧은 CAZAC 시퀀스 생성기(302)에서 생성된다. 일 실시예에서, 시퀀스는 길이에 있어서 M개의 복소 샘플들이며, 여기서 M은 예로서 37이다.
CAZAC 시퀀스 생성기(302)에 의해 생성된 CAZAC 시퀀스는 시퀀스의 길이가 이용가능한 서브캐리어들의 수보다 짧기 때문에 "짧은" 시퀀스로서 칭하여진다. 예를 들면, 301개의 이용가능한 서브캐리어들이 있다면, 긴 CAZAC 시퀀스는 그것들 모두를 차지할 것이고, 짧은 CAZAC 시퀀스는 예로서 그것들 중 37개만을 차지할 수 있다. 상기 주지된 바와 같이, CAZAC 시퀀스의 "일정 진폭 제로 자기상관" 특성은 시간 도메인 및 주파수 도메인 모두에서 유지된다.
짧은 CAZAC 시퀀스 생성기(302)의 출력은 직렬 파일롯 시퀀스(304)를 M-포인트 병렬 CAZAC 시퀀스(308)로 변환하는, 직렬 대 병렬 변환기(306)에 결합된다. M-포인트 병렬 CAZAC 시퀀스(308)는 M-포인트 이산 푸리에 변환기(discrete Fourier transformer; DFT)(310)의 입력에 결합된다. M-포인트 DFT(310)는 직렬 파일롯 시퀀스(304)의 M-포인트들의 주파수 성분들을 분석하고, M-포인트 병렬 변환 시퀀스(312)를 출력하기 위해 직렬 파일롯 시퀀스(304)를 주파수 도메인으로 변환한다.
몇몇 실시예들에서, M-포인트 병렬 변환 시퀀스(312)는 변환 메모리(314)로부터 리콜될 수 있음을 주의해라. 따라서, 시퀀스들을 생성하고 이산 푸리에 변환들(즉, 실시간 합성)을 산출하기보다는, 시스템 및 프로세스는 테이블 참조 기술을 이용하여 데이터 저장 장치로부터 미리 계산된 M-포인트 병렬 변환 시퀀스(312)를 리콜할 수 있다.
M-포인트 병렬 변환 시퀀스(312)는 N-포인트 주파수 도메인 시퀀스(318)를 형성하기 위해 N개의 서브캐리어들 중에서 M개의 서브캐리어들의 세트에 M-포인트 병렬 변환 시퀀스(312)를 배포하기 위해 사용되는, 배포된 서브캐리어 매퍼(316)의 입력에 결합되며, 여기서 N은 M보다 크고 M개의 서브캐리어들은 N개의 서브캐리어들 가운데 균일하게 이격된다. N은 SC-FDMA 전송 신호에 사용된 서브캐리어들의 수이다. 일 실시에에서, N은 512이며, N은 대안적 실시예들에서 보다 크거나 또는 보다 작을 수 있다. M-포인트 병렬 변환 시퀀스(312) 값들 중 하나에 매핑되지 않는 배포된 서브캐리어 매퍼(316)의 출력들(318)은 제로 값으로 설정된다.
배포된 서브캐리어 매퍼(316)의 출력을 다시 참조하면, N-포인트 주파수 도메인 시퀀스(318)는 N-포인트 역 고속 푸리에 변환기(inverse fast Fourier transformer; IFFT)(320)에 결합된다. N-포인트 IFFT(320)는 N-포인트 주파수 도메인 시퀀스(318)를 N-포인트 시간 도메인 시퀀스(322)로 변환한다. 역 고속 푸리에 변환은 고속 푸리에 변환을 반전시키기 위한 효율적인 수학 알고리즘이다. N-포인트 시간 도메인 시퀀스(322)는 병렬 데이터를 직렬 시퀀스(326)로 변환하는, 병렬 대 직렬 변환기(324)의 입력에 결합된다.
직렬 시퀀스(326)는 순환 프리픽스 가산기(cyclic prefix adder)(328)의 입력에 결합된다. 순환 프리픽스 가산기(328)는 직렬 시퀀스(326)의 단부로부터의 미리 정해진 수의 복소 샘플들을 카피하고, 직렬 시퀀스(326)의 시작에 그 샘플들을 위치시킨다. 일 실시예에서, 카피된 샘플들의 수는 32이다. 순환 프리픽스를 가산하는 목적은 하나의 서브캐리어가 또 다른 서브캐리어를 간섭하는 것(캐리어간 간섭, 또는 ICI라 불리는)을 방지하는, 직교성을 보장하는 것이다. 순환 프리픽스 헤더들(328)의 출력은 파일롯 심볼(330)이다.
점선 박스(332) 내의 기능 블록들은 도 1에서 SC-FDMA 변조기(118)와 같은, SC-FDMA 변조기로서 칭하여질 수 있음을 주의한다. 또한, 다른 실시예들에 있어서, 기능 블록들, 병렬 대 직렬 변환기(324) 및 순환 프리픽스 가산기(328)의 순서는 데이터를 직렬 스트림으로 변환하기 전에 순환 프리픽스가 가산되도록 역전될 수 있다.
도 4로 돌아가면, 하나 이상의 실시예에 따라 도 2의 SC-SDMA 수신기(200)의 부분들(400)에 대한 보다 상세한 고레벨 대표 블록도를 설명한다. 예시된 바와 같이, 도 2에서 디지털 샘플들(208)에 유사한 기저대역 디지털 스트림인 수신된 파형(402)은 순환 프리픽스 제거기(404)의 입력에 결합된다. 순환 프리픽스 제거기(404)는 변경된 파일롯 파형(406)을 생성하기 위해 디지털 샘플들의 시작으로부터 순환 프리픽스를 제거한다.
변경된 파일롯 파형(406)은 직렬 대 병렬 변환기(408)의 입력에 결합된다. 직렬 대 병렬 변환기(408)의 출력은 N-포인트 고속 푸리에 변환기(FFT)(412)의 입력에 결합되는, N-포인트 병렬 변경된 파일롯 심볼(410)이다.
N-포인트 FFT(412)는 파일롯 신호를 시간 도메인에서 주파수 도메인으로 변환하기 때문에, 그 출력에서 수신된 변환 파일롯 심볼(414)을 생성한다.
수신된 변환 파일롯 심볼(414)은 배포된 서브캐리어 디매퍼(de-mapper)(416)의 입력에 결합된다. 배포된 서브캐리어 디매퍼(416)는 M-포인트 수신된 신호(418)를 생성하기 위해 수신된 변환 파일롯 심볼에서 M개의 배포된 서브캐리어들을 디매핑한다. 배포된 서브캐리어 디매퍼(416)는 디매핑 함수를 수행하기 위해 캐리어 매핑 정보(420)를 이용한다.
캐리어 매핑 정보(420)는 M개의 서브캐리어들의 선택된 세트(즉, N개의 수신된 서브캐리어들 내에서 파일롯 정보를 포함한 서브캐리어들의 위치들)를 설명한다. 캐리어 매핑 정보(420)는 수신된 파형(420)을 수신하기 전에 수신기에 알려진다. 그러한 캐리어 매핑 정보는 데이터 통신 인터페이스를 기술하는 표준에 따라 동의될 수 있거나, 또는 요구되기 전에 수신기로의 제어 메시지에 전송될 수 있다.
M-포인트 수신된 신호(418)는 M-포인트 병렬 곱셈기(422)의 입력에 결합된다. M-포인트 병렬 곱셈기(422)는 M-포인트 중간 채널 추정치(426)를 생성하기 위해 M-포인트 채널 추정 곱셈기(424)에 의해 수신된 신호(418)를 곱한다. M-포인트 채널 추정 곱셈기 또는 시퀀스(424)는 하나 이상의 실시예들에 있어서, 직렬 파일롯 시퀀스(302)(도 3 참조)로부터 유도된 푸리에 변환 시간 반전 결합 시퀀스이다. 파일로 시퀀스의 변환, 및 그에 의한 곱셈의 그물 효과(net effect)는 파일롯 신호를 갖는 시간 도메인 원형 상관관계와 등가인 주파수 도메인이 수행된다는 것이다.
다음의 M-포인트 병렬 곱셈기(422), M-포인트 중간 채널 추정(426)은 2차원(2D) 보간기(428)에 결합된다. 2D 보간기(428)의 출력은 최종 채널 추정치(430)이다. 최종 채널 추정치는 각각 할당된 데이터 캐리어의 위치에서 채널 추정을 제공한다.
이제, 도 5를 참조하면, 하나 이상의 실시예들에 따라, 도 1 및 도 3의 시스템에 도시되는 전송기(100), 또는 다른 유사한 장치와 같은, 전송기의 일부들에 의해 실행된 대표적 프로세스들의 고레벨 흐름도(500)를 설명하고 있다. 예시된 바와 같이, 프로세스는 블록(502)에서 시작하며, 그 후 블록(504)을 통과한다. 여기서, 프로세스는 짧은 M-포인트 일정 진폭 제로 자기상관(CAZAC) 직렬 파일롯 시퀀스를 생성하고, M은 시퀀스에서 복소 샘플들의 수를 나타내는 정수이다. M은 또한 M이 SC-FDMA 변조기의 서브캐리어들 상에 전송된 데이터 심볼들을 매핑할 때 사용된 캐리어들의 수보다 상당히 적기 때문에 짧은 시퀀스로서 칭하여진다. 이것은 상이한 사용자들의 파일롯 심볼들이 주파수 도메인에서 직교가 되도록 허용하기 때문에 중 요하다. 더욱이, 동일한 CAZAC 시퀀스가 상이한 주파수 오프셋들에서 다수으 L사용자들에 의해 재사용되도록 허용한다.
도 3에 도시된 바와 같이, 이러한 프로세스는 파일롯 시퀀스(302)를 생성하는 짧은 CAZAC 시퀀스 생성기(304)에 의해 수행된다. 이러한 프로세스는 데이터 메모리(314)(도 3 참조)로부터 시퀀스(302)의 복소 샘플들을 리콜함으로써 수행될 수 있다. 다른 실시예들에서, 짧은 CAZAC 시퀀스(302)는 특별히 디자인된 논리 회로들을 이용하여, 또는 특별히 프로그래밍된 소프트웨어 코드(예로서, 마이크로칩에서의 마이크로코드)를 실행함으로써 생성될 수 있다.
상기 논의된 바와 같이, CAZAC 시퀀스는 두 시퀀스들 간에 일정한 크기, 제로 원형 자기상관, 플랫 주파수 도메인 응답, 및 낮은 상호 상관을 갖는다. 다른 실시예들에서, 파일롯 시퀀스는 유사한 특성들을 갖는 GCL 시퀀스로 수행될 수 있다.
CAZAC 파일롯 심볼은 그것의 우수한 상관 특성들로 인하여 간섭을 평균할 수 있다는 점에서 CDMA 신호의 특성들을 갖는다. 또한, 신호는 주파수 도메인 직교성의 이득들을 갖는다. 이것은 동일한 CAZAC 시퀀스가 상이한 사용자들에 의해 M개의 서브캐리어들의 상이한 주파수 세트들 상에서 재사용될 수 있음을 의미한다. 그러므로, 동일한 CAZAC 시퀀스는 상이한 사용자의 채널들을 추정하기 위해 사용될 수 있다.
다음으로, 프로세스는 블록(506)에 예시된 바와 같이, M-포인트 CAZAC 파일롯 시퀀스를 M-포인트 병렬 파일롯 시퀀스로 변환한다. 이러한 프로세스는 도 1에 서 직렬 대 병렬 변환기(114)와 같은, 직렬 대 병렬 변환기에 의해 수행될 수 있다.
파일롯 시퀀스를 병렬 데이터로 변환한 후, 프로세스는 블록(508)에 예시된 바와 같이, M-포인트 병렬 변환 시퀀스를 생성하기 위해 M-포인트 이산 푸리에 변환을 수행한다. 이러한 프로세스는 도 3에서의 M-포인트 이산 푸리에 변환 블록(304)에서 수행될 수 있다. M-포인트 병렬 변환 시퀀스는 파일롯 시퀀스의 시간 도메인 변조의 주파수 도메인 표현이다.
주파수 도메인으로의 변환 후, 프로세스는 블록(510)에 설명된 바와 같이, N개의 서브캐리어들 가운데 M개의 서브캐리어들의 선택된 세트로 M-포인트 병렬 변환 시퀀스를 배포한다. 이러한 배포 프로세스에서, N은 OFDM 신호로 전송된 서브캐리어들의 수이고, N은 M보다 크다. M개의 선택된 서브캐리어들은 도 6 및 도 7에 나타내어진 바와 같이, 균일하게 이격된다. 일 실시예에서, 이러한 배포 프로세스는 도 3에 도시된 배포된 서브캐리어 매퍼(308)에서 수행된다. M개의 서브캐리어들의 세트에서 선택되지 않은 N개의 서브캐리어들은 제로로 설정된 값들을 가질 것이다.
도 6 및 도 7에 도시된 바와 같이, M개의 서브캐리어들의 상이한 세트들은 N개의 서브캐리어들의 그룹에서 균일한 캐리어 간격을 유지하면서 N개의 서브캐리어들 가운데 선택될 수 있다. 도 6에서, 예를 들면, SC0로 라벨링된 첫번째 서브캐리어(602)가 선택되고, 모든 4번째 서브캐리어(604)가 16개의 서브캐리어들(600)(SC0 내지 SC15)의 그룹 가운데 선택된다. 이들 선택된 서브캐리어들(602, 604)은 캐리어 간격(606)을 갖는 선택된 서브캐리어들의 세트 또는 제 1 그룹을 나타낼 수 있다. 유사하게, 도 7은 두 번째 서브캐리어(702)(SC1)로 시작하는 서브캐리어들(702, 704)의 제 2 세트, 및 그 후 모든 4번째 서브캐리어(704)의 선택을 도시한다. 도 7에서, 캐리어 간격(606)은 4개의 캐리어들이 떨어져 있게 유지한다. 실제로, N은 아마도 16보다 훨씬 더 클 것이다. 일 실시예에서, N은 512이고, M은 37이다. 서브캐리어들의 상이한 세트들은 파일롯 심볼들의 대안 프레임들에서 선택될 수 있다. 선택된 서브캐리어들 중 어떤 세트가 이용되는지를 특정하는 정보는 적절한 복조를 위해 수신기에서 미리 알려져야 한다. 그러한 정보는 제어 메시지를 통해 미리 선택된 세트를 전달함으로써, 또는 선택된 시간에서 시작하는 세트들의 알려진 시퀀스에 동의함으로써 알려질 수 있다.
다음으로, 배포 후, 프로세스는 블록(512)에 예시된 바와 같이, N-포인트 주파수 도메인 시퀀스를 N-포인트 시간 도메인 시퀀스로 변환하기 위해 N-포인트 역 고속 푸리에 변환(IFFT)을 수행한다. 이러한 프로세스는 도 3에서 N-포인트 IFFT 블록(312)을 이용하여 수행된다. IFFT는 병렬 변환 시퀀스에서 M-포인트들의 매핑된 세트, 및 선택되지 않은 서브캐리어들에 대한 제로 값들을 N-포인트 배포된 모드 시간 도메인 시퀀스로 변환한다.
다음으로, 프로세스는 블록(514)에 예시된 바와 같이, N-포인트 시간 도메인 시퀀스를 직렬 시퀀스로 변환한다. 그 후, 블록(516)에서, 프로세스는 순환 프리픽 스를 직렬 시퀀스에 부가한다. 순환 프리픽스들을 부가하는 목적은 심볼 간 간섭을 감소시키는 것이다. 이러한 프로세스는 OFDM 변조의 기술분야에 알려진 바와 같이, 직렬 시퀀스의 끝에서 직렬 시퀀스의 시작까지 복소 샘플들의 수를 카피함으로써 수행된다. 일 실시예에서, 카피된 복소 샘플들의 수는 32이다.
마지막으로, OFDM 전송기에서 파일롯 심볼을 생성하는 프로세스는 블록(518)에서 종료한다. 파일롯 신호를 생성하는 프로세스가 블록(518)에서 끝나지만, 설명된 프로세스는 프로세스가 사용되는 특정 시스템의 요건들에 의해 구술된 바와 같이 다수의 파일롯 심볼들을 제공하는 것이 필요한 만큼 반복될 수 있다.
이제 도 8을 참조하면, 하나 이상의 실시예에 따라, 도 2 및 도 4의 시스템에 도시되는 수신기(400)와 같은, 수신기 또는 다른 유사한 장치의 일부들에 의해 실행된 대표적인 프로세스들의 고레벨 흐름도(800)를 설명한다. 예시된 바와 같이, 프로세스는 블록(802)에서 시작하고, 그 후 블록(804)을 통과하는데, 여기서 프로세스는 OFDM 신호를 수신한다. OFDM 신호를 수신하는 프로세스는 수신된 신호를 하향 변환하는 단계 및 하향 변환된 아날로그 파형을 디지털 샘플들로 변환하는 단계를 포함한다. 도 2에 도시된 바와 같이, OFDM 신호를 수신하는 것은 도 4에 도시된 수신된 파형(402)을 생성하는 하향 변환기 및 A/D 변환기(206)에서 수행된다. 수신된 신호(204)는 채널의 전달 함수에 의해 곱해진 전송 신호(126)와 동일하다.
다음으로, 프로세스는 블록(806)에 설명된 바와 같이, 수신된 파일롯 파형에서 변경된 파일롯 파형으로 순환 프리픽스를 제거한다. 순환 프리픽스를 제거하는 것은 도 4에 도시된 순환 프리픽스 제거기 블록(404)에서 수행된다. 순환 프리픽스 를 제거한 후, 프로세스는 블록(808)에 예시된 바와 같이, 직렬 변경된 파일롯 파형을 N-포인트 병렬 변경된 파일롯 심볼로 변환한다.
다음으로, 프로세스는 블록(810)에 설명된 바와 같이, 수신된 변환 파일롯 심볼을 생성하기 위해 N-포인트 병렬 변경된 파일롯 심볼에 N-포인트 고속 푸리에 변환을 수행한다. 이러한 프로세스는 시간 도메인에서의 신호를 주파수 도메인에서의 신호로 변환한다.
고속 푸리에 변환 후, 프로세스는 블록(812)에 예시된 바와 같이 M-포인트 수신된 신호를 생성하기 위해 수신된 변환된 파일롯 심볼에 M-포인트 배포된 서브캐리어들을 디매핑한다. 이러한 프로세스는 도 4에서 배포된 서브캐리어 디매퍼(416)를 이용하여 수행될 수 있다.
다음으로, 프로세스는 블록(814)에 설명된 바와 같이, M-포인트 중간 채널 추정치를 생성하기 위해 M-포인트 수신된 파일롯 심볼을 M-포인트 채널 추정 곱셈기로 곱한다. M-포인트 채널 추정 곱셈기는 전송된 파일롯 심볼로부터 유도되고, 전송된 파일롯 심볼의 푸리에 변환된 시간 반전 결합 시퀀스이다.
곱셈 후, 프로세스는 블록(816)에 예시된 바와 같이, 최종 채널 추정치를 생성하기 위해 2차원 보간을 수행한다. 일 실시예에서, 2차원 보간은 도 4에 2D 보간기(428)를 이용하여 수행된다.
마지막으로, OFDM 수신기에서 파일롯 심볼을 수신 및 이용하는 프로세스는 블록(818)에서 종료한다. 파일롯 신호의 프로세스가 블록(818)에서 종료하지만, 설명된 프로세스는 프로세스가 사용되는 특정 시스템의 요건들에 의해 설명된 바와 같이 다수의 파일롯 심볼들을 수신 및 처리하기 위해 필요한 만큼 반복될 수 있음이 명백해야 한다.
이제 도 9를 참조하면, 하나 이상의 실시예에 따라 도 2의 SC-SDMA 수신기(200)의 일부들(900)에 대한 대안적 실시예의 고레벨 대표 블록도가 설명되어 있다. 수신기(900)를 포함하는 기능 블록들은 다음의 기능 블록들, 즉 M-포인트 역 이산 푸리에 변환(IDFT)(902), 간섭 완화(904), 및 M.-포인트 DFT(906)의 부가를 제외하고, 수신기(200)의 것과 유사하다. IDFT의 목적은 파일롯 신호를 부가적인 처리 및 최적화가 간섭 및 다중 경로를 완화하기 위해 수행될 수 있는 시간 도메인으로 변환하는 것이다. 이것은 정제된 시간 도메인 채널 추정을 생성한다. 정제된 시간 도메인 채널 추정은 그 후 보간을 위한 주파수 도메인으로 되돌려 변환되어야 한다.
상기 기재된 기능들 및 구조들은 하나 이상의 집적 회로들에서 수행될 수 있다. 예를 들면, 기능들의 대부분 또는 모두는 도 1 내지 도 4, 및 도 9에 도시된 블록도들에 의해 제안되는 신호 처리 회로에서 수행될 수 있다.
상기 논의된 프로세스들, 장치들, 및 시스템들, 및 그 원리들은 CDMA 및 FDMA 파일롯 신호들을 결합함으로써 SC-FDMA 전송기 및 수신기 시스템에서 개선되고 보다 효율적인 파일롯 심볼을 생성하고자 의도된다. 파일롯 신호를 위해, CAZAC 시퀀스와 같은 일반화된 첩형(GCL) 시퀀스를 이용함으로써, 전송된 신호의 피크 대 평균비가 낮아질 수 있고, 채널의 특성들은 파일롯 신호가 채널 추정에 보다 적합한 주파수 도메인에서 일정한 진폭을 갖기 때문에 보다 정확하게 추정될 수 있다. CAZAC 시퀀스가 파일롯 채널을 위한 FDMA 방식으로 삽입될 때, 수신기는 FDMA 파일롯들의 링크 이득들을 희생하지 않고 파일롯 신호를 수신하기 위해 간섭 평균화 기술들을 이용할 수 있다. 이들 상당한 개선들은 비교적 낮은 비용과 최소로 부가된 복잡성으로 이루어질 수 있다.
상기 논의된 실시예들은 주로 무선 통신 시스템에서 무선 주파수 신호를 전송하는 것에 관련되지만, 파일롯 심볼을 생성하기 위한 이러한 시스템 및 프로세스들은 광대역 동축 케이블, 이중 나선 전화선 등과 같은 유선 미디어를 통해 데이터를 전송하는 것과 같은 다른 데이터 전송 애플리케이션들에 사용될 수 있다.
이러한 개시는 참된, 의도되고 올바른 범위 및 사상에 제한하기보다는, 본 발명에 따른 다양한 실시예들을 형성하고 이용하는 방법을 설명하도록 의도된다. 상기 설명은 본 발명을 개시된 정확한 형태로 철저하거나 또는 제한하려고 의도되지 않는다. 변경들 또는 변이들은 상기 교시들에 비추어 가능하다. 실시예(들)는 본 발명의 원리들 및 그 실제 애플리케이션에 대한 최상의 예시를 제공하고, 이 기술분야의 숙련자가 심사숙고된 특정 이용에 적합한 다양한 변경들 및 다양한 실시예로 본 발명을 이용할 수 있게 하기 위해 선택 및 기재된다. 모든 그러한 변경들 및 변이들은 그것들이 올바르고, 합법적이며, 정당하게 자격이 부여된 범위에 따라 해석될 때, 특허를 위한 이러한 애플리케이션의 계류 동안 보정될 수 있는 첨부된 청구항들 및 그것의 모든 등가물들에 의해 결정된 본 발명의 범위 내에 있다.

Claims (21)

  1. 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA) 전송기에서 파일롯 심볼을 생성하는 방법에 있어서,
    일정 진폭 제로 자기상관(constant-amplitude zero-autocorrelation; CAZAC) 시퀀스의 이산 푸리에 변환인 M-포인트 병렬 변환 시퀀스를 제공하는 단계;
    N-포인트 주파수 도메인 시퀀스를 형성하기 위해 N개의 서브캐리어들 가운데 M개의 서브캐리어들의 세트에 상기 M-포인트 병렬 변환 시퀀스를 배포하는 단계로서, 상기 N은 M보다 크고, 상기 M개의 서브캐리어들은 균일하게 이격되는, 상기 배포 단계;
    상기 N-포인트 주파수 도메인 시퀀스를 N-포인트 시간 도메인 시퀀스로 변환하기 위해 N-포인트 역 고속 푸리에 변환을 수행하는 단계;
    상기 N-포인트 시간 도메인 시퀀스를 직렬 시퀀스로 변환하는 단계; 및
    파일롯 심볼을 형성하기 위해 상기 직렬 시퀀스에 순환 프리픽스(cyclic prefix)를 부가하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  2. 제 1 항에 있어서,
    상기 M-포인트 병렬 변환 시퀀스를 제공하는 단계는,
    M-포인트 직렬 CAZAC 파일롯 시퀀스를 제공하는 단계;
    상기 M-포인트 직렬 파일롯 시퀀스를 M-포인트 병렬 파일롯 시퀀스로 변환하 는 단계; 및
    상기 M-포인트 병렬 변환 시퀀스를 생성하기 위해 상기 M-포인트 병렬 파일롯 시퀀스 상에 M-포인트 이산 푸리에 변환을 수행하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  3. 제 1 항에 있어서,
    상기 M은 37이고, 상기 N은 512이며, 상기 M-포인트 병렬 변환 시퀀스를 배포하는 단계는 상기 N개의 서브캐리어들 중 첫 번째 서브캐리어로 시작하고 4개의 서브캐리어들로 간격을 둔 다른 서브캐리어들을 포함하는 M개의 서브캐리어들 중 제 1 세트에 상기 M-포인트 병렬 변환 시퀀스를 배포하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  4. 제 1 항에 있어서,
    M개의 서브캐리어들 중 제 2 세트는 상기 N개의 서브캐리어들 중 두 번째 서브캐리어로 시작하는, 파일롯 심볼 생성 방법.
  5. 제 1 항에 있어서,
    상기 파일롯 시퀀스를 생성하는 단계는 메모리로부터 상기 M-포인트 병렬 변환 시퀀스를 리콜하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  6. 제 1 항에 있어서,
    상기 파일롯 시퀀스를 생성하는 단계는 일정 진폭 제로 자기상관 시퀀스를 생성하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  7. 제 6 항에 있어서,
    상기 일정 진폭 제로 자기상관 시퀀스를 생성하는 단계는 소수가 아닌 길이를 갖는 일정 진폭 제로 자기상관 시퀀스를 생성하는 단계를 포함하는, 파일롯 심볼 생성 방법.
  8. 제 1 항에 있어서,
    M개의 서브캐리어들의 세트에 있지 않은 상기 N개의 서브캐리어들의 서브캐리어들을 제로 값으로 설정하는 단계를 더 포함하는, 파일롯 심볼 생성 방법.
  9. 파일롯 심볼 생성기에 있어서,
    일정 진폭 제로 자기상관(CAZAC) 시퀀스로부터 유도된 M-포인트 병렬 변환 시퀀스를 생성하기 위한 M-포인트 병렬 변환 시퀀스 생성기;
    상기 M-포인트 이상 푸리에 변환기에 결합되고 N-포인트 배포된 변환 시퀀스를 생성하기 위해 N개의 서브캐리어들 중 M개의 선택된 서브캐리어들의 세트로 상기 M-포인트 병렬 변환 시퀀스를 매핑하기 위한 배포된 서브캐리어 매퍼로서, 상기 N은 M보다 크고, 상기 M개의 선택된 서브캐리어들의 세트는 균일하게 이격된, 상기 배포된 서브캐리어 매퍼;
    상기 배포된 서브캐리어 매퍼에 결합되고 N-포인트 배포된 시간 도메인 시퀀스를 생성하기 위해 상기 N-포인트 배포된 변환 시퀀스를 변환하기 위한 N-포인트 역 고속 푸리에 변환기;
    상기 N-포인트 배포된 시간 도메인 시퀀스에 결합되고 직렬 N-포인트 배포된 시간 도메인 시퀀스를 생성하기 위한 병렬 대 직렬 변환기; 및
    상기 직렬 N-포인트 배포된 시간 도메인 시퀀스에 결합되고 파일로 심볼을 생성하기 위한 순환 프리픽스 가산기를 포함하는, 파일롯 심볼 생성기.
  10. 제 9 항에 있어서,
    상기 M-포인트 병렬 변환 시퀀스 생성기는,
    M-포인트 직렬 파일롯 시퀀스를 생성하기 위한 CAZAC 시퀀스 생성기;
    상기 파일롯 시퀀스 생성기에 결합되고 상기 M-포인트 직렬 파일롯 시퀀스를 M-포인트 병렬 파일롯 시퀀스로 변환하기 위한 직렬 대 병렬 변환기; 및
    상기 직렬 대 병렬 변환기에 결합되고 상기 M-포인트 병렬 변환 시퀀스를 생성하기 위해 상기 M-포인트 병렬 파일롯 시퀀스 상에 M-포인트 이산 푸리에 변환을 수행하기 위한 M-포인트 이산 푸리에 변환기를 포함하는, 파일롯 심볼 생성기.
  11. 제 10 항에 있어서,
    상기 파일롯 시퀀스 생성기는 일정 진폭 제로 자기상관 시퀀스를 생성하기 위한 파일롯 시퀀스 생성기를 포함하는, 파일롯 심볼 생성기.
  12. 제 11 항에 있어서,
    상기 파일롯 시퀀스 생성기는 소수가 아닌 길이를 갖는 CAZAC 시퀀스를 생성하기 위한 파일롯 시퀀스 생성기를 포함하는, 파일롯 심볼 생성기.
  13. 제 9 항에 있어서,
    상기 M-포인트 병렬 변환 시퀀스 생성기는,
    상기 M-포인트 병렬 변환 시퀀스를 저장하기 위한 메모리; 및
    상기 M-포인트 병렬 변환 시퀀스를 리콜하기 위한 메모리 판독기를 포함하는, 파일롯 심볼 생성기.
  14. 제 9 항에 있어서,
    상기 M은 37이고, 상기 N은 512이며, 상기 M개의 선택된 서브캐리어들의 세트는 4개의 서브캐리어들로 간격을 두고, 상기 N개의 서브캐리어들 중 첫 번째 서브캐리어로 시작하는 M개의 선택된 서브캐리어들의 제 1 세트를 포함하는, 파일롯 심볼 생성기.
  15. 제 14 항에 있어서,
    상기 M개의 선택된 서브캐리어들의 세트는 4개의 서브캐리어들로 간격을 두 고 상기 N개의 서브캐리어들 중 두 번째 서브캐리어로 시작하는 M개의 선택된 서브캐리어들의 제 2 세트를 포함하는, 파일롯 심볼 생성기.
  16. 단일 캐리어 주파수 분할 다중 액세스(SC-FDMA) 수신기에서 파일롯 심볼을 수신하는 방법에 있어서,
    변경된 파일롯 파형을 생성하기 위해 수신된 파일롯 파형으로부터 순환 프리픽스를 제거하는 단계;
    상기 변경된 파일롯 파형을 N-포인트 병렬 변경된 파일롯 심볼로 변환하는 단계;
    수신된 변환된 파일롯 심볼을 생성하기 위해 상기 N-포인트 병렬 변경된 파일롯 심볼 상에 N-포인트 고속 푸리에 변환을 수행하는 단계;
    M-포인트 수신된 파일롯 신호를 생성하기 위해 상기 수신된 변환된 파일롯 심볼에 M개의 배포된 서브캐리어들을 디매핑하는 단계;
    M-포인트 중간 채널 추정치를 생성하기 위해 M-포인트 채널 추정 곱셈기로 상기 M-포인트 수신된 파일롯 신호를 곱하는 단계로서, 상기 M-포인트 채널 추정 곱셈기는 일정 진폭 제로 자기상관(CAZAC) 시퀀스로부터 유도되는, 상기 곱셈 단계; 및
    최종 채널 추정치를 생성하기 위해 상기 M-포인트 중간 채널 추정치 상에 2차원 보간을 수행하는 단계를 포함하는, 파일롯 심볼 수신 방법.
  17. 제 16 항에 있어서,
    상기 M개의 배포된 서브캐리어들을 디매핑하는 단계는,
    매핑 정보를 수신하는 단계; 및
    상기 매핑 정보를 이용하여 M개의 배포된 서브캐리어들을 디매핑하는 단계를 포함하는, 파일롯 심볼 수신 방법.
  18. 제 16 항에 있어서,
    상기 M-포인트 채널 추정 곱셈기로 상기 M-포인트 수신된 파일롯 신호를 곱하는 단계는 CAZAC 시퀀스인 예상된 파일롯 심볼로부터 유도된 푸리에 변환된 시간 반전 결합 시퀀스로 상기 M-포인트 수신된 파일롯 신호를 곱하는 단계를 포함하는, 파일롯 심볼 수신 방법.
  19. 파일롯 심볼 수신기에 있어서,
    변경된 파일롯 파형을 생성하기 위해 수신된 파형으로부터 순환 프리픽스를 제거하기 위한 순환 프리픽스 제거기;
    상기 변경된 파일롯 파형에 결합되고 N-포인트 병렬 변경된 파일롯 심볼을 생성하기 위한 직렬 대 병렬 변환기;
    상기 직렬 대 병렬 변환기에 결합되고 수신된 변환된 파일롯 심볼을 생성하기 위해 상기 N-포인트 병렬 변경된 파일롯 심볼 상에 N-포인트 고속 푸리에 변환을 수행하기 위한 N-포인트 고속 푸리에 변환기;
    상기 N-포인트 고속 푸리에 변환기에 결합되고 M-포인트 수신된 파일롯 신호를 생성하기 위해 상기 수신된 변환된 파일롯 심볼에 M개의 배포된 서브캐리어들을 디매핑하기 위한 배포된 서브캐리어 디매퍼;
    M-포인트 중간 채널 추정치를 생성하기 위해 M-포인트 채널 추정 곱셈기로 상기 M-포인트 수신된 파일롯 신호를 곱하기 위해 상기 배포된 서브캐리어 디매퍼에 결합된 곱셈기로서, 상기 M-포인트 채널 추정 곱셈기는 일정 진폭 제로 자기상관(CAZAC) 시퀀스로부터 유도되는, 상기 곱셈기; 및
    상기 곱셈기에 결합되고 최종 채널 추정치를 생성하기 위해 상기 M-포인트 중간 채널 추정치 상에 2차원 보간을 수행하기 위한 2차원 보간기를 포함하는, 파일롯 심볼 수신기.
  20. 제 19 항에 있어서,
    캐리어 매핑 정보를 수신하기 위한 매핑 정보 수신기를 더 포함하고, 상기 배포된 서브캐리어 디매퍼는 상기 매핑 정보 수신기에 결합되고 상기 캐리어 매핑 정보를 이용하여 M개의 배포된 서브캐리어들을 디매핑하기 위한 배포된 서브캐리어 디매퍼를 더 포함하는, 파일롯 심볼 수신기.
  21. 제 19 항에 있어서,
    상기 곱셈기는 CAZAC 시퀀스인 예상된 파일롯 심볼로부터 유도된 푸리에 변환 시간 반전 결합 시퀀스로 상기 수신된 파일롯 신호를 곱하기 위한 M-포인트 곱 셈기를 포함하는, 파일롯 심볼 수신기.
KR1020087017593A 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호 KR101273230B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/334,606 US7808886B2 (en) 2006-01-18 2006-01-18 Pilot signal in an FDMA communication system
US11/334,606 2006-01-18
PCT/US2006/062389 WO2007117328A2 (en) 2006-01-18 2006-12-20 Pilot signal in an fdma communication system

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020137009265A Division KR101424014B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호

Publications (2)

Publication Number Publication Date
KR20080089602A true KR20080089602A (ko) 2008-10-07
KR101273230B1 KR101273230B1 (ko) 2013-06-11

Family

ID=38263067

Family Applications (5)

Application Number Title Priority Date Filing Date
KR1020087017593A KR101273230B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020157017011A KR101610735B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020137020287A KR101531228B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020147036438A KR101588994B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020137009265A KR101424014B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호

Family Applications After (4)

Application Number Title Priority Date Filing Date
KR1020157017011A KR101610735B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020137020287A KR101531228B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020147036438A KR101588994B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호
KR1020137009265A KR101424014B1 (ko) 2006-01-18 2006-12-20 Fdma 통신 시스템에서의 파일롯 신호

Country Status (6)

Country Link
US (6) US7808886B2 (ko)
EP (3) EP1980035B1 (ko)
JP (1) JP5123208B2 (ko)
KR (5) KR101273230B1 (ko)
HK (1) HK1205602A1 (ko)
WO (1) WO2007117328A2 (ko)

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7426175B2 (en) * 2004-03-30 2008-09-16 Motorola, Inc. Method and apparatus for pilot signal transmission
US7808886B2 (en) 2006-01-18 2010-10-05 Freescale Semiconductor, Inc. Pilot signal in an FDMA communication system
US7911935B2 (en) * 2006-02-08 2011-03-22 Motorola Mobility, Inc. Method and apparatus for interleaving sequence elements of an OFDMA synchronization channel
CN103297371B (zh) 2006-02-08 2018-01-16 联想创新有限公司(香港) 单载波传输系统、通信装置和用于其中的单载波传输方法
US7983143B2 (en) * 2006-02-08 2011-07-19 Motorola Mobility, Inc. Method and apparatus for initial acquisition and cell search for an OFDMA system
WO2007109064A1 (en) * 2006-03-17 2007-09-27 Interdigital Technology Corporation Method and apparatus for channel estimation using time-frequency localized pilots and de-noising techniques
WO2007127902A2 (en) * 2006-04-27 2007-11-08 Texas Instruments Incorporated Methods and apparatus to allocate reference signals in wireless communication systems
JP4736934B2 (ja) * 2006-04-28 2011-07-27 日本電気株式会社 無線通信システム、パイロット系列割り当て装置及びそれらに用いるパイロット系列割り当て方法
KR20070106913A (ko) * 2006-05-01 2007-11-06 엘지전자 주식회사 통신 시스템에서의 코드 시퀀스 생성 방법 및 송신 장치
US7701919B2 (en) * 2006-05-01 2010-04-20 Alcatel-Lucent Usa Inc. Method of assigning uplink reference signals, and transmitter and receiver thereof
WO2008020791A1 (en) * 2006-08-18 2008-02-21 Telefonaktiebolaget Lm Ericsson (Publ) Method and arrangement relating to the insertion of pilot tones in the frequency domain in sc-fdma
KR100937423B1 (ko) 2006-09-26 2010-01-18 엘지전자 주식회사 반복형 시퀀스 생성 방법 및 이를 이용한 신호 송신 방법
US8363608B2 (en) 2006-09-29 2013-01-29 Panasonic Corporation Sequence allocating method and sequence allocating apparatus
EP2360851B1 (en) 2006-09-30 2019-07-03 Huawei Technologies Co., Ltd. Method and apparatus for sequence distribution and processing in a communication system
GB0619530D0 (en) 2006-10-03 2006-11-15 Nokia Corp Signalling
US7778151B2 (en) * 2006-10-03 2010-08-17 Texas Instruments Incorporated Efficient scheduling request channel for wireless networks
US8259773B2 (en) * 2006-10-31 2012-09-04 Alcatel Lucent Method and apparatus for multiplexing code division multiple access and single carrier frequency division multiple access transmissions
WO2008066349A1 (en) * 2006-12-01 2008-06-05 Electronics And Telecommunications Research Institute Method and apparatus for transmitting/receiving multiple codewords in sc-fdma system
GB2458418B (en) 2006-12-19 2011-08-03 Lg Electronics Inc Sequence generating method for efficient detection and method for transmitting and receiving signals using the same
JP4808260B2 (ja) * 2006-12-22 2011-11-02 富士通株式会社 無線通信方法及び基地局並びにユーザ端末
KR100877750B1 (ko) 2006-12-27 2009-01-12 포스데이타 주식회사 직교주파수 분할 다중 접속 시스템의 파일럿 톤 생성 방법및 장치와 이를 이용한 채널추정 방법 및 장치
EP2101419B1 (en) 2007-03-07 2011-02-09 Huawei Technologies Co., Ltd. Sequence distributing, processing method and apparatus in communication system
FI20075198A0 (fi) * 2007-03-27 2007-03-27 Nokia Corp Taajuuspoikkeaman korjaus
JP5113242B2 (ja) * 2007-05-17 2013-01-09 エルジー エレクトロニクス インコーポレイティド 無線通信システムにおいて同期信号を伝送する方法
US8121218B2 (en) * 2007-05-29 2012-02-21 Samsung Electronics Co., Ltd Apparatus and method for mapping symbols to resources in a mobile communication system
US8345804B2 (en) * 2007-06-14 2013-01-01 Alcatel Lucent Simplified RACH preamble detection receiver
KR100938756B1 (ko) 2007-07-06 2010-01-26 엘지전자 주식회사 무선통신 시스템에서 셀 탐색 과정을 수행하는 방법
US8155100B2 (en) * 2007-07-30 2012-04-10 Samsung Electronics Co., Ltd. Method and apparatus for transmitting and receiving different signal types in communication systems
US8503375B2 (en) 2007-08-13 2013-08-06 Qualcomm Incorporated Coding and multiplexing of control information in a wireless communication system
US7869532B2 (en) * 2007-09-04 2011-01-11 Motorola Mobility, Inc. Cellular communication system and a method of operation therefor
US9124407B2 (en) 2007-09-14 2015-09-01 Optis Cellular Technology, Llc Method of generating reference signal in wireless communication system
KR100940730B1 (ko) * 2007-09-07 2010-02-04 엘지전자 주식회사 무선통신 시스템에서 기준 신호 생성 방법
CN101447961A (zh) * 2007-11-26 2009-06-03 大唐移动通信设备有限公司 宽带无线通信中信号生成和信息传输方法、系统及装置
JP2009296255A (ja) * 2008-06-04 2009-12-17 Hitachi Kokusai Electric Inc Fdma通信装置
KR101549021B1 (ko) * 2008-08-20 2015-09-01 엘지전자 주식회사 상향링크 papr을 줄이기 위한 프리코딩 방법 및 이를 위한 장치
EP2200244B1 (en) * 2008-12-18 2019-02-20 Vodafone Holding GmbH Method and apparatus for multi-carrier frequency division multiplexing transmission
CN102687571B (zh) * 2009-10-07 2016-03-30 株式会社Ntt都科摩 移动通信方法以及无线基站
US8947997B2 (en) * 2009-10-27 2015-02-03 Telefonaktiebolaget L M Ericsson (Publ) Apparatuses and methods for detecting a group delay in a communication system
EP2385664A1 (en) * 2010-05-03 2011-11-09 Mitsubishi Electric R&D Centre Europe B.V. Method for transferring data and information enabling an estimate of a wireless link between a source and at least one receiver.
EP2398200A1 (en) * 2010-06-15 2011-12-21 Mitsubishi Electric R&D Centre Europe B.V. Method and device for transferring data and information enabling an estimate of a wireless link
US9172513B2 (en) 2010-10-11 2015-10-27 Qualcomm Incorporated Resource assignments for uplink control channel
US9749933B2 (en) * 2012-06-29 2017-08-29 Cable Television Laboratories, Inc. Dynamic network selection
CN106992951A (zh) * 2014-04-30 2017-07-28 上海数字电视国家工程研究中心有限公司 频域ofdm符号的生成方法
US9391818B1 (en) * 2015-09-17 2016-07-12 National Instruments Corporation Pilot sequence design for wireless communications
JP6553296B2 (ja) * 2016-07-20 2019-07-31 ノキア ソリューションズ アンド ネットワークス オサケユキチュア ZT DFT−s−OFDMのためのチャンネル推定
US20180159640A1 (en) * 2016-12-02 2018-06-07 National Instruments Corporation Combined Calibration Method to Time and Phase Synchronize MIMO Receive Channels and Perform Frequency Response Correction
US10476631B2 (en) * 2017-01-18 2019-11-12 Cable Television Laboratories, Inc. Systems and methods for multi-carrier signal echo management using pseudo-extensions
US11863366B2 (en) 2017-01-18 2024-01-02 Cable Television Laboratories, Inc. Systems and methods for OFDM duobinary transmission
US10560685B2 (en) * 2018-06-12 2020-02-11 Aura Intelligent Systems, Inc. Method and apparatus for an advanced radio system
EP3912340A4 (en) 2019-01-14 2022-11-09 Aura Intelligent Systems, Inc. SUBBAND AND MULTIBAND CODED OFDM FOR HIGH RESOLUTION RADAR
CN111726315B (zh) * 2019-03-20 2023-05-30 中兴通讯股份有限公司 数据发送、接收方法、装置、数据传输系统和存储介质
US10985962B1 (en) * 2020-07-16 2021-04-20 University Of South Carolina Method and system for wideband index modulation based on chirp signals
US11563608B2 (en) * 2020-12-08 2023-01-24 Electronics And Telecommunications Research Institute Method and apparatus for signal modulation and demodulation in wireless communication system

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5867478A (en) * 1997-06-20 1999-02-02 Motorola, Inc. Synchronous coherent orthogonal frequency division multiplexing system, method, software and device
KR100362571B1 (ko) * 1999-07-05 2002-11-27 삼성전자 주식회사 직교주파수분할다중 시스템에서 파일럿 심볼을 이용한 주파수 오류 보상장치 및 방법
EP1130840A3 (en) * 2000-02-29 2003-11-19 Kabushiki Kaisha Toshiba Spread-spectrum multicarrier modulation for cellular communication
US6748024B2 (en) * 2001-03-28 2004-06-08 Nokia Corporation Non-zero complex weighted space-time code for multiple antenna transmission
JP3816450B2 (ja) * 2003-02-18 2006-08-30 Kddi株式会社 送信機及び受信機
US7418040B2 (en) * 2003-05-30 2008-08-26 Motorola, Inc. Method and apparatus for determining a timing offset for processing a multi-carrier signal
KR20050015913A (ko) * 2003-08-14 2005-02-21 삼성전자주식회사 직교 주파수 분할 다중 방식 통신 시스템에서 파일럿송수신 장치 및 방법
JP3877215B2 (ja) * 2003-10-10 2007-02-07 株式会社インテリジェント・コスモス研究機構 送信装置、通信システムおよび通信方法
US7339999B2 (en) * 2004-01-21 2008-03-04 Qualcomm Incorporated Pilot transmission and channel estimation for an OFDM system with excess delay spread
US7701917B2 (en) * 2004-02-05 2010-04-20 Qualcomm Incorporated Channel estimation for a wireless communication system with multiple parallel data streams
US7426175B2 (en) * 2004-03-30 2008-09-16 Motorola, Inc. Method and apparatus for pilot signal transmission
KR100594084B1 (ko) 2004-04-30 2006-06-30 삼성전자주식회사 직교 주파수 분할 다중 수신기의 채널 추정 방법 및 채널추정기
US7529179B1 (en) * 2005-02-11 2009-05-05 Marvell International Ltd. Joint maximum likelihood estimation of integer carrier frequency offset and channel in OFDM systems
US8135088B2 (en) * 2005-03-07 2012-03-13 Q1UALCOMM Incorporated Pilot transmission and channel estimation for a communication system utilizing frequency division multiplexing
US20070004465A1 (en) * 2005-06-29 2007-01-04 Aris Papasakellariou Pilot Channel Design for Communication Systems
US20070183386A1 (en) * 2005-08-03 2007-08-09 Texas Instruments Incorporated Reference Signal Sequences and Multi-User Reference Signal Sequence Allocation
US8885628B2 (en) 2005-08-08 2014-11-11 Qualcomm Incorporated Code division multiplexing in a single-carrier frequency division multiple access system
US7508842B2 (en) * 2005-08-18 2009-03-24 Motorola, Inc. Method and apparatus for pilot signal transmission
US8340232B2 (en) * 2005-12-09 2012-12-25 Samsung Electronics Co., Ltd. Apparatus and method for channel estimation using training signals with reduced signal overhead
USRE44351E1 (en) * 2005-12-20 2013-07-09 Lg Electronics Inc. Method of generating code sequence and method of transmitting signal using the same
JP4527065B2 (ja) 2006-01-17 2010-08-18 株式会社エヌ・ティ・ティ・ドコモ 移動局、通信システム及び送信方法
US7808886B2 (en) * 2006-01-18 2010-10-05 Freescale Semiconductor, Inc. Pilot signal in an FDMA communication system

Also Published As

Publication number Publication date
US20110299384A1 (en) 2011-12-08
HK1205602A1 (en) 2015-12-18
US8363540B2 (en) 2013-01-29
EP2822244A1 (en) 2015-01-07
EP2822243A1 (en) 2015-01-07
JP5123208B2 (ja) 2013-01-23
EP2822243B1 (en) 2017-10-25
US20070165588A1 (en) 2007-07-19
KR20130091795A (ko) 2013-08-19
KR20150082666A (ko) 2015-07-15
KR101531228B1 (ko) 2015-06-25
JP2009524348A (ja) 2009-06-25
US7808886B2 (en) 2010-10-05
US20130201982A1 (en) 2013-08-08
US10250346B2 (en) 2019-04-02
EP1980035A4 (en) 2013-05-15
US20110299380A1 (en) 2011-12-08
KR101610735B1 (ko) 2016-04-12
KR101273230B1 (ko) 2013-06-11
KR101424014B1 (ko) 2014-08-01
KR101588994B1 (ko) 2016-01-26
KR20130047769A (ko) 2013-05-08
EP1980035B1 (en) 2014-12-17
US8279978B2 (en) 2012-10-02
WO2007117328A3 (en) 2008-10-23
US20160006524A1 (en) 2016-01-07
US9136966B2 (en) 2015-09-15
WO2007117328A2 (en) 2007-10-18
US20100322226A1 (en) 2010-12-23
US8000228B2 (en) 2011-08-16
EP1980035A2 (en) 2008-10-15
KR20150006894A (ko) 2015-01-19

Similar Documents

Publication Publication Date Title
KR101273230B1 (ko) Fdma 통신 시스템에서의 파일롯 신호
EP2315386B1 (en) OFDM communications methods and apparatus
Stitz et al. Pilot-based synchronization and equalization in filter bank multicarrier communications
KR100621432B1 (ko) 복수의 송신 안테나들을 사용하는 다중셀 직교 주파수분할 다중 방식 통신시스템에서 채널 추정 장치 및 방법
JP5497800B2 (ja) 直交周波数分割多重無線通信システムにおけるキャリア周波数オフセットを補償するための方法及び装置
WO2007055531A2 (en) Apparatus and method for transmitting data using a plurality of carriers
WO2014142082A1 (ja) 送信装置、受信装置および通信システム
JP5486734B2 (ja) シングルキャリア通信システムにおける送信信号生成装置および方法
KR20080052133A (ko) 무선 통신 시스템의 파일롯 신호 송수신 장치 및 그 방법
WO2013045134A1 (en) Apparatus and method for transmitting a multicarrier signal
KR20180052003A (ko) Ofdm 시스템에서 단일 탭 등화기를 이용한 부반송파의 왜곡 보상 방법 및 그를 위한 장치
JP2004173153A (ja) 送信装置およびトランスバーサルフィルタ
KR20050011292A (ko) 다수개의 송신 안테나들을 사용하는 직교 주파수 분할다중 통신시스템에서 프리앰블 시퀀스 생성 장치 및 방법
Kaur et al. A study of diverse waveforms for 5G
Ghinda et al. OFDM Benchmark for demodulation impairments evaluation
WO2017013467A1 (en) Ofdm transmission systems with reduced peak-to-average power ratio
KR20040097549A (ko) 직교 주파수 분할 다중 접속 방식을 사용하는통신시스템에서 프리앰블 시퀀스 생성 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160427

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170504

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180516

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 7